CN202652060U - 一种功率因数校正电路及其控制电路 - Google Patents
一种功率因数校正电路及其控制电路 Download PDFInfo
- Publication number
- CN202652060U CN202652060U CN2012203072027U CN201220307202U CN202652060U CN 202652060 U CN202652060 U CN 202652060U CN 2012203072027 U CN2012203072027 U CN 2012203072027U CN 201220307202 U CN201220307202 U CN 201220307202U CN 202652060 U CN202652060 U CN 202652060U
- Authority
- CN
- China
- Prior art keywords
- terminal
- lead
- input
- out terminal
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000005070 sampling Methods 0.000 claims abstract description 26
- 238000001514 detection method Methods 0.000 claims description 103
- 238000004804 winding Methods 0.000 claims description 30
- 238000004146 energy storage Methods 0.000 claims description 18
- 230000001105 regulatory effect Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 22
- 101100537098 Mus musculus Alyref gene Proteins 0.000 description 6
- 101150095908 apex1 gene Proteins 0.000 description 6
- 101100269674 Mus musculus Alyref2 gene Proteins 0.000 description 4
- 101100428373 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) POR1 gene Proteins 0.000 description 4
- 101150087557 omcB gene Proteins 0.000 description 4
- 101150101561 TOM70 gene Proteins 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 101150115693 ompA gene Proteins 0.000 description 2
- 101150090944 otomp gene Proteins 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000005284 excitation Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 238000007634 remodeling Methods 0.000 description 1
- 238000005549 size reduction Methods 0.000 description 1
Images
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P80/00—Climate change mitigation technologies for sector-wide applications
- Y02P80/10—Efficient use of energy, e.g. using compressed air or pressurized fluid as energy carrier
Landscapes
- Measurement Of Current Or Voltage (AREA)
Abstract
本申请公开了一种功率因数校正电路及其控制电路。所述功率因数校正电路包括功率开关和控制电路,所述功率因数校正电路接收交流输入电压,提供调节电压,所述控制电路包括峰值电压采样保持单元、箝位单元、较小值选择单元、电流比较器和控制器。所述功率因数校正电路的总谐波失真在交流输入电压为高电压减小,且其功率因数在交流输入电压为高电压得到改善。
Description
技术领域
本实用新型涉及一种电子电路,更具体地说,本实用新型涉及一种功率因数校正(Power Factor Correction,PFC)电路及其控制电路。
背景技术
功率因数校正技术被广泛应用于电源转换中。图1所示为现有典型的功率因数校正电路50。该功率因数校正电路50包括整流桥51、EMI滤波电容CIN和升压转换电路(boost)52,其中所述升压转换电路52包括储能元件L、功率开关S、二极管D和输出电容CO。交流输入电压VAC经由整流桥51后被整流为馒头波;所述升压转换电路52控制流过储能元件的电流IL的峰值跟随交流输入电压VAC(即控制流过储能元件的电流峰值包络线跟随交流输入电压VAC),使所述馒头波被转化为调节电压VO。
为减小储能元件L的尺寸,在临界导通模式下,现有技术通常采用箝位电路将流过储能元件的电流峰值的包络线进行限制,参见如图2所示的流过储能元件的电流峰值波形图。箝位比例(原包络线峰值与箝位值之比)越高,储能元件尺寸减小的幅度越大,但总谐波失真(Total Harmonic Distortion,THD)和功率因数(Power Factor,PF)将变差。若保持箝位比例不变,则THD随着交流输入电压从低电压到高电压保持不变,由谐波失真带来的PF降低的幅度也保持不变,但在交流输入电压在高电压时,由于EMI滤波电容CIN引起的相移,总的PF将比在低输入电压时恶化。
实用新型内容
因此本实用新型的目的在于解决现有技术的上述技术问题,提出一种改进的功率因数校正电路及其控制电路。
为实现上述目的,根据本实用新型的实施例,本实用新型提出了一种用于功率因数校正电路的控制电路,所述功率因数校正电路包括功率开关,所述功率因数校正电路接收交流输入电压,提供调节电压,所述控制电路包括:峰值电压采样保持单元,具有输入端子和输出端子,其输入端子耦接表征交流输入电压的线电压采样信号,其输出端子产生峰值检测信号;箝位单元,具有输入端子和输出端子,其输入端子耦接至峰值电压采样保持单元的输出端子接收峰值检测信号,其输出端子产生箝位信号;较小值选择单元,具有第一输入端子、第二输入端子和输出端子,其中所述第一输入端子耦接至箝位单元的输出端子接收箝位信号,第二输入端子接收所述线电压采样信号,所述较小值选择单元将所述箝位信号和线电压采样信号中电压值较小的信号输出为峰值电流参考信号;电流比较器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子耦接至较小值选择单元的输出端子接收峰值电流参考信号,其第二输入端子接收电流采样信号,其输出端子产生电流比较信号,其中所述电流采样信号表征流过所述功率开关的电流;控制器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子耦接至电流比较器的输出端子接收电流比较信号,其第二输入端子接收反馈信号,其输出端子提供门极控制信号给所述功率开关,其中所述反馈信号表征所述调节电压。
根据本实用新型的实施例中,其中所述峰值电压采样保持单元包括:运算放大器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收所述线电压采样信号,其第二输入端子和其输出端子耦接;采样保持电阻,耦接在所述运算放大器的输出端子和参考地之间;采样保持电容,耦接在所述运算放大器的输出端子和参考地之间;其中所述运算放大器在其输出端子产生所述峰值检测信号。
根据本实用新型的实施例中,其中所述箝位单元包括:第一比较器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号,其第二输入端子接收第一参考电压,其输出端子产生第一比较信号;第二比较器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号,其第二输入端子接收第二参考电压,其输出端子产生第二比较信号;第一运算器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号,其第二输入端子接收第一数值,其输出端子产生第一箝位电平;第二运算器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号,其第二输入端子接收第二数值,其输出端子产生第二箝位电平;第三运算器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号,其第二输入端子接收第三数值,其输出端子产生第三箝位电平;控制选择单元,具有第一输入端子、第二输入端子、第三输入端子、第一控制端子、第二控制端子和输出端子,其第一输入端子耦接至第一运算器的输出端子接收第一箝位电平,其第二输入端子耦接至第二运算器的输出端子接收第二箝位电平,其第三输入端子耦接至第三运算器的输出端子接收第三箝位电平,其第一控制端子耦接至第一比较器的输出端子接收第一比较信号,其第二控制端子耦接至第二比较器的输出端子接收第二比较信号,所述控制选择单元基于所述第一比较信号和第二比较信号,在其输出端子将第一箝位电平、第二箝位电平或第三箝位电平其中之一选择为箝位信号;其中第一参考电压小于第二参考电压;第一数值小于第二数值,第二数值小于第三数值,第三数值小于等于1。
根据本实用新型的实施例中,其中所述箝位单元还包括:第一比较器,具有第一输入端子、第二输入端子和输出端子,其中第一输入端子接收峰值检测信号,其第二输入端子接收第一参考电压,其输出端子产生第一比较信号;第二比较器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号,其第二输入端子接收第二参考电压,其输出端子产生第二比较信号;具有第一分压系数的第一分压单元,具有输入端子和输出端子,其输入端子接收峰值检测信号,其输出端子产生第一箝位电平;具有第二分压系数的第二分压单元,具有输入端子和输出端子,其输入端子接收峰值检测信号,其输出端子产生第二箝位电平;具有第三分压系数的第三分压单元,具有输入端子和输出端子,其输入端子接收峰值检测信号,其输出端子产生第三箝位电平;控制选择单元,具有第一输入端子、第二输入端子、第三输入端子、第一控制端子、第二控制端子和输出端子,其第一输入端子耦接至第一分压单元的输出端子接收第一箝位电平,其第二输入端子耦接至第二分压单元的输出端子接收第二箝位电平,其第三输入端子耦接至第三分压单元的输出端子接收第三箝位电平,其第一控制端子耦接至第一比较器的输出端子接收第一比较信号,其第二控制端子耦接至第二比较器的输出端子接收第二比较信号,所述控制选择单元基于所述第一比较信号和第二比较信号,在其输出端子将第一箝位电平、第二箝位电平或第三箝位电平其中之一选择为箝位信号;其中第一参考电压小于第二参考电压;第一分压系数小于第二分压系数,第二分压系数小于第三分压系数,第三分压系数小于等于1。
根据本实用新型的实施例中,其中所述箝位单元包括:运算模块,具有第一输入端子、第二输入端子和输出端子,其中第一输入端子接收峰值检测信号,第二输入端子接收阈值系数,所述运算模块将所述峰值检测信号的平方与所述阈值系数相乘,在其输出端子输出箝位信号。
根据本实用新型的实施例中,其中所述运算模块包括乘法器。
根据本实用新型的实施例中,其中所述箝位单元包括:运算模块,具有第一输入端子、第二输入端子和输出端子,其中第一输入端子接收峰值检测信号,第二输入端子接收阈值系数,所述运算模块将所述峰值检测信号的平方与所述阈值系数相乘,在其输出端子输出运算信号;较大值选择单元,具有第一输入端子、第二输入端子和输出端子,其中所述第一输入端子耦接至运算模块的输出端子接收运算信号,第二输入端子接收电压设定值,所述较大值选择单元将运算信号和所述电压设定值中电压值较大的信号输出为箝位信号。
根据本实用新型的实施例中,其中所述控制电路还包括:反馈电路,具有输入端子和输出端子,其输入端子耦接所述调节电压,其输出端子产生所述反馈信号。
为实现上述目的,根据本实用新型的实施例,本实用新型还提出了一种功率因数校正电路,所述功率因数校正电路包括上述根据本实用新型实施例的控制电路,所述功率因数校正电路还包括:第一输入端口和第二输入端口,接收所述交流输入电压;输出端口,提供所述调节电压;整流桥,耦接至第一输入端口和第二输入端口接收交流输入电压,产生整流电压;储能元件,具有第一端子和第二端子,其中所述第一端子耦接至整流桥;第二开关,耦接至所述储能元件的第二端子和输出端口之间;其中所述功率开关耦接在所述储能元件的第二端子和参考地之间。
为实现上述目的,根据本实用新型的实施例,本实用新型还提出了一种功率因数校正电路,所述功率因数校正电路包括上述根据本实用新型实施例的控制电路,所述功率因数校正电路还包括:第一输入端口和第二输入端口,接收所述交流输入电压;输出端口,提供所述调节电压;整流桥,耦接至第一输入端口和第二输入端口接收交流输入电压,产生整流电压;变压器,具有原边绕组和副边绕组,其中所述原边绕组和副边绕组各包括第一端子和第二端子,所述原边绕组的第一端子和所述副边绕组的第二端子互为同名端,所述原边绕组的第一端子耦接至整流桥,所述副边绕组的第二端子耦接副边参考地;第二开关,耦接在所述副边绕组的第一端子和输出端口之间;其中所述功率开关耦接在所述原边绕组的第二端子和原边参考地之间。
根据本实用新型各方面的上述功率因数校正电路及其控制电路,其THD在交流输入电压为高电压减小,其PF在交流输入电压为高电压得到改善。
附图说明
图1为现有典型的功率因数校正电路50的电路示意图;
图2为图1所示功率因数校正电路50的交流输入电压VAC和流过储能元件的电流IL的时序波形图;
图3为根据本实用新型一实施例的功率因数校正电路100的电路示意图;
图4为根据本实用新型一实施例的峰值电压采样保持单元109的电路结构示意图;
图5为根据本实用新型一实施例的箝位单元110的电路结构示意图;
图6为根据本实用新型另一实施例的箝位单元110的电路结构示意图;
图8为根据本实用新型又一实施例的箝位单元110的电路结构示意图;
图12为根据本实用新型又一实施例的实现图11所示箝位信号VCLP与峰值检测信号VPK关系的箝位单元110的电路结构示意图;
图13为根据本实用新型又一实施例的功率因数校正电路200的电路结构示意图。
具体实施方式
下面将详细描述本实用新型的具体实施例,应当注意,这里描述的实施例只用于举例说明,并不用于限制本实用新型。在以下描述中,为了提供对本实用新型的透彻理解,阐述了大量特定细节。然而,对于本领域普通技术人员显而易见的是:不必采用这些特定细节来实行本实用新型。在其他实例中,为了避免混淆本实用新型,未具体描述公知的电路、材料或方法。
在整个说明书中,对“一个实施例”、“实施例”、“一个示例”或“示例”的提及意味着:结合该实施例或示例描述的特定特征、结构或特性被包含在本实用新型至少一个实施例中。因此,在整个说明书的各个地方出现的短语“在一个实施例中”、“在实施例中”、“一个示例”或“示例”不一定都指同一实施例或示例。此外,可以以任何适当的组合和/或子组合将特定的特征、结构或特性组合在一个或多个实施例或示例中。此外,本领域普通技术人员应当理解,在此提供的附图都是为了说明的目的,并且附图不一定是按比例绘制的。应当理解,当称元件“耦接到”或“耦接到”另一元件时,它可以是直接耦接或耦接到另一元件或者可以存在中间元件。相反,当称元件“直接耦接到”或“直接耦接到”另一元件时,不存在中间元件。相同的附图标记指示相同的元件。这里使用的术语“和/或”包括一个或多个相关列出的项目的任何和所有组合。
图3为根据本实用新型一实施例的功率因数校正电路100的电路示意图。在图3所示实施例中,功率因数校正电路100包括:第一输入端口101和第二输入端口102,接收交流输入电压VAC;输出端口103,提供调节电压VO;整流桥104,耦接至第一输入端口101和第二输入端口102接收交流输入电压VAC,并基于交流输入电压VAC,产生整流电压VIN;储能元件105,具有第一端子和第二端子,其中所述第一端子耦接至整流桥104;功率开关106,耦接在所述储能元件105的第二端子和参考地之间;第二开关107,耦接至所述储能元件105的第二端子和输出端口103之间,所述第二开关107和所述功率开关106互补导通;提供门极控制信号以控制功率开关106的控制电路120,其中所述控制电路120包括:峰值电压采样保持单元109,具有输入端子和输出端子,其输入端子接收表征交流输入电压VAC的线电压采样信号Vline,其输出端子产生峰值检测信号VPK(即所述线电压采样信号Vline的峰值电压);箝位单元110,具有输入端子和输出端子,其输入端子耦接至峰值电压采样保持单元109接收峰值检测信号VPK,其输出端子产生箝位信号VCLP;较小值选择单元111,具有第一输入端子、第二输入端子和输出端子,其中所述第一输入端子耦接至箝位单元110接收箝位信号VCLP,第二输入端子接收所述线电压采样信号Vline,所述较小值选择单元111将箝位信号VCLP和所述线电压采样信号Vline中电压值较小的信号输出为峰值电流参考信号IPK;电流比较器112,具有第一输入端子、第二输入端子和输出端子,其中第一输入端子耦接至较小值选择单元111的输出端子接收峰值电流参考信号IPK,其第二输入端子接收电流采样信号Isen,其中所述电流采样信号Isen表征流过功率开关106的电流,所述电流比较器112基于所述峰值电流参考信号IPK和电流采样信号Isen,在其输出端子产生电流比较信号SCOM;控制器113,具有第一输入端子、第二输入端子和输出端子,其中第一输入端子耦接至电流比较器112的输出端子接收电流比较信号SCOM,第二输入端子接收反馈信号VFB,所述反馈信号VFB表征所述调节电压VO,所述控制器113基于所述比较信号和反馈信号VFB,提供门极控制信号给所述功率开关106,以控制所述功率开关106的导通和断开。
在图3所示实施例中,所述储能元件105包括电感,所述电感具有第一端子和第二端子,其中所述第一端子耦接至整流桥104,第二端子耦接功率开关106和第二开关107。
在一个实施例中,所述第二开关107包括二极管。
在一个实施例中,所述反馈信号VFB由一反馈电路114产生,所述反馈电路具有输入端子和输出端子,其输入端子耦接至所述输出端口103接收调节电压VO,并基于调节电压VO在其输出端子产生所述反馈信号VFB。
图4为根据本实用新型一实施例的峰值电压采样保持单元109的电路结构示意图。在图4所示实施例中,所述峰值电压采样保持单元109包括:运算放大器91,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收所述线电压采样信号Vline,其第二输入端子耦接至其输出端子;采样保持电阻92,耦接在所述运算放大器91的输出端子和参考地之间;采样保持电容93,耦接在所述运算放大器91的输出端子和参考地之间;其中所述运算放大器91在其输出端子产生所述峰值检测信号VPK。
在一个实施例中,所述箝位信号VCLP和峰值检测信号VPK的比值根据峰值检测信号VPK的变化具有3段电平,当峰值检测信号VPK小于第一参考电压Vref1时,所述箝位信号VCLP和峰值检测信号VPK的比值具有第一数值k1;当峰值检测信号VPK处于第一参考电压Vref1和第二参考电压Vref2之间时,所述箝位信号VCLP和峰值检测信号VPK的比值具有第二数值k2;当峰值检测信号VPK大于第二参考电压Vref2时,所述箝位信号VCLP和峰值检测信号VPK的比值具有第三数值k3;其中第一参考电压Vref1小于第二参考电压Vref2;第一数值k1小于第二数值k2,第二数值k2小于第三数值k3,第三数值k3小于等于1。即
图5为根据本实用新型一实施例的箝位单元110的电路结构示意图。在图5所示实施例中,所述箝位单元110包括:第一比较器11,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号VPK,其第二输入端子接收第一参考电压Vref1,所述第一比较器11基于所述峰值检测信号VPK和第一参考电压Vref1,在其输出端子产生第一比较信号COMP1;第二比较器12,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号VPK,其第二输入端子接收第二参考电压Vref2,其中所述第二参考电压Vref2大于第二参考电压Vref1,所述第二比较器12基于所述峰值检测信号VPK和第二参考电压Vref2,在其输出端子产生第二比较信号COMP2;第一运算器M1,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号VPK,其第二输入端子接收第一数值k1,所述第一运算器M1将所述峰值检测信号VPK和第一数值k1相乘,在其输出端子产生第一箝位电平k1×VPK;第二运算器M2,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号VPK,其第二输入端子接收第二数值k2,所述第二运算器M2将所述峰值检测信号VPK和第二数值k2相乘,在其输出端子产生第二箝位电平k2×VPK;第三运算器M3,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号VPK,其第二输入端子接收第三数值k3,所述第三运算器M3将所述峰值检测信号VPK和第三数值k3相乘,在其输出端子产生第三箝位电平k3×VPK;控制选择单元13,具有第一输入端子、第二输入端子、第三输入端子、第一控制端子、第二控制端子和输出端子,其第一输入端子耦接至第一运算器M1的输出端子接收第一箝位电平k1×VPK,其第二输入端子耦接至第二运算器M2的输出端子接收第二箝位电平k2×VPK,其第三输入端子耦接至第三运算器M3的输出端子接收第三箝位电平k3×VPK,其第一控制端子耦接至第一比较器11的输出端子接收第一比较信号COMP1,其第二控制端子耦接至第二比较器12的输出端子接收第二比较信号COMP2,所述控制选择单元13基于所述第一比较信号COMP1和第二比较信号COMP2,在其输出端子将第一箝位电平k1×VPK、第二箝位电平k2×VPK或第三箝位电平k3×VPK其中之一选择为箝位信号VCLP。
在一个实施例中,第一至第三运算器均包括乘法器。
在一个实施例中,所述第一箝位电平k1×VPK、第二箝位电平k2×VPK和第三箝位电平k3×VPK可从峰值检测信号VPK分压得到。如图6所示的箝位单元110。在图6所示实施例中,所述箝位单元110包括:第一比较器11,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号VPK,其第二输入端子接收第一参考电压Vref1,所述第一比较器11基于所述峰值检测信号VPK和第一参考电压Vref1,在其输出端子产生第一比较信号COMP1;第二比较器12,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号VPK,其第二输入端子接收第二参考电压Vref2,其中所述第二参考电压Vref2大于第二参考电压Vref1,所述第二比较器12基于所述峰值检测信号VPK和第二参考电压Vref2,在其输出端子产生第二比较信号COMP2;具有第一分压系数k1的第一分压单元14,接收峰值检测信号VPK,并基于峰值检测信号VPK,产生第一箝位电平k1×VPK;具有第二分压系数k2的第二分压单元15,接收峰值检测信号VPK,并基于峰值检测信号VPK,产生第二箝位电平k2×VPK;具有第三分压系数k3的第三分压单元16,接收峰值检测信号VPK,并基于峰值检测信号VPK,产生第三箝位电平k3×VPK;控制选择单元13,具有第一输入端子、第二输入端子、第三输入端子、第一控制端子、第二控制端子和输出端子,其第一输入端子耦接至第一分压单元14接收第一箝位电平k1×VPK,其第二输入端子耦接至第二分压单元15接收第二箝位电平k2×VPK,其第三输入端子耦接至第三分压单元16接收第三箝位电平k3×VPK,其第一控制端子耦接至第一比较器11的输出端子接收第一比较信号COMP1,其第二控制端子耦接至第二比较器12的输出端子接收第二比较信号COMP2,所述控制选择单元13基于所述第一比较信号COMP1和第二比较信号COMP2,在其输出端子将第一箝位电平k1×VPK、第二箝位电平k2×VPK或第三箝位电平k3×VPK其中之一选择为箝位信号VCLP。
在图5和图6所示实施例中,当峰值检测信号VPK小于第一参考电压Vref1时,所述控制选择单元13将第一箝位电平k1×VPK选择为箝位信号VCLP;当峰值检测信号VPK处于第一参考电压Vref1和第二参考电压Vref2之间时,所述控制选择单元13将第二箝位电平k2×VPK选择为箝位信号VCLP;当峰值检测信号VPK大于第二参考电压Vref2时,所述控制选择单元13将第三箝位电平k3×VPK选择为箝位信号VCLP。
图5和图6所示的箝位单元110输出的箝位信号VCLP与峰值检测信号VPK的关系满足函数关系(1),即箝位信号VCLP和峰值检测信号VPK的比值根据峰值检测信号VPK的变化具有3段电平,如图7所示的峰值检测信号VPK和峰值检测信号VPK的比值与箝位信号VCLP的关系示意图。在功率因数校正电路100运行时,峰值电压采样保持单元109检测表征交流输入电压的线电压采样信号Vline的峰值电压,当该峰值电压增大时,所述箝位单元110输出的箝位信号VCLP也增大,但所述箝位信号VCLP和峰值检测信号VPK的比值小于等于1(如图5和图6所示实施例中,所述比值随着峰值检测信号VPK的增大依次具有3段小于等于1的数值),即箝位信号VCLP的值小于等于峰值检测信号VPK的值。因此,功率因数校正电路的THD在交流输入电压为高电压减小,且功率因数校正电路的PF在交流输入电压为高电压得到改善。
图8为根据本实用新型又一实施例的箝位单元110的电路结构示意图。在图8所示实施例中,所述箝位单元110包括:运算模块17,具有第一输入端子、第二输入端子和输出端子,其中第一输入端子接收峰值检测信号VPK,第二输入端子接收阈值系数1/VPK0,所述运算模块17将所述峰值检测信号VPK的平方与阈值系数1/VPK0相乘,在其输出端子输出箝位信号VCLP,参见图9所示的箝位信号VCLP和峰值检测信号VPK的比值与峰值检测信号VPK的关系示意图。即
在一个实施例中,所述运算模块17包括乘法器。
在一个实施例中,当峰值检测信号VPK的电压值达到阈值电压VPK0时,所述运算模块17输出的箝位信号VCLP将跟随峰值检测信号,其中所述阈值电压VPK0为所述阈值系数的倒数,参见图10所示的箝位信号VCLP和峰值检测信号VPK的比值与峰值检测信号VPK的关系示意图。即
在一个实施例中,当峰值检测信号VPK的电压值较小,使得根据上述函数关系(2)或(3)得到的箝位信号小于一电压设定值VSET时,所述箝位单元110输出的箝位信号VCLP将被保持在所述电压设定值VSET,如图11所示的箝位信号VCLP与峰值检测信号VPK的关系示意图。
图12为根据本实用新型又一实施例的实现图11所示箝位信号VCLP与峰值检测信号VPK关系的箝位单元110的电路结构示意图。在图12所示实施例中,所述箝位单元110包括:运算模块17,具有第一输入端子、第二输入端子和输出端子,其中第一输入端子接收峰值检测信号VPK,第二输入端子接收阈值系数1/VPK0,所述运算模块17将所述峰值检测信号VPK的平方与阈值系数1/VPK0相乘,在其输出端子输出运算信号Vope;较大值选择单元18,具有第一输入端子、第二输入端子和输出端子,其中所述第一输入端子耦接至运算模块17的输出端子接收运算信号Vope,第二输入端子接收电压设定值VSET,所述较大值选择单元18将运算信号Vope和所述电压设定值VSET中电压值较大的信号输出为箝位信号VCLP。
在功率因数校正电路100运行时,峰值电压采样保持单元109检测表征交流输入电压的线电压采样信号Vline的峰值电压,当该峰值电压增大时,所述箝位单元110输出的箝位信号VCLP也增大,但所述箝位信号VCLP和峰值检测信号VPK的比值小于等于1,即箝位信号VCLP的值小于峰值检测信号VPL的值。即使图9所示箝位信号VCLP和峰值检测信号VPK的比值大于1,由于功率因数校正电路在箝位单元110后设置有较小值选择单元111,使得峰值电流参考信号IPK保证小于等于峰值检测信号VPK。因此,功率因数校正电路的THD在交流输入电压为高电压减小,且功率因数校正电路的PF在交流输入电压为高电压得到改善。
上述实施例中,功率因数校正电路的主电路为boost的拓扑结构,但本领域的技术人员应当意识到,功率因数校正电路的主电路也可以包括其他拓扑结构(如反激电路拓扑)。图13示出了根据本实用新型一实施例的功率因数校正电路200的电路结构示意图。
在图13所示实施例中,所述功率因数校正电路200包括:第一输入端口201和第二输入端口202,接收交流输入电压VAC;输出端口203,提供调节电压VO;整流桥204,耦接至第一输入端口201和第二输入端口202接收交流输入电压,并基于交流输入电压VAC,产生整流电压VIN;变压器205,具有原边绕组205-1和副边绕组205-2,其中所述原边绕组205-1和副边绕组205-2各包括第一端子和第二端子,所述原边绕组205-1的第一端子和所述副边绕组205-2的第二端子互为同名端,所述原边绕组205-1的第一端子耦接至整流桥204,所述副边绕组205-2的第二端子耦接副边参考地;功率开关206,耦接在所述原边绕组205-1的第二端子和原边参考地之间;第二开关207耦接在所述副边绕组205-2的第一端子和输出端口203之间,其中所述第二开关207和所述功率开关206互补导通;以及用以提供门极控制信号以控制功率开关206导通和断开的控制电路220。
图13所示功率因数校正电路200的控制电路220结构与图3所示功率因数校正电路100的控制电路120结构相似,同时图13所示功率因数校正电路200的运行过程与图3所示功率因数校正电路100的运行过程相似。为叙述简明,这里不再详述。
虽然已参照几个典型实施例描述了本实用新型,但应当理解,所用的术语是说明和示例性、而非限制性的术语。由于本实用新型能够以多种形式具体实施而不脱离实用新型的精神或实质,所以应当理解,上述实施例不限于任何前述的细节,而应在随附权利要求所限定的精神和范围内广泛地解释,因此落入权利要求或其等效范围内的全部变化和改型都应为随附权利要求所涵盖。
Claims (10)
1.一种用于功率因数校正电路的控制电路,所述功率因数校正电路包括功率开关,所述功率因数校正电路接收交流输入电压,提供调节电压,其特征在于,所述控制电路包括:
峰值电压采样保持单元,具有输入端子和输出端子,其输入端子耦接表征交流输入电压的线电压采样信号,其输出端子产生峰值检测信号;
箝位单元,具有输入端子和输出端子,其输入端子耦接至峰值电压采样保持单元的输出端子接收峰值检测信号,其输出端子产生箝位信号;
较小值选择单元,具有第一输入端子、第二输入端子和输出端子,其中所述第一输入端子耦接至箝位单元的输出端子接收箝位信号,第二输入端子接收所述线电压采样信号,所述较小值选择单元将所述箝位信号和线电压采样信号中电压值较小的信号输出为峰值电流参考信号;
电流比较器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子耦接至较小值选择单元的输出端子接收峰值电流参考信号,其第二输入端子接收电流采样信号,其输出端子产生电流比较信号,其中所述电流采样信号表征流过所述功率开关的电流;
控制器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子耦接至电流比较器的输出端子接收电流比较信号,其第二输入端子接收反馈信号,其输出端子提供门极控制信号给所述功率开关,其中所述反馈信号表征所述调节电压。
2.如权利要求1所述的控制电路,其特征在于,所述峰值电压采样保持单元包括:
运算放大器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收所述线电压采样信号,其第二输入端子和其输出端子耦接;
采样保持电阻,耦接在所述运算放大器的输出端子和参考地之间;
采样保持电容,耦接在所述运算放大器的输出端子和参考地之间;其中
所述运算放大器在其输出端子产生所述峰值检测信号。
3.如权利要求1所述的控制电路,其特征在于,所述箝位单元包括:
第一比较器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号,其第二输入端子接收第一参考电压,其输出端子产生第一比较信号;
第二比较器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号,其第二输入端子接收第二参考电压,其输出端子产生第二比较信号;
第一运算器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号,其第二输入端子接收第一数值,其输出端子产生第一箝位电平;
第二运算器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号,其第二输入端子接收第二数值,其输出端子产生第二箝位电平;
第三运算器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号,其第二输入端子接收第三数值,其输出端子产生第三箝位电平;
控制选择单元,具有第一输入端子、第二输入端子、第三输入端子、第一控制端子、第二控制端子和输出端子,其第一输入端子耦接至第一运算器的输出端子接收第一箝位电平,其第二输入端子耦接至第二运算器的输出端子接收第二箝位电平,其第三输入端子耦接至第三运算器的输出端子接收第三箝位电平,其第一控制端子耦接至第一比较器的输出端子接收第一比较信号,其第二控制端子耦接至第二比较器的输出端子接收第二比较信号,所述控制选择单元基于所述第一比较信号和第二比较信号,在其输出端子将第一箝位电平、第二箝位电平或第三箝位电平其中之一选择为箝位信号;其中
第一参考电压小于第二参考电压;
第一数值小于第二数值,第二数值小于第三数值,第三数值小于等于1。
4.如权利要求1所述的控制电路,其特征在于,所述箝位单元还包括:
第一比较器,具有第一输入端子、第二输入端子和输出端子,其中第一输入端子接收峰值检测信号,其第二输入端子接收第一参考电压,其输出端子产生第一比较信号;
第二比较器,具有第一输入端子、第二输入端子和输出端子,其第一输入端子接收峰值检测信号,其第二输入端子接收第二参考电压,其输出端子产生第二比较信号;
具有第一分压系数的第一分压单元,具有输入端子和输出端子,其输入端子接收峰值检测信号,其输出端子产生第一箝位电平;
具有第二分压系数的第二分压单元,具有输入端子和输出端子,其输入端子接收峰值检测信号,其输出端子产生第二箝位电平;
具有第三分压系数的第三分压单元,具有输入端子和输出端子,其输入端子接收峰值检测信号,其输出端子产生第三箝位电平;
控制选择单元,具有第一输入端子、第二输入端子、第三输入端子、第一控制端子、第二控制端子和输出端子,其第一输入端子耦接至第一分压单元的输出端子接收第一箝位电平,其第二输入端子耦接至第二分压单元的输出端子接收第二箝位电平,其第三输入端子耦接至第三分压单元的输出端子接收第三箝位电平,其第一控制端子耦接至第一比较器的输出端子接收第一比较信号,其第二控制端子耦接至第二比较器的输出端子接收第二比较信号,所述控制选择单元基于所述第一比较信号和第二比较信号,在其输出端子将第一箝位电平、第二箝位电平或第三箝位电平其中之一选择为箝位信号;其中
第一参考电压小于第二参考电压;
第一分压系数小于第二分压系数,第二分压系数小于第三分压系数,第三分压系数小于等于1。
5.如权利要求1所述的控制电路,其特征在于,所述箝位单元包括:运算模块,具有第一输入端子、第二输入端子和输出端子,其中第一输入端子接收峰值检测信号,第二输入端子接收阈值系数,所述运算模块将所述峰值检测信号的平方与所述阈值系数相乘,在其输出端子输出箝位信号。
6.如权利要求5所述的控制电路,其特征在于,所述运算模块包括乘法器。
7.如权利要求1所述的控制电路,其特征在于,所述箝位单元包括:
运算模块,具有第一输入端子、第二输入端子和输出端子,其中第一输入端子接收峰值检测信号,第二输入端子接收阈值系数,所述运算模块将所述峰值检测信号的平方与所述阈值系数相乘,在其输出端子输出运算信号;
较大值选择单元,具有第一输入端子、第二输入端子和输出端子,其中所述第一输入端子耦接至运算模块的输出端子接收运算信号,第二输入端子接收电压设定值,所述较大值选择单元将运算信号和所述电压设定值中电压值较大的信号输出为箝位信号。
8.如权利要求1所述的控制电路,其特征在于,还包括:反馈电路,具有输入端子和输出端子,其输入端子耦接所述调节电压,其输出端子产生所述反馈信号。
9.一种功率因数校正电路,包括如权利要求1-8之一所述的控制电路,其特征在于,所述功率因数校正电路还包括:
第一输入端口和第二输入端口,接收所述交流输入电压;
输出端口,提供所述调节电压;
整流桥,耦接至第一输入端口和第二输入端口接收交流输入电压,产生整流电压;
储能元件,具有第一端子和第二端子,其中所述第一端子耦接至整流桥;
第二开关,耦接至所述储能元件的第二端子和输出端口之间;其中
所述功率开关耦接在所述储能元件的第二端子和参考地之间。
10.一种功率因数校正电路,包括如权利要求1-8之一所述的控制电路,其特征在于,所述功率因数校正电路还包括:
第一输入端口和第二输入端口,接收所述交流输入电压;
输出端口,提供所述调节电压;
整流桥,耦接至第一输入端口和第二输入端口接收交流输入电压,产生整流电压;
变压器,具有原边绕组和副边绕组,其中所述原边绕组和副边绕组各包括第一端子和第二端子,所述原边绕组的第一端子和所述副边绕组的第二端子互为同名端,所述原边绕组的第一端子耦接至整流桥,所述副边绕组的第二端子耦接副边参考地;
第二开关,耦接在所述副边绕组的第一端子和输出端口之间;其中
所述功率开关耦接在所述原边绕组的第二端子和原边参考地之间。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012203072027U CN202652060U (zh) | 2012-06-28 | 2012-06-28 | 一种功率因数校正电路及其控制电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012203072027U CN202652060U (zh) | 2012-06-28 | 2012-06-28 | 一种功率因数校正电路及其控制电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN202652060U true CN202652060U (zh) | 2013-01-02 |
Family
ID=47421098
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2012203072027U Expired - Lifetime CN202652060U (zh) | 2012-06-28 | 2012-06-28 | 一种功率因数校正电路及其控制电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN202652060U (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102710118A (zh) * | 2012-06-28 | 2012-10-03 | 成都芯源系统有限公司 | 一种功率因数校正电路及其控制电路和方法 |
CN103236820A (zh) * | 2013-03-08 | 2013-08-07 | 香港应用科技研究院有限公司 | 一个包络检波器和多通路包络检波器电路 |
CN107040137A (zh) * | 2017-05-03 | 2017-08-11 | 北京新能源汽车股份有限公司 | 一种增强主电路的控制装置、车载充电机和汽车 |
CN107565817A (zh) * | 2016-06-30 | 2018-01-09 | 雅达电子国际有限公司 | 用具有可变接通时间的控制信号控制的开关功率转换器 |
-
2012
- 2012-06-28 CN CN2012203072027U patent/CN202652060U/zh not_active Expired - Lifetime
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102710118A (zh) * | 2012-06-28 | 2012-10-03 | 成都芯源系统有限公司 | 一种功率因数校正电路及其控制电路和方法 |
CN102710118B (zh) * | 2012-06-28 | 2014-10-29 | 成都芯源系统有限公司 | 一种功率因数校正电路及其控制电路和方法 |
CN103236820A (zh) * | 2013-03-08 | 2013-08-07 | 香港应用科技研究院有限公司 | 一个包络检波器和多通路包络检波器电路 |
CN103236820B (zh) * | 2013-03-08 | 2015-09-02 | 香港应用科技研究院有限公司 | 一个包络检波器和多通路包络检波器电路 |
CN107565817A (zh) * | 2016-06-30 | 2018-01-09 | 雅达电子国际有限公司 | 用具有可变接通时间的控制信号控制的开关功率转换器 |
CN107565817B (zh) * | 2016-06-30 | 2021-05-25 | 雅达电子国际有限公司 | 用具有可变接通时间的控制信号控制的开关功率转换器 |
CN107040137A (zh) * | 2017-05-03 | 2017-08-11 | 北京新能源汽车股份有限公司 | 一种增强主电路的控制装置、车载充电机和汽车 |
CN107040137B (zh) * | 2017-05-03 | 2019-09-03 | 北京新能源汽车股份有限公司 | 一种增强主电路的控制装置、车载充电机和汽车 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102710118B (zh) | 一种功率因数校正电路及其控制电路和方法 | |
CN102290972B (zh) | 开关电源及其控制电路和控制方法 | |
CN103490605B (zh) | 隔离式开关变换器及其控制器和控制方法 | |
CN102735914B (zh) | 同步整流电路以及过零检测方法 | |
CN101552570B (zh) | 一种具有限频功能的开关稳压电路及方法 | |
CN203445604U (zh) | Pfc电路和pfc变频器 | |
CN102969927A (zh) | 降压开关电源及其控制方法 | |
CN103813591B (zh) | 低输出电流峰均比的CRM Flyback LED驱动器 | |
CN101552560A (zh) | 一种开关稳压电路及其控制方法 | |
CN103414334B (zh) | PF为1的长寿命DCM Boost PFC变换器 | |
CN103412181B (zh) | 用于升压型功率因数校正的电感电流过零检测电路 | |
CN202652060U (zh) | 一种功率因数校正电路及其控制电路 | |
CN103973138A (zh) | 动态变频电源转换系统 | |
CN104734487A (zh) | 恒定开关频率的CRM Flyback PFC变换器 | |
CN202602533U (zh) | 功率因数校正电路及其制作的集成电路和开关电源 | |
CN104702131A (zh) | 最优频率变化范围的CRM Buck PFC变换器 | |
CN104702108A (zh) | 采用定频控制的临界连续升压变换器 | |
CN202978703U (zh) | 一种开关电源电路 | |
CN203206143U (zh) | 降压开关电源 | |
CN203465347U (zh) | 用于升压型功率因数校正的电感电流过零检测电路 | |
CN203491883U (zh) | 隔离式开关变换器及其控制器 | |
CN104539179A (zh) | 电容纹波电流有效值最低的断续升压变换器 | |
CN203151389U (zh) | 一种三相高功率因数整流器的控制电路 | |
CN103841734A (zh) | 实现改善总谐波失真的驱动电路结构 | |
CN102946186A (zh) | 一种有源谐波抑制机构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
AV01 | Patent right actively abandoned |
Granted publication date: 20130102 Effective date of abandoning: 20141029 |
|
AV01 | Patent right actively abandoned |
Granted publication date: 20130102 Effective date of abandoning: 20141029 |
|
RGAV | Abandon patent right to avoid regrant |