CN202143110U - 带语音单元和智能相机的网络接入模块的jtag接口器 - Google Patents
带语音单元和智能相机的网络接入模块的jtag接口器 Download PDFInfo
- Publication number
- CN202143110U CN202143110U CN201120294048U CN201120294048U CN202143110U CN 202143110 U CN202143110 U CN 202143110U CN 201120294048 U CN201120294048 U CN 201120294048U CN 201120294048 U CN201120294048 U CN 201120294048U CN 202143110 U CN202143110 U CN 202143110U
- Authority
- CN
- China
- Prior art keywords
- jtag
- jtag interface
- voice
- intelligent camera
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
本实用新型涉及一种带语音单元和智能相机的网络接入模块的JTAG接口器,网络接入模块包括:CPU单元,与该CPU单元相连的用于连接智能相机的图像输入接口,与该CPU单元相连的JTAG接口器、语音输入模块和以太网模块;该JTAG接口器包括:与所述CPU单元相连的测试端口控制器、与该测试端口控制器相连的指令寄存器和数据寄存器、连接指令寄存器和数据寄存器的指令译码器。本实用新型的JTAG接口器用于带语音单元和智能相机的网络接入模块,针对语音接入和智能相机的网络接入而实现相应的在线编程,实现了在线编程的针对性。
Description
技术领域
本实用新型涉及JTAG接口的技术领域,具体是一种带语音单元和智能相机的网络接入模块的JTAG接口器。
背景技术
JTAG(Joint Test Action Group;联合测试行动小组)是一种国际标准测试协议(与IEEE 1149.1兼容),主要用于芯片内部测试。现在多数的高级器件都支持JTAG协议,如DSP、FPGA器件等。标准的JTAG接口器是4线:TMS、TCK、TDI、TDO,分别为模式选择、时钟、数据输入和数据输出线。
JTAG最初是用来对芯片进行测试的,JTAG的基本原理是在器件内部定义一个TAP(Test Access Port;测试访问口)通过专用的JTAG测试工具对进行内部节点进行测试。JTAG测试允许多个器件通过JTAG接口串联在一起,形成一个JTAG链,能实现对各个器件分别测试。现在,JTAG接口还常用于实现在线编程,对FLASH等器件进行编程。JTAG编程方式是在线编程,传统生产流程中先对芯片进行预编程现再装到板上因此而改变,简化的流程为先固定器件到电路板上,再用JTAG编程,从而大大加快工程进度。JTAG接口可对PSD芯片内部的所有部件进行编程。
现有的JTAG接口无法实现语音接入和智能相机网络接入,给其使用带来了一定局限性,如何解决这一问题,是本领域的技术难题。
实用新型内容
本实用新型要解决的技术问题是提供一种结构简单的带语音单元和智能相机的网络接入模块的JTAG接口器。
为了解决上述技术问题,本实用新型提供了一种带语音单元和智能相机的网络接入模块的JTAG接口器,网络接入模块包括:CPU单元,与该CPU单元相连的用于连接智能相机的图像输入接口,与该CPU单元相连的JTAG接口器、语音输入模块和以太网模块;该JTAG接口器包括:与所述CPU单元相连的测试端口控制器、与该测试端口控制器相连的指令寄存器和数据寄存器、连接指令寄存器和数据寄存器的指令译码器。
本实用新型的上述技术方案相比现有技术具有以下优点:本实用新型的JTAG接口器用于带语音单元和智能相机的网络接入模块,针对语音接入和智能相机的网络接入而实现相应的在线编程。
附图说明
为了使本实用新型的内容更容易被清楚的理解,下面根据的具体实施例并结合附图,对本实用新型作进一步详细的说明,其中
图1为智能相机的电路框图;
图2为带语音单元和智能相机的网络接入模块的电路框图;
图3为的JTAG接口器的电路框图。
具体实施方式
见图1,本实施例的带语音单元和智能相机的网络接入模块的JTAG接口器,其中的网络接入模块包括:CPU单元,与该CPU单元相连的用于连接智能相机的图像输入接口,与该CPU单元相连的JTAG接口器、语音输入模块和以太网模块。
该JTAG接口器包括:与所述CPU单元相连的测试端口控制器、与该测试端口控制器相连的指令寄存器和数据寄存器、连接指令寄存器和数据寄存器的指令译码器。
测试端口控制器(也即:TAP控制器)是边界扫描测试核心控制器。TAP控制器有以下5个控制信号:
TCK:TCK为TAP控制器的操作提供了一个独立的、基本的时钟信号,TAP控制器的所有操作都是通过这个时钟信号来驱动的。TCK在IEEE 1149.1标准里是强制要求的。
TMS:TMS信号用来控制TAP控制器状态机的转换。通过TMS信号,可以控制TAP控制器在不同的状态间相互转换。TMS信号在TCK的上升沿有效。TMS在IEEE1149.1标准里是强制要求的。
TDI:TDI是数据输入的接口。所有要输入到特定寄存器的数据都是通过TDI接口一位一位串行输入的(由TCK驱动)。TDI在IEEE1149.1标准里是强制要求的。
TDO:TDO是数据输出的接口。所有要从特定的寄存器中输出的数据都是通过TDO接口一位一位串行输出的(由TCK驱动)。TDO在IEEE1149.1标准里是强制要求的。
TRST:TRST可以用来对TAP Controller进行复位(初始化)。不过这个信号接口在IEEE1149.1标准里是可选的,并不是强制要求的。因为通过TMS也可以对TAP控制器进行复位(初始化)。
指令寄存器负责提供地址和控制信号去选择某个特定的数据寄存器;可以通过指令寄存器执行边界扫描测试,这时,TAP控制器输出的SELECT信号选择指令寄存器的输出去驱动TDO。
显然,上述实施例仅仅是为清楚地说明本实用新型所作的举例,而并非是对本实用新型的实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而这些属于本实用新型的精神所引伸出的显而易见的变化或变动仍处于本实用新型的保护范围之中。
Claims (1)
1.一种带语音单元和智能相机的网络接入模块的JTAG接口器,网络接入模块包括:CPU单元,与该CPU单元相连的用于连接智能相机的图像输入接口,与该CPU单元相连的JTAG接口器、语音输入模块和以太网模块;
其特征在于:
该JTAG接口器包括:与所述CPU单元相连的测试端口控制器、与该测试端口控制器相连的指令寄存器和数据寄存器、连接指令寄存器和数据寄存器的指令译码器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201120294048U CN202143110U (zh) | 2011-08-15 | 2011-08-15 | 带语音单元和智能相机的网络接入模块的jtag接口器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201120294048U CN202143110U (zh) | 2011-08-15 | 2011-08-15 | 带语音单元和智能相机的网络接入模块的jtag接口器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN202143110U true CN202143110U (zh) | 2012-02-08 |
Family
ID=45554145
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201120294048U Expired - Fee Related CN202143110U (zh) | 2011-08-15 | 2011-08-15 | 带语音单元和智能相机的网络接入模块的jtag接口器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN202143110U (zh) |
-
2011
- 2011-08-15 CN CN201120294048U patent/CN202143110U/zh not_active Expired - Fee Related
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105550119B (zh) | 一种基于jtag协议的仿真装置 | |
CN115020266B (zh) | 一种2.5D Chiplet绑定后测试电路 | |
US9551748B2 (en) | Double data rate addressable tap interface with shadow protocol circuitry | |
CN103376400A (zh) | 芯片测试方法及芯片 | |
CN102880536A (zh) | 一种多核处理器的jtag调试方法 | |
CN106597265B (zh) | 一种jtag链路自动实现通道切换的方法及系统 | |
CN102866683B (zh) | 一种信号转换装置及自动测试系统 | |
CN101706552A (zh) | 支持芯片不同引脚封装的可配置式片上测试模块 | |
US11680985B2 (en) | Falling clock edge JTAG bus routers | |
CN101102566B (zh) | 一种手机jtag调试接口信号设计方法及其调试方法 | |
CN101706762A (zh) | 一种智能型信号转接系统 | |
CN105095040A (zh) | 一种芯片调试方法与装置 | |
CN102419415B (zh) | 一种基于边界扫描电路的tap接口优化电路 | |
CN203054188U (zh) | 一种jtag调测电路和系统 | |
CN101782626B (zh) | 一种jtag端口控制器 | |
CN202143110U (zh) | 带语音单元和智能相机的网络接入模块的jtag接口器 | |
CN101324653B (zh) | 边界扫描测试连接装置、方法以及系统 | |
CN107255975B (zh) | 一种利用高速总线实现fpga程序快速加载的装置及方法 | |
CN102200565B (zh) | 一种芯片测试装置 | |
US7877653B2 (en) | Address and TMS gating circuitry for TAP control circuit | |
CN105573954A (zh) | 一种jtag接口与内部用户逻辑之间的连接装置 | |
CN102340304B (zh) | 一种tap接口优化电路 | |
US20110087813A1 (en) | System and method of sending and receiving data and commands using the tck and tms of ieee 1149.1 | |
KR102038414B1 (ko) | 테스트 장치 및 그의 동작 방법 | |
CN203012704U (zh) | 可实现dsp单板或多板jtag调试的系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120208 Termination date: 20120815 |