CN202067256U - Debug卡的连接结构 - Google Patents

Debug卡的连接结构 Download PDF

Info

Publication number
CN202067256U
CN202067256U CN2011201760668U CN201120176066U CN202067256U CN 202067256 U CN202067256 U CN 202067256U CN 2011201760668 U CN2011201760668 U CN 2011201760668U CN 201120176066 U CN201120176066 U CN 201120176066U CN 202067256 U CN202067256 U CN 202067256U
Authority
CN
China
Prior art keywords
syndeton
pins
pin
mainboard
lpc bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2011201760668U
Other languages
English (en)
Inventor
吴洪忠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitac Computer Kunshan Co Ltd
Original Assignee
Mitac Computer Kunshan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitac Computer Kunshan Co Ltd filed Critical Mitac Computer Kunshan Co Ltd
Priority to CN2011201760668U priority Critical patent/CN202067256U/zh
Application granted granted Critical
Publication of CN202067256U publication Critical patent/CN202067256U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本实用新型揭示一种Debug卡的连接结构,包括:译码器;若干个LPC总线引脚,设于所述译码器输入端,所述各LPC总线引脚分别与主板上对应的若干个LPC总线引脚电性连接;若干个显示信号引脚,设于所述译码器输出端,用以输出显示信号。由于译码器与主板间的连接不再需要通过PCI接口、PCIE接口或者其它特定接口进行连接,而是采用LPC总线引脚间直接进行连接,从而不会因为主板上没有对应接口而无法使用Debug的情形。

Description

Debug卡的连接结构
【技术领域】
本实用新型涉及一种Debug卡的连接结构,特别是涉及一种Debug卡通过非标准接口与主板的连接结构。
【背景技术】
个人电脑上的故障,按显示器上是否有显示为界,可以分成两大类故障:一类故障称为“关键性故障”。个人电脑在开机时都要进行上电自检(Power OnSelf Test,即POST),在主板BIOS的引导下,严格检测系统的各个组件,如果计算机存在硬件故障,一般情况下会在此时反映出来。检测显卡以前的过程称为关键性部件测试,任何关键性部件有问题,计算机都将处于挂起状态,只能按Reset键或重新开机,这一类故障就属于“关键性故障”,习惯上又将这些故障称之为“核心故障”。产生核心故障的器件主要有:主板、CPU、显卡、内存和电源等;另一类故障称为“非关键性故障”,检测完显卡后,此时如果有不正常的设备,就会在相应的检测部位停下来并报告错误信息。
对于非关键性故障,根据POST时显示的出错信息,我们可以方便地找到有问题的设备,但问题是,对于关键性故障,由于此时屏幕还没有信号,面对黑黑的屏幕,我们只能凭借PC喇叭发出的不同的声音来判断问题的所在位置,由于PC喇叭发出的错误提示种类繁多,用户记忆起来非常的困难,这就对一般用户形成了难以逾越的障碍,再加上PC喇叭发出的故障提示有时并不是十分的准确,我们并不能够将故障位置精确的定位,所以即使是专业的维修人员也要花费很多的时间来检查故障位置。
为此,业界在主板上集成了硬件侦错(Debug)系统,在计算机开机时,该系统会自动检测主板上各种设备的状态,如果有部件发生了故障,会给出相关的信息,根据这些信息,使用者可以快速判断出主板故障发生的位置和原因,而且非常的准确,无需再进行任何的核实,就可以进行维修了。
目前的Debug卡与主板的连接结构,通常Debug卡具有PCI(PeripheralComponent Interconnect)或者PCIE(PCI-Express)接口或者其它特定接口与从而与主板连接。
然而,如果主板上没有对应所述Debug卡接口的PCI接口、PCIE接口或者其它特定接口,则对主板进行的分析则无法进行。
有鉴于此,实有必要开发一种Debug卡的连接结构,以解决上述问题。
【发明内容】
因此,本实用新型的目的是提供一种Debug卡的连接结构,可以保证主板与Debug卡相互之间没有对应接口时,仍然可以连接Debug卡使用。
为了达到上述目的,本实用新型提供的Debug卡的连接结构,包括:
译码器;
若干个LPC(Low Pin Count)总线引脚,设于所述译码器输入端,所述各LPC总线引脚分别与主板上对应的若干个LPC总线引脚电性连接;
若干个显示信号引脚,设于所述译码器输出端,用以输出显示信号。
可选的,所述译码器输入端还设有电源引脚,所述电源引脚与主板上的接地引脚电源连接。
可选的,所述译码器输入端还设有接地引脚,所述接地引脚与主板上的接地引脚电性连接。
可选的,设于所述译码器输入端的所述若干个LPC总线引脚包括PCICLK、LFRAME#、LAD0、LAD1、LAD2、LAD3、PCIRST#引脚。
可选的,设于所述译码器输入端的若干个LPC总线引脚与主板上对应的各个LPC总线引脚通过焊接方式电性连接。
可选的,所述显示信号引脚连接有显示灯。
可选的,所述显示信号引脚为七个,所述显示灯为两个八字形灯。
可选的,所述主板上对应的若干个LPC总线引脚集成于PCI接口、PCIE接口、LPC接口或者各自独立。
可选的,所述译码器输入端的若干个LPC总线引脚上套设有接插口,主板上对应的各个LPC总线引脚也套设有与上述接插口配合的接插口。
相较于现有技术,利用本实用新型的Debug卡的连接结构,由于译码器与主板间的连接不再需要通过PCI接口、PCIE接口或者其它特定接口进行连接,而是采用LPC总线引脚间直接进行连接,从而不会因为主板上没有对应接口而无法使用Debug的情形。
【附图说明】
图1绘示为本实用新型的Debug卡的连接结构一较佳实施例的电路结构图。
图2绘示为本实用新型的Debug卡的连接结构所连接的显示灯结构示意图。
【具体实施方式】
请参阅图1,图1绘示为本实用新型的Debug卡的连接结构一较佳实施例的电路结构图。
为了达到上述目的,本实用新型提供的Debug卡的连接结构,包括:
译码器100;
若干个LPC总线引脚200,设于所述译码器100输入端,所述各LPC总线引脚200分别与主板上对应的若干个LPC总线引脚电性连接,其中,设于所述译码器100输入端的所述若干个LPC总线引脚200可以包括PCICLK、LFRAME#、LAD0、LAD1、LAD2、LAD3、PCIRST#引脚;
若干个显示信号引脚300,设于所述译码器100输出端,用以输出显示信号。
其中,所述译码器100输入端还可以设有电源引脚400,所述电源引脚400与主板上的接地引脚电源连接。
其中,所述译码器100输入端还可以设有接地引脚500,所述接地引脚500与主板上的接地引脚电性连接。
其中,设于所述译码器100输入端的若干个LPC总线引脚200与主板上对应的各个LPC总线引脚可以通过焊接方式电性连接。
其中,所述主板上对应的若干个LPC总线引脚集成于PCI接口、PCIE接口、LPC接口或者各自独立。
其中,所述译码器100输入端的若干个LPC总线引脚200上可以套设有接插口,主板上对应的各个LPC总线引脚也可以套设有与上述接插口配合的接插口。
请再共同参阅图1、图2,图2绘示为本实用新型的Debug卡的连接结构所连接的显示灯结构示意图。
其中,图1中的所述显示信号引脚300连接有显示灯600。所述显示信号引脚300为七个,所述显示灯600为两个八字形灯。所述LPC总线引脚200接收到的信号经所述译码器100内部转化成相应的逻辑电平作为显示信号,通过所述显示信号引脚300传递给所述显示灯600,达到通过显示灯600的现实来判断主板故障原因的目的。
相较于现有技术,利用本实用新型的Debug卡的连接结构,由于译码器100与主板间的连接不再需要通过PCI接口、PCIE接口或者其它特定接口进行连接,而是采用LPC总线引脚间直接进行连接,从而不会因为主板上没有对应接口而无法测试的情形。

Claims (9)

1.一种Debug卡的连接结构,其特征在于,包括:
译码器;
若干个LPC总线引脚,设于所述译码器输入端,所述各LPC总线引脚分别与主板上对应的若干个LPC总线引脚电性连接;
若干个显示信号引脚,设于所述译码器输出端,用以输出显示信号。
2.如权利要求1所述的Debug卡的连接结构,其特征在于,所述译码器输入端还设有电源引脚,所述电源引脚与主板上的接地引脚电源连接。
3.如权利要求1所述的Debug卡的连接结构,其特征在于,所述译码器输入端还设有接地引脚,所述接地引脚与主板上的接地引脚电性连接。
4.如权利要求1所述的Debug卡的连接结构,其特征在于,设于所述译码器输入端的所述若干个LPC总线引脚包括PCICLK、LFRAME#、LAD0、LAD1、LAD2、LAD3、PCIRST#引脚。
5.如权利要求1所述的Debug卡的连接结构,其特征在于,设于所述译码器输入端的若干个LPC总线引脚与主板上对应的各个LPC总线引脚通过焊接方式电性连接。
6.如权利要求1所述的Debug卡的连接结构,其特征在于,所述显示信号引脚连接有显示灯。
7.如权利要求1所述的Debug卡的连接结构,其特征在于,所述显示信号引脚为七个,所述显示灯为两个八字形灯。
8.如权利要求1所述的Debug卡的连接结构,其特征在于,所述主板上对应的若干个LPC总线引脚集成于PCI接口、PCIE接口、LPC接口或者各自独立。
9.如权利要求1所述的Debug卡的连接结构,其特征在于,所述译码器输入端的若干个LPC总线引脚上套设有接插口,主板上对应的各个LPC总线引脚也套设有与上述接插口配合的接插口。
CN2011201760668U 2011-05-27 2011-05-27 Debug卡的连接结构 Expired - Fee Related CN202067256U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2011201760668U CN202067256U (zh) 2011-05-27 2011-05-27 Debug卡的连接结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2011201760668U CN202067256U (zh) 2011-05-27 2011-05-27 Debug卡的连接结构

Publications (1)

Publication Number Publication Date
CN202067256U true CN202067256U (zh) 2011-12-07

Family

ID=45061114

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2011201760668U Expired - Fee Related CN202067256U (zh) 2011-05-27 2011-05-27 Debug卡的连接结构

Country Status (1)

Country Link
CN (1) CN202067256U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102799505A (zh) * 2011-05-27 2012-11-28 神讯电脑(昆山)有限公司 Debug卡的连接结构

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102799505A (zh) * 2011-05-27 2012-11-28 神讯电脑(昆山)有限公司 Debug卡的连接结构

Similar Documents

Publication Publication Date Title
US20080294939A1 (en) Debugging device and method using the lpc/pci bus
TWI502336B (zh) 電腦系統之偵錯裝置及其方法
US20160124822A1 (en) Embedded universal serial bus (usb) debug (eud) for multi-interfaced debugging in electronic systems
CN106547653B (zh) 计算机系统故障状态检测方法、装置及系统
CN102929755B (zh) 一种cpu模块地址和数据总线的故障检测方法
TWI461715B (zh) 測試裝置以及電子裝置的測試方法
TW201621657A (zh) 電子裝置
CN104077203A (zh) 一种可经由usb接口实现计算机硬件诊断的方法及装置
CN101599035A (zh) Usb端口测试装置及方法
CN102401879A (zh) 芯片的usb功能的测试方法、测试主机和测试系统
TW201432278A (zh) 自動化檢測系統及其自動化檢測方法
US20130283066A1 (en) Test system for reset and power on or off of computer
US20110161737A1 (en) Post code monitoring system and method
CN104572375A (zh) 一种通过显示器接口实现计算机诊断的方法及装置
US20130017717A1 (en) Computer power on self test card
CN104063297A (zh) 一种利用usb接口对计算机硬件进行诊断的方法及装置
CN207764782U (zh) 快捷外设互联标准插槽的检测系统
CN102662808A (zh) 一种pcie硬件故障检测的实现方法与装置
CN202067256U (zh) Debug卡的连接结构
CN202257547U (zh) 一种龙芯cpu平台中显卡测试的装置
CN113160875B (zh) 芯片测试系统和测试方法
US11953550B2 (en) Server JTAG component adaptive interconnection system and method
CN110907857B (zh) 一种基于fpga的连接器自动检测方法
CN102799505A (zh) Debug卡的连接结构
CN110943888B (zh) 一种便捷的全功能串口检测方法及装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20111207

Termination date: 20160527