CN201378317Y - 一种采用jtag方式的代码下载系统 - Google Patents
一种采用jtag方式的代码下载系统 Download PDFInfo
- Publication number
- CN201378317Y CN201378317Y CN200920024183U CN200920024183U CN201378317Y CN 201378317 Y CN201378317 Y CN 201378317Y CN 200920024183 U CN200920024183 U CN 200920024183U CN 200920024183 U CN200920024183 U CN 200920024183U CN 201378317 Y CN201378317 Y CN 201378317Y
- Authority
- CN
- China
- Prior art keywords
- interface
- objective chip
- tdo
- jtag
- jtag emulator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
本实用新型公开了一种采用JTAG方式的代码下载系统,包括若干个目标芯片及JTAG仿真器,所述若干个目标芯片的接口均与所述JTAG仿真器的接口对应连接,还包括选通电路;该选通电路的一端连接所述若干个目标芯片的TDO接口,另一端连接所述JTAG仿真器的TDO接口,以选通连接所述若干个目标芯片中一个的TDI接口与所述JTAG仿真器的TDI接口。本实用新型中,由于一个仿真器连接多个目标芯片,并且以其中一个目标芯片的返回状态作为全部目标芯片的返回状态,实现了同时向多个目标芯片中下载代码,提高了工作效率。
Description
技术领域
本实用新型涉及芯片配置领域,尤其涉及一种采用JTAG方式的代码下载系统。
背景技术
随着通信行业、多媒体娱乐行业的快速发展,各种电子产品都加入了软件的控制,这样就引入了CPU,同时也就带来了软件代码的下载。到目前为止,已有的软件下载实现方式主要有以下几种:
①采用存储器写入设备直接将软件代码写入到CPU或者存储器中;
②CPU中已经含有引导程序,组装之后通过数据线进行下载;
③CPU中无引导程序,组装之后通过仿真器进行下载。
本实用新型是对第③种实现方式的改进和优化。现有技术中,大都是将仿真器和待下载的目标芯片/目标板一对一的连接,这样一来,在同一时间只能向一个目标芯片/目标板下载,效率低。
实用新型内容
本实用新型所要解决的技术问题在于提供一种高效的代码下载系统。
为了解决上述技术问题,本实用新型提出一种采用JTAG方式的代码下载系统,包括若干个目标芯片及JTAG仿真器,所述若干个目标芯片的接口均与所述JTAG仿真器的接口对应连接,还包括选通电路;该选通电路的一端连接所述若干个目标芯片的TDO接口,另一端连接所述JTAG仿真器的TDO接口,以选通连接所述若干个目标芯片中一个的TDO接口与所述JTAG仿真器的TDO接口。
其中,所述选通电路为开关电路,所述开关电路通过其通断控制所述若干目标芯片的TDO接口与所述JTAG仿真器的TDO接口之间的选通连接。
可选的,所述开关电路为开关;每个所述目标芯片对应一个所述开关,每个开关连接其对应目标芯片的TDO接口与所述JTAG仿真器的TDO接口。
另外,还包括控制器,并且所述JTAG仿真器所述选通电路为数据选择器;该数据选择器的多路输入分别连接所述若干个目标芯片的TDO接口,而其输出则连接所述JTAG仿真器的TDO接口,其地址输入连接所述控制器的输出以接受选通信号。
其中,所述JTAG仿真器的TMS接口与所述若干个目标芯片的TMS接口连接;所述JTAG仿真器的TCK接口与所述若干个目标芯片的TCK接口连接;所述JTAG仿真器的TRST接口与所述若干个目标芯片的TRST接口连接。
本实用新型中,由于一个仿真器连接多个目标芯片,并且以其中一个目标芯片的返回状态作为全部目标芯片的返回状态,实现了同时向多个目标芯片中下载代码,提高了工作效率;从另一方面来说,在向多个目标芯片下载代码时,只利用了一个仿真器,而不用一对一的使用多个仿真器,也降低了生产成本。
附图说明
图1是本实用新型一种采用JTAG方式的代码下载系统的一个实施例的结构示意图;
图2是本实用新型一种采用JTAG方式的代码下载系统的另一个实施例的结构示意图。
具体实施方式
下面结合附图对本实用新型进行详细阐述。
参考图1,图示了本实用新型一种采用JTAG方式的代码下载系统的一个实施例的结构示意图。如图所示,包括JTAG仿真器10、目标芯片一11、目标芯片二12、目标芯片三13,以及三个开关K1、K2、K3。
其中,所述JTAG仿真器包括以下接口:
TCK:时钟,提供给目标芯片参考时钟;
TMS:模式选择;
TDI:数据输入,用于传递数据和控制命令;
TDO:数据输出线,用于返回目标芯片的状态信息;
TRST:测试复位,输入引脚,低电平有效,用于复位所述目标芯片;
所述目标芯片一10、目标芯片二11、目标芯片三13都是同型号芯片,其也包含上述TCK、TMS、TDI、TDO、TRST五个接口;
其中,所述JTAG仿真器与所述目标芯片一11、目标芯片二12、目标芯片三13的TCK、TMS、TRST均对应连接,如图所示。
所述JTAG仿真器的TDI接口均与所述目标芯片一11、目标芯片二12、目标芯片三13的TDI接口连接,如图所示;
所述目标芯片一11、目标芯片二12、目标芯片三13的TDO接口分别连接所述开关K1、K2、K3,而该开关K1、K2、K3的另一端又都连接至所述JTAG仿真器10的TDO接口。
其工作过程为,经由所述JTAG仿真器10的TDI接口向所述目标芯片一11、目标芯片二12、目标芯片三13的TDI接口发送数据/命令;所述目标芯片一11、目标芯片二12、目标芯片三13收到所述数据/命令后,则通过其TDO接口输出状态信号,也就是输出对是否成功接收所述数据/命令、或成功执行所述命令等返回确认信息。这个信息,也是所述JTAG仿真器10再进行下一次数据/命令的传输所需要的确认信息。
所述K1、K2、K3由人工控制进行闭合,而闭合的开关所对应的目标芯片的TDO便被连接至所述JTAG仿真器10的TDO上,这样就以所述接通的目标芯片的接收状态信息作为全部目标芯片的状态信息,向全部的目标芯片中下载代码。例如:
当K2接通时,目标芯片二12的TDO接口便与所述JTAG仿真器10的TDO接口连接;此时,所述目标芯片二12所返回的状态信息就作为全部目标芯片的状态信息进行处理;比如,当所述目标芯片二12的TDO输出表征接收数据/命令或执行命令等成功的状态信息时,所述JTAG仿真器10收到该信息后便认为上一次向全部的目标芯片中传输的数据/命令或执行的命令成功,进而其会进行下一次的下载操作。
相反,当所述目标芯片二12的TDO输出表征接收数据/命令或执行命令等失败的状态信息时,所述JTAG仿真器10收到该信息后便认为上一次向全部的目标芯片中传输的数据/命令或执行的命令失败,根据所述JTAG仿真器10内部的程序设定,此时可以重新进行上一次的下载操作,或者结束本批目标芯片的代码下载操作并提示错误信息等。
同理,当开关K1、K3闭合情况类同,再次不进行一一阐述。
参考图2,图示了本实用新型一种采用JTAG方式的代码下载系统的另一个实施例的结构示意图。如图所示,包括JTAG仿真器20、目标芯片一21、目标芯片二22、目标芯片三23、目标芯片四24、数据选择器25、控制器26。
其中,所述四个目标芯片与所述JTAG仿真器20之间的连接,图1与图2中相同的部分可以参考图1所示实施例的描述,下面仅就其不同之处进行说明:
所述目标芯片一21的TDO接口连接所述数据选择器25的数据输入接口D0,所述目标芯片二22的TDO接口连接所述数据选择器25的数据输入接口D1,所述目标芯片三23的TDO接口连接所述数据选择器25的数据输入接口D2,所述目标芯片四24的TDO接口连接所述数据选择器25的数据输入接口D3。
所述数据选择器25的输出接口Y连接所述JTAG仿真器20的TDO接口;而所述数据选择器25的地址输入口A0、A1连接控制器26。
其工作过程为,所述JTAG仿真器20通过其TDI接口向所述四个目标芯片的TDI接口传输数据或命令。所述四个目标芯片如果成功接收到所述数据或命令,则通过其TDO接口返回正常的确认状态信息表示其成功的接收到所述数据或成功的执行所述命令,或返回失败的状态信息表示其接收或执行失败;
而所述四个目标芯片的TDO返回的状态信息均输入至所述数据选择器25。该数据选择器25通过其地址口A0、A1接收来自所述控制器26的地址数据,并根据该地址数据选择所述D0~D3四个输入中的一个作为Y输出接口的输出数据输出至所述JTAG仿真器20,作为所述四个目标芯片的返回状态信息。所述地址口A0、A1的地址信息与所述数据输入口D0~D4的对应真值表的一个例子如下表:
从上表中便可以看出,若控制器26希望以目标芯片三23的返回状态信息作为全部目标芯片的状态信息,则其向所述地址口A0、A1输出1、0信号,即可选定所述D2数据输入口的输入数据作为输出Y的数据输入至所述JTAG仿真器20中。
需要说明的是,对于所述数据选择器25及控制器26上的剩余接口(未示出),由于均是常规应用,因而不再做进一步的说明。
另外,本具体实施方式中通过选通电路将所述若干个目标芯片中的一个的TDO输出状态信息作为全部的目标芯片的状态信息,其目的是:当一个目标芯片无法上电运行时(也就无法进行代码下载),也就没有返回状态信息,因而其TDO输出不能作为全部的目标芯片的返回状态信息,所以可以再次进行选通切换使用其它的目标芯片的TDO输出返回状态信息作为全部目标芯片的返回状态信息。
以上所揭露的仅为本实用新型一种较佳实施例而已,当然不能以此来限定本实用新型之权利范围,因此依本实用新型权利要求所作的等同变化,仍属本实用新型所涵盖的范围。
Claims (5)
1、一种采用JTAG方式的代码下载系统,包括若干个目标芯片及JTAG仿真器,所述若干个目标芯片的接口均与所述JTAG仿真器的接口对应连接,其特征在于:还包括选通电路;该选通电路的一端连接所述若干个目标芯片的TDO接口,另一端连接所述JTAG仿真器的TDO接口,以选通连接所述若干个目标芯片中一个的TDI接口与所述JTAG仿真器的TDI接口。
2、根据权利要求1所述的代码下载系统,其特征在于,所述选通电路为开关电路,所述开关电路通过其通断控制所述若干目标芯片的TDI接口与所述JTAG仿真器的TDI接口之间的选通连接。
3、根据权利要求2所述的代码下载系统,其特征在于,所述开关电路为开关;每个所述目标芯片对应一个所述开关,每个开关连接其对应目标芯片的TDO接口与所述JTAG仿真器的TDO接口。
4、根据权利要求1所述的代码下载系统,其特征在于,还包括控制器,并且所述JTAG仿真器所述选通电路为数据选择器;该数据选择器的多路输入分别连接所述若干个目标芯片的TDO接口,而其输出则连接所述JTAG仿真器的TDO接口,其地址输入连接所述控制器的输出以接受选通信号。
5、根据权利要求1至4中任一项所述的代码下载系统,其特征在于,所述JTAG仿真器的TMS接口与所述若干个目标芯片的TMS接口连接;所述JTAG仿真器的TCK接口与所述若干个目标芯片的TCK接口连接;所述JTAG仿真器的TRST接口与所述若干个目标芯片的TRST接口连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200920024183U CN201378317Y (zh) | 2009-03-26 | 2009-03-26 | 一种采用jtag方式的代码下载系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200920024183U CN201378317Y (zh) | 2009-03-26 | 2009-03-26 | 一种采用jtag方式的代码下载系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN201378317Y true CN201378317Y (zh) | 2010-01-06 |
Family
ID=41518434
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200920024183U Expired - Fee Related CN201378317Y (zh) | 2009-03-26 | 2009-03-26 | 一种采用jtag方式的代码下载系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN201378317Y (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102760497A (zh) * | 2011-04-28 | 2012-10-31 | 上海华虹集成电路有限责任公司 | 含有jtag接口的芯片 |
CN106919412A (zh) * | 2015-12-28 | 2017-07-04 | 航天信息股份有限公司 | 电子标签代码批量下载装置和方法 |
CN107301144A (zh) * | 2017-06-22 | 2017-10-27 | 湖南国科微电子股份有限公司 | 一种jtag接口复用方法及装置 |
-
2009
- 2009-03-26 CN CN200920024183U patent/CN201378317Y/zh not_active Expired - Fee Related
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102760497A (zh) * | 2011-04-28 | 2012-10-31 | 上海华虹集成电路有限责任公司 | 含有jtag接口的芯片 |
CN106919412A (zh) * | 2015-12-28 | 2017-07-04 | 航天信息股份有限公司 | 电子标签代码批量下载装置和方法 |
CN107301144A (zh) * | 2017-06-22 | 2017-10-27 | 湖南国科微电子股份有限公司 | 一种jtag接口复用方法及装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107704346B (zh) | Soc芯片调试方法及调试系统 | |
CN101839969B (zh) | 卫星通讯1553b地面检测系统及其检测方法 | |
CN103136138A (zh) | 一种芯片、芯片调试方法以及芯片与外部设备通信的方法 | |
CN100511171C (zh) | 一种单板调试串口功能的测试方法及其系统 | |
CN102479134A (zh) | 一种通用接口测试系统及测试方法 | |
CN102880536A (zh) | 一种多核处理器的jtag调试方法 | |
CN104407882B (zh) | 一种板卡装置 | |
CN201417443Y (zh) | 一种航空航天1553b总线通讯检测仪 | |
CN101382583A (zh) | 多核微处理器jtag调试方法 | |
CN101771700A (zh) | 基于FPGA的Modbus协议通信节点 | |
CN101593903B (zh) | 测试背板及基于该背板的下载方法和测试方法 | |
CN201378317Y (zh) | 一种采用jtag方式的代码下载系统 | |
CN201374062Y (zh) | Fpga在线配置电路 | |
CN109634256A (zh) | 一种通用can控制器芯片的板级验证系统 | |
CN202267736U (zh) | 通用型数字电路板功能测试电路 | |
CN202453435U (zh) | 调试控制设备、调试执行设备及调试系统 | |
CN209765501U (zh) | 一种基于jtag的多处理器仿真调试装置 | |
CN201429842Y (zh) | 一种采用jtag方式的代码下载系统 | |
CN216210991U (zh) | 一种基于wifi的无线传输多路risc-v芯片调试器 | |
CN102306013A (zh) | 基于usb接口的便携式飞机1553b总线监测系统及控制方法 | |
CN112306773B (zh) | 一种具有标准串行主机接口的fc节点机的故障检测平台 | |
CN104021103A (zh) | 一种嵌入式微处理器的串口扩展装置 | |
CN108491221A (zh) | 嵌入式系统的更新、故障检测系统及方法 | |
CN202677376U (zh) | 一种用于芯片程序下载的装置 | |
CN103150952A (zh) | 可重构的eda实验平台 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100106 Termination date: 20120326 |