CN201429842Y - 一种采用jtag方式的代码下载系统 - Google Patents

一种采用jtag方式的代码下载系统 Download PDF

Info

Publication number
CN201429842Y
CN201429842Y CN2009200201927U CN200920020192U CN201429842Y CN 201429842 Y CN201429842 Y CN 201429842Y CN 2009200201927 U CN2009200201927 U CN 2009200201927U CN 200920020192 U CN200920020192 U CN 200920020192U CN 201429842 Y CN201429842 Y CN 201429842Y
Authority
CN
China
Prior art keywords
interface
tdo
objective chip
jtag
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2009200201927U
Other languages
English (en)
Inventor
马寅中
王�琦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hisense Mobile Communications Technology Co Ltd
Original Assignee
Hisense Mobile Communications Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hisense Mobile Communications Technology Co Ltd filed Critical Hisense Mobile Communications Technology Co Ltd
Priority to CN2009200201927U priority Critical patent/CN201429842Y/zh
Application granted granted Critical
Publication of CN201429842Y publication Critical patent/CN201429842Y/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

本实用新型公开了一种采用JTAG方式的代码下载系统,包括若干个目标芯片及JTAG仿真器,所述若干个目标芯片的接口均与所述JTAG仿真器的接口对应连接,还包括判断电路;该判断电路的输入连接所述若干个目标芯片的TDO接口,而其输出连接所述JTAG仿真器的TDO接口,以对所述若干个目标芯片的TDO输出状态信号进行判断,若符合条件则输出确认信号至所述JTAG仿真器的TDO接口。本实用新型中,由于采用了判断电路,当所有的目标芯片均发出相同的正常状态信息时,即表明上一动作执行成功,则所述判断电路向JTAG仿真器的TDO输入确认信号,从而进行下一动作的执行。这样一来,便提高了效率,一次可以成功的向多个目标芯片下载代码。

Description

一种采用JTAG方式的代码下载系统
技术领域
本实用新型涉及芯片配置领域,尤其涉及一种采用JTAG方式的代码下载系统。
背景技术
随着通信行业、多媒体娱乐行业的快速发展,各种电子产品都加入了软件的控制,这样就引入了CPU,同时也就带来了软件代码的下载。到目前为止,已有的软件下载实现方式主要有以下几种:
①采用存储器写入设备直接将软件代码写入到CPU或者存储器中;
②CPU中已经含有引导程序,组装之后通过数据线进行下载;
③CPU中无引导程序,组装之后通过仿真器进行下载。
本实用新型是对第③种实现方式的改进和优化。现有技术中,大都是将仿真器和待下载的目标芯片/目标板一对一的连接,这样一来,在同一时间只能向一个目标芯片/目标板下载,效率低。
实用新型内容
本实用新型所要解决的技术问题在于提供一种高效的代码下载系统。
为了解决上述技术问题,本实用新型提出一种采用JTAG方式的代码下载系统,包括若干个目标芯片及JTAG仿真器,所述若干个目标芯片的接口均与所述JTAG仿真器的接口对应连接,还包括判断电路;该判断电路的输入连接所述若干个目标芯片的TDO接口,而其输出连接所述JTAG仿真器的TDO接口,以对所述若干个目标芯片的TDO输出状态信号进行判断,若符合条件则输出确认信号至所述JTAG仿真器的TDO接口。
其中,所述判断电路的判决条件为:所述若干个目标芯片的TDO输出相同的正常状态信号。
其中,所述判断电路为与门电路;该与门电路的输入端连接所述若干个目标芯片的TDO接口,而其输出则连接所述JTAG仿真器的TDO接口,以当所述若干个目标芯片的TDO输出均为正常状态信号时向所述JTAG仿真器返回确认信号。
优选的,所述与门电路为三态与门电路,并且所述判断电路还包括同或门电路;该同或门电路的输入端连接所述若干个目标芯片的TDO接口,其输出端连接所述三态门电路的使能端;而该三态门电路的输入端亦连接所述若干个目标芯片的TDO接口,输出端连接所述JTAG仿真器的TDO接口。
另外,所述JTAG仿真器的TMS接口与所述若干个目标芯片的TMS接口连接;所述JTAG仿真器的TCK接口与所述若干个目标芯片的TCK接口连接;所述JTAG仿真器的TRST接口与所述若干个目标芯片的TRST接口连接。
本实用新型中,由于采用了判断电路,当所有的目标芯片均发出相同的正常状态信息时,即表明上一动作执行成功,则所述判断电路向JTAG仿真器的TDO输入确认信号,从而进行下一动作的执行。这样一来,便提高了效率,一次可以成功的向多个目标芯片下载代码。从另一方面来说,在同时向同样多的目标芯片下载代码的时候,仅仅采用一个仿真器,也降低了成本。
附图说明
图1是本实用新型一种采用JTAG方式的代码下载系统的一个实施例的结构示意图;
图2是本实用新型一种采用JTAG方式的代码下载系统的另一个实施例的结构示意图。
具体实施方式
下面结合附图对本实用新型进行详细阐述。
参考图1,图示了本实用新型一种采用JTAG方式的代码下载系统的一个实施例的结构示意图。如图所示,包括JTAG仿真器、目标芯片一、目标芯片二、目标芯片三、与门电路。
其中,所述JTAG仿真器包括以下接口:
TCK:时钟,提供给目标芯片参考时钟;
TMS:模式选择;
TDI:数据输入,用于传递数据和控制命令;
TDO:数据输出线,用于返回目标芯片的状态信息;
TRST:测试复位,输入引脚,低电平有效,用于复位所述目标芯片;
所述目标芯片一、目标芯片二、目标芯片三都是同型号芯片,其也包含上述TCK、TMS、TDI、TDO、TRST五个接口;
其中,所述JTAG仿真器与所述目标芯片一、目标芯片二、目标芯片三的TCK、TMS、TRST均对应连接,如图所示。
所述JTAG仿真器的TDI接口均与所述目标芯片一、目标芯片二、目标芯片三的TDI接口连接,如图所示;
所述与门电路包括三个输入端A、B、C,其分别与所述目标芯片一、目标芯片二、目标芯片三的TDO接口连接,而该与门电路的输出端Y则连接至所述JTAG仿真器的TDO的输入端。
其工作过程中,经由所述JTAG仿真器的TDI接口向所述目标芯片一、目标芯片二、目标芯片三的TDI接口发送数据/命令;
所述目标芯片一、目标芯片二、目标芯片三收到所述数据/命令后,若成功的接收所述数据/命令,或成功执行所述命令,则通过其TDO接口输出正常的状态信号;若没有接收到数据或命令,或命令执行失败,则通过其TDO接口输出非正常的状态信号。在本实施例中,可以规定正常的状态信息为输出高电平,非正常的状态信息输出低电平,其可以根据需要进行设定。
当所述与门电路接收来自所述三个目标芯片的TDO输出之后,便进行逻辑运算;当所述三个目标芯片的TDO输出均为正常状态信号时,所述与门电路的输出端Y也输出高电平至所述JTAG仿真器的TDO接口以通知所述JTAG仿真器可以进行下一步的操作;
当所述三个目标芯片的TDO输出中至少一个为非正常状态信号时,所述与门电路的输出端Y也输出低电平至所述JTAG仿真器的TDO接口以通知所述JTAG仿真器出现错误。
因而,可以理解,本实施例中只有当所述三个目标芯片均输出正常状态信息时,也就是三个目标芯片均达到同步时,才返回正常的状态信息以进行下一步操作;而当任意一个或多个目标芯片输出非正常状态信息时,则表明所述三个目标芯片中至少有一个下载不成功,因而通过所述与门电路的运算后输出低电平提示所述JTAG仿真器。
参考图2,图示了本实用新型一种采用JTAG方式的代码下载系统的另一个实施例的结构示意图。如图所示,包括JTAG仿真器、目标芯片一、目标芯片二、目标芯片三、三态与门电路、同或门电路。
其中,对于本实施例中与图1所示实施例相同的部分不再进行重复阐述。下面仅就其不同之处进行说明:
其不同之处在于,所述三个目标芯片的TDO接口同时连接到所述同或门电路的三个输入端,以及三态与门电路的三个输入端A、B、C。所述同或门电路的输出端又连接所述三态与门电路的使能端EN,所述三态与门电路的输出端Y则仍然连接所述JTAG仿真器的TDO输入接口。
其目的为,当所述三个目标芯片均输入相同的状态信息时(例如均为1,或均为0),所述同或门电路便输出高电平1至所述三态与门电路的使能端EN,从而使能所述三态与门电路。
此时,由于所述三态与门电路的三个输入端A、B、C又与所述三个目标芯片的TDO接口连接(如图),因而其使能后便对三个输入端的输入信号进行与运算。
当所述三个目标芯片的TDO输出均为1时,则所述三态门电路的输出Y也输出高电平1,从而通知所述JTAG仿真器上一次操作成功;当所述三个目标芯片的TDO输出均为0时,则所述三态门电路的输出Y也输出高电平0,从而通知所述JTAG仿真器上一次操作全部失败;
当所述三个目标芯片中一个或两个的TDO输出为0时,所述同或门电路的输出则为0,因而所述三态门电路不能被使能,其输出Y呈高阻态;因而,所述JTAG仿真器也接收不到返回信号,其就会认为所述三个目标芯片的下载部分失败。
由于TDO是目标芯片的输出信号,故不可以直接将所有目标芯片的TDO直接连接到一起与JTAG仿真器相连,那样会使仿真器得不到正确的返回信息,本具体实施方式中增加了一个同或门和一个三态与门,用于输出目标芯片的TDO信息,根据同或门和三态与门的特点可以保证所有的目标芯片都返回一致之后,才进行下一命令或数据的传递,避免由于不同目标芯片处理速度的差别,而导致可能存在某个目标芯片的数据不完整。
以上所揭露的仅为本实用新型一种较佳实施例而已,当然不能以此来限定本实用新型之权利范围,因此依本实用新型权利要求所作的等同变化,仍属本实用新型所涵盖的范围。

Claims (5)

1、一种采用JTAG方式的代码下载系统,包括若干个目标芯片及JTAG仿真器,所述若干个目标芯片的接口均与所述JTAG仿真器的接口对应连接,其特征在于:还包括判断电路;该判断电路的输入连接所述若干个目标芯片的TDO接口,而其输出连接所述JTAG仿真器的TDO接口,以对所述若干个目标芯片的TDO输出状态信号进行判断,若符合条件则输出确认信号至所述JTAG仿真器的TDO接口。
2、根据权利要求1所述的代码下载系统,其特征在于,所述判断电路的判决条件为:所述若干个目标芯片的TDO输出相同的正常状态信号。
3、根据权利要求1或2所述的代码下载系统,其特征在于,所述判断电路为与门电路;该与门电路的输入端连接所述若干个目标芯片的TDO接口,而其输出则连接所述JTAG仿真器的TDO接口,以当所述若干个目标芯片的TDO输出均为正常状态信号时向所述JTAG仿真器返回确认信号。
4、根据权利要求3所述的代码下载系统,其特征在于,所述与门电路为三态与门电路,并且所述判断电路还包括同或门电路;该同或门电路的输入端连接所述若干个目标芯片的TDO接口,其输出端连接所述三态门电路的使能端;而该三态门电路的输入端亦连接所述若干个目标芯片的TDO接口,输出端连接所述JTAG仿真器的TDO接口。
5、根据权利要求1或2所述的代码下载系统,其特征在于,所述JTAG仿真器的TMS接口与所述若干个目标芯片的TMS接口连接;所述JTAG仿真器的TCK接口与所述若干个目标芯片的TCK接口连接;所述JTAG仿真器的TRST接口与所述若干个目标芯片的TRST接口连接。
CN2009200201927U 2009-03-30 2009-03-30 一种采用jtag方式的代码下载系统 Expired - Fee Related CN201429842Y (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2009200201927U CN201429842Y (zh) 2009-03-30 2009-03-30 一种采用jtag方式的代码下载系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2009200201927U CN201429842Y (zh) 2009-03-30 2009-03-30 一种采用jtag方式的代码下载系统

Publications (1)

Publication Number Publication Date
CN201429842Y true CN201429842Y (zh) 2010-03-24

Family

ID=42033582

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009200201927U Expired - Fee Related CN201429842Y (zh) 2009-03-30 2009-03-30 一种采用jtag方式的代码下载系统

Country Status (1)

Country Link
CN (1) CN201429842Y (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106919412A (zh) * 2015-12-28 2017-07-04 航天信息股份有限公司 电子标签代码批量下载装置和方法
CN107301144A (zh) * 2017-06-22 2017-10-27 湖南国科微电子股份有限公司 一种jtag接口复用方法及装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106919412A (zh) * 2015-12-28 2017-07-04 航天信息股份有限公司 电子标签代码批量下载装置和方法
CN107301144A (zh) * 2017-06-22 2017-10-27 湖南国科微电子股份有限公司 一种jtag接口复用方法及装置

Similar Documents

Publication Publication Date Title
CN103699112B (zh) 基于io信号故障仿真的航电自检测验证设备及其验证方法
CN102541707A (zh) 复用jtag接口的fpga片内逻辑分析仪系统和方法
CN101110051A (zh) 一种单板调试串口功能的测试方法及其系统
CN103412817B (zh) 自动化测试脚本脱机调试方法及系统
CN101770417A (zh) 基于jtag的硬件故障注入系统及故障注入方法
CN101102566B (zh) 一种手机jtag调试接口信号设计方法及其调试方法
CN103376340A (zh) 一种转接板、多平台串行测试系统及方法
CN101303708A (zh) 一种芯片引脚复用的代码编码的方法及装置
CN112732508A (zh) 一种基于Zynq的可配置通用IO测试系统及测试方法
CN103645435B (zh) 多信号模型可编程逻辑器件的软件模块可测性设计方法
CN102043747A (zh) Jtag下载方式下fpga逻辑代码的下载方法
CN101865976A (zh) 边界扫描测试系统及测试方法
CN111008102B (zh) Fpga加速卡高速接口si测试控制装置、系统及方法
CN101593903A (zh) 测试背板及基于该背板的下载方法和测试方法
CN101950265B (zh) Cpu板卡程序下载及硬件在线检测的方法及插件
CN201429842Y (zh) 一种采用jtag方式的代码下载系统
CN106681877A (zh) 芯片调试系统及方法与系统芯片
CN201378317Y (zh) 一种采用jtag方式的代码下载系统
CN104156288B (zh) 一种基于jtag链的故障定位和软件升级电路及其实现方法
CN102929651B (zh) 基于芯片阵列的在线加载系统及其方法
CN101267350A (zh) 调试方法和调试系统
CN102236068A (zh) 一种芯片测试的方法和装置
US20230184831A1 (en) Server jtag component adaptive interconnection system and method
CN202453435U (zh) 调试控制设备、调试执行设备及调试系统
CN201740852U (zh) 级联结构的背板测试用接口适配器

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100324

Termination date: 20130330