CN201177788Y - 带有新型复位信号的微控制器 - Google Patents

带有新型复位信号的微控制器 Download PDF

Info

Publication number
CN201177788Y
CN201177788Y CNU2007201993040U CN200720199304U CN201177788Y CN 201177788 Y CN201177788 Y CN 201177788Y CN U2007201993040 U CNU2007201993040 U CN U2007201993040U CN 200720199304 U CN200720199304 U CN 200720199304U CN 201177788 Y CN201177788 Y CN 201177788Y
Authority
CN
China
Prior art keywords
reset
reset signal
signal
clock
microcontroller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CNU2007201993040U
Other languages
English (en)
Inventor
岳卫杰
张继文
潘松
陈光胜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Hair Group Integated Circuit Co Ltd
Shanghai Haier Integrated Circuit Co Ltd
Original Assignee
Shanghai Hair Group Integated Circuit Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=40217810&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=CN201177788(Y) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Shanghai Hair Group Integated Circuit Co Ltd filed Critical Shanghai Hair Group Integated Circuit Co Ltd
Priority to CNU2007201993040U priority Critical patent/CN201177788Y/zh
Application granted granted Critical
Publication of CN201177788Y publication Critical patent/CN201177788Y/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Microcomputers (AREA)

Abstract

本实用新型涉及一种带有新型复位信号的微控制器,包括:内核和外设,通过总线相连接,还包括:通过输入的时钟信号可产生二级四段流水线同步时钟信号、通过输入的复位信号可产生同步、异步复位信号的时钟复位逻辑单元,所述时钟复位单元置于所述内核内部;用于对所述同步、异步复位信号进行滤波的复位信号滤波单元,与所述时钟复位逻辑单元相连接,置于所述内核内部;所述复位信号滤波单元的输出与所述内核和外设相连接。本实用新型的带有新型复位信号的微控制器提供的时钟复位逻辑单元及复位信号滤波单元,可以实现微控制器的复位信号具有较强的抗干扰能力,并可防止微控制器的误触发。

Description

带有新型复位信号的微控制器
技术领域
本实用新型涉及一种微控制器,特别是一种带有新型复位信号的微控制器。
背景技术
随着深亚微米CMOS集成电路生产工艺的不断进步,目前可以把复杂的微控制器(Microprocessor Control Unit,简称:MCU)的内核集成在一块芯片上,同时留有足够的硅片面积用于实现复杂的存储器和外设逻辑。利用这些功能强大而且便宜的MCU使得系统的集成度不断提高,同时也大大增强了MCU数据处理及流程控制的能力。但是随着系统结构的复杂程度提高以及应用程序越来越大,使得MCU的抗干扰性越来越不好,在许多信号输出的地方都要增加其抗干扰性,尤其是复位信号,若MCU在正常工作时经常被干扰复位,会给MCU带来很大的负担。
实用新型内容
本实用新型的目的是提供一种带有新型复位信号的微控制器,使得其上的复位信号可增加抗干扰性。
为了实现本实用新型上述目的,本实用新型提供的带有新型复位信号的微控制器,包括:内核和外设,通过总线相连接,还包括:通过输入的时钟信号可产生二级四段流水线同步时钟信号、通过输入的复位信号可产生同步、异步复位信号的时钟复位逻辑单元,所述时钟复位单元置于所述内核内部;用于对所述同步、异步复位信号进行滤波的复位信号滤波单元,与所述时钟复位逻辑单元相连接,置于所述内核内部;所述复位信号滤波单元的输出与所述内核和外设相连接。
还包括:用以提供所述时钟信号的外部晶振单元,与所述时钟复位逻辑单元输入端相连接。
所述复位信号为晶振起振检振复位信号,所述带有新型复位信号的微控制器还包括:用以提供所述晶振起振检振复位信号的晶振起振检振单元,与所述时钟复位逻辑单元输入端相连接。
所述复位信号为电压检测复位信号,所述带有新型复位信号的微控制器还包括:用以提供所述电压检测复位信号的上电延时复位逻辑单元,与所述时钟复位逻辑单元输入端相连接。
所述复位信号为上电检测复位信号,所述带有新型复位信号的微控制器还包括:用以提供所述上电检测复位信号的低电压指令逻辑单元,与所述时钟复位逻辑单元相连接。
所述复位信号滤波单元为:同步计数器或RS触发器。
本实用新型的带有新型复位信号的微控制器通过其上设有的时钟复位逻辑单元及复位信号滤波单元,可以实现微控制器的内核和外设的复位,并且其复位信号具有较强的抗干扰能力,并可防止微控制器的误触发。
附图说明
图1为本实用新型带有新型复位信号的微控制器的结构示意图;
图2为本实用新型带有新型复位信号的微控制器的另一结构示意图。
下面通过附图和实施例,对本实用新型的技术方案做进一步的详细描述。
具体实施方式
如图1所示,为本实用新型带有新型复位信号的微控制器的结构示意图。本实用新型的带有新型复位信号的微控制器主要包括内核1和外设2,它们之间通过总线相连接;在内核内还包括一时钟复位逻辑单元11和复位信号滤波单元12,时钟复位逻辑单元11输出的同步、异步复位信号输入复位信号滤波单元12进行滤波,再输出的同步、异步复位信号用于内核1和外设2的复位。其中时钟复位逻辑单元11的功能为:为内核1产生二级四段流水线结构所需的同步时钟信号;同时产生同步、异步复位信号。同步、异步复位信号与复位信号滤波单元12连接,通过复位信号滤波单元12产生与内核1和外设2相连接的同步、异步复位信号,对内核1和外设2内的装置进行复位。这些复位信号具体可以用于特殊寄存器堆的复位、MCU端口的复位、MCU电压工作的复位以及MCU的外设2中装置的复位。在内核2内加入复位信号滤波单元12后,同步、异步复位信号通过该复位信号滤波单元12后,有较强的抗干扰能力,可防止微控制器的误触发。
如图2所示,为本实用新型带有新型复位信号的微控制器的另一结构示意图。本实用新型的带有新型复位信号的微控制器除了包括内核1和外设2外,还包括:外部晶振单元3,与时钟复位逻辑单元11的输入端相连接,用以产生时钟信号;晶振起振检振单元4,与时钟复位逻辑单元11的输入端相连接,用以产生晶振起振检振复位信号;上电延时复位逻辑单元5,与时钟复位逻辑单元11的输入端相连接,用以产生电压检测复位信号;低电压指令逻辑单元6,与时钟复位逻辑单元11的输入端相连接,用以产生上电检测复位信号。这些输入时钟复位逻辑单元11的时钟信号及复位信号再通过复位信号滤波单元12后,可以增加各种复位信号的抗干扰性,防止芯片误触发。
需要注意的是,这里所述的复位信号并不限于上述的几种,只要是微控制器工作中会用到的复位信号都可采用此种滤波的方法增强其抗干扰性;所述复位信号滤波单元12可为同步计数器、RS触发器或其他组合逻辑构成的可起到滤波作用的任一单元。
最后应说明的是:以上实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的精神和范围。

Claims (6)

1、一种带有新型复位信号的微控制器,包括内核和外设,通过总线相连接,其特征在于还包括:通过输入的时钟信号可产生二级四段流水线同步时钟信号、通过输入的复位信号可产生同步、异步复位信号的时钟复位逻辑单元,所述时钟复位单元置于所述内核内部;用于对所述同步、异步复位信号进行滤波的复位信号滤波单元,与所述时钟复位逻辑单元相连接,置于所述内核内部;所述复位信号滤波单元的输出与所述内核和外设相连接。
2、根据权利要求1所述的带有新型复位信号的微控制器,其特征在于还包括:用以提供所述时钟信号的外部晶振单元,与所述时钟复位逻辑单元输入端相连接。
3、根据权利要求1所述的带有新型复位信号的微控制器,其特征在于所述复位信号为晶振起振检振复位信号,还包括:用以提供所述晶振起振检振复位信号的晶振起振检振单元,与所述时钟复位逻辑单元输入端相连接。
4、根据权利要求1所述的带有新型复位信号的微控制器,其特征在于所述复位信号为电压检测复位信号,还包括:用以提供所述电压检测复位信号的上电延时复位逻辑单元,与所述时钟复位逻辑单元输入端相连接。
5、根据权利要求1所述的带有新型复位信号的微控制器,其特征在于所述复位信号为上电检测复位信号,还包括:用以提供所述上电检测复位信号的低电压指令逻辑单元,与所述时钟复位逻辑单元相连接。
6、根据权利要求1所述的带有新型复位信号的微控制器,其特征在于所述复位信号滤波单元为:同步计数器或RS触发器。
CNU2007201993040U 2007-12-14 2007-12-14 带有新型复位信号的微控制器 Expired - Lifetime CN201177788Y (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNU2007201993040U CN201177788Y (zh) 2007-12-14 2007-12-14 带有新型复位信号的微控制器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNU2007201993040U CN201177788Y (zh) 2007-12-14 2007-12-14 带有新型复位信号的微控制器

Publications (1)

Publication Number Publication Date
CN201177788Y true CN201177788Y (zh) 2009-01-07

Family

ID=40217810

Family Applications (1)

Application Number Title Priority Date Filing Date
CNU2007201993040U Expired - Lifetime CN201177788Y (zh) 2007-12-14 2007-12-14 带有新型复位信号的微控制器

Country Status (1)

Country Link
CN (1) CN201177788Y (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106774633A (zh) * 2016-11-09 2017-05-31 深圳市博巨兴实业发展有限公司 一种用于低功耗微控制器的时钟与复位模块的装置
CN114301437A (zh) * 2021-12-31 2022-04-08 深圳市赛元微电子有限公司 微控制器复位方法以及系统

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106774633A (zh) * 2016-11-09 2017-05-31 深圳市博巨兴实业发展有限公司 一种用于低功耗微控制器的时钟与复位模块的装置
CN106774633B (zh) * 2016-11-09 2019-12-20 深圳市博巨兴微电子科技有限公司 一种用于低功耗微控制器的时钟与复位模块的装置
CN114301437A (zh) * 2021-12-31 2022-04-08 深圳市赛元微电子有限公司 微控制器复位方法以及系统
CN114301437B (zh) * 2021-12-31 2022-10-28 深圳市赛元微电子股份有限公司 微控制器复位方法以及系统

Similar Documents

Publication Publication Date Title
CN106055026B (zh) 一种微控制器soc中实时时钟单元
CN202059394U (zh) 基于可编程器件的矩阵键盘扫描装置
TWI488437B (zh) 積體電路裝置、同步模組、電子裝置及相關方法
WO2003044996A2 (en) Glitch free clock selection switch
CN103412634A (zh) 一种soc芯片的mcu唤醒装置和方法
CN103645794A (zh) 一种通过边沿检测电路实现睡眠模式唤醒的芯片及方法
US6989695B2 (en) Apparatus and method for reducing power consumption by a data synchronizer
CN111061358B (zh) 一种无时钟芯片唤醒电路、唤醒方法、芯片
JP2010154294A (ja) 同期化回路
CN103631360A (zh) 一种支持睡眠模式的芯片及方法
CN104597790B (zh) 一种串口控制器及基于其的微控制器系统的唤醒方法
CN102571050A (zh) 一种用于多时钟域的复位电路
CN109947226A (zh) 一种mcu芯片的uart唤醒电路
CN106371549A (zh) 一种应用于mcu系统的超低功耗时钟控制方法
CN106815155A (zh) 经由不同的时钟来访问数据
CN102799248B (zh) 一种网络唤醒装置、计算机和网络唤醒方法
CN201177788Y (zh) 带有新型复位信号的微控制器
CN206388132U (zh) 功耗控制电路及电器设备
CN107066250A (zh) 功耗控制电路、电器设备及功耗控制方法
CN111522593B (zh) 具有高适应性的芯片休眠唤醒控制系统及控制方法
CN106066684B (zh) 主从式soc芯片低功耗控制电路
CN203151453U (zh) 一种现场可编程门阵列器件掉电监控复位的电路
CN113900478B (zh) 一种适用于SoC芯片的时钟模块设计方法
CN115981449A (zh) 一种基于无时钟唤醒的低功耗系统
CN204808309U (zh) 基于apb接口的看门狗模块ip核

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20090107