CN204808309U - 基于apb接口的看门狗模块ip核 - Google Patents

基于apb接口的看门狗模块ip核 Download PDF

Info

Publication number
CN204808309U
CN204808309U CN201420869292.8U CN201420869292U CN204808309U CN 204808309 U CN204808309 U CN 204808309U CN 201420869292 U CN201420869292 U CN 201420869292U CN 204808309 U CN204808309 U CN 204808309U
Authority
CN
China
Prior art keywords
module
timing
frequency
apb interface
presorting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201420869292.8U
Other languages
English (en)
Inventor
韩俊
唐芳福
张志国
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZHUHAI ORBITA CONTROL ENGINEERING Co Ltd
Original Assignee
ZHUHAI ORBITA CONTROL ENGINEERING Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZHUHAI ORBITA CONTROL ENGINEERING Co Ltd filed Critical ZHUHAI ORBITA CONTROL ENGINEERING Co Ltd
Priority to CN201420869292.8U priority Critical patent/CN204808309U/zh
Application granted granted Critical
Publication of CN204808309U publication Critical patent/CN204808309U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

本实用新型公开一种基于APB接口的看门狗模块IP核,包括APB接口模块、预分频模块及定时模块;预分频模块及定时模块分别与APB接口模块连接,预分频模块与定时模块连接;APB接口模块用于实现AMBA总线与预分频模块及定时模块之间的数据交换;预分频模块用于把系统时钟进行预分频;定时模块用于实现预分频后的时钟计数功能,并产生中断信号和复位信号。本实用新型在实现预分频及定时功能的基础上,还通过中断信号和复位信号实现了监视并恢复程序正常运行的功能,并具有复用性和移植性。

Description

基于APB接口的看门狗模块IP核
技术领域
本实用新型涉及一种基于APB接口的看门狗模块IP核。
背景技术
我们知道,现在无论是ARM芯片,还是SPARC架构芯片都是采用ARM公司的AMBA2.0总线作为SOC内部总线,总线上各个模块采用统一的接口方式与总线连接,从而实现了模块开发的标准化,提高复用性和移植性,降低了开发的工作量。同时,看门狗模块电路作为SOC芯片一个必不可少的模块,该模块不但要实现预分频,定时功能,还要具有监视并恢复程序正常运行的功能,从而实现增强系统的稳定性。因此,设计一种基于APB接口的看门狗模块IP核,将给设计者带来许多方便。
实用新型内容
本实用新型目的在于提供一种基于APB接口的看门狗模块IP核。
上述目的通过以下技术方案实现:
一种基于APB接口的看门狗模块IP核,其特征在于,包括APB接口模块、预分频模块及定时模块;所述预分频模块及定时模块分别与所述APB接口模块连接,所述预分频模块与所述定时模块连接;其中,所述APB接口模块用于实现AMBA总线与所述预分频模块及定时模块之间的数据交换;所述预分频模块用于把系统时钟进行预分频;所述定时模块用于实现预分频后的时钟计数功能,并产生中断信号和复位信号。
作为具体的技术方案,所述预分频模块包括预分频寄存器及预分频逻辑算法电路;其中,所述预分频寄存器用于存储预分频设定值;所述预分频逻辑算法电路用于对所述预分频设定值进行计数运算以得到所期望的频率值。
作为具体的技术方案,所述定时模块包括定时寄存器及定时逻辑算法电路;其中,所述定时寄存器用于存储定时的时间长短;所述定时逻辑算法电路用于根据定时结果产生中断信号和复位信号。
本实用新型提供的基于APB接口的看门狗模块IP核的有益效果在于:在实现预分频及定时功能的基础上,还通过中断信号和复位信号实现了监视并恢复程序正常运行的功能;同时,由于带有APB接口模块,充分利用AMBA总线的标准化,达到IP核的复用性和移植性。
附图说明
图1为本实用新型实施例提供的基于APB接口的看门狗模块IP核的应用框图。
图2为本实用新型实施例提供的基于APB接口的看门狗模块IP核的内部结构框图。
具体实施方式
如图2所示,本实施例提供的基于APB接口的看门狗模块IP核包括APB接口模块、预分频模块及定时模块。预分频模块及定时模块分别与APB接口模块连接,预分频模块与定时模块连接。
APB接口模块一端与AMBA总线连接,用于实现AMBA总线与预分频模块及定时模块之间的数据交换。
预分频模块用于把系统时钟进行预分频。预分频模块包括预分频寄存器及预分频逻辑算法电路。预分频寄存器用于存储预分频设定值;预分频逻辑算法电路用于对预分频设定值进行计数运算以得到所期望的频率值。
定时模块用于实现预分频后的时钟计数功能,并产生中断信号和复位信号。定时模块包括定时寄存器及定时逻辑算法电路。定时寄存器用于存储定时的时间长短;定时逻辑算法电路用于根据定时结果产生中断信号和复位信号。结合图1所示,中断信号输入到处理器单元,复位信号输入到处理器单元的复位电路。
本实用新型不局限于上述实施例,基于上述实施例的、未做出创造性劳动的简单替换,应当属于本实用新型揭露的范围。

Claims (3)

1.一种基于APB接口的看门狗模块IP核,其特征在于:包括APB接口模块、预分频模块及定时模块;所述预分频模块与所述APB接口模块连接,所述定时模块与所述APB接口模块连接,所述预分频模块与所述定时模块连接;其中,
所述APB接口模块用于实现AMBA总线与所述预分频模块及定时模块之间的数据交换;
所述预分频模块用于把系统时钟进行预分频;
所述定时模块用于实现预分频后的时钟计数功能,并产生中断信号和复位信号。
2.如权利要求1所述的基于APB接口的看门狗模块IP核,其特征在于:所述预分频模块包括预分频寄存器及预分频逻辑算法电路;其中,
所述预分频寄存器用于存储预分频设定值;
所述预分频逻辑算法电路用于对所述预分频设定值进行计数运算以得到所期望的频率值。
3.如权利要求1或2所述的基于APB接口的看门狗模块IP核,其特征在于:所述定时模块包括定时寄存器及定时逻辑算法电路;其中,
所述定时寄存器用于存储定时的时间长短;
所述定时逻辑算法电路用于根据定时结果产生中断信号和复位信号。
CN201420869292.8U 2014-12-30 2014-12-30 基于apb接口的看门狗模块ip核 Active CN204808309U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201420869292.8U CN204808309U (zh) 2014-12-30 2014-12-30 基于apb接口的看门狗模块ip核

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201420869292.8U CN204808309U (zh) 2014-12-30 2014-12-30 基于apb接口的看门狗模块ip核

Publications (1)

Publication Number Publication Date
CN204808309U true CN204808309U (zh) 2015-11-25

Family

ID=54593096

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201420869292.8U Active CN204808309U (zh) 2014-12-30 2014-12-30 基于apb接口的看门狗模块ip核

Country Status (1)

Country Link
CN (1) CN204808309U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105760330A (zh) * 2016-02-22 2016-07-13 中国兵器工业集团第二四研究所苏州研发中心 一种带apb接口的多路频率采集电路
CN112217993A (zh) * 2020-09-29 2021-01-12 深圳市邻友通科技发展有限公司 摄像机降低系统功耗的方法、装置、电子设备及存储介质

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105760330A (zh) * 2016-02-22 2016-07-13 中国兵器工业集团第二四研究所苏州研发中心 一种带apb接口的多路频率采集电路
CN105760330B (zh) * 2016-02-22 2019-03-19 中国兵器工业集团第二一四研究所苏州研发中心 一种带apb接口的多路频率采集电路
CN112217993A (zh) * 2020-09-29 2021-01-12 深圳市邻友通科技发展有限公司 摄像机降低系统功耗的方法、装置、电子设备及存储介质

Similar Documents

Publication Publication Date Title
WO2017016178A1 (zh) 基于fpga的接口信号重映射方法
CN102571050B (zh) 一种用于多时钟域的复位电路
CN106487372A (zh) 包括单线接口的装置和具有该装置的数据处理系统
EP3234789A1 (en) Method, apparatus and system for integrating devices in a root complex
KR101543581B1 (ko) 시스템 온 칩 및 이를 포함하는 전자 시스템
US10409936B2 (en) Method and apparatus for modelling power consumption of integrated circuit
CN104714907B (zh) 一种pci总线转换为isa和apb总线设计方法
CN103941619A (zh) 一种基于fpga可重构的微机保护的开发平台
CN203858624U (zh) 一种双备份式总线看门狗电路
CN204808309U (zh) 基于apb接口的看门狗模块ip核
CN202494949U (zh) 一种基于总线从单元接口的时钟管理模块
US8677295B1 (en) Sequential clock gating using net activity and xor technique on semiconductor designs including already gated pipeline design
Wang et al. A UVM verification platform for RISC-V SoC from module to system level
CN104461035A (zh) 可处理多按键同时按下的mcu键盘电路及其实现方法
CN208873142U (zh) 一种fpga开发板
US20170212861A1 (en) Clock tree implementation method, system-on-chip and computer storage medium
CN114371876A (zh) 一种寄存器的配置电路以及一种集成电路芯片
JP2013015985A (ja) マルチコアプロセッサのすべてのプロセッサコアの実行トレースダンプが可能なsocデバイス
CN108628793A (zh) Spi通信电路及方法
CN204595840U (zh) 多功能输入输出接口ip核
CN202650547U (zh) 寄存器电路模块
CN201910778U (zh) 一种用于多时钟域的复位电路
CN102402492B (zh) 一种服务器管理模块和时序控制模块的通信方法
CN203133281U (zh) 一种北斗gps双定位多媒体嵌入式板块
CN206991304U (zh) 一种微处理器

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant