CN1882188A - 一种射频收发器的基带处理模块及执行turbo解码操作的方法 - Google Patents
一种射频收发器的基带处理模块及执行turbo解码操作的方法 Download PDFInfo
- Publication number
- CN1882188A CN1882188A CNA2006100915078A CN200610091507A CN1882188A CN 1882188 A CN1882188 A CN 1882188A CN A2006100915078 A CNA2006100915078 A CN A2006100915078A CN 200610091507 A CN200610091507 A CN 200610091507A CN 1882188 A CN1882188 A CN 1882188A
- Authority
- CN
- China
- Prior art keywords
- turbo
- code word
- turbo code
- mac
- decode operation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6577—Representation or format of variables, register sizes or word-lengths and quantization
- H03M13/658—Scaling by multiplication or division
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2957—Turbo codes and decoding
- H03M13/2975—Judging correct decoding, e.g. iteration stopping criteria
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/39—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
- H03M13/3905—Maximum a posteriori probability [MAP] decoding or approximations thereof based on trellis or lattice decoding, e.g. forward-backward algorithm, log-MAP decoding, max-log-MAP decoding
- H03M13/3922—Add-Compare-Select [ACS] operation in forward or backward recursions
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/63—Joint error correction and other techniques
- H03M13/6306—Error control coding in combination with Automatic Repeat reQuest [ARQ] and diversity transmission, e.g. coding schemes for the multiple transmission of the same information or the transmission of incremental redundancy
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/63—Joint error correction and other techniques
- H03M13/635—Error control coding in combination with rate matching
- H03M13/6362—Error control coding in combination with rate matching by puncturing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0045—Arrangements at the receiver end
- H04L1/0047—Decoding adapted to other signal detection operation
- H04L1/005—Iterative decoding, including iteration between signal detection and decoding operation
- H04L1/0051—Stopping criteria
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0045—Arrangements at the receiver end
- H04L1/0054—Maximum-likelihood or sequential decoding, e.g. Viterbi, Fano, ZJ algorithms
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0064—Concatenated codes
- H04L1/0066—Parallel concatenated codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1812—Hybrid protocols; Hybrid automatic repeat request [HARQ]
- H04L1/1819—Hybrid protocols; Hybrid automatic repeat request [HARQ] with retransmission of additional or different redundancy
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1829—Arrangements specially adapted for the receiver end
- H04L1/1835—Buffer management
- H04L1/1845—Combining techniques, e.g. code combining
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/09—Error detection only, e.g. using cyclic redundancy check [CRC] codes or single parity bit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/23—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using convolutional codes, e.g. unit memory codes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Artificial Intelligence (AREA)
- Mobile Radio Communication Systems (AREA)
- Error Detection And Correction (AREA)
Abstract
本发明涉及一种用于射频(RF)收发器的基带处理模块,包括下行链路/上行链路接口、TX处理组件、处理器、存储器、RX处理组件和turbo解码模块。所述RX处理组件从RF前端接收基带RX信号,从该RX信号上产生一组IR采样并将该IR采样组发送给存储器。所述turbo解码模块从存储器上接收IR采样组、从该IR采样组上构成turbo码字、对该turbo码字进行turbo解码以产生入站数据、将该入站数据输出给下行链路/上行链路接口。Turbo解码模块基于所选择的度量对度量进行标准化、对IR采样组执行降额匹配、执行差错校验操作、从其产生的MAC分组数据中提取信息。
Description
技术领域
本发明涉及无线通信系统,更具体地说,涉及在无线通信系统中无线终端对数据信息的接收。
背景技术
蜂窝式无线通信系统为世界上许多居民区提供无线通信服务。蜂窝无线系统包括网络基础架构,该网络基础结构与相应的服务覆盖区内的无线终端进行无线通信。网络基础架构通常包括分散在服务覆盖区内的多个基站,每个基站支持相应的蜂窝(无线小区)内的无线通信。基站与基站控制器(BSC)连接,每个基站控制器为多个基站提供服务。每个基站控制器都与移动交换中心(MSC)连接。通常每个基站控制器还直接或间接地与因特网相连。
在操作上,每个基站与其蜂窝/无线小区内运行的多个无线终端通信。与基站连接的BSC,为MSC与服务基站(serving base station)之间的语音通信提供路由服务。MSC则把语音通信路由到另外的MSC或PSTN(公共交换电话网)。BSC为服务基站与分组数据网络之间的数据通信提供路由服务,所述分组数据网络可以包括或连接到因特网。从基站到无线终端的传输称为前向链路(下行链路)传输,而从无线终端到基站的传输称为反向链路(上行链路)传输。前向链路上的数据传输量通常大于反向链路上的数据传输量。出现这种情况的原因是数据用户通常发送指令,向数据源(如web服务器)请求数据,而web服务器则将该数据提供给无线终端。
基站与其所服务的无线终端之间的无线链路通常按照一个(或多个)操作标准来运行。这些操作标准定义了无线链路的分配、建链、服务、拆链的方式。目前广泛使用的蜂窝标准包括全球移动通信系统(GSM)标准、北美码分多址(CDMA)标准和北美时分多码(TDMA)标准等。这些操作标准支持语音通信和数据通信。目前引入的操作标准包括:通用移动通信系统(UMTS)/宽带CDMA(WCDMA)标准。UMTS/WCDMA使用CDMA原理,支持语音和数据的高吞吐量。与北美CDMA标准相比,在UMTS/WCDMA系统中的传输不与时间基准即GPS时间基准对齐。因此,在WCDMA系统中无线终端与基站的同步比在北美CDMA系统中的同步复杂。另外,为了支持高吞吐量,UMTS/WCDMA系统的编码操作是相当复杂的。因此,需要对支持的无线终端的解码操作进行改进。
发明内容
本发明涉及的操作方法和装置在附图说明、具体实施方式和权利要求中有更详细的描述。
根据本发明的一方面,提供一种用于射频(RF)收发器中的基带处理模块,包括:
下行链路/上行链路接口,用于从所连接的主机处理组件中接收出站数据和为所连接的主机处理组件提供入站数据;
通信地连接于所述RF收发器的RF前端及所述下行链路/上行链路接口的TX处理组件,用于从所述下行链路/上行链路接口接收出站数据、对出站数据进行处理以产生基带TX信号以及将基带TX信号输出到所述RF收发器的RF前端;
处理器;
通信地连接于所述处理器的存储器,用于存储增量冗余(IR)采样组;
通信地连接于所述处理器、存储器和RF前端的RX处理组件,用于从所述RF前端接收基带RX信号、从所述基带RX信号产生一组IR采样以及将该组IR采样传送给所述存储器;和
通信地连接于所述处理器、存储器和下行链路/上行链路接口的Turbo解码模块,用于从所述存储器上接收一组IR采样、从该IR采样上形成turbo码字、将该turbo码字进行turbo解码以产生入站数据以及将该入站数据输出给所述下行链路/上行链路接口。
优选地,所述turbo解码模块还用于:
对所述turbo码字执行至少一次初始turbo解码操作;
在对所述turbo码字执行了至少一次初始turbo解码操作后,确定所产生的MAC分组数据是否无差错;
如果对所述turbo码字执行的至少一次初始turbo解码操作所产生的MAC分组数据有差错,则对所述turbo码字另外执行至少一次turbo解码;和
如果对所述turbo码字执行至少一次初始turbo解码操作所产生的MAC分组数据无差错,则在对该turbo码字执行指定次数的解码操作之前,结束对该turbo码字的turbo解码操作。
优选地,所述turbo解码模块还用于:
从一组IR采样中的一部分形成第一turbo码字,该第一turbo码字对应于MAC分组数据的第一部分;
从该组IR采样中余下的部分形成第二turbo码字,该第二turbo码字对应于MAC分组数据的第二部分;
对所述第一turbo码字执行指定次数的turbo解码操作;
对所述第二turbo码字执行至少一次初始turbo解码操作;
对所述第二turbo码字执行至少一次初始turbo解码操作之后,确定所产生的MAC分组数据是否无差错;
如果对所述第二turbo码字执行至少一次初始turbo解码操作所产生的MAC分组数据有差错,则对该第二turbo码字另外执行至少一次turbo解码操作;和
如果对所述第二turbo码字执行至少一次初始turbo解码操作所产生的MAC分组数据无差错,在对该第二turbo码字执行预定次数的turbo解码操作之前,结束对该第二turbo码字的turbo解码操作。
优选地,对所述第二turbo码字执行至少一次初始turbo解码操作之后,在确定所产生的MAC分组数据是否无差错时,所述turbo解码模块对包含于该MAC分组数据的第二部分中的MAC分组数据的CRC部分进行校验。
优选地,所述turbo解码模块用于:
在对turbo码字进行turbo解码时,保持一组度量;
确定该组度量中被选择的度量;和
基于所选择的度量将该组度量的每一个其他度量标准化。
优选地,在成功地对turbo码字进行解码操作以产生介质访问控制(MAC)分组数据后,所述turbo解码模块用于:
检验MAC分组数据的报头;
确定该MAC分组数据所承载的业务数据单元(SDU)的边界;和
将MAC分组数据和SDU的边界一起输出给所述下行链路/上行链路接口。
优选地,所述turbo解码模块包括:
通信地连接于存储器上的存储器接口;
降额(de-rate)匹配模块;
Turbo解码器核心;
解扰和循环冗余校验(CRC)模块;和
输出缓冲器。
优选地,所述降额匹配模块用于对一组IR采样进行降额匹配。
优选地,所述turbo解码器核心包括:
多个寄存器,用于存储turbo码字和中间结果;
通信地连接于所述多个存储器中至少一个存储器的正向主管道相加比较选择引擎,用于对turbo码字进行行正向相加、比较、选择操作;
通信地连接于所述多个存储器中至少一个存储器的反向主管道相加比较选择引擎,用于对turbo码字进行反向相加、比较、选择操作;
通信地连接于正向主管道相加比较选择引擎和反向主管道相加比较选择引擎的度量存储器,用于存储与turbo解码操作对应的一组度量;和
通信地连接于反向主管道相加比较选择引擎、度量存储器、解扰和CRC模块的对数似然比引擎,用于处理正向主管道相加比较选择引擎和反向主管道相加比较选择引擎的结果以产生turbo解码后的结果。
优选地,所述正向主管道相加比较选择引擎包括:
度量产生和累加模块,其为turbo码字每个解码操作产生最大数目的校验和;和
度量累加选择模块,用于对度量产生和累加模块产生的最大数目的校验和进行多次比较,以从该最大数目的校验和中选择一组校验和并将所选择的校验和输出。
优选地,所述反向主管道相加比较选择引擎包括:
度量产生和累加模块,其为turbo码字每个解码操作产生最大数目的校验和;和
度量累加选择模块,用于对度量产生和累加模块产生的最大数目的校验和进行多次比较,以从该最大数目的校验和中选择一组校验和并将所选择的校验和输出。
根据本发明的一方面,提供一种在无线终端的射频(RF)收发器中执行turbo解码操作的方法,该方法包括:
接收RX RF信号;
将RX RF信号转换成基带RX信号;
从该基带RX信号上产生一组IR采样;
将该组IR采样存储到增量冗余(IR)存储器中;和
所述RF收发器的turbo解码模块:
从所述IR存储器获取一组IR采样,将所获取的该组IR采样进行降额匹配以形成turbo码字;
将该turbo码字解码以产生入站数据;和
输出该入站数据。
优选地,所述方法还包括所述RF收发器的turbo解码模块:
在对turbo码字进行turbo解码时,保持一组度量;
确定该组度量中被选择的度量;和
基于所选择的度量将该组度量中的每一个其他度量标准化。
优选地,所述方法还包括在成功地对turbo码字进行解码操作和产生介质访问控制(MAC)分组数据后,所述turbo解码模块用于:
检验MAC分组数据的报头;
确定该MAC分组数据所承载的业务数据单元(SDU)的边界;和
将MAC分组数据和SDU的边界一起作为入站数据输出。
根据本发明的一方面,提供一种在无线终端的射频(RF)收发器中执行turbo解码操作的方法,该方法包括:
接收RX RF信号;
将RX RF信号转换成基带RX信号;
从该基带RX信号产生一组IR采样;
将该组IR采样存储到增量冗余(IR)存储器中;和
所述RF收发器的turbo解码模块:
从所述IR存储器上获取一组IR采样;
从一组IR采样中的一部分形成第一turbo码字,该第一turbo码字对应于MAC分组数据的第一部分;
对所述第一turbo码字执行指定次数的turbo解码操作;
从该组IR采样的余下部分形成第二turbo码字,该第二turbo码字对应于MAC分组数据的第二部分;
对所述第二turbo码字执行至少一次初始turbo解码操作;
对所述第二turbo码字执行至少一次初始turbo解码操作之后,确定所产生的MAC分组数据是否无差错;
如果对所述第二turbo码字执行至少一次初始turbo解码操作所产生的MAC分组数据有差错,则对该第二turbo码字另外执行至少一次turbo解码操作;和
如果对所述第二turbo码字执行至少一次初始turbo解码操作所产生的MAC分组数据无差错,则在对该第二turbo码字执行指定次数的turbo解码操作之前,结束对该turbo码字的turbo解码操作。
优选地,对所述第二turbo码字执行至少一次初始turbo解码操作之后,在确定所产生的MAC分组数据是否无差错时,所述turbo解码模块对包含于该MAC分组数据的第二部分中的MAC分组数据的CRC部分进行校验。
优选地,该方法还包括所述RF收发器的turbo解码模块:
在对turbo码字进行turbo解码时,保持一组度量;
确定该组度量中被选择的度量;和
基于所选择的度量将该组度量中的每一个其他度量标准化。
优选地,所述方法还包括在成功地对turbo码字进行解码操作和产生介质访问控制(MAC)分组数据后,所述turbo解码器:
检验MAC分组数据的报头;
确定该MAC分组数据所承载的业务数据单元(SDU)的边界;和
将MAC分组数据和SDU的边界一起作为入站数据输出。
从以下的描述和附图中,可以得到对本发明的各种优点、各个方面、创新特征、及其实施例细节的更深入的理解。
附图说明
下面将结合附图及实施例对本发明作进一步说明,附图中:
图1是支持根据本发明运行的无线终端的蜂窝无线通信系统的局部示意图;
图2是根据本发明构造的无线终端的功能示意框图;
图3是根据本发明一实施例的基带处理模块的组件的示意框图;
图4是根据本发明一实施例的turbo解码模块的组件的示意图;
图5是本发明一实施例的turbo解码模块的turbo解码核心的组件示意图;
图6是根据本发明一实施例的turbo解码模块的turbo解码核心的组件示意图,所述组件涉及turbo解码操作中的数据流;
图7是根据本发明一实施例的IR采样/Turbo解码操作的流程图;
图8是根据本发明一实施例的度量标准化的流程图;
图9是根据本发明各种实施例的各种度量标准化方面的流程图;
图10是本发明的turbo解码模块对IR采样执行操作以产生turbo码字的流程图;
图11A、11B、11C和11D是根据本发明的实施例将turbo码解码以产生媒介访问控制(MAC)分组数据的方式以及turbo解码模块处理该MAC分组数据的方式的示意图;
图12是根据本发明一实施例将共同承载MAC分组数据的多个turbo码字进行解码的流程图;
图13是根据本发明一实施例turbo解码模块从MAC分组数据中提取信息的操作流程图。
具体实施方式
图1是支持根据本发明运行的无线终端的蜂窝无线通信系统100的局部示意图。蜂窝无线通信系统100包括公共交换电话网(PSTN)接口101,如移动交换中心;无线网络分组数据网102,包括GPRS支持节点、EDGE支持节点、WCDMA支持节点和其他组件;无线网络控制器/基站控制器(RNC/BSC)152和154;基站/节点103、104、105和106。无线网络分组数据网102连接到其他的个人或公共分组数据网114,如因特网、WAN、LAN等。常规语音终端121连接到PSTN 110。网络电话(VoIP)终端123和个人计算机125连接到因特网/WAN 114。PSTN接口101连接到PSTN 110。当然,各种不同系统其特定的结构是不同的。
基站/节点103-106中,每个基站/节点为一个蜂窝/无线小区服务,每个基站/节点在其服务的蜂窝/无线小区内支持无线通信。无线链路包括正向链路和反向链路,用以支持基站与基站所服务的无线终端之间的无线通信。这些无线链路支持数字数据通信、VoIP通信和其他数字多介质通信。蜂窝无线通信系统100也可以是向后兼容,支持模拟通信的。蜂窝无线通信系统100支持一个或多个UMST/WCDMA标准、全球移动通信系统(GSM)标准、GSM的扩展--GSM通用分组无线业务(GPRS)、GSM(或全球)增强型数据速率演进(EDGE)标准和/或其他各种CDMA标准、TDMA标准和/或FDMA标准等。
无线终端116、118、120、122、124、126、128和130通过基站103-106经由无线链路连接到蜂窝无线通信系统100。如图所示,无线终端可包括蜂窝电话116和118、膝上型计算机120和122、桌面计算机124和126、数据终端128和130。但是,蜂窝无线通信系统100也支持与其他类型的无线终端的通信。众所周知,膝上型计算机120和122、桌面计算机124和126、数据终端128和130、蜂窝电话116和118等设备都能够在因特网114上“冲浪”,发送和接收数据通信,如email、发送和接收文件和执行其他数据操作。这些数据操作很多都要求相当大的下载(下行)数据速率,而对上载(上行)数据速率则没有那么严格的要求。因此,无线终端116-130的一部分或者全部都能支持EDGE操作标准、GPRS标准、UMTS/WCDMA标准和/或GSM标准。
图2是无线终端的示意框图,该无线终端包括主机处理组件202和与之关联的无线收发装置204。对于蜂窝电话,主机处理组件和无线收发装置204设置在单个壳体内。在一些蜂窝电话中,主机处理组件202和无线收发装置204的部分或全部组件被设置在单个集成电路(IC)上。对于个人数字助理主机、膝上型主机和/或个人计算机主机,无线收发装置204可位于扩充卡上,也可位于与主机处理组件202分离的壳体内。主机处理组件202至少包括处理模块206、存储器208、无线接口210、输入接口212、输出接口214。处理模块206和存储器208执行指令以支持主机终端功能。例如,对于蜂窝电话主机设备,处理模块206执行用户接口操作和在其他操作中执行主机软件程序。
无线接口210允许从无线收发装置204上接收数据和将数据发送到无线收发装置204上。对于从无线装置收发204上接收数据(如入站数据),无线接口210将数据提供给处理模块206以进行进一步的处理和/或将数据传送给输出接口214。输出接口204提供到输出显示设备如显示器、监视器、扬声器等的连通性,以显示所接收的数据。无线接口210也将来自处理模块206的数据提供给无线收发装置204。处理模块206能够通过输入接口212从输入设备如键盘、键区、麦克风等接收数据,或者自己产生数据。对于通过输入接口212接收数据,处理模块206可对该数据实施相应的主机功能和/或将数据通过无线接口210发送到无线收发装置204。
无线收发装置204包括主机接口220、基带处理模块(基带处理器)222、模拟-数字转换器224、滤波/增益模块226、下变频转换模块228、低噪声放大器230、本地振荡器232、存储器234、数字-模拟转换模块236、滤波/增益模块238、上变频转换模块240、功率放大器242、RX(接收)滤波模块264、TX(发射)滤波模块258、TX/RX开关模块260和天线248。天线248可以是由发射路径和接收路径共享(半双工)的单个天线,或者包括发射路径和接收路径的分开的天线(全双工)。天线的实施取决于无线通信设备遵循的特定标准。
基带处理模块222结合存储在存储器234中的操作指令,实现数字接收器功能和数字发射器功能。所述数字接收器功能包括但不限于数字中频-基带转换、解调、星群解映射、解扰和/或解码。数字发射器功能包括但不限于编码、加扰、星群映射、调制和/或数字基带-中频转换。基带处理模块222提供的发射和接收功能可用共享的处理装置或独立的处理装置实现。所述处理装置可包括微处理器、微控制器、数字信号处理器、微计算机、中央处理单元、现场可编程门阵列、可编程逻辑设备、状态机、逻辑电路、模拟电路、数字电路和/或任何基于操作指令处理信号(模拟的和/或数字的)的装置。存储器234可以是单个存储装置或多个存储装置。所述存储装置可以是只读存储器、随机存取存储器、易失性存储器、永久性存储器、静态存储器、动态存储器、闪存和/或任何存储数字信息的装置。要注意,当基带处理模块222通过状态机、模拟电路、数字电路和/或逻辑电路实现自己的一个或多个功能时,存储着相应操作指令的存储器被嵌入在包括该状态机、模拟电路、数字电路和/或逻辑电路的电路上。
在操作上,无线收发装置204通过主机接口220从主机处理组件上接收出站数据250。主机接口220将出站数据250发送给基带处理模块222,基带处理模块222根据特定的无线通信标准(如UMTS/WCDMA、GSM、GPRDS、EDGE等)处理出站数据250以产生数字发射格式数据252。数字发射格式数据252是数字的基带信号或数字的低中频(IF)信号,该低中频信号的频率范围在0至几千/几百万赫兹(Hz)之间。
数字-模拟转换器236将数字发射格式数据252从数字域转换成模拟域。滤波/增益模块238将模拟信号提供给上变频转换模块240之前,滤波模拟信号和/或调整模拟信号的增益。上变频转换模块240基于发射器本地振荡254将模拟基带或低IF信号直接转换成RF信号,所述发射器本地振荡254由本地振荡模块232产生。功率放大器242将RF信号放大以生成出站RF信号256,该出站RF信号256被TX滤波模块258滤波。TX/RX开关模块260从TX滤波模块258上接收经放大和经滤波的RF信号,将出站RF信号256提供给天线248。天线248将出站RF信号256发射给目标设备如基站103-106。
无线收发装置204也接收由基站通过天线248、TX/RX开关模块260、RX滤波模块264传送的入站数据262。低噪声放大器230接收入站RF信号262和放大入站RF信号262以产生经放大的入站RF信号。低噪声放大器230将放大后的入站RF信号提供给下变频转换模块228,下转换模块228基于接收器本地振荡266将经放大的入站RF信号转换成入站低IF信号或基带信号,该接收器本地振荡266由接收器本地振荡模块232提供。下变频转换模块228将入站低IF信号(或基带信号)提供给滤波/增益模块226。滤波/增益模块226将信号提供给模拟-数字转换器224之前,滤波该信号和/或调整该信号的增益。模拟-数字转换器224将滤波后的入站低IF信号(或基带信号)从模拟域转换成数字域,以产生数字接收格式数据268。基带处理模块222根据无线收发装置204遵循的特定无线通信标准对该数字接收格式数据268进行解调、解映射、解扰和/或解码以还原入站数据270。主机接口220通过无线接口210将还原的入站数据270提供给主机处理组件202。
图3是根据本发明实施例的基带处理模块222的组件的示意框图。基带处理模块(基带处理器)222包括处理器302、存储器接口304、板载存储器306、下行/上行接口308、TX处理组件310和TX接口312。基带处理模块222还包括RX接口314、蜂窝搜索模块316、多路经扫描模块318、rake接收机组合器320和turbo解码模块322。在一些实施例中,基带处理模块222连接到外接存储器234。但是,在其他的实施例中,存储器306满足基带处理模块222的所有要求。
如以上参考图2中所述,基带处理模块从所连接的主机处理组件202上接收出站数据250和将入站数据270提供给所连接的主机处理组件202。另外,基带处理模块222将数字发射格式数据(基带TX信号)252提供给所连接的RF前端。另外,基带处理模块222从所连接的RF前端接收数字接收格式数据268。如以上参考图2所述,ADC 222生成数字接收格式数据(基带RX数据)268,而RF前端的DAC 236从基带处理模块222上接收数字发射格式数据(基带TX数据)252。
根据本发明的这一特定实施例,下行/上行接口308用于从所连接的主机处理组件上接收出站数据250,例如,通过主机接口220从主机处理组件202上接收。另外,下行/上行接口308用于通过主机接口220将入站数据270提供给所连接的主机处理组件202。读者应该知晓,可将基带处理模块222与无线收发装置204的其他组件一起设置在单个集成电路上。另外,可将无线收发装置204与主机处理组件202设置在单个集成电路上。因此,在这种情况下,图2中除了天线、显示器、扬声器等和键盘、键区、麦克风等之外,其他的组件都可以设置在单个集成电路上。但是,在其他的一些实施例中,基带处理模块222和主机处理模块202设置在分开的集成电路上。在不脱离本发明的教导的情况下,使用多种不同的集成电路构造是可行的。
如图2所示TX处理组件310和TX接口312通信地连接到RF前端,并连接到下行链路/上行链路接口308。TX处理组件310和TX接口312用于从下行链路/上行链路接口308上接收出站数据,处理出站数据以产生基带TX信号252和将基带TX信号252输出给RF前端,如参考图2所述。
RX处理组件包括RX接口314、rake接收机组合器320,在一些方案中,处理器302用于从RF前端接收RF基带信号268。这些组件也可以从RX基带信号268上产生一组IR采样,并将该组IR采样发送给存储器234和/或306。根据本发明,IR采样构成全部或部分接收turbo码字。一般,信道编码的使用是为了克服不太理想的信道条件。编码操作包括在无线链路的发射端的对信息进行编码以产生码字,例如turbo码字。通常对该turbo码字进行凿孔(puncture)操作,然后将凿孔后的turbo码字发射给接收器。接收器接收所发射的经凿孔的turbo码字,其中该turbo码字已经受到无线发射器和无线接收器之间的信道的影响。接收器一旦接收该turbo码字,就对其进行解凿孔和解码。将该turbo码字成功解码后,就取得了被发射的数据。
经IR操作,部分turbo码字从发射器发射到接收器。如果接收器成功地将turbo码字解码,比如,基于所接受的内容,循环冗余校验(CRC)显示没有差错,那么发射器会发射该turbo码字的另一部分。由于凿孔模式不同、编码率不同、数据发射率不同等,turbo码字的另一部分的发射可能与turbo码字前一部分的发射不同。IR操作时,后面的turbo码字的发射也可能与前面的turbo码字的发射相同。根据本发明,在任何情况下,码字或turbo码字的起始部分以及随后部分都被接收、组合以及进行turbo解码。在很多操作中,携带所有的或部分的turbo码字的多个接收部分被组合和解码后,turbo码字即被成功地解码。
根据本发明,turbo解码模块322用于从存储器234和/或306上接收IR采样组、将代表所有/部分turbo码字的IR采样组合以产生turbo码字、并将所产生的turbo码字解码、以及在差错检测操作中确定该turbo解码操作是否成功。当该turbo解码操作成功时,turbo解码模块322为下行链路/上行链路接口308产生入站数据270。turbo解码模块322的操作和结构将结合图4-13中进行阐述。与之前的射频收发器中的解码操作相比,本发明的turbo解码模块322从其支持的操作中为处理器302减轻了负担。虽然这里描述的解码操作与turbo解码有关,但本发明的原理也能应用到其他类型的解码操作中,如卷积编码、低密度奇偶校验(LDPC)编码和其他类型的信道编码。
图4是根据本发明一实施例的turbo解码模块322的组件的示意图。如图所示,turbo解码模块322包括存储器接口402,该存储器接口402可通信地连接于存储器234和/或306。turbo解码模块322还包括WCDMA降额(de-rate)匹配模块404、turbo解码器核心406。turbo解码器核心406的结构将结合图5和图6进行阐述,turbo解码器核心的操作将结合图8-10进行阐述。turbo解码模块322还包括解扰和循环冗余校验(CRC)模块408。解扰和循环冗余校验(CRC)模块408的操作将结合图11-13进行阐述。最后,turbo解码模块322还包括输出缓冲器410,输出缓冲器410可以是往复式解码输出缓冲器。输出缓冲器410连接于下行链路/上行链路接口308。turbo解码模块322还包括处理器接口、控制参数和总线控制逻辑412,处理器接口、控制参数和总线控制逻辑412通过处理器总线414连接到处理器302。
图5是根据本发明一实施例的turbo解码模块322的turbo解码核心406的组件示意图。turbo解码核心406包括软符号存储器602、Alpha度量存储器612、LLRe存储器606和608。其中,软符号存储器602存储turbo码字的软符号,Alpha度量存储器612存储中间结果,LLRe存储器606和608存储turbo解码过程使用的信息。Turbo交错地址产生器610产生存储器入口的地址,turbo解码过程中使用存储器入口的地址访问LLRe存储器608和606。turbo解码过程中需要的数据取决于所使用的特定的turbo码。例如,宽带CDMA/UMTS标准需要使用特定类型的turbo码字。因此,turbo解码器核心406根据所使用的turbo码来操作。
turbo解码器核心406包括正向主管道相加比较选择引擎(forward mainpipe add compare select engine,正向主管道ACS & BM引擎)614,正向主管道相加比较选择引擎614通讯地连接于存储器602-608中的至少一个存储器。在正向turbo解码操作的编码过程中,正向主管道相加比较选择引擎614用于使用从存储器604和602中获取的参数对turbo码字实施正向相加、比较和选择操作。已知在turbo解码操作时,使用turbo码网格(trellis)及其相应的参数来产生/更新基于turbo码的软符号值的度量。正向主管道相加比较选择引擎614正向通过网格(trellis)以产生/更新度量,网格(trellis)操作对应于所使用的turbo码。根据一实施例,在贯穿网格时turbo解码器核心406使用Viterbi解码器。
Turbo解码器核心406还包括反向主管道相加比较选择引擎(reversemain pipe add compare select engine,反向主管道ACS & BM引擎)616,反向主管道相加比较选择引擎616通信地连接于存储器602-606中的至少一个存储器。当Turbo解码核心406处理反向通过对应的网格时,反向主管道相加比较选择引擎616用于对turbo码字实施相加、比较和选择操作。Turbo解码器核心406还包括度量存储器612,度量存储器612通信地连接于正向主管道相加比较选择引擎614和对数似然比引擎618。度量存储器612用于存储与turbo码的turbo解码操作相对应的至少一组度量。
最后,turbo解码器核心406还包括对数似然比引擎618,该对数似然比引擎618通信地连接于反向主管道相加比较选择引擎616、度量存储器612及解扰CRC模块408。对数似然比引擎618用于处理正向主管道相加比较选择引擎614以及反向主管道相加比较选择引擎616产生的结果,从而产生turbo解码结果。在本发明一些实施例的turbo解码模块322中,该解码过程产生媒介访问控制(MAC)分组数据或产生部分MAC分组数据,该MAC分组数据被turbo解码模块322进一步处理。
图6是根据本发明一实施例的turbo解码模块的turbo解码核心的组件示意图,其中涉及turbo解码操作中的数据流。图6中,正向主管道相加比较选择引擎614和反向主管道相加比较选择引擎616的组件以及对数似然比引擎618的组件连接于存储器604和606,并在这种连接方式下对这些组件进行进一步的说明。
正向主管道相加比较选择引擎614从软符号存储器604中接收软符号和从LLRe存储器606中接收将在相加、比较、选择过程中使用的参数。正向主管道相加比较选择引擎614包括度量产生和累加模块702、度量累加选择模块704。度量产生和累加模块702为turbo码字每个网格步骤(trellis step)产生最大数目的度量校验和。度量累加选择模块704用于对度量产生和累加模块702产生的最大数目的度量校验和实施多次比较。另外,度量累加选择模块704用于从所述最大数目的校验和中选择一组度量校验和、并输出一组被选择的度量校验和。随着度量产生和累加模块702为每个解码操作(例如为相应的turbo码的每个网格步骤)产生最大数目的度量校验和,单个时钟周期将产生特定网格步骤的特定结果。
反向主管道相加比较选择引擎616包括度量产生和累加模块706和度量累加选择模块708。反向主管道相加比较选择引擎616通信地连接于软符号存储器604和LLRe存储器606。度量产生和累加模块706用于为每个解码操作的每个turbo码字产生最大数目的度量校验和。另外,度量累加选择模块708用于对度量产生和累加模块706产生的最大数目的度量校验和实施多次比较。另外,度量累加选择模块708用于从所述最大数目的校验和中选择一组度量校验和,并输出一组被选择的度量校验和。
对数似然比引擎618包括三级:LLR级1-710、LLR级2-712、LLR级3-714。对数似然比引擎618用于接收alpha度量存储器612和反向主管道度量产生的累加模块706的输入。对数似然比引擎618的输出包括解码后的turbo码字和LLRe信息,该LLRe信息被返回到turbo解码核心以进行随后的迭代解码。
图7是根据本发明一实施例的IR采样/Turbo解码操作800的流程图。操作800包括首先接收指令以启动turbo解码操作(步骤802)。所述指令可从所连接的处理器302、rake接收机组合器320或其他的源中接收。接收到启动turbo解码操作的指令后,turbo解码模块从对应于turbo码字的存储器上接收一组IR采样(步骤804)。之后,对IR采样组进行降额匹配以形成turbo码字(步骤806)。
形成turbo码字后,turbo解码模块对turbo码字执行解码操作(步骤808)。图9中示出了这些操作的一个特定实施例。Turbo码字被turbo解码后,解扰和CRC校验模块408将解码后的turbo码字解扰,以产生所对应的全部或部分MAC分组数据。接着,解扰和CRC校验模块408用于确定所述turbo解码操作是否成功。一种用于确定该操作是否成功的特殊技术是通过包含在turbo解码操作中产生的MAC分组数据中的CRC块来进行的。如果步骤810中确定turbo解码操作是不成功的,则解码操作模块将报告该不成功的turbo解码操作。所述报告可简单地包括将解码操作的状态写入存储器234或306。可选地,报告不成功的turbo解码操作可包括发送通知给处理器302。接着,处理器302可启动自动重发请求(ARQ)操作,使接收器在随后的发射中发送该turbo码字的其他部分或冗余部分。
如果步骤810中检测到turbo解码操作是成功的,turbo解码模块就将入站数据通过输出缓冲器410传递给下行链路/上行链路接口308(步骤814)。接着,turbo解码模块报告该成功的解码操作(步骤816)。如同步骤812,报告成功的turbo解码操作可包括发送信息给处理器302或写入存储器234或306的特定位置上。当turbo解码操作成功后,将从存储器234和/或306上清除对应于该turbo码字的IR采样组,以容纳下一组新数据。步骤812和步骤816之后,操作结束。
图8是根据本发明一实施例的度量标准化的流程图。已知,在使用网格的turbo解码操作,例如Viterbi解码操作中,存储着多个度量,该多个度量表示贯穿turbo码网格的特定路径。根据本发明,解码过程可包括贯穿对应的turbo码网格的多个正向处理和多个反向处理。在贯穿网格的每个步骤或每个决策点上,更新对应于该网格的特定路径的度量。因为贯穿网格的正向和反向上的多个路径已经构成(are made),在每个网格步骤都增大的度量值,会增长得过度大。因此,根据本发明的一方面,turbo解码模块中保留一组度量中的每个度量,不仅仅以幅值表示,也以符号表示,如加和减。
图8示出了本发明的turbo解码模块322中保留的多个度量:度量0到度量N,该多个度量用于特定turbo码字的解码操作。根据本发明的一方面,turbo解码模块322确定度量组902和度量组906中的被选择的度量。接着,基于该被选择的度量,turbo解码模块周期性地将所述度量组的其他度量一一标准化。
在Turbo解码操作的每个网格步骤中,turbo解码器核心406将度量更新,如操作902所示,这已经结合图5和6阐述。一定的操作间隔后,做出决策以确定是否对度量进行标准化(步骤904)。如果步骤904中确定要将度量标准化,则基于被选择的度量值将这些度量标准化,如操作906所示。如果步骤904中确定不将该度量标准化,那么就不实施标准化,这些度量在turbo解码模块随后的操作中被再更新。
度量的标准化作为每个度量更新操作即每个网格步骤的一部分。可选地,当一个和多个度量值超过了阈值,或者根据其他的操作,可以在每次正向穿行网格后、每次反向穿行网格后、多次正向或反向穿行网格后,将度量标准化。当然,可根据多种技术来实施标准化操作,例如,每次正向网格贯穿或者任何的度量值超过阈值时。
在标准化操作的一特定方面,所选择的度量的身份(identity)在turbo码字的所有的turbo解码操作中是固定的。例如,参考图8,可以确定度量0是被选择的度量。因此,操作906中表示的每个标准化操作中,度量1到度量N都是基于度量0的值进行标准化。在另一个操作中,turbo解码模块自身用于选择被选择的度量的身份(identity)。在该种情况下,turbo解码模块选择该被选择的度量的身份。该度量可以在turbo解码操作的开始时选择,或者在turbo解码操作的任何时间点上选择。
图9是根据本发明各种实施例的度量标准化的流程图。操作1000从贯穿对应的turbo码网格的正向turbo解码路径开始(步骤1002)。贯穿turbo码网格的正向turbo解码路径结束后,做出是否对度量进行标准化的决策(步骤1004)。如果确定需要进行度量的标准化,则基于被选择的度量将度量标准化(步骤1006)。但是,如果确定不需要进行度量的标准化,操作就从步骤1004跳到步骤1008中。在步骤1008中,执行贯穿turbo网格的反向路径。可选地,贯穿turbo码网格的多个正向穿行可以连贯地执行。
步骤1008中贯穿对应的turbo码网格的反向路径完成后,确定是否进行度量的标准化(步骤1010)。如果确定在反向穿行turbo码网格后将度量标准化,那么就基于被选择的度量进行度量的标准化(步骤1012)。接着,确定turbo解码操作是否已经完成(步骤1014)。如果步骤1014中检测到turbo解码操作尚未完成,那么操作就返回到步骤1002。另外,如步骤1010中确定不需要进行标准化,那么操作就从步骤1010转到步骤1014。这里举例的是贯穿对应的turbo码网格的正向穿行,但是也可以实施贯穿turbo码网格的多个连续的反向穿行。在该多个反向穿行的情况下,操作将从步骤1012返回到步骤1008,直到最大数目地反向穿行对应的turbo码网格已经完成。当步骤1014中检测到turbo解码操作已经完成后,(解码操作的)的结果被传递给解扰和CRC校验模块408以进行解扰和差错校验操作。
图9的操作1000中示出了多个决策点,例如步骤1004和步骤1010。在任何指定的配置中,这些决策点可以是固定。因此,例如,在一种配置下,仅仅在正向穿行turbo码网格后才将度量标准化;而在另一种配置下,仅仅在反向穿行turbo码网格后才将度量标准化。另外,在又一种配置下,可以是在正向穿行和反向穿行turbo码网格后都将度量标准化。此外,这些决策点实际上由turbo解码器核心测定,且仅仅在一个或多个度量超过阈值后才实施标准化操作。如图8所示,在每次网格度量被更新时,将度量标准化。
图10是本发明的turbo解码模块对IR采样施加操作以产生turbo码字的方法的流程图。该操作1100由turbo解码模块322执行,尤其是由turbo解码模块322的WCDMA降额(de-rate)匹配模块404执行。操作从turbo解码模块从存储器上接收一组IR采样开始(步骤1102)。WCDMA降额(de-rate)匹配模块404对该组IR采样进行降额(de-rate)匹配,以形成turbo码字(步骤1104)。接着,该turbo码字被传递给turbo解码器核心406以进行turbo解码(步骤1106)。
图11A、11B、11C和11D是根据本发明的实施例将turbo码解码以产生媒介访问控制(MAC)分组数据的方法以及turbo解码模块322处理该MAC分组数据的方法的示意图。参考图11A,MAC分组数据1216包括MAC报头1218和MAC分组有效载荷1220。MAC分组有效载荷1220包括多个业务数据单元(SDU)1224-1232。期望将MAC分组数据1216成功地从发射器(如基站)发送到接收器(如无线终端)。
参考图11B,在发射端,MAC分组数据1216被分割成多个MAC分组分段,如分割成3个MAC分组分段1208、1210和1212。尾随在MAC分组分段1208、1210和1212后面的是循环冗余校验1214。发射器形成turbo码字1202、1204、1206以承载MAC分组分段1208、1210、1212以及CRC 1214。例如,turbo码字1202承载MAC分组分段1-1208,turbo码字1204承载MAC分组分段2-1210,turbo码字1206承载MAC分组分段3-1212以及CRC 1214。Turbo码字1202-1206被连接在一起,并从发射器发射和由接收器接收。本发明的Turbo解码模块接收turbo码字1202-1206并将该turbo码字解码。Turbo码字1202和1206的turbo解码操作完成后,turbo解码模块使用CRC 1214对接收到的MAC分组数据1216实施差错校验操作。接收器上差错检验操作成功将获得MAC分组数据1216。差错校验操作不成功将对该turbo码字1202-1206进行附加的ARQ操作。
参考图11C,在发射器端,也可将MAC分组数据1216分割成两个MAC分组分段1224和1226。尾随在MAC分组分段1224和1226后的是循环冗余校验1228。发射器构造出turbo码字1220和1222以承载MAC分组分段1224和1226以及CRC 1228。Turbo码字1220和1222被连接在一起,并从发射器发射和由接收器接收。本发明的Turbo解码模块分开地接收turbo码字1220、1222和将turbo码字1220和1222分开地进行解码。Turbo码字1220和1222的turbo解码操作完成后,turbo解码模块使用CRC 1228对接收的MAC分组数据1216实施差错校验操作。接收器上差错检验操作成功将获得MAC分组数据1216。如差错校验操作不成功将对该turbo码字1220和1222进行附加的ARQ操作。
现在参考图11D,在发射器端,MAC分组数据1216后添加有循环冗余校验1252,并由单个turbo码字1250承载。turbo码字1250从发射器上发射,由接收器接收。本发明的Turbo解码模块接收turbo码字1250并将该turbo码字1250解码。Turbo码字1250的turbo解码操作完成后,turbo解码模块使用CRC 1252对接收的MAC分组数据1216实施差错校验操作。接收器上差错检验操作成功将获得MAC分组数据1216。如差错校验操作不成功将对该turbo码字1250进行附加的ARQ操作。
参考图11A-11D,根据本发明的一方面,turbo解码模块322不仅用于将turbo码字1202-1206解码,还用于检验MAC分组数据1216的MAC报头1218。另外,turbo解码模块用于确定MAC分组数据1216所承载的业务数据单元(SDU)1224、1226、1228、1230和1232的边界。最后,turbo解码模块用于将MAC分组数据1216以及SDU 1224-1262的边界一起作为入站数据270输出给下行链路/上行链路接口308。这样,与之前的系统比较,本发明的turbo解码模块322执行所述的差错校验和/或MAC分组数据分割。而之前的系统中,需要处理器302对MAC分组1216执行差错校验以及将MAC分组1216分割成SDU 1224-1232。
图12是根据本发明一实施例对承载MAC分组数据的一个或多个turbo码字进行解码的流程图。根据本发明该方面的一般原理,turbo解码模块仅仅在必要时对主要(subject)的turbo码实施预定次数的解码操作。
当MAC分组数据由多个turbo码字承载时,turbo解码模块对最后的turbo码字实施的解码操作与对之前的每一个turbo码字实施的解码操作不同。当MAC分组数据由单个turbo码字承载时,当所产生的MAC分组数据无差错时,在该turbo码字上执行的turbo解码操作的次数少于预定的次数。
对应由多个turbo码字承载MAC分组数据的情况,操作1300要求对最先的M-1个turbo码字中的每个turbo码字执行预定次数的解码操作(步骤1302),和对第M个turbo码字执行一次或多个解码操作(步骤1304-1310)。根据本发明的这一特定方面,所述M可以是大于或等于2的任何整数。例如,参考图11B和12,当MAC分组由三个turbo码字1202、1204和1206构成时,步骤1302的操作将包括对第一turbo码字1202和第二turbo码字1204执行指定次数的解码操作。接着,继续该操作流程,turbo解码模块对第三个turbo码字1206进行第一次解码操作(步骤1304)。接下来,turbo解码模块对该由三个turbo码字1202、1204和1206承载的MAC分组数据1216进行解扰和差错检验(步骤1306)。如果所述差错校验操作通过(由步骤1308确定),turbo解码模块就对该MAC分组数据进行处理(步骤1314)。但是,如果对该第三(第M)个turbo码字实施的第一次turbo解码操作没有通过步骤1308中的差错校验,那么该操作转到步骤1310。步骤1310中,检测是否已经对该第三(第M)个turbo码字实施了预定次数的解码。如果还没有对该第三(第M)个turbo码字实施预定次数的解码迭代,操作流程转到步骤1304,对该第三(第M)个turbo码字实施另外的解码操作。当已经执行完对该第三(第M)个turbo码字的预定次数的解码迭代,该操作流程转到步骤1312并在步骤1312中报告不成功的解码。
图12中示出的本发明的教导,也能应用到由不同数量的turbo码字构成的MAC分组数据1216上。例如,当M=2,如图11C所示,那么步骤1302中对第一个turbo码字执行解码。另外,M=1,如图11D所示,那么步骤1302不执行,而图12余下的步骤对该单个turbo码字实施操作。当MAC分组数据由多个turbo码字承载时的多数情况下,那么图12的操作1300在减少对一个(第M个)turbo码的解码操作次数方面产生有益效果。例如,当预定的解码操作次数是8时,成功解码所需要的解码操作少于8次,所述有益效果包括减少了等待时间和减少了资源用量。
图13是根据本发明一实施例turbo解码模块从MAC分组数据中提取信息的操作流程图。前面参考图11A-11D已经对涉及turbo码字的MAC分组数据的结构进行了阐述。图13的操作是对图12中的步骤1314的进一步描述。该操作从turbo解码模块检测MAC分组数据1216的MAC报头1218开始(步骤1402)。接着,turbo解码模块确定MAC分组数据1216的业务数据单元1224-1232的业务数据单元边界(步骤1404)。然后,turbo解码模块识别业务数据单元1224-1232的业务数据单元属性(步骤1406)。接着,turbo解码模块传递(pass)MAC分组数据1216以及在步骤1406中识别的业务数据单元属性和业务数据单元边界(步骤1408)。步骤1408之后,该操作结束。
上述对本发明的优选实施例的描述的目的是为了举例说明及描述。这些实施例不是穷尽性的,也就是说本发明不受所公开的精确形式的限制;显然,在本发明的教导下,可对这些实施例做出多种修改和变化。对实施例的选择和描述是为了对本发明的原理及其实践应用做出最佳解释,以使本领域的技术人员能够最好地利用本发明、以及为配合特殊用途对各种实施例进行修改。本发明的范围由本发明的权利要求及其等同限定。
Claims (10)
1、一种用于射频收发器中的基带处理模块,包括:
下行链路/上行链路接口,用于从所连接的主机处理组件中接收出站数据和为所连接的主机处理组件提供入站数据;
通信地连接于所述RF收发器的RF前端及所述下行链路/上行链路接口的TX处理组件,用于从所述下行链路/上行链路接口接收出站数据、对出站数据进行处理以产生基带TX信号以及将基带TX信号输出到所述RF收发器的RF前端;
处理器;
通信地连接于所述处理器的存储器,用于存储增量冗余(IR)采样组;
通信地连接于所述处理器、存储器和RF前端的RX处理组件,用于从所述RF前端接收基带RX信号、从所述基带RX信号产生一组IR采样以及将该组IR采样传送给所述存储器;和
通信地连接于所述处理器、存储器和下行链路/上行链路接口的Turbo解码模块,用于从所述存储器上接收一组IR采样、从该IR采样上形成turbo码字、将该turbo码字进行turbo解码以产生入站数据以及将该入站数据输出给所述下行链路/上行链路接口。
2、根据权利要求1所述的基带处理模块,其中,所述turbo解码模块还用于:
对所述turbo码字执行至少一次初始turbo解码操作;
在对所述turbo码字执行了至少一次初始turbo解码操作后,确定所产生的MAC分组数据是否无差错;
如果对所述turbo码字执行的至少一次初始turbo解码操作所产生的MAC分组数据有差错,则对所述turbo码字另外执行至少一次turbo解码;和
如果对所述turbo码字执行至少一次初始turbo解码操作所产生的MAC分组数据无差错,则在对该turbo码字执行指定次数的解码操作之前,结束对该turbo码字的turbo解码操作。
3、根据权利要求1所述的基带处理模块,其中,所述turbo解码模块还用于:
从一组IR采样中的一部分形成第一turbo码字,该第一turbo码字对应于MAC分组数据的第一部分;
从该组IR采样中余下的部分形成第二turbo码字,该第二turbo码字对应于MAC分组数据的第二部分;
对所述第一turbo码字执行指定次数的turbo解码操作;
对所述第二turbo码字执行至少一次初始turbo解码操作;
对所述第二turbo码字执行至少一次初始turbo解码操作之后,确定所产生的MAC分组数据是否无差错;
如果对所述第二turbo码字执行至少一次初始turbo解码操作所产生的MAC分组数据有差错,则对该第二turbo码字另外执行至少一次turbo解码操作;和
如果对所述第二turbo码字执行至少一次初始turbo解码操作所产生的MAC分组数据无差错,在对该第二turbo码字执行预定次数的turbo解码操作之前,结束对该第二turbo码字的turbo解码操作。
4、根据权利要求3所述的基带处理模块,其中,对所述第二turbo码字执行至少一次初始turbo解码操作之后,在确定所产生的MAC分组数据是否无差错时,所述turbo解码模块对包含于该MAC分组数据的第二部分中的MAC分组数据的CRC部分进行校验。
5、一种在无线终端的射频(RF)收发器中执行turbo解码操作的方法,包括:
接收RX RF信号;
将RX RF信号转换成基带RX信号;
从该基带RX信号产生一组IR采样;
将该组IR采样存储到增量冗余(IR)存储器中;和
所述RF收发器的turbo解码模块:
从所述IR存储器获取一组IR采样,将所获取的该组IR采样进行降额匹配(de-rate matching)以形成turbo码字;
将该turbo码字解码以产生入站数据;和
输出该入站数据。
6、根据权利要求5所述的方法,其特征在于,所述方法还包括所述RF收发器的turbo解码模块:
在对turbo码字进行turbo解码时,保持一组度量;
确定该组度量中被选择的度量;和
基于所选择的度量将该组度量中的每一个其他度量标准化。
7、根据权利要求5所述的方法,其特征在于,所述方法还包括在成功地对turbo码字进行解码操作和产生介质访问控制(MAC)分组数据后,所述turbo解码模块用于:
检验MAC分组数据的报头;
确定该MAC分组数据所承载的业务数据单元(SDU)的边界;和
将MAC分组数据和SDU的边界一起作为入站数据输出。
8、一种在无线终端的射频(RF)收发器中执行turbo解码操作的方法,该方法包括:
接收RX RF信号;
将RX RF信号转换成基带RX信号;
从该基带RX信号产生一组IR采样;
将该组IR采样存储到增量冗余(IR)存储器中;和
所述RF收发器的turbo解码模块:
从所述IR存储器上获取一组IR采样;
从一组IR采样中的一部分形成第一turbo码字,该第一turbo码字对应于MAC分组数据的第一部分;
对所述第一turbo码字执行指定次数的turbo解码操作;
从该组IR采样的余下部分形成第二turbo码字,该第二turbo码字对应于MAC分组数据的第二部分;
对所述第二turbo码字执行至少一次初始turbo解码操作;
对所述第二turbo码字执行至少一次初始turbo解码操作之后,确定所产生的MAC分组数据是否无差错;
如果对所述第二turbo码字执行至少一次初始turbo解码操作所产生的MAC分组数据有差错,则对该第二turbo码字另外执行至少一次turbo解码操作;和
如果对所述第二turbo码字执行至少一次初始turbo解码操作所产生的MAC分组数据无差错,则在对该第二turbo码字执行指定次数的turbo解码操作之前,结束对该turbo码字的turbo解码操作。
9、根据权利要求8所述的方法,其中,对所述第二turbo码字执行至少一次初始turbo解码操作之后,在确定所产生的MAC分组数据是否无差错时,所述turbo解码模块对包含于该MAC分组数据的第二部分中的MAC分组数据的CRC部分进行校验。
10、根据权利要求8所述的方法,其特征在于,该方法还包括所述RF收发器的turbo解码模块:
在对turbo码字进行turbo解码时,保持一组度量;
确定该组度量中被选择的度量;和
基于所选择的度量将该组度量中的每一个其他度量标准化。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/141,478 US7684779B2 (en) | 2005-05-31 | 2005-05-31 | Wireless terminal baseband processor high speed turbo decoding module |
US11/141,478 | 2005-05-31 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1882188A true CN1882188A (zh) | 2006-12-20 |
CN1882188B CN1882188B (zh) | 2010-05-12 |
Family
ID=36975374
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006100915078A Expired - Fee Related CN1882188B (zh) | 2005-05-31 | 2006-05-30 | 一种射频收发器的基带处理模块及执行turbo解码操作的方法 |
Country Status (4)
Country | Link |
---|---|
US (3) | US7684779B2 (zh) |
EP (1) | EP1729438A3 (zh) |
CN (1) | CN1882188B (zh) |
TW (1) | TWI353746B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106685562A (zh) * | 2011-01-11 | 2017-05-17 | 西门子企业通讯有限责任两合公司 | 用于使多个组件时钟同步的方法和装置 |
CN108604905A (zh) * | 2016-01-14 | 2018-09-28 | 高通股份有限公司 | 用于使用turbo码和LDPC码的有效载荷自适应编码的码块分割 |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7515601B2 (en) * | 2005-05-31 | 2009-04-07 | Broadcom Corporation | Turbo decoding module supporting state n metric value normalization operations |
US7684779B2 (en) * | 2005-05-31 | 2010-03-23 | Broadcom Corporation | Wireless terminal baseband processor high speed turbo decoding module |
US7532638B2 (en) * | 2005-06-01 | 2009-05-12 | Broadcom Corporation | Wireless terminal baseband processor high speed turbo decoding module supporting MAC header splitting |
US8515494B2 (en) * | 2007-01-13 | 2013-08-20 | Panasonic Automotive Systems Company Of America, Division Of Panasonic Corporation Of North America | Highly configurable radio frequency (RF) module |
CN103430619B (zh) * | 2010-12-13 | 2017-07-18 | 爱立信(中国)通信有限公司 | 基站子系统、rbs部分和tma部分及其用于同步rbs部分与tma部分的方法 |
US10491413B2 (en) | 2011-09-20 | 2019-11-26 | Jonathan A. Clark | Secure processing of confidential information on a network |
US10567008B2 (en) * | 2015-07-02 | 2020-02-18 | Apple Inc. | Stopping criteria for turbo decoder |
US10075778B2 (en) * | 2016-08-04 | 2018-09-11 | Google Llc | Base station with baseband bypass |
US10084486B1 (en) * | 2017-09-29 | 2018-09-25 | Intel Corporation | High speed turbo decoder |
CN111092835B (zh) * | 2019-12-27 | 2022-09-20 | 锐捷网络股份有限公司 | 一种序列解调方法、装置、通信设备及存储介质 |
WO2021042092A2 (en) * | 2020-02-27 | 2021-03-04 | Zeku, Inc. | Digital interface for frequency domain data transfer between baseband and radiofrequency modules |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1041857A (ja) * | 1996-07-23 | 1998-02-13 | Nec Corp | 移動通信システム用送信装置 |
KR100318912B1 (ko) * | 1999-04-28 | 2002-01-04 | 윤종용 | 이동통신시스템에서 구성복호기의 상태값 정규화 장치 및 방법 |
US7076720B1 (en) * | 1999-05-28 | 2006-07-11 | Canon Kabushiki Kaisha | Encoding apparatus and decoding apparatus |
US6633615B1 (en) * | 2000-01-31 | 2003-10-14 | Agere Systems Inc. | Trellis transition-probability calculation with threshold normalization |
GB0004765D0 (en) * | 2000-03-01 | 2000-04-19 | Mitel Corp | Soft-decision decoding of convolutionally encoded codeword |
KR100713331B1 (ko) * | 2000-12-23 | 2007-05-04 | 삼성전자주식회사 | 부호분할다중접속 이동통신시스템의 반복복호 중지 장치 및 방법 |
CN1162026C (zh) * | 2001-03-07 | 2004-08-11 | 华为技术有限公司 | 集成多种调制功能的基站基带处理器及其实现多种调制的方法 |
US7697594B2 (en) * | 2001-03-30 | 2010-04-13 | Texas Instruments Incorporated | Method and apparatus for regenerative based interference cancellation within a communication system |
US6775801B2 (en) * | 2001-09-26 | 2004-08-10 | Texas Instruments Incorporated | Turbo decoder extrinsic normalization |
KR100566241B1 (ko) * | 2001-11-19 | 2006-03-29 | 삼성전자주식회사 | 이동통신시스템에서 연성 심볼 결합 장치 및 방법 |
JP3931100B2 (ja) * | 2002-03-12 | 2007-06-13 | 株式会社日立コミュニケーションテクノロジー | ターボ復号器並びにターボ符号器及びターボ符号器、復号器を含む無線基地局 |
US7072628B2 (en) * | 2002-04-05 | 2006-07-04 | Qualcomm, Incorporated | Method and apparatus for determining receive diversity in mobile station |
US6718504B1 (en) * | 2002-06-05 | 2004-04-06 | Arc International | Method and apparatus for implementing a data processor adapted for turbo decoding |
GB2395871B (en) * | 2002-11-28 | 2006-01-11 | Toshiba Res Europ Ltd | Signal estimation methods and apparatus |
CN1723631B (zh) * | 2003-01-07 | 2015-06-03 | 三星电子株式会社 | 控制混合自动重复请求移动通信系统中的输出缓冲器的设备和方法 |
KR100594021B1 (ko) * | 2003-11-13 | 2006-06-30 | 삼성전자주식회사 | 무선통신 시스템에서 패킷 송수신을 위한 비트 스크램블링방법 및 장치 |
US7269430B2 (en) * | 2003-11-24 | 2007-09-11 | Broadcom Corporation | Frame format for high data throughput wireless local area network transmissions |
US7515601B2 (en) * | 2005-05-31 | 2009-04-07 | Broadcom Corporation | Turbo decoding module supporting state n metric value normalization operations |
US7684779B2 (en) * | 2005-05-31 | 2010-03-23 | Broadcom Corporation | Wireless terminal baseband processor high speed turbo decoding module |
US7532638B2 (en) * | 2005-06-01 | 2009-05-12 | Broadcom Corporation | Wireless terminal baseband processor high speed turbo decoding module supporting MAC header splitting |
-
2005
- 2005-05-31 US US11/141,478 patent/US7684779B2/en active Active
-
2006
- 2006-03-03 EP EP06004368A patent/EP1729438A3/en not_active Withdrawn
- 2006-05-29 TW TW095119004A patent/TWI353746B/zh not_active IP Right Cessation
- 2006-05-30 CN CN2006100915078A patent/CN1882188B/zh not_active Expired - Fee Related
-
2010
- 2010-02-02 US US12/698,890 patent/US7904049B2/en not_active Expired - Fee Related
-
2011
- 2011-02-28 US US13/036,322 patent/US8145178B2/en not_active Expired - Fee Related
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106685562A (zh) * | 2011-01-11 | 2017-05-17 | 西门子企业通讯有限责任两合公司 | 用于使多个组件时钟同步的方法和装置 |
CN106685562B (zh) * | 2011-01-11 | 2018-08-10 | 西门子企业通讯有限责任两合公司 | 用于使多个组件时钟同步的方法和装置 |
CN108604905A (zh) * | 2016-01-14 | 2018-09-28 | 高通股份有限公司 | 用于使用turbo码和LDPC码的有效载荷自适应编码的码块分割 |
CN108604905B (zh) * | 2016-01-14 | 2022-04-15 | 高通股份有限公司 | 用于使用turbo码和LDPC码的有效载荷自适应编码的码块分割 |
US11700021B2 (en) | 2016-01-14 | 2023-07-11 | Qualcomm Incorporated | Techniques to provide a cyclic redundancy check for low density parity check code codewords |
Also Published As
Publication number | Publication date |
---|---|
US7684779B2 (en) | 2010-03-23 |
US20060270369A1 (en) | 2006-11-30 |
US7904049B2 (en) | 2011-03-08 |
US20100146366A1 (en) | 2010-06-10 |
TWI353746B (en) | 2011-12-01 |
US8145178B2 (en) | 2012-03-27 |
EP1729438A2 (en) | 2006-12-06 |
EP1729438A3 (en) | 2011-06-22 |
CN1882188B (zh) | 2010-05-12 |
US20110149866A1 (en) | 2011-06-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1874331A (zh) | 在无线终端的射频收发器中执行涡轮解码操作的方法 | |
CN1882188A (zh) | 一种射频收发器的基带处理模块及执行turbo解码操作的方法 | |
CN100344076C (zh) | 使用多天线分集方案发送/接收数据的装置和方法 | |
US7515601B2 (en) | Turbo decoding module supporting state n metric value normalization operations | |
CN1332543A (zh) | 发射功率控制方法和移动通信系统 | |
CN1968274A (zh) | 在调制解调器中调度数据的设备和方法 | |
CN1633788A (zh) | 数据传送方法 | |
CN1668039A (zh) | 使用不同协议的无线台之间无线通信的方法及系统 | |
CN1783856A (zh) | 用于多输入多输出无线局域网的减少等待时间链接的李德-所罗门卷积编码 | |
CN1545770A (zh) | 带有使用质量指示信号的智能天线的通信设备 | |
CN101048968A (zh) | 数据通信装置、数据接收装置、数据发送装置和重发控制方法 | |
CN1951137A (zh) | 基站装置 | |
CN101057421A (zh) | 无线电设备、发送控制方法和发送控制程序 | |
CN1684402A (zh) | 无线通信设备、接收方法和移动台 | |
CN1947355A (zh) | 无线通信系统和无线台 | |
CN1783746A (zh) | 无线电通信设备及其发射功率控制方法和程序 | |
CN1620001A (zh) | 无线通信装置、纠错方法和纠错程序 | |
CN1306707A (zh) | 通信装置 | |
CN1722687A (zh) | 具有高数据吞吐量的wlan发射器 | |
CN1661951A (zh) | 用于控制发射、接收和重发的方法和装置 | |
CN1976327A (zh) | 最小均方误差软干扰抵消的方法、信号检测器和接收机 | |
CN1338882A (zh) | 用于移动无线网中通信业务负荷控制的方法 | |
CN1722650A (zh) | 用空时格码改善系统性能的数据发射/接收装置和方法 | |
CN1596514A (zh) | 用于产生和发送最佳的小区id码的方法 | |
EP2033398B1 (en) | Wireless communication using codeword encoded with high-rate code |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100512 Termination date: 20170530 |
|
CF01 | Termination of patent right due to non-payment of annual fee |