CN1877494A - 片上系统芯片及其功耗控制方法 - Google Patents

片上系统芯片及其功耗控制方法 Download PDF

Info

Publication number
CN1877494A
CN1877494A CN 200610106296 CN200610106296A CN1877494A CN 1877494 A CN1877494 A CN 1877494A CN 200610106296 CN200610106296 CN 200610106296 CN 200610106296 A CN200610106296 A CN 200610106296A CN 1877494 A CN1877494 A CN 1877494A
Authority
CN
China
Prior art keywords
module
chip
high frequency
power consumption
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 200610106296
Other languages
English (en)
Other versions
CN100442204C (zh
Inventor
贺超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing T3G Technology Co Ltd
Original Assignee
Beijing T3G Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing T3G Technology Co Ltd filed Critical Beijing T3G Technology Co Ltd
Priority to CNB2006101062960A priority Critical patent/CN100442204C/zh
Publication of CN1877494A publication Critical patent/CN1877494A/zh
Application granted granted Critical
Publication of CN100442204C publication Critical patent/CN100442204C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明公开了一种片上系统芯片及其功耗控制方法。所述片上系统芯片的功耗控制模块中增加设置有睡眠状态控制单元和睡眠状态执行单元;其中,睡眠状态控制单元根据处理器系统的控制信息,通过睡眠状态执行单元控制时钟产生模块,使时钟产生模块向对应模块输出高频时钟信号。本发明所述方法为:确定中央处理器、各直接存取存储器及对应各存储器的工作状态;根据上述确定的工作状态下发相应的控制信息;时钟产生模块根据上述控制信息向各模块输出高频时钟信号。本发明中,根据片上系统芯片内部各模块的工作状态下发相应的控制信息,从而实现对片上系统芯片的功耗进行灵活控制,更好地节省了片上系统芯片的能量消耗。

Description

片上系统芯片及其功耗控制方法
技术领域
本发明涉及一种芯片及其控制方法,尤其涉及一种片上系统芯片及其功耗控制方法。
背景技术
随着集成电路技术的飞速发展和对消费类电子产品-特别是便携式面向客户的电子产品的需求,推动了片上系统芯片的飞速发展,也给人们提出了许多新的课题。
对于电池驱动的片上系统芯片,已不能只考虑它优化空间的两个方面—速度和面积,而必须要注意它已经表现出来的且变得越来越重要的第三个方面—功耗,这样才能延长电池的寿命和电子产品的运行时间。
在实际应用片上系统芯片的过程中,有时可能需要片上系统芯片的所有硬件资源参与,但有时也可能只需要其中的一部分硬件资源参与;在一些应用中可能需要输入很高的工作频率,而在其他的一些应用中却可以大大降低输入的工作频率。
根据片上系统芯片的上述特点,现有技术中采用如下方法对片上系统芯片进行功耗控制,以延长电池的寿命和电子产品的运行时间。如图1所示,片上系统芯片包括处理器系统和若干模块,这些模块可以为外部DMA(DirectMemory Access,直接存取存储器)、外部存储器、时钟产生模块、功耗控制模块、以及功能模块。所述的功能模块可以为协处理器。其中,处理器系统包括中央处理器、存储器、内部DMA等模块,三者之间通过处理器系统存储总线4相连,中央处理器可通过向内部DMA发出控制命令,由内部DMA来完成对内部存储器内数据的搬移操作,而在搬移过程中,中央处理器不再参与。时钟产生模块内部设置有PLL(Phase Locked Loop,锁相环),使得时钟产生模块利用片上系统芯片外部输入的中低频时钟,产生片上系统芯片内部各模块所需的中高频工作时钟信号。由图1中可以看出,处理器系统的中央处理器、内部存储器、内部DMA,与外部DMA、外部存储器共同连接于处理器系统输入/输出总线1上,并可以实现彼此之间的数据传输。外部DMA、外部存储器都与片上系统芯片的存储总线3相连,外部DMA可以实现对外部存储器的数据传输。
在对片上系统芯片进行功耗控制时,中央处理器可以根据当前软件的运行状况判断出具体哪些模块在工作,哪些模块处于的休息状态,进而产生片上系统芯片的控制策略。如图1中,片上系统芯片内部的中央处理器、内部存储器、内部DMA、外部DMA、外部存储器、功能模块均与时钟产生模块的工作时钟总线2相连。中央处理器将需要关闭某些模块的控制信息发送至功耗控制模块,功耗控制模块根据接收到的控制信息向时钟产生模块发出关闭向对应模块输出高频工作时钟的指令,由时钟产生模块停止向对应模块输出工作时钟,从而实现控制片上系统芯片的功耗,达到省电的目的。
在功耗控制模块中,存在有限状态机和对应的执行模块。有限状态机根据中央处理器的指令,通过执行模块控制时钟产生模块对各个模块进行时钟门控,即停止向各个模块供给工作时钟来实现节省片上系统芯片消耗的电能。具体来说,有限状态机中包含以下几种控制状态,在不同的控制状态下,通过执行模块控制时钟产生模块关闭向对应模块的时钟输出。
下面分别介绍有限状态机的几种控制状态:
正常状态,当片上系统芯片上的处理器系统和各个模块正常运行时,需要时钟产生模块向处理器系统和各模块输出高频时钟信号。此时,有限状态机根据中央处理器的指令,通过执行单元控制时钟产生模块产生高频时钟信号,并输出至处理器系统和各个模块。
空闲状态,当片上系统芯片上只有中央处理器处于空闲,而其他模块正常运行时,有限状态机根据中央处理器的指令,通过执行单元控制时钟产生模块向正常运行的模块输出高频时钟信号,而停止向中央处理器输出高频时钟信号。
休眠状态,当片上系统芯片中包含处理器系统在内的全部模块均处于空闲状态时,可以关闭时钟产生模块向这些模块的时钟信号输出。此时,时钟产生模块也被关闭,不再产生时钟信号,而功耗控制模块则利用片上系统芯片外部输入的低频时钟信号进行休眠控制。在此种控制模式下,可以采用以下两种机制来唤醒时钟产生模块,其一为自然唤醒,即功耗控制模块根据外部的低频时钟信号计时,在到达设定的时刻,唤醒时钟产生模块,恢复工作时钟;另一种唤醒方式为强行唤醒,即只有在片上系统芯片接收到来自芯片外部的唤醒信号后,才由功耗控制模块强行唤醒时钟产生模块,恢复工作时钟。
通过上述对片上系统芯片各模块进行时钟门控,可以实现对片上系统芯片的功耗进行控制,在一定程度上解决了片上系统芯片的功耗控制问题。但是,片上系统芯片在实际工作过程中,可能存在这样的情况,即一部分模块处于空闲状态,而另外一部分模块处于工作状态,而且,这些模块的工作与空闲状态是实时变化的。例如,处理器系统处于空闲,其他模块中的内部DMA、内部存储器也处于空闲状态,而外部DMA、外部存储器、功能模块则处于正常工作状态,那么,按照现有技术中的控制方法就不能精确的对片上系统芯片的功耗进行控制。
发明内容
本发明针对现有技术的缺点,提供一种片上系统芯片以及片上系统芯片的功耗控制方法,可以根据片上系统芯片内部各模块的运行状态更加精确的实现功耗控制。
本发明所述的片上系统芯片包括处理器系统、外部直接存取存储器、外部存储器、时钟产生模块、功能模块、以及功耗控制模块,所述功耗控制模块包括有限状态机及对应的执行模块,在有限状态机中还设置有睡眠状态控制单元,在执行模块中还设置有睡眠状态执行单元;
其中,睡眠状态控制单元根据处理器系统的控制信息,通过睡眠状态执行单元控制时钟产生模块,使时钟产生模块向对应模块输出高频时钟信号。
上述的睡眠状态控制单元还可以包括小睡状态控制单元,和/或深度睡眠状态控制单元,所述睡眠状态执行单元包括对应的小睡状态执行单元,和/或深度睡眠状态执行单元。
本发明还提供一种片上系统芯片的功耗控制方法,其步骤包括:
步骤一,确定中央处理器、各直接存取存储器及对应各存储器的工作状态;
步骤二,根据上述确定的工作状态下发相应的控制信息;
步骤三,时钟产生模块根据上述控制信息向各模块输出高频时钟信号。
上述步骤一中,根据中央处理器的数据处理结果确定中央处理器自身,以及外部直接存取存储器和对应的外部存储器,和/或内部直接存取存储器以及内部存储器的工作状态。
本发明中,片上系统芯片的中央处理器根据其确定的各模块的工作状态下发对应的控制信息,由功耗控制模块根据该控制信息控制时钟产生模块向对应的模块输出高频时钟信号。与现有技术相比,本发明实现了对片上系统芯片内的各模块更加精确的时钟控制,从而可以更好的控制片上系统芯片的功耗,达到省电的目的。
附图说明
图1为现有技术中片上系统芯片的结构示意图;
图2为本发明的片上系统芯片的结构示意图;
图3为本发明的片上系统芯片的另一种结构示意图;
图4为本发明的片上系统芯片的另一种结构示意图;
图5为本发明的片上系统芯片的另一种结构示意图;
图6为本发明的片上系统芯片的功耗控制方法流程图。
具体实施方式
本发明通过改变片上系统芯片的结构,根据片上系统芯片中各模块的工作状态更加精确的实现对片上系统芯片的功耗进行控制。
下面结合附图对本发明的片上系统芯片及其功耗控制方法做详细说明。
如图2所示,本发明的片上系统芯片包括处理器系统,以及外部DMA、外部存储器、时钟产生模块、功能模块和功耗控制模块。
本发明在现有技术的基础上,在功耗控制模块的有限状态机中增加设置了睡眠状态控制单元,在执行模块中增加设置了对应的睡眠状态执行单元。
本发明中,中央处理器根据数据处理结果,可以确定片上系统芯片内部各个模块的工作情况,即确定哪些模块处于工作状态,哪些模块处于空闲状态,于是,中央处理器向功耗控制模块发送的信息中包含了对各模块工作时钟的控制信息,该控制信息具体为向对应模块停止输出或正常输出高频时钟信号。
上述的睡眠状态控制单元根据处理器系统的控制信息,通过睡眠状态执行单元控制时钟产生模块,使时钟产生模块向对应模块输出高频时钟信号。
根据片上系统芯片内各模块的实际工作状态,睡眠状态控制单元可进一步包括小睡状态控制单元,和/或深度睡眠状态控制单元,与之相对应的,睡眠状态执行单元可进一步包括小睡状态执行单元,和/或深度睡眠状态执行单元。
如图3所示,为睡眠状态控制单元包括小睡状态控制单元,睡眠状态执行单元包括对应的小睡状态执行单元的示意图。
当中央处理器确定自身和外部DMA及相应的外部存储器,和/或中央处理器确定自身和内部DMA及相应的内部存储器处于空闲状态时,中央处理器向功耗控制模块下发的控制信息中包含了停止向中央处理器、外部DMA及相应的外部存储器,和/或停止向中央处理器、内部DMA及相应的内部存储器输出高频时钟信号的信息。此时,小睡状态控制单元根据上述控制信息,通过小睡状态执行单元控制时钟产生模块,使时钟产生模块停止向中央处理器输出高频时钟信号,以及停止向外部DMA及对应的外部存储器,和/或停止向内部DMA及对应的内部存储器输出高频时钟信号。
如图4所示,为睡眠状态控制单元包括深度睡眠状态控制单元,睡眠状态执行单元包括对应的深度睡眠状态执行单元的示意图。
当中央处理器确定自身及片上系统芯片内其他各模块均处于空闲状态时,其向功耗控制模块下发的控制信息中包含了停止向上述各模块正常输出高频时钟信号的信息。功耗控制模块中的深度睡眠状态控制单元根据中央处理器的控制信息控制深度睡眠状态执行单元,由深度睡眠状态执行单元控制时钟产生模块停止向中央处理器及其他各模块输出高频时钟信号。在此种深度睡眠状态下,时钟产生模块也被关闭,不再产生时钟信号。片上系统芯片处于深度睡眠状态时,如果需要重新进入工作状态,只能采取强行唤醒的方式,即片上系统芯片接收到来自芯片外部的唤醒信号后,由功耗控制模块强行唤醒时钟产生模块,使其恢复输出工作时钟。
如图5所示,为睡眠状态控制单元包括小睡状态控制单元和深度睡眠状态控制单元,睡眠状态执行单元包括小睡状态执行单元和深度睡眠状态执行单元的示意图。
上述小睡状态控制单元和深度睡眠状态控制单元分别根据中央处理器的控制信息,通过对应的小睡状态执行单元和深度睡眠状态执行单元控制时钟产生模块,使时钟产生模块停止向对应的模块输出高频时钟信号。此处所述的两种控制过程分别与上述图3和图4中的控制过程相同,在此不再赘叙。
本发明中,中央处理根据其数据处理结果确定处于工作或空闲状态的各个模块,然后在其向功耗控制模块下发的控制信息中包含控制时钟产生模块停止向上述对应模块输出高频时钟信号的信息,由功耗控制模块内的小睡状态控制单元或深度睡眠状态控制单元控制对应的小睡状态执行单元或深度睡眠状态执行单元,进而控制时钟产生模块停止向相应的模块输出高频时钟信号。
与现有技术相比,本发明通过在功耗控制模块中增加小睡状态控制,使得可以根据片上系统芯片内中央处理器和各DMA及对应的存储器的工作状态对片上系统芯片的功耗进行控制,更加精确的控制了片上系统芯片的功耗。同时,本发明中增加的深度睡眠状态控制由于只支持强行唤醒,故在没有接收到片上系统芯片外部的唤醒信号时,片上系统芯片一直处于睡眠状态,可以更加减少片上系统芯片的功耗。
本发明还提供一种片上系统芯片的功耗控制方法,如图6所示,包括如下步骤:
步骤101,确定中央处理器、各DMA及对应各存储器的工作状态。
中央处理器根据数据处理结果,可以确定中央处理器自身,以及外部DMA和对应的外部存储器,和/或内部DMA以及内部存储器的工作状态,即可以确定哪些模块处于工作状态,哪些模块处于空闲状态。例如,中央处理器根据数据处理结果确定中央处理器,以及内部DMA和对应的内部存储器,和/或外部DMA和对应的外部存储器处于空闲状态。当然,中央处理器也可以根据数据处理结果确定片上系统芯片内部各模块均处于空闲状态。
步骤102,根据上述确定的工作状态下发相应的控制信息。
本步骤中,根据步骤101确定的中央处理器自身,以及外部DMA和对应的外部存储器,和/或内部DMA以及内部存储器的工作状态下发对应的控制信息。例如,中央处理器根据数据处理结果确定中央处理器、内部DMA及对应的内部存储器处于空闲状态,而外部DMA及对应的外部存储器处于工作状态,则下发的控制信息中包含停止向中央处理器、内部DMA及对应的内部存储器输出高频时钟信号,而向外部DMA及对应的外部存储器输出高频时钟信号的信息;又如,中央处理器根据数据处理结果确定片上系统芯片内部的全部模块都处于空闲状态,即中央处理器、内部DMA及对应的内部存储器、外部DMA及对应的外部存储器、以及功能模块均处于空闲状态,则下发的控制信息中包含了停止向中央处理器及其他各模块输出高频时钟信号的信息;又如,中央处理器根据数据处理结果确定片上系统芯片内部各模块均处于空闲状态,则其下发的控制信息中包含了停止向片上系统芯片内各模块输出高频时钟信号的信息。
步骤103,时钟产生模块根据上述控制信息向各模块输出高频时钟信号。
本步骤中,时钟产生模块根据接收到的控制信息向片上系统芯片内部的各模块输出的高频时钟信号。
例如,上述步骤102中,中央处理器根据数据处理结果确定中央处理器、内部DMA及对应的内部存储器处于空闲状态,而外部DMA及对应的外部存储器处于工作状态,则下发的控制信息中包含了停止向中央处理器、内部DMA及对应的内部存储器输出高频时钟信号,而向外部DMA及对应的外部存储器输出高频时钟信号的信息,于是,时钟产生模块根据此控制信息向外部DMA及对应的外部存储器输出高频时钟信号,而停止向中央处理器、内部DMA及对应的内部存储器输出高频时钟信号。又如,中央处理器下发的控制信息中包含了停止向中央处理器及其他各模块输出高频时钟信号的信息,则时钟产生模块根据此控制信息停止向中央处理器及各模块输出高频时钟信号。又如,中央处理器下发的控制信息中包含了停止向片上系统芯片内部各模块输出高频时钟信号的信息,则时钟产生模块停止向片上系统芯片内各模块输出高频时钟信号。
本发明所述功耗控制方法中,可根据片上系统芯片内部各模块的工作状态下发相应的控制信息,从而实现对功耗的灵活控制,改变了现有技术中对片上系统芯片功耗控制方法单一,无法根据片上系统芯片内部各模块的实际工作状态进行控制的弊端。
尽管本发明的实施方案已公开如上,但其并不仅仅限于说明书和实施方式中所列运用,它完全可以被适用于各种适合本发明的领域,对于熟悉本领域的人员而言,可容易地实现另外的修改,因此在不背离权利要求及等同范围所限定的一般概念下,本发明并不限于特定的细节和这里示出与描述的图例。

Claims (16)

1.一种片上系统芯片,包括处理器系统、外部直接存取存储器、外部存储器、时钟产生模块、功能模块、以及功耗控制模块,所述功耗控制模块包括有限状态机及对应的执行模块,其特征在于,有限状态机中还设置有睡眠状态控制单元,执行模块中还设置有睡眠状态执行单元;
其中,睡眠状态控制单元根据处理器系统的控制信息,通过睡眠状态执行单元控制时钟产生模块,使时钟产生模块向对应模块输出高频时钟信号。
2.如权利要求1所述的片上系统芯片,其特征在于,所述处理器系统的控制信息根据中央处理器的数据处理结果确定。
3.如权利要求1所述的片上系统芯片,其特征在于,所述睡眠状态控制单元包括小睡状态控制单元,和/或深度睡眠状态控制单元,所述睡眠状态执行单元包括对应的小睡状态执行单元,和/或深度睡眠状态执行单元。
4.如权利要求3所述的片上系统芯片,其特征在于,所述小睡状态控制单元对应的控制信息包括:停止向中央处理器输出高频时钟信号,以及停止向外部直接存取存储器及对应的外部存储器,和/或停止向内部直接存取存储器及对应的内部存储器输出高频时钟信号。
5.如权利要求4所述的片上系统芯片,其特征在于,所述时钟产生模块停止向中央处理器输出高频时钟信号,以及停止向外部直接存取存储器及对应的外部存储器,和/或停止向内部直接存取存储器及对应的内部存储器输出高频时钟信号。
6.如权利要求3所述的片上系统芯片,其特征在于,深度睡眠状态控制单元对应的控制信息包括:停止向片上系统芯片内部各模块输出高频时钟信号。
7.如权利要求6所述的片上系统芯片,其特征在于,所述时钟产生模块停止向片上系统芯片内部各模块输出高频时钟信号。
8.如权利要求3所述的片上系统芯片,其特征在于,所述深度睡眠状态下,当片上系统芯片接收到芯片外部的唤醒信号后,时钟产生模块向各模块输出高频时钟信号。
9.一种片上系统芯片的功耗控制方法,其特征在于,步骤包括:
步骤一,确定中央处理器、各直接存取存储器及对应各存储器的工作状态;
步骤二,根据上述确定的工作状态下发相应的控制信息;
步骤三,时钟产生模块根据上述控制信息向各模块输出高频时钟信号。
10.如权利要求9所述的功耗控制方法,其特征在于,所述步骤一中,根据中央处理器的数据处理结果确定中央处理器自身,以及外部直接存取存储器和对应的外部存储器,和/或内部直接存取存储器以及内部存储器的工作状态。
11.如权利要求9或10所述的功耗控制方法,其特征在于,所述步骤一中,确定的工作状态包括:中央处理器处于空闲状态,以及外部直接存取存储器和对应的外部存储器,和/或内部直接存取存储器及对应的内部存储器处于空闲状态。
12.如权利要求11所述的功耗控制方法,其特征在于,所述步骤二中,下发的控制信息包括:停止向中央处理器输出高频时钟信号,以及停止向外部直接存取存储器及对应的外部存储器,和/或停止向内部直接存取存储器及对应的内部存储器输出高频时钟信号。
13.如权利要求12所述的功耗控制方法,其特征在于,所述步骤三中,时钟产生模块停止向中央处理器输出高频时钟信号,以及停止向外部直接存取存储器及对应的外部存储器,和/或停止向内部直接存取存储器及对应的内部存储器输出高频时钟信号。
14.如权利要求9或10所述的功耗控制方法,其特征在于,所述步骤一中,确定的工作状态包括:片上系统芯片内各模块均处于空闲状态。
15.如权利要求14所述的功耗控制方法,其特征在于,所述步骤二中,下发的控制信息包括:停止向片上系统芯片内各模块输出高频时钟信号。
16.如权利要求15所述的功耗控制方法,其特征在于,所述步骤三中,时钟产生模块停止向片上系统芯片内各模块输出高频时钟信号。
CNB2006101062960A 2006-07-19 2006-07-19 片上系统芯片及其功耗控制方法 Expired - Fee Related CN100442204C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2006101062960A CN100442204C (zh) 2006-07-19 2006-07-19 片上系统芯片及其功耗控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2006101062960A CN100442204C (zh) 2006-07-19 2006-07-19 片上系统芯片及其功耗控制方法

Publications (2)

Publication Number Publication Date
CN1877494A true CN1877494A (zh) 2006-12-13
CN100442204C CN100442204C (zh) 2008-12-10

Family

ID=37509950

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2006101062960A Expired - Fee Related CN100442204C (zh) 2006-07-19 2006-07-19 片上系统芯片及其功耗控制方法

Country Status (1)

Country Link
CN (1) CN100442204C (zh)

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101227298B (zh) * 2008-01-09 2010-06-02 南京大学 基于片上网络的路由器功耗确定方法
CN101387896B (zh) * 2008-10-22 2010-06-23 炬力集成电路设计有限公司 Soc中实现片上主系统唤醒和睡眠功能的方法和装置
WO2011012032A1 (zh) * 2009-07-29 2011-02-03 北京中星微电子有限公司 Dram运行频率调整系统及方法
CN102799260A (zh) * 2012-07-31 2012-11-28 福州瑞芯微电子有限公司 基于时钟关断的低功耗模式管理soc芯片的电路及方法
CN103294163A (zh) * 2012-01-26 2013-09-11 株式会社理光 信息处理装置、信息处理系统和节能控制方法
CN103533620A (zh) * 2012-07-05 2014-01-22 联想(北京)有限公司 为无线通信模块提供参考时钟的方法及装置
WO2015014162A1 (zh) * 2013-07-30 2015-02-05 深圳市汇顶科技股份有限公司 一种soc芯片的mcu唤醒装置和方法
CN106954250A (zh) * 2017-03-14 2017-07-14 中国电子科技集团公司第五十四研究所 一种降低基带处理芯片功耗的装置
CN107562172A (zh) * 2016-07-01 2018-01-09 三星电子株式会社 集成电路装置和电子系统
CN108089689A (zh) * 2017-11-17 2018-05-29 珠海慧联科技有限公司 一种小型SoC超低功耗控制电路与方法
CN108345376A (zh) * 2018-03-07 2018-07-31 上海顺久电子科技有限公司 低功耗芯片唤醒方法、装置及低功耗芯片
CN111221403A (zh) * 2019-12-27 2020-06-02 中国农业大学 一种可调配休眠模式控制的SoC系统及方法
CN111427518A (zh) * 2020-04-24 2020-07-17 西安紫光国芯半导体有限公司 数据保护方法以及nvdimm
CN111886508A (zh) * 2019-01-23 2020-11-03 深圳市汇顶科技股份有限公司 用于量测数字SoC的功耗以预测电池寿命的方法和装置
CN112835842A (zh) * 2021-03-05 2021-05-25 深圳市汇顶科技股份有限公司 端序处理方法、电路、芯片以及电子终端
CN114879829A (zh) * 2022-07-08 2022-08-09 摩尔线程智能科技(北京)有限责任公司 功耗管理方法、装置、电子设备、图形处理器及存储介质
CN112835842B (zh) * 2021-03-05 2024-04-30 深圳市汇顶科技股份有限公司 端序处理方法、电路、芯片以及电子终端

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE520241C2 (sv) * 1998-12-30 2003-06-17 Ericsson Telefon Ab L M Anordning och förfarande för klockstyrning i en processor, i syfte att reducera effektförbrukningen
US7051227B2 (en) * 2002-09-30 2006-05-23 Intel Corporation Method and apparatus for reducing clock frequency during low workload periods
US7337334B2 (en) * 2003-02-14 2008-02-26 International Business Machines Corporation Network processor power management
US20050097378A1 (en) * 2003-07-29 2005-05-05 Hwang Andrew S. Method and system for power management in a gigabit Ethernet chip

Cited By (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101227298B (zh) * 2008-01-09 2010-06-02 南京大学 基于片上网络的路由器功耗确定方法
CN101387896B (zh) * 2008-10-22 2010-06-23 炬力集成电路设计有限公司 Soc中实现片上主系统唤醒和睡眠功能的方法和装置
WO2011012032A1 (zh) * 2009-07-29 2011-02-03 北京中星微电子有限公司 Dram运行频率调整系统及方法
CN101620883B (zh) * 2009-07-29 2014-07-09 无锡中星微电子有限公司 一种dram运行频率调整系统及方法
CN103294163A (zh) * 2012-01-26 2013-09-11 株式会社理光 信息处理装置、信息处理系统和节能控制方法
CN103294163B (zh) * 2012-01-26 2015-12-09 株式会社理光 信息处理装置、信息处理系统和节能控制方法
US9310877B2 (en) 2012-01-26 2016-04-12 Ricoh Company, Ltd. Apparatus and power-saving method for controlling a return to a normal power mode
CN103533620B (zh) * 2012-07-05 2017-07-25 联想(北京)有限公司 为无线通信模块提供参考时钟的方法及装置
CN103533620A (zh) * 2012-07-05 2014-01-22 联想(北京)有限公司 为无线通信模块提供参考时钟的方法及装置
CN102799260A (zh) * 2012-07-31 2012-11-28 福州瑞芯微电子有限公司 基于时钟关断的低功耗模式管理soc芯片的电路及方法
WO2015014162A1 (zh) * 2013-07-30 2015-02-05 深圳市汇顶科技股份有限公司 一种soc芯片的mcu唤醒装置和方法
CN107562172A (zh) * 2016-07-01 2018-01-09 三星电子株式会社 集成电路装置和电子系统
CN107562172B (zh) * 2016-07-01 2021-08-13 三星电子株式会社 集成电路装置和电子系统
CN106954250A (zh) * 2017-03-14 2017-07-14 中国电子科技集团公司第五十四研究所 一种降低基带处理芯片功耗的装置
CN108089689A (zh) * 2017-11-17 2018-05-29 珠海慧联科技有限公司 一种小型SoC超低功耗控制电路与方法
CN108345376B (zh) * 2018-03-07 2021-05-28 上海顺久电子科技有限公司 低功耗芯片唤醒方法、装置及低功耗芯片
CN108345376A (zh) * 2018-03-07 2018-07-31 上海顺久电子科技有限公司 低功耗芯片唤醒方法、装置及低功耗芯片
CN111886508B (zh) * 2019-01-23 2023-04-18 深圳市汇顶科技股份有限公司 用于量测数字SoC的功耗以预测电池寿命的方法和装置
CN111886508A (zh) * 2019-01-23 2020-11-03 深圳市汇顶科技股份有限公司 用于量测数字SoC的功耗以预测电池寿命的方法和装置
CN111221403A (zh) * 2019-12-27 2020-06-02 中国农业大学 一种可调配休眠模式控制的SoC系统及方法
CN111221403B (zh) * 2019-12-27 2021-05-04 中国农业大学 一种可调配休眠模式控制的SoC系统及方法
CN111427518B (zh) * 2020-04-24 2023-01-24 西安紫光国芯半导体有限公司 数据保护方法以及nvdimm
CN111427518A (zh) * 2020-04-24 2020-07-17 西安紫光国芯半导体有限公司 数据保护方法以及nvdimm
CN112835842A (zh) * 2021-03-05 2021-05-25 深圳市汇顶科技股份有限公司 端序处理方法、电路、芯片以及电子终端
CN112835842B (zh) * 2021-03-05 2024-04-30 深圳市汇顶科技股份有限公司 端序处理方法、电路、芯片以及电子终端
CN114879829A (zh) * 2022-07-08 2022-08-09 摩尔线程智能科技(北京)有限责任公司 功耗管理方法、装置、电子设备、图形处理器及存储介质

Also Published As

Publication number Publication date
CN100442204C (zh) 2008-12-10

Similar Documents

Publication Publication Date Title
CN1877494A (zh) 片上系统芯片及其功耗控制方法
CN1251042C (zh) 便携式电脑的总线时钟控制装置及方法
CN1292326C (zh) 电子装置的省电控制电路及其省电方法
US7895458B2 (en) Power control apparatus and method thereof
CN1776568A (zh) 基于任务的动态调节cpu工作频率的方法及系统
CN1347197A (zh) 半导体集成电路
CN103235721A (zh) 基于加速度传感器的车载电子设备休眠唤醒装置及方法
CN1599320A (zh) 无线网络中实现远程控制休眠和唤醒的装置及方法
CN1643480A (zh) 一种用于大规模数字集成电路中的自适应电压定标时钟发生器及其工作方法
CN105446916A (zh) Usb总线状态切换方法及装置
CN103092319A (zh) 一种数据处理方法及装置
CN106063304B (zh) 用于基于消息的细粒度片上系统功率门控的系统和方法
CN101581963A (zh) 一种降低cpu功耗的方法和一种cpu
CN101069350A (zh) 使用选择性电源选通来降低功耗的设备和方法
CN106774808A (zh) 一种异构多核芯片的多级低功耗管理单元及其方法
CN1653407A (zh) 用于控制数据处理单元的关闭的方法
CN100365543C (zh) 内核动态调节处理器频率的节能方法
US10331592B2 (en) Communication apparatus with direct control and associated methods
CN201698324U (zh) 嵌入式系统
CN103064504B (zh) 一种服务器主板节能方法
CN114020138B (zh) 微控制单元芯片及降低电量消耗的方法
CN1339932A (zh) 便携式电话终端和供电方法
CN1225681C (zh) 可切换工作频率的计算机系统及其切换方法
CN1561057A (zh) 调整网络接口的电源消耗的方法
CN200990597Y (zh) 基于omap5912的手持终端用动态电源管理装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20081210

Termination date: 20180719