CN1787376B - 适用于以差分输入电路方式实现硬连线译码器的技术 - Google Patents
适用于以差分输入电路方式实现硬连线译码器的技术 Download PDFInfo
- Publication number
- CN1787376B CN1787376B CN200510129408.XA CN200510129408A CN1787376B CN 1787376 B CN1787376 B CN 1787376B CN 200510129408 A CN200510129408 A CN 200510129408A CN 1787376 B CN1787376 B CN 1787376B
- Authority
- CN
- China
- Prior art keywords
- input buffer
- signal
- difference input
- rigid line
- register
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/177—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
- H03K19/17736—Structural details of routing resources
- H03K19/17744—Structural details of routing resources for input/output signals
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Logic Circuits (AREA)
Abstract
提供了用于改进可编程集成电路上的差分输入/输出(IO)电路的信号时序特性的技术。差分缓存器接收加在差分输入引脚上的差分信号。差分缓存器的输出信号被传送至位于可编程逻辑元件的两个相邻行/列中的两个硬IO译码器块。每个IO译码器块具有接收差分缓存器的输出信号的数据输入寄存器。位于两个相邻IO译码器块中的数据输入寄存器支持双倍时钟技术。本发明的IO译码器块具有减小的建立时间、保持时间、以及与软DDIO块相关的采样窗,并对芯片面积的影响最小。
Description
技术领域
本发明涉及适用于以差分输入电路方式实现硬连线译码器的技术,更具体地涉及利用在可编程集成电路中的可编程逻辑元件的两个相邻的行/列中的硬连线译码器对差分输入信号进行译码的技术。
背景技术
加利福尼亚州圣何塞的奥特拉股份有限公司(Altera Corporation)是一家现场可编程门阵列(FPGA)器件的制造商。StratixI FPGAs和Stratix IIFPGA是Altera生产的两种高端FPGA器件。Stratix I FPGA和Stratix IIFPGA包含硬连线(硬)串行器—解串行器(serializer-deserializer,SERDES)和硬双倍速率输入/输出(DDIO)块,其目标是提高系统接口的性能。
与软SERDES和DDIO块相比,硬SERDES和硬DDIO块可提供更好的时滞和规格。术语“软”指用可编程逻辑电路来构建这些块。硬DDIO和SERDES块还具有更大的接收机输入时滞容限的优点。
为了节省芯片的面积,硬SERDES和硬DDIO块并没有增加到Altera的低成本CycloneTM FPGA的结构中。因此,核心可编程逻辑电路和可编程互连线都被用于构建低电压差分信号传输标准(LVDS)所需的软SERDES块。
在FPGA上实现软方案的另一项挑战涉及获取所需的最大时钟频率。例如,在Cyclone II FPGA中,LVDS接收机的目标定为805Mbps,但片上时钟网络的最高频率只有402.5MHz。实现了一种使用双倍时钟方法的软DDIO块以克服这个问题。双倍时钟方法在时钟信号的上升沿和下降沿都对数据采样,可以LVDS数据速率的一半有效地运行。在使用硬SERDES结构的Stratix FPGA中,实现了一种专用的硬LVDS时钟网络以获得最大频率(可以与LVDS数据率相同的频率工作)。
Altera的低成本Cyclone FPGA能够通过实现软DDIO块支持高工作频率LVDS系统接口。然而,由于可编程逻辑元件和可编程互连线所导致的延迟,在Cyclone FPGA中接收机输入时滞容限很小。小的接收机输入时滞容限对许多板的设计并不可行。
Cyclone FPGA中的每个IO译码器仅由三个IO寄存器组成(以一个端为基础)。这三个IO寄存器是数据输入寄存器、数据输出寄存器、以及输出使能寄存器。在Stratix FPGA中,实现了两个额外的寄存器以支持IO译码器中的硬DDIO块。在Cyclone FPGA中去除这两个额外的寄存器可节省型片面积。
对于Cyclone FPGA,可编程逻辑元件中的边缘触发寄存器被用于构建软DDIO输入寄存器。在这种实施例中,来自IO引脚的输入数据路径从LVDS输入缓存器经过可编程互连线传送至可编程逻辑元件中的边缘触发寄存器。从一对差分IO引脚接收信号的可编程互连线和边缘驱动寄存器都在可编程逻辑元件的相同的行或相同的列中。
鉴于以下原因,经过可编程互连线的路径会导致更大的采样窗和减小的接收机输入时滞容限。因为可编程互连线相对较小,则输入数据的路径就更长,。输入数据路径越长就会导致传播延迟越长并增加用于确定采样窗的建立时间(TSU)。
由于FPGA装配过程的性质,并非所有的LVDS信道都可以被允许具有匹配的数据路径。这导致了不匹配的传播延迟并增宽了采样窗。
因此,需要提供一种用于实现低成本DDIO方案的技术,该技术减少了传播延迟、匹配多个信道上的差分信号间的传播延迟、并对芯片面积的影响最小。
发明内容
本发明提供用于改进可编程逻辑集成电路(如FPGA)上的差分输入电路的信号时序特性的技术。根据本发明,输入缓存器接收加在差分输入引脚上的差分信号。输入缓存器的输出信号连接至位于可编程逻辑元件的两个相邻的行/列中的两个硬IO译码器块。
每个IO译码器快都具有接收差分缓存器的输出信号的数据输入寄存器。在两个相邻IO译码器块中的数据输入寄存器可支持双倍时钟技术。本发明的IO译码器块具有减小的建立时间、保持时间、以及与软DDIO块相关的采样窗,并对芯片面积的影响最小。
根据下面详细的说明和附图,本发明的其它目的、特性和优点将变得容易理解,在附图中相同的附图标记在所有图中代表相同的特性。
附图说明
图1示出了根据本发明的实施例的一种现场可编程门阵列(FPGA)中的差分输入电路。
图2示出了现有技术的差分输入电路的时序图和图1所示的输入电路的时序图。
图3是一个可使用本发明技术的可编程逻辑器件的简化方框图。
图4是可以实现本发明实施例的电子系统的方框图。
具体实施方式
图1示出了根据本发明的现场可编程门阵列(FPGA)或可编程逻辑器件(PLD)的两个相邻行/列的逻辑元件中的输入/输出(IO)驱动块、IO译码器块、以及SERDES块。图1示出了两个引脚121和122。引脚121和122可以分别作为单端引脚使用或者一同作为差分引脚使用。单端输入信号由单端缓存器102从引脚121驱动至触发器105。单端输入信号由单端缓存器103从引脚122经过解复用器104驱动至触发器106。
差分输入信号可以根据LVDS标准或其它标准加在引脚121和122上。LVDS输入缓存器101接收加在引脚121和122上的差分输入信号。输入缓存器101驱动其输出信号经过解复用器104至触发器105和触发器106。缓存器101的输出信号是单端的。
解复用器104是FPGA上的硬连线电路。为FPGA上的每组差分输入引脚增加一个硬连线解复用器将使集成电路的芯片面积的增加最小。
解复用器104的选择输入由储存在存储器125中的信号控制。存储器125中的信号确定解复用器104何时将信号从单端缓存器103或从差分缓存器101驱动至触发器106。存储器125中的信号还耦合至缓存器101的输入(例如,作为使能信号)。
图1示出了两个相邻行/列的可编程逻辑元件中的两个IO译码器块。每个IO译码器块都包括一个寄存器。行/列0的IO译码器块包括触发器105,而行/列1的IO译码器块包括触发器106。触发器105和106都硬线连着FPGA的电路。触发器105和106不是软电路,因为它们是不可编程的。另外,将IO驱动器块连接至触发器105和106的线是硬线连接且不可编程的。这些硬线连接的连接减少了传播延迟。
本发明的图1中,虽然IO译码器块与可编程逻辑块/元件的两个不同的行(或不同的列)相关联,但触发器105和106不是可编程逻辑块/元件的一部分。因此,图1所示的结构相对于现有技术的结构提供了芯片的节省率,因为用于译码的寄存器散布在的两行/列的逻辑元件中。没有解复用器104,差分缓存器的输出信号就仅仅驱动至一行/列可编程逻辑元件的寄存器。因此,所有用于译码的寄存器都在包括引脚121的那行/列,而在包括引脚122的相邻行/列的寄存器没有使用。
信号从差分输入缓存器101发送至两个不同行/列中的触发器105/106。IO译码器块中的一个接收来自差分输入缓存器101的偶数位,而第二个IO译码器块接收来自差分输入缓存器101的奇数位。奇数位由触发器105锁存,而偶数位由触发器106锁存。触发器105由时钟信号CLK1的下降沿触发,而触发器106由时钟信号CLK1的上升沿触发。
IO译码器块使用下面将描述的双倍时钟技术。在LVDS模式中,差分输入缓存器101的输出信号被连续加至触发器105和106的D输入端。在CLK1的下降沿,触发器105将缓存器101的输出信号传递至触发器107的输入端。在CLK1的上升沿,触发器106将缓存器101的输出信号传递至触发器108的输入端。以这种方式,IO译码器块将偶数位和奇数位彼此分开。
图1还示出了可编程逻辑元件/块的两个相邻行/列中的串行/解串行器(SERDES)块。图1所示的SERDES块中的寄存器可以软可编程逻辑元件/块方式实现。
SERDES块包括2个由时钟信号CLK1和负载信号控制的串行移位寄存器。这两个移位寄存器各自包括7个串行耦合的触发器。图1示出了第一个移位寄存器中的触发器107和第二个移位寄存器中的触发器108。奇数位被移至包含触发器107的第一移位计数器,而偶数位被移至包含触发器108的第二移位计数器。
奇数位从第一串行移位寄存器并行传送至一组由时钟信号CLK2控制的并行寄存器110。并行寄存器110并行输出奇数位DATA[1,3,5,7,9,...]。偶数位从第二串行移位寄存器并行传送至一组也由时钟信号CLK2控制的并行寄存器111。并行寄存器111并行输出偶数位DATA[2,4,6,8,10,...]。
图2以时序图方式示出了本发明和现有技术的DDIO块技术的区别。时序图201和202都示出了用内部时钟信号(具有如图2上方所示的周期)作为时钟在接收机端的LVDS IO系统的信号延迟。
根据现有技术,生成时序图201所示信号的系统具有在可编程逻辑元件中用寄存器实现的软DDIO块。另一方面,根据图1所示的实施例,生成时序图202所示信号的系统具有在两个IO译码器模块中硬线连接的寄存器。
如图2所示,本发明(时序图202)图1所示的接收机输入时滞容限(RSKM)实质上长于现有技术(时序图201)的接收机输入时滞容限(RSKM)。因为在图1中,IO译码器块中的寄存器和耦合至寄存器的互连是硬线连接的,所以建立时间(TSU)、保持时间(THD)、以及采样窗实际上在本发明的IO块中更短。
这些改进的时序参数使图1的IO电路可以更高的频率支持LVDS输入信号。本发明还在采样窗中更少的变化以及在所有的LVDS信道之间的最大时钟频率方面提供了改进的控制。
本发明通过在可编程逻辑元件的两个相邻行/列中的两个IO译码器块之间实现用于差分IO标准的双倍时钟方案节省了芯片面积。并不需要任何其它的寄存器增加到IO译码器块中。
图3是包括本发明的一些方面(如图1的实施例)的PLD 300例子的简化局部方框图。虽然本发明主要在PLD和FPGA的环境下讨论,但应当理解的是本发明可以应用于各种可编程逻辑集成电路。PLD 300是一个可实施本发明技术的可编程逻辑集成电路的例子。PLD 300包括一个通过不同长度和速度的列与行的互连的网络互相连接的两维阵列的可编程逻辑阵列块(或LAB)302。LAB 302包括多个(例如,10个)逻辑元件(或LE)。
LE是一种提供高效实现用户定义的逻辑功能的可编程逻辑块。PLD具有多个可以被配置以实现各种组合和连续的功能的逻辑元件。逻辑元件可以使用可编程互连结构。可编程互连结构可以编程,使得逻辑元件可以几乎任何所需的结构来互相连接。
PLD 300还包括分布式存储器结构,它包括在整个阵列上提供的不定大小的RAM块。RAM块包括,例如,512位块304、4K块306、以及提供512K位RAM的块308。这些存储器块还可包括移位寄存器和FIFO缓存器。
PLD 300进一步包括能实现例如具有加法或减法特性的乘法器数字信号处理(DSP)块310。在本例中,位于器件外围的I/O元件(IOE)312支持多个单端和差分I/O标准。可以理解的是,本文所描述PLD 300仅为了说明的目的,并且本发明可以用许多不同类型的PLD、FPGA及其类似来实现。
虽然如图3所示的PLD提供了许多实现系统级方案所需的资源,但本发明还是有益于那些其中PLD是几个组件之一的系统。图4显示了可实现本发明的示例性数字系统400的方框图。系统400可以是可编程数字计算机系统、数字信号处理系统、专用数字交换网络、或其它处理系统。另外,这些系统可以设计为广泛的应用,如通信系统、汽车系统、控制系统、消费电子、个人计算机、互联网通信和网络、以及其它。另外,系统400可以单板、多板或者多个封装的方式提供。
系统400包括由一个或多个总线互相连接在一起的处理单元402、存储器单元404和I/O单元406。根据本示例性的实施例,可编程逻辑器件(PLD)408被嵌入在处理单元402中。PLD 408在图4所示的系统中可以服务于多个不同目的。例如,PLD 408可以是处理单元402的逻辑构建块,支持处理单元的内部和外部操作。PLD 408被编程以便于在系统操作中实现执行其特定角色所需的逻辑功能。特别是,PLD 408可以通过连接410耦合至存储器404并通过连接412耦合至I/O单元406。
处理单元402可以直接将数据输入到适当的系统组件中以便于处理或储存、执行储存在存储器404中的程序或通过I/O单元接收和发送数据、或其它相似功能。处理单元402可以是一个中央处理单元(CPU)、微处理器、浮点协处理器、图形协处理器、硬件控制器、微控制器、用于控制器所编程的可编程逻辑器件、网络控制器、及其它类似。另外,在许多实施例中,通常都不需要CPU。
例如,一个或多个PLD 408(代替CPU)可以控制系统的逻辑操作。在一个实施例中,PLD 408可作为重复配置的处理器使用,当需要处理特定计算任务时它可以被重新编程。另外,可编程逻辑器件408本身也可包括嵌入式微处理器。存储单元404可以是一个随机读取存储器(RAM)、只读存储器(ROM)、固定或移动的盘媒体、PC卡闪盘存储器、磁带、或任何其它存储装置、或任何这些存储装置的组合。
虽然本文结合具体的实施例来描述本发明,但各种修改、不同的改变、以及替换也包含在本发明之中。在某些实例中,可以在不背离所提出的本发明范围的条件下使用本发明的特征而无需相应使用其它特征。因此,可以做出许多修改来满足所揭示的具体的结构或方法,而不背离本发明的基本范围和精神。本发明并非局限于所公开的具体实施例,而是包括所有落在权利要求书范围内的所有实施例及等价物。
Claims (18)
1.一种可编程逻辑集成电路,具有输入电路,输入电路包括:
具有耦合至第一和第二差分输入引脚的输入端的差分输入缓存器;
耦合至差分输入缓存器输出端的第一硬线连接的译码器电路,其中第一硬线连接的译码器电路位于可编程逻辑元件的第一行/列中;
位于可编程逻辑元件的第二行/列中的第二硬线连接的译码器电路;以及
具有耦合至差分输入缓存器的输出的第一输入端且具有耦合至第二硬线连接的译码器电路的输出端的硬线连接复用器;
其中所述第一硬线连接的译码器电路具有在时钟信号的下降沿存储差分输入缓存器的输出信号的第一寄存器,以及在时钟信号的上升沿存储差分输入缓存器的输出信号的第二寄存器。
2.如权利要求1的可编程逻辑集成电路,其特征在于,在第一硬线连接译码器电路和差分输入缓存器的输出之间的连接是硬线连接的,且在第二硬线连接译码器电路和硬线连接的复用器的输出之间的连接是硬线连接的。
3.如权利要求2的可编程逻辑集成电路,其特征在于,输入电路进一步包括:
耦合至第一和第二硬线连接的译码器电路的串行器-解串行器块,串行器-解串行器块用可编程逻辑元件来实现。
4.如权利要求3的可编程逻辑集成电路,其特征在于,每个串行器-解串行器块都包括串行移位寄存器和一组并行寄存器。
5.如权利要求1的可编程逻辑集成电路,其特征在于,由差分输入缓存器生成的偶数位存储在第一寄存器中,而由差分输入缓存器生成的奇数位存储在第二寄存器中。
6.如权利要求1的可编程逻辑集成电路,其特征在于,输入电路进一步包括:
耦合至第一差分输入引脚和第一硬线连接译码器电路的第一单端输入缓存器;以及
耦合至第二差分输入引脚和硬线连接复用器的第二输入端的第二单端缓存器。
7.如权利要求6的可编程逻辑集成电路,其特征在于,硬线连接的复用器的选择输入端被耦合以接收信号,该信号确定硬线连接的复用器何时从差分输入缓存器或第二单端输入缓存器输出信号,并且其中信号还被耦合至差分输入缓存器的输入端。
8.如权利要求1的可编程逻辑集成电路,其特征在于,差分输入缓存器构成为可根据低电压差分信号标准来接收信号。
9.如权利要求1的可编程逻辑集成电路,其特征在于,可编程逻辑集成电路是系统的一部分,该系统包括处理单元、存储器单元和输入/输出单元。
10.一种用于在可编程逻辑集成电路中对差分输入信号进行译码的方法,方法包括:
在第一和第二差分引脚接收差分输入信号;
在差分输入缓存器中缓存该差分输入信号;
在位于可编程逻辑元件的第一行/列中的第一硬译码器块中存储差分输入缓存器的输出信号;
在差分信号传输模式中,将差分输入缓存器的输出通过硬线连接的复用器耦合至位于可编程逻辑元件的第二行/列中的第二硬译码器块;以及
在第二硬译码器块中存储差分输入缓存器的输出信号;其中在第一硬译码器块中存储差分输入缓存器的输出信号包括在时钟信号的下降沿将输出信号存储在第一寄存器中;其中在第二硬译码器块中存储差分输入缓存器的输出信号包括在时钟信号的上升沿将输出信号存储在第二寄存器中。
11.如权利要求10所述的方法,其特征在于,第一硬译码器块和差分输入缓存器间的连接以及第二硬译码器块和硬线连接的复用器的输出端间的连接不是用户可编程的。
12.如权利要求11所述的方法,进一步包括:
使用在可编程逻辑元件中实现的串行器-解串行器块将第一和第二硬译码器块的输出信号转换成并行数据流。
13.如权利要求10所述的方法,进一步包括:
用第一单端输入缓存器缓存在第一差分输入引脚接收的单端信号;以及
用第二单端输入缓存器缓存在第二差分输入引脚接收的单端信号。
14.如权利要求13所述的方法,进一步包括:
在第一硬译码器块的第一寄存器中存储第一单端输入缓存器的输出信号;以及
在第二硬译码器块的第二寄存器中存储第二单端输入缓存器的输出信号。
15.如权利要求10所述的方法,其特征在于,由差分输入缓存器生成的偶数位存储在第一寄存器中,而由差分输入缓存器生成的奇数位存储在第二寄存器中。
16.一种可编程逻辑集成电路,包括:
用于接收从外部源加在可编程逻辑集成电路上的差分输入信号的差分输入引脚;
耦合至差分输入引脚的差分缓存器;
耦合至差分输入缓存器的硬线连接的复用器;
用于在时钟信号的下降沿存储差分输入缓存器的输出信号的第一装置,所述第一装置位于可编程逻辑元件的第一行/列;以及
用于在时钟信号的上升沿存储差分输入缓存器的输出信号的第二装置,所述第二装置耦合至硬线连接的复用器的输出端并位于可编程逻辑元件的第二行/列。
17.如权利要求16所述的可编程逻辑集成电路,进一步包括:
耦合至第一和第二装置的串行器-解串行器块,串行器-解串行器块在可编程逻辑元件中实现。
18.如权利要求16所述的可编程逻辑集成电路,进一步包括:
耦合至硬线连接的复用器的输入端的第一和第二单端输入缓存器。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/007,827 | 2004-12-07 | ||
US11/007,827 US7218141B2 (en) | 2004-12-07 | 2004-12-07 | Techniques for implementing hardwired decoders in differential input circuits |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1787376A CN1787376A (zh) | 2006-06-14 |
CN1787376B true CN1787376B (zh) | 2010-10-27 |
Family
ID=36081415
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200510129408.XA Expired - Fee Related CN1787376B (zh) | 2004-12-07 | 2005-12-07 | 适用于以差分输入电路方式实现硬连线译码器的技术 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7218141B2 (zh) |
EP (1) | EP1670141A3 (zh) |
JP (1) | JP4292182B2 (zh) |
CN (1) | CN1787376B (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7587537B1 (en) * | 2007-11-30 | 2009-09-08 | Altera Corporation | Serializer-deserializer circuits formed from input-output circuit registers |
US7242217B2 (en) * | 2004-12-01 | 2007-07-10 | Altera Corporation | Output reporting techniques for hard intellectual property blocks |
US7439769B1 (en) | 2007-02-21 | 2008-10-21 | Altera Corporation | Programming logic device and method for programming the same |
US9819345B2 (en) * | 2014-10-02 | 2017-11-14 | Altera Corporation | Scalable 2.5D interface architecture |
CN105262658A (zh) * | 2015-10-30 | 2016-01-20 | 北京交控科技有限公司 | 一种交换设备、现场总线拓扑结构及传输数据的方法 |
CN106326156B (zh) * | 2016-08-30 | 2024-04-05 | 西安翔腾微电子科技有限公司 | 基于自适应波特率的单端口通信处理电路和方法 |
CN107171661B (zh) * | 2017-05-18 | 2021-03-02 | 青岛海信宽带多媒体技术有限公司 | 引脚复用方法及装置、光模块和通信设备 |
CN109189706A (zh) * | 2018-09-28 | 2019-01-11 | 天津市英贝特航天科技有限公司 | 一种基于OpenVPX的多路可编程差分定时接口模块及工作方法 |
CN115291949B (zh) * | 2022-09-26 | 2022-12-20 | 中国人民解放军国防科技大学 | 一种面向计算流体力学的加速计算装置和加速计算方法 |
CN117155372B (zh) * | 2023-09-06 | 2024-02-06 | 苏州异格技术有限公司 | 输入输出驱动器结构、输入输出控制方法及通信系统 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6208163B1 (en) * | 1999-02-25 | 2001-03-27 | Xilinx, Inc. | FPGA configurable logic block with multi-purpose logic/memory circuit |
US6275441B1 (en) * | 1999-06-11 | 2001-08-14 | G-Link Technology | Data input/output system for multiple data rate memory devices |
US6353334B1 (en) * | 2000-01-27 | 2002-03-05 | Xilinx, Inc. | Circuit for converting a logic signal on an output node to a pair of low-voltage differential signals |
CN1426166A (zh) * | 2002-12-26 | 2003-06-25 | 威盛电子股份有限公司 | 低电压差动信号传送装置 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6020759A (en) * | 1997-03-21 | 2000-02-01 | Altera Corporation | Programmable logic array device with random access memory configurable as product terms |
KR100252057B1 (ko) * | 1997-12-30 | 2000-05-01 | 윤종용 | 단일 및 이중 데이터 율 겸용 반도체 메모리 장치 |
US7082126B2 (en) * | 1999-08-04 | 2006-07-25 | International Business Machines Corporation | Fiber channel address blocking |
US6535043B2 (en) * | 2000-05-26 | 2003-03-18 | Lattice Semiconductor Corp | Clock signal selection system, method of generating a clock signal and programmable clock manager including same |
US6650140B2 (en) * | 2001-03-19 | 2003-11-18 | Altera Corporation | Programmable logic device with high speed serial interface circuitry |
US6686769B1 (en) * | 2001-12-14 | 2004-02-03 | Altera Corporation | Programmable I/O element circuit for high speed logic devices |
US6765408B2 (en) * | 2002-02-11 | 2004-07-20 | Lattice Semiconductor Corporation | Device and method with generic logic blocks |
AU2003207933A1 (en) * | 2002-03-18 | 2003-09-29 | Koninklijke Philips Electronics N.V. | Configuration memory implementation for lut-based reconfigurable logic architectures |
US6952115B1 (en) * | 2003-07-03 | 2005-10-04 | Lattice Semiconductor Corporation | Programmable I/O interfaces for FPGAs and other PLDs |
US7254797B2 (en) * | 2004-09-30 | 2007-08-07 | Rambus Inc. | Input/output cells with localized clock routing |
US7106099B1 (en) * | 2004-10-22 | 2006-09-12 | Xilinx, Inc. | Decision-feedback equalization clocking apparatus and method |
US7242217B2 (en) * | 2004-12-01 | 2007-07-10 | Altera Corporation | Output reporting techniques for hard intellectual property blocks |
US7434192B2 (en) * | 2004-12-13 | 2008-10-07 | Altera Corporation | Techniques for optimizing design of a hard intellectual property block for data transmission |
-
2004
- 2004-12-07 US US11/007,827 patent/US7218141B2/en not_active Expired - Fee Related
-
2005
- 2005-12-06 EP EP05257487A patent/EP1670141A3/en not_active Withdrawn
- 2005-12-07 CN CN200510129408.XA patent/CN1787376B/zh not_active Expired - Fee Related
- 2005-12-07 JP JP2005353080A patent/JP4292182B2/ja not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6208163B1 (en) * | 1999-02-25 | 2001-03-27 | Xilinx, Inc. | FPGA configurable logic block with multi-purpose logic/memory circuit |
US6275441B1 (en) * | 1999-06-11 | 2001-08-14 | G-Link Technology | Data input/output system for multiple data rate memory devices |
US6353334B1 (en) * | 2000-01-27 | 2002-03-05 | Xilinx, Inc. | Circuit for converting a logic signal on an output node to a pair of low-voltage differential signals |
CN1426166A (zh) * | 2002-12-26 | 2003-06-25 | 威盛电子股份有限公司 | 低电压差动信号传送装置 |
Non-Patent Citations (1)
Title |
---|
JP特开2004-32284A 2004.01.29 |
Also Published As
Publication number | Publication date |
---|---|
CN1787376A (zh) | 2006-06-14 |
US7218141B2 (en) | 2007-05-15 |
EP1670141A3 (en) | 2008-12-03 |
US20060119386A1 (en) | 2006-06-08 |
JP2006166460A (ja) | 2006-06-22 |
JP4292182B2 (ja) | 2009-07-08 |
EP1670141A2 (en) | 2006-06-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1787376B (zh) | 适用于以差分输入电路方式实现硬连线译码器的技术 | |
JP6073278B2 (ja) | プログラム可能高速入出力インターフェース | |
US7420386B2 (en) | Techniques for providing flexible on-chip termination control on integrated circuits | |
US7193437B2 (en) | Architecture for a connection block in reconfigurable gate arrays | |
US8571059B1 (en) | Apparatus and methods for serial interfaces with shared datapaths | |
US7417452B1 (en) | Techniques for providing adjustable on-chip termination impedance | |
US7245147B1 (en) | Interface for a programmable logic device | |
WO2003025782A3 (en) | Digital signal processor for wireless baseband processing | |
EP2814216A2 (en) | Programmable high-speed voltage-mode differential driver | |
US20120324152A1 (en) | Memory controller with bi-directional buffer for achieving high speed capability and related method thereof | |
CA2411650A1 (en) | Fpga lookup table with high speed read decoder | |
WO2001086813A3 (en) | Fpga lookup table with dual ended writes for ram and shift register modes | |
JP2006166460A5 (zh) | ||
US7236010B1 (en) | Reduced area freeze logic for programmable logic blocks | |
US7317644B1 (en) | Signal timing for I/O | |
US8531205B1 (en) | Programmable output buffer | |
US7631211B1 (en) | Sharing elements in multiple data-rate I/O | |
WO2021135662A1 (zh) | 一种快闪存储器 | |
EP1404019A1 (en) | Programmable input/output block | |
US7990296B1 (en) | High speed low power cell providing serial differential signals | |
US8923417B1 (en) | Methods and apparatus for transceiver power noise reduction | |
US8400863B1 (en) | Configurable memory block | |
WO2009060260A1 (en) | Data processing arrangement, pipeline stage and method | |
EP1852976B1 (en) | Programmable high-speed I/O interface | |
Ngai et al. | A new generation of ORCA FPGA with enhanced features and performance |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20101027 Termination date: 20181207 |