CN1741431B - 同步跟踪电路 - Google Patents

同步跟踪电路 Download PDF

Info

Publication number
CN1741431B
CN1741431B CN2005100550727A CN200510055072A CN1741431B CN 1741431 B CN1741431 B CN 1741431B CN 2005100550727 A CN2005100550727 A CN 2005100550727A CN 200510055072 A CN200510055072 A CN 200510055072A CN 1741431 B CN1741431 B CN 1741431B
Authority
CN
China
Prior art keywords
power
circuit
received signal
comparative result
described power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2005100550727A
Other languages
English (en)
Other versions
CN1741431A (zh
Inventor
山田晃史
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Publication of CN1741431A publication Critical patent/CN1741431A/zh
Application granted granted Critical
Publication of CN1741431B publication Critical patent/CN1741431B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F24HEATING; RANGES; VENTILATING
    • F24FAIR-CONDITIONING; AIR-HUMIDIFICATION; VENTILATION; USE OF AIR CURRENTS FOR SCREENING
    • F24F6/00Air-humidification, e.g. cooling by humidification
    • F24F6/02Air-humidification, e.g. cooling by humidification by evaporation of water in the air
    • F24F6/04Air-humidification, e.g. cooling by humidification by evaporation of water in the air using stationary unheated wet elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7085Synchronisation aspects using a code tracking loop, e.g. a delay-locked loop
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F24HEATING; RANGES; VENTILATING
    • F24FAIR-CONDITIONING; AIR-HUMIDIFICATION; VENTILATION; USE OF AIR CURRENTS FOR SCREENING
    • F24F6/00Air-humidification, e.g. cooling by humidification
    • F24F6/02Air-humidification, e.g. cooling by humidification by evaporation of water in the air
    • F24F6/04Air-humidification, e.g. cooling by humidification by evaporation of water in the air using stationary unheated wet elements
    • F24F2006/046Air-humidification, e.g. cooling by humidification by evaporation of water in the air using stationary unheated wet elements with a water pump
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/709Correlator structure

Abstract

本发明提供一种执行接收信号的同步跟踪的同步跟踪电路。同步跟踪电路10利用相对于码元定时信号106向前移相的码元相关运算电路22、同步的码元相关运算电路24、以及向后移相的码元相关运算电路26,使用扩散码160对在码元定时生成电路12中利用接收信号102产生的接收信号104执行相关运算。另外,使用功率运算电路32、34和36计算出相关功率值132、134和136,并在功率比较电路42中进行比较,根据功率比较结果142,在码元定时生成电路12中对接收信号104的相位进行调整,根据功率阈值判定电路40的功率值1324的判断结果,使这些功率值无效化,由此,能够防止由于包含噪声的接收信号所引起的同步偏离。

Description

同步跟踪电路
技术领域
本发明涉及一种同步跟踪电路,用于在接收了利用扩散码而被扩散的信号后执行同步捕获的接收装置等中,执行接收信号的同步跟踪。
背景技术
一直以来,使用接收利用扩散码而被扩散的信号的接收电路,利用同步捕获电路在接收信号中捕获粗略的同步,利用同步跟踪电路来执行接收信号的同步跟踪。
例如,在专利文献1中记载的码元(symbol)同步电路利用码元定时发生电路来产生定时脉冲,对定时脉冲的相位执行移相,产生多个定时信号,并将这些定时信号与变换点脉冲串进行比较,选择最佳的定时信号,通过以上方法来实现同步跟踪。
在专利文献2中记载的同步跟踪电路将普通相位的接收信号、与Early PN码相乘从而使相位提前的接收信号、以及与Late PN码相乘从而延迟了相位的接收信号分别输入到码元相关器内,求出相关值,基于这些平均值,将差分或斜率与阈值进行比较,通过判断相位的同步、延迟或提前来执行同步跟踪。
(专利文献1)特开平6-204932号公报
(专利文献2)特开平9-18446号公报
发明内容
在上述专利文献1中记载的码元同步电路中,在接收信号中输入了瞬间噪声的情况下,由于其影响也波及到码元相关功率值,从而检测出错误的码元相位,这样会引起偏离同步。特别是,在从接收信号中提取出扩散码后执行反扩散的CCK(Complementary Code Keying)调制中,扩散码的提取发生了错误的情况下,就变为利用错误的扩散码来执行反扩散(码元相关),从而检测出错误的码元相位,这就成为引起偏离同步的原因。
尽管在上述专利文献2中记载的同步跟踪电路中,显示了为了避免由该噪声构成的偏离同步,而对功率值进行平均,但是这种情况下,由于平均所带来的运算使同步跟踪速度下降,从而产生了检测定时的延迟。
本发明的目的在于提供一种同步跟踪电路,用于解除这种已有技术的缺点,避免错误的码元相位检测,从而提高同步跟踪速度。
本发明为了解决上述问题,提供了一种同步跟踪电路,其包含:码元定时生成单元,基于输入接收信号,产生调整了相位的调整接收信号、以及码元定时信号;码元相关运算单元,对该调整接收信号执行相关运算,以产生相关值;以及,功率运算单元,对该相关值进行功率运算,从而产生功率值。其特征在于,该码元相关运算单元,改变该调整接收信号的相位,按照与该码元定时信号相对应的定时,对相位与该码元定时信号同步的同步接收信号、以及相位位于该同步接收信号前后的接收信号进行相关运算,以产生与多个相位相对应的多个相关值;该功率运算单元分别与该多个相关值相对应,产生多个功率值;该同步跟踪电路包含:功率比较单元,将这多个功率值进行相互比较,产生表示该调整接收信号的相位调整的功率比较结果;以及,阈值判断单元,基于该同步接收信号,将同步功率值与规定的阈值进行比较、判断,并产生功率阈值判断结果。根据该功率阈值判断结果,使该功率比较单元中的功率比较结果无效,该码元定时生成单元根据该功率比较结果来调整该调整接收信号的相位。
根据本发明的同步跟踪电路,通过分别对接收信号及与其前后的相位相对应的接收信号执行相关运算以及功率运算,之后,对这些功率值进行比较,在决定应当调整的相位方向的电路中,将功率运算后的功率值与规定的阈值进行比较,在低于该阈值的情况下,判断为在接收信号中包含噪声,通过使此时的功率值无效,从而不延迟码元检测的定时,就能够避免由于错误的码元相位而引起的同步偏差。
根据本发明,在同步跟踪电路中,在相位偏差检测电路中判断功率比较结果,在检查出相位偏差时,向加法器输出规定时期的相位偏差检测信号,通过使此时的功率值无效,从而能够防止过度地执行相位调整。这里,规定时期可以被设定为从检测出相位偏差开始,到对执行了相位调整后的接收信号执行码元相关为止的时间段。
附图说明
图1是表示本发明的同步跟踪电路的一个实施例的框图。
图2是一张时序图,用于说明图1所示实施例的同步跟踪电路的操作。
图3是一张时序图,用于说明图1所示实施例的同步跟踪电路的操作。
图4是一张时序图,用于说明图1所示实施例的同步跟踪电路的操作。
图5是一张框图,表示本发明的同步跟踪电路的另一个实施例。
图6是一张框图,表示本发明的同步跟踪电路的另一个实施例。
图7是概要图,用于表示应用了图6所示的同步跟踪电路的电路的例子。
具体实施方式
接下来,参照附图来详细说明根据本发明的同步跟踪电路的实施例。例如,如图1所示,本发明的同步跟踪电路10是如下电路:利用码元定时生成电路12来处理接收信号102,之后,输出接收信号104和码元定时信号106,通过向前移相的码元相关运算电路22、与码元定时信号106同步的码元相关运算电路24、以及向后移相的码元相关运算电路26,使用扩散码160来执行相关运算,之后,分别输出码元相关值122、124以及126,并分别在功率运算电路32、34和36中求出相关功率值132、134和136,通过根据功率阈值判定电路40中对功率值134的判断结果而在功率比较电路42中对这些相关功率值进行比较,从而将功率比较结果信号142输出到码元定时生成电路12内。在本实施例中,1码元由包含于接收信号102的1周期内的所有采样构成。与本发明的理解没有直接关系的部分,省略其图示,从而避免了冗长的说明。
在本实施例中,码元定时发生电路12根据来自功率比较电路42的功率比较结果信号142,对所输入的接收信号102调整相位后,产生接收信号104,并将其输出到码元相关运算电路22、24和26,另一方面,对接收信号102进行码元相关运算以产生码元定时信号106,并将其输出到码元相关运算电路22、24和26。在码元定时信号106的生成中,在确立了码元同步后,按照码元周期将其输出为脉冲。在以下说明中,各信号是按照其显现的连接线的附图标记来特定的。
由于码元定时发生电路12根据功率比较结果信号142,将接受信号102的相位提前或延迟后,产生接收信号104,因此,也可以只将接收信号102临时存储规定的采样数。也可以将接收信号104的输出延迟例如存储接收信号102的采样数。例如,如果临时存储接收信号102的1码元,则接收信号104的提前和延迟能够在该码元的范围内进行对应。
在码元定时发生电路12中,用于产生码元定时信号106的码元相关运算可以是接收信号102的自相关运算,例如,对于接收信号102的1码元,产生同步的码元定时信号106。在本实施例中,码元定时发生电路12执行有关同相分量(I)和正交分量(Q)的运算,并输出包含同相分量和正交分量的接收信号104。
这里,本实施例的自相关运算,在接收信号102为a(j)时,利用以下自相关函数计算出作为码元定时信号106的p1(k):
(式1)
p 1 ( k ) = 1 n Σ j = 0 n - 1 a ( j + k ) * a ( j )
其中,n表示1码元内的接收数据数,k表示时间。本实施例的接收信号102例如为复数,自相关结果也变为复数。
尽管图中未示出,但是,码元定时发生电路12例如也可将接收信号104和码元定时信号106输出到逆扩散块,并将其输出到此后使用的无线调制方式的解调块。在解调块的无线调制方式中,包括利用BPSK(Binary Phase Shift Keying)、DBPSK(Differential BinaryPhase Shift Keying)、QPSK(Quaternary Phase Shift Keying)或者是QAM(Quadrature Amplitude Modulation)等系统的各种方式。
码元相关运算电路22、24和26,由于对来自码元定时生成电路12的接收信号104以及来自图中未示的解调块的扩散码160执行码元相关运算,因此,根据来自码元定时生成电路12的码元定时信号106,来计算开始该相关运算的定时等定时。码元相关运算电路22、24和26,分别将作为相关运算结果的码元相关值122、124和126输出到功率运算电路32、34和36。
在本实施例中,特别是,码元相关运算电路22、24和26逐个规定周期地、例如与码元定时信号106的定时相一致地按照码元单元来执行码元相关运算。这里,由于码元相关运算电路22、24和26对改变了接收信号104的相位后的数据执行与扩散码160的相关运算,码元相关运算电路22对比码元定时信号106的定时相位提前的提早(Early)数据执行相关运算,码元相关运算电路24对相位与码元定时信号106的定时同步的数据执行相关运算,码元相关运算电路26对比码元定时信号106的定时相位延迟的(Late)的数据执行相关运算。
在本实施例的码元相关运算电路22、24和26中,码元相关运算可以是互相关运算,也可以将BARKER码等用作扩散码160。在本实施例中,也可以从图中未示的无线调制方式的解调块输入扩散码160。在本实施例中,由于接收信号104包含同相分量和正交分量,因此,码元相关值122、124以及126中也包含同相分量和正交分量。
这里,本实施例的互相关运算在扩散码160为b(j),接收信号104为c(j)时,利用以下互相关函数计算出码元相关值p2(k):
(式2)
p 2 ( k ) = 1 n Σ j = 0 n - 1 b ( j + k ) * c ( j )
其中,n表示1码元内的接收数据数,k表示时间。在接收信号102中瞬间输入了大噪声的情况下,与没有噪声的情况相比,基于该函数的运算结果变为小值。本实施例的接收信号104例如为复数,互相关结果也变为复数。该互相关结果的功率值,在接收信号104在码元同步状态下变为最大值,这可以用相关结果(复数)的大小来表示。
功率运算电路32、34和36分别对于相关运算值132、124和126的同相分量(I)和正交分量(Q)执行I2+Q2的功率运算,作为其结果输出功率值132、134和136。
功率阈值判定电路40输入作为相位与码元定时信号106的定时同步的数据的码元相关运算和功率运算的结果的功率值134,并与规定阈值进行比较,输出作为其结果的阈值判断结果信号140。例如,功率阈值判定电路40在功率值134低于规定阈值的情况下,也可以使结果信号140为有效状态而执行输出。
在本实施例的功率阈值判定电路40中,例如,在于接收信号中瞬间输入了大的噪声的情况下,由于输入功率值134为小值,因此,能够判断为不足规定阈值,将功率阈值判断结果信号140设置为有效状态。
功率比较电路42分别从功率运算电路32、34和36输入了功率值132、134和136,相互执行功率比较,并输出作为结果的功率比较结果信号142,在本实施例中,对与各自不同的3个相位相对应的功率值132、134和136互相进行比较,并根据与具有最大功率的功率值所对应的相位,输出功率比较结果信号142。
此时,功率比较结果信号142也可以在最大功率为与提前的相位相对应的功率值132的情况下,输出+1的值,在为与没有偏移的相位相对应的功率值134的情况下,输出0值,在为与延迟的相位相对应的功率值136的情况下,输出-1的值。在该比较电路42中,在比较功率值132、134和136后不能检测出最大值的情况下,也可以输出0值的结果信号142。
在本实施例中,特别是,功率比较电路42具有根据阈值判断结果信号140使功率比较结果信号142无效的功能,例如,根据阈值判断结果信号140来切换功率比较的执行和停止,在停止功率比较时,输出无效化的功率比较结果信号142。
在本实施例的同步跟踪电路10中,尽管从图中未示的解调块中输入了扩散码160,但是,也可以构成为在该扩散码160为固定值而没有发生变动的情况下,在本电路10的内部保持该扩散码160。
下面参照图2、图3和图4的时序图来说明本实施例的同步跟踪电路10的操作。在图2、图3以及图4中,接收信号102和104以连续的采样被表示。其中,表示各采样的数字是表示被采样顺序的索引号,是为了方便操作说明而显示的。
在该同步跟踪电路10中,首先,接收信号102在码元定时生成电路12中被接收。
在码元定时生成电路12中,接收信号102被顺序临时存储,在存储了规定的采样数后输出接收信号104,如图2、图3和图4所示,接收信号104为了可以调整其相位,对接收信号102延迟后输出。例如,如图2、图3和图4所示,在输入了索引号0-3的采样作为接收信号102时,不输出接收信号104,在输入索引号4的采样作为接收信号102时,输出索引号0的采样作为接收信号104。
在本实施例的码元定时生成电路12中,接收信号102被执行自相关运算,产生表示构成码元的定时的码元定值信号106。例如,如图2所示,码元定时信号106是将6个采样作为1码元来周期表示定时的信号,在输入索引号8、14、20以及26的采样作为接收信号102时,即利用时刻t1、t2、t3和t4来表示定时。
在码元定时生成电路12中,接收信号104根据码元定时信号106的定时时的功率比较结果信号142,来执行相位调整。例如,如图2所示,在输入0值作为功率比较结果信号142的情况下,接收信号104不调整其相位而被输出。
另一方面,如图3所示,在码元定时生成电路12中,在码元定时信号106上升的时间t2处功率比较结果信号142为+1的情况下,接收信号104被提前,领先输出一个采样。在本实施例中,在时刻t2,作为接收信号104,本来应当输出索引号10的采样的地方,输出了作为领先一个采样的索引号11的采样。
如图4所示,在码元定时生成电路12中,在码元定时信号106上升的时间t2处功率比较结果信号142为-1的情况下,接收信号104被延迟,输出一个滞后的采样。在本实施例中,在时刻t2,作为接收信号104,本来应当输出索引号10的采样的地方,输出了作为滞后一个采样的索引号9的采样。
接下来,接收信号104和码元定时信号106输入到码元相关运算电路22、24和26内,接收信号104逐个码元地在码元定时信号106的上升定时执行相关运算。该相关运算可以是接收信号104的1码元和扩散码160的互相关运算。
其中,在码元相关运算电路22、24和26中,基于接收信号104,根据码元定时信号106的定时,对构成的码元执行相关运算,在码元相关运算电路22中,对由比该定时还早1个采样的相位构成的码元执行相关运算;在码元相关运算电路24中,对由与该定时同步的相位构成的码元执行相关运算;在码元相关运算电路26中,对由比该定时提早1个采样的相位构成的码元执行相关运算。
例如,在码元相关运算电路22中,利用比码元定时信号106的定时还要早1个采样的数据构成码元,利用由{3、4、5、6、7、8}的索引号表示的采样来构成第1码元,利用由{9、10、11、12、13、14}的索引号表示的采样来构成第2码元,利用由{15、16、17、18、19、20}的索引号表示的采样来构成第3码元。
在码元相关运算电路24中,利用相位与码元定时信号106的定时同步的数据构成码元,利用由{4、5、6、7、8、9}的索引号表示的采样来构成第1码元,利用由{10、11、12、13、14、15}的索引号表示的采样来构成第2码元,利用由{16、17、18、19、20、21}的索引号表示的采样来构成第3码元。
在码元相关运算电路26中,利用比码元定时信号106的定时还要迟1个采样的数据构成码元,利用由{5、6、7、8、9、10}的索引号表示的采样来构成第1码元,利用由{11、12、13、14、15、16}的索引号表示的采样来构成第2码元,利用由{17、18、19、20、21、22}的索引号表示的采样来构成第3码元。
扩散码160由与被相关运算后的码元的采样数相同数目的数据构成,在本实施例中,由于与6个采样的码元进行相关运算,因此,也可以由6个数据构成。
在本实施例中,例如,在扩散码160为{a1、a2、a3、a4、a5、a6}的情况下,在码元相关运算电路22中,执行第1码元{3、4、5、6、7、8}和{a1、a2、a3、a4、a5、a6}的相关运算,第2码元{9、10、11、12、13、14}和{a1、a2、a3、a4、a5、a6}的相关运算,以及,第3码元{15、16、17、18、19、20}和{a1、a2、a3、a4、a5、a6}的相关运算;在码元运算电路24中,执行第1码元{4、5、6、7、8、9}和{a1、a2、a3、a4、a5、a6}的相关运算,第2码元{10、11、12、13、14、15}和{a1、a2、a3、a4、a5、a6}的相关运算,以及,第3码元{16、17、18、19、20、21}和{a1、a2、a3、a4、a5、a6}的相关运算;在码元运算电路26中,执行第1码元{5、6、7、8、9、10}和{a1、a2、a3、a4、a5、a6}的相关运算,第2码元{11、12、13、14、15、16}和{a1、a2、a3、a4、a5、a6}的相关运算,以及,第3码元{17、18、19、20、21、22}和{a1、a2、a3、a4、a5、a6}的相关运算。
但是,将码元定时生成电路12输出的接收信号104和码元定时信号106输入到例如是图中未示的逆扩散块内,此后,连接到所使用的无线调制方式的解调块。
例如,在将发送信号发送到扩散码160为{1、-1、1、-1、-1、1}的码元相关运算电路22、24和26内的情况下,在将所谓{I=1、Q=0}的码元相位发送到本电路10内时,被扩散为:发送信号的I轴分量用{I*1、I*(-1)、I*1、I*(-1)、I*(-1)、I*1}={1、-1、1、-1、-1、1}来表示,Q轴分量用{Q*1、Q*(-1)、Q*1、Q*(-1)、Q*(-1)、Q*1}={0、0、0、0、0、0}来表示。
若本实施例的电路10接收了该接收信号后,在图中未示的逆扩散块内,按照与扩散相同的顺序进行逆扩散。其中,在扩散码的I轴分量用{a1、a2、a3、a4、a5、a6}来表示,Q轴用{b1、b2、b3、b4、b5、b6}来表示时,由于接收信号的I轴分量为{1、-1、1、-1、-1、1},Q轴分量为{0、0、0、0、0、0},因此,逆扩散结果为I轴分量由{1*a1+(-1)*a2+1*a3+(-1)*a4+(-1)*a5+1*a6}/6={1}来表示,Q轴分量由{0*b1+0*b2+0*b3+0*b4+0*b5+0*b6}/6={0}来表示.
WLAN(Wireless Local Area Network)等中使用的扩散码,除了像BPSK(Binary Phase Shift Keying)那样,是Q轴分量全部为0的扩散码外,有时还具有像QPSK(Quadrature Phase Shift Keying)等那样,Q轴分量不为0的值的情况,但是,上述扩散码作为BPSK的扩散码,由于Q轴分量全都为0,因此,将扩散码表示为{1、-1、1、-1、-1、1}。
作为码元相关运算电路22、24和26中的运算结果的码元相关值122、124和126,分别输入到功率运算电路32、34和36内,其同相分量I和正交分量Q被按照I2+Q2进行运算,作为该运算结果的功率值132、134和136输出到功率比较电路42。
另一方面,来自功率运算电路34的功率值134也被输入到功率阈值判定电路40,其中,与规定的阈值相比后,将作为该结果的阈值判断结果信号140输出到功率比较电路42。在本实施例的功率阈值判定电路40中,例如在接收信号内瞬间输入了噪声而使得功率值134低于规定阈值的情况下,输出有效状态的结果信号140,在接收信号中没有噪声而使功率值134高于规定值的情况下,输出无效状态的结果信号140。
功率比较电路42中,对功率值132、134和136进行相互比较,在本实施例中,判断其中具有最大功率的信号,但是,在阈值判断结果信号140为有效状态的情况下,即在接收信号中输入噪声的情况下,停止该功率比较,而在为无效状态的情况下,即在接收信号中没有噪声的情况下仅仅执行功率比较。根据该功率比较的结果生成功率比较结果信号142。
例如,在功率比较电路42中,在功率值132为最大的情况下,由于是与提早的相位相对应的功率值,因此,输出+1值的功率比较结果信号142,在功率值136为最大的情况下,由于是与延迟的相位相对应的功率值,因此输出-1值的功率比较结果142,除此之外的情况下,输出0值的功率比较结果信号142,例如,在阈值判断结果信号140为有效状态从而停止功率比较的情况下,也可以输出0值的功率比较结果信号142。
在本实施例中,这种功率比较结果信号142从功率比较电路42输出到码元定时生成电路12,并反复执行上述处理。
作为另一个实施例,如图5所示,同步跟踪电路10也可以具有功率值无效化电路52、54和56,用以根据阈值判断结果信号140而对相关功率值132、134和136执行无效化处理。
功率值无效化电路52、54和56具有以下功能:分别从功率运算电路32、34和36输入相关功率值132、134和136,例如,在阈值判断结果信号140不是有效状态的情况下,将这些相关功率值132、134和136作为功率值152、154和156而输出到功率比较电路42,在阈值判断结果信号140为有效状态的情况下,将0功率值152、154和156输出到功率比较电路42,并执行无效化。
在该实施例中,由于功率值无效化电路52、54和56按照阈值判断结果信号140来执行处理,因此,在功率比较电路42中,既可以不根据阈值判断结果信号140来执行切换而是执行功率比较,也可以不输入结果信号140。
在本实施例中,若在接收信号中输入了噪声,则小值的功率值134输入到功率阈值判定电路40,判断为低于规定的阈值,将作为有效状态的阈值判断结果信号140输出到功率值无效化电路52、54和56。其中,在功率值无效电路52、54和56中,对功率值执行无效化,将0值的功率值152、154和156输出到功率比较电路42。在功率比较电路42中,由于功率值被无效化,因此,没有检测出最大功率值,例如,输出0值的功率比较结果信号142,在码元定时发生电路12中,不执行接收信号102的相位调整。
另一方面,在接收信号内没有输入噪声的情况下,向功率阈值判定电路40输入高于规定阈值的功率值134,并将无效状态的阈值判断结果信号140输出到功率值无效化电路52、54和56中。其中,在功率值无效化电路52、54和56中,不对功率值132、134和136执行无效化,而作为功率值152、154和156输出到功率比较电路42。在功率比较电路42中,根据这些功率值的比较结果,输出功率比较结果信号142。
作为另一个实施例,如图6所示,同步跟踪电路10具有加法器62,将作为阈值判断结果信号140和无效化信号164的逻辑和的无效化信号164输出到功率比较电路42。从根据功率比较结果信号142检测相位偏差的相位偏差检测电路64中输出该无效化电路164。
相位偏差检测电路64在根据功率比较结果信号142而检测出相位偏差例如是+1或-1的值时,将1值的无效化信号164输出规定期间。该规定期间既可以设定为大于码元相关运算电路和功率运算电路的处理时间,也可以设定为到执行经码元相位调整后的接收信号的码元相关功率为止的期间。
在本实施例中,若相位偏差检测电路64检测出相位偏差,则由于在规定期间将无效化信号164输入到加法器62,因此能够与功率阈值判断结果信号140无关地对功率比较电路42内的功率比较执行无效化。
这种相位偏差检测信号164也可以构成为:直接输出到功率阈值判定电路40和功率比较电路42,使功率比较电路42中的功率比较在规定期间停止。
在本实施例中也可以构成为:在图6所示的同步跟踪电路10中,具有图5所示的功率值无效化电路52、54和56。
本发明的同步跟踪电路10例如能够用图7所示的同步跟踪电路70所示的应用例子来构成。
在该同步跟踪电路70中,码元定时生成电路12构成为包含触发器(flip-flop)72、选择器74以及相位控制电路76,将具有I分量和Q分量的输入数据102输入给触发器72,选择器74根据相位控制电路76的控制来输出所选择的输入数据104。该触发器72例如可以具有多个,以便将9片(chip)数据保持于初始相位前后。相位控制电路76可以根据来自相位偏差检测电路64的相位调整信号164来控制选择器74的选择。如此,本应用例中的码元定时生成电路12根据相位调整信号164来调整输入数据102的相位,之后,输出输入数据104。
在同步跟踪电路70中,码元相关运算电路22、24和26分别构成为包含相位调整部82、84和86,以及CKK/BARKER相关器92、94和96。在输入了输入数据104后,利用各相关器对根据各相位器调整了相位后的数据执行码元相关运算。
这里,相位调整部82使输入数据104提前输出1个采样,相位调整部84不偏移地输出输入数据104的相位,相位调整部86将输入数据104的相位延迟一个采样后输出,这些相位调整部82、84和86最好由触发器构成。CCK/BAREER相关器92例如如图7所示,可以由触发器、乘法器以及加法器等构成。这里,构成为参照标记98所示框内的电路在码元边界时执行操作。尽管在图中未示,但CCK/BARKER相关器94和96的构成最好与CCK/BARKER相关器92相同。
在同步跟踪电路70中,功率运算电路32、34和36执行I2+Q2的功率运算,输出功率值132、134和136,功率比较电路42对这些功率值132、134和136进行功率比较,之后,输出功率比较结果信号142。在该图7所示的应用例中,尽管图中未示出功率阈值判定电路40和加法器62,但是也可以构成为具有这些部件。
由于在该应用例的同步跟踪电路70中,特别是,相位偏差检测电路64构成为具有包含递减计数方式的计数器的定时器66、以及执行从计数器值中检测出0的比较器68,从而在输入了功率比较结果信号142后,检测出相位偏差。
这里,定时器66执行相位偏移(相位偏差)的检测,在检测出相位偏移的情况下,将定时器66设定为最大值来执行递减计数,该递减计数在变为0的情况下停止。
作为0检测电路的比较器68为了在输入了定时器66的值后执行0判断,将定时器64设置为最大值,在递减到0之前的期间输出1(high)。
该比较器68的输出与功率比较结果信号142一起输入到屏蔽部78,输出被屏蔽的相位调整信号164。因此,在定时器66执行操作期间,即定值器66不为0的期间不执行相位调整。
另外,也可以设定定时器66的最大值作为使例如在相位调整后,变为基于码元相关功率值经相位调整后的接收信号所引起的功率值为止的期间为可计数的值。
在该应用例中,由于码元相关功率值通常为对应于多个码元的功率值的平均,因此,在根据功率比较电路42中的功率大小比较的结果进行相位调整时,在基于其相位调整结果来检测出相关功率值之前需要规定的时间。因此,若没有经过该规定时间,则既便实施了相位调整,也还有可能再次执行相位调整。
在同步跟踪电路70中,相位偏差检测电路64中的相位偏差检测是观测相位调整的实施,因此在实施了相位调整后,到检测出相位调整后的码元相关值的期间之前,不利用定时器66来实施相位调整。由此,在同步跟踪电路70中,防止了过度地执行相位调整。

Claims (16)

1.一种同步跟踪电路,包括:
码元定时生成单元,基于输入接收信号,产生经相位调整的调整接收信号、以及码元定时信号;
码元相关运算单元,对上述调整接收信号执行与扩散码的互相关运算以生成相关值;以及
功率运算单元,对上述相关值进行功率运算,从而生成功率值,
其特征在于,
上述码元相关运算单元改变所述调整接收信号的相位,在与上述码元定时信号相对应的定时,对相位与所述码元定时信号同步的同步接收信号和相位在该同步接收信号前后的接收信号进行相关运算,以生成与多个相位相对应的多个相关值;
所述功率运算单元分别与上述多个相关值相对应地生成多个功率值;
该同步跟踪电路包含:
功率比较单元,将上述多个功率值进行相互比较,生成表示上述调整接收信号的相位调整的功率比较结果;以及,
阈值判断单元,基于上述同步接收信号,将同步功率值与规定阈值进行比较、判断,并生成功率阈值判断结果;
根据所述功率阈值判断结果,使所述功率比较单元中的功率比较结果无效;
上述码元定时生成单元根据所述功率比较结果来调整上述调整接收信号的相位。
2.如权利要求1所述的同步跟踪电路,其特征在于,所述功率比较单元在所述功率阈值判断结果为所述同步功率值低于所述规定阈值时,停止所述多个功率值的功率比较,并生成无效化的所述功率比较结果,在除此之外的情况下,通过所述多个功率值的功率比较来生成所述功率比较结果。
3.如权利要求1所述的同步跟踪电路,其特征在于,该同步跟踪电路包含功率无效化单元,用于根据所述功率阈值判断结果,使所述多个功率值无效,或原样输出所述多个功率值;
所述功率比较单元对所述功率无效化单元所输出的功率值进行比较,以生成所述功率比较结果。
4.如权利要求3所述的同步跟踪电路,其特征在于,所述功率无效化单元在所述功率阈值判断结果为所述同步功率值低于所述规定阈值时,使所述多个功率值无效化,在为除此之外的判断时,原样输出所述多个功率值。
5.如权利要求1-4之一所述的同步跟踪电路,其特征在于,所述功率运算单元中的功率运算为通过上述相关值的同相分量I和正交分量Q的12+Q2运算来生成功率值。
6.如权利要求1-4之一所述的同步跟踪电路,其特征在于,
所述码元相关运算单元包含:第1相关运算单元,对所述同步接收信号执行相关运算,以生成第1相关值;第2相关运算单元,对相位处于所述同步接收信号前后的接收信号中的、使相位提早1个采样的接收信号进行相关运算,以生成第2相关值;以及,第3相关运算单元,对使相位延迟了一个采样的接收信号执行相关运算,以生成第3相关值;
所述功率运算单元包含:第1功率运算单元,根据第1相关值计算出第1功率值;第2功率运算单元,根据第2相关值计算出第2功率值;以及,第3功率运算单元,根据第3相关值计算出第3功率值;
所述功率阈值判断单元将第1功率值作为所述同步功率值与所述规定阈值相比较、判断,并生成功率阈值判断结果。
7.如权利要求6所述的同步跟踪电路,其特征在于,所述功率比较单元对第1功率值、第2功率值以及第3功率值进行比较,在第2功率值最大的情况下,生成表示所述调整接收信号中相位延迟的所述功率比较结果,在第3功率值最大的情况下,生成表示所述调整接收信号中相位提前的所述功率比较结果,在除此之外的情况下,生成不指示所述调整接收信号中相位调整的所述功率比较结果。
8.如权利要求7所述的同步跟踪电路,其特征在于,所述功率比较单元在第2功率值最大的情况下,生成值为-1的所述功率比较结果,在第3功率值最大的情况下,生成值为+1的所述功率比较结果,在除此之外的情况下,生成值为0所述功率比较结果。
9.如权利要求1-4之一所述的同步跟踪电路,其特征在于,该同步跟踪电路包含相位偏差检测单元,用于根据所述功率比较结果生成相位偏差检测信号;
根据所述相位偏差检测信号,使所述功率比较单元中的功率比较结果在规定期间无效化。
10.如权利要求9所述的同步跟踪电路,其特征在于,所述相位偏差检测单元在检测出所述功率比较结果中的相位调整表示提早或延迟时,在所述规定期间输出所述相位偏差检测信号,该相位偏差检测信号使所述功率比较单元中的功率比较结果在规定期间无效化。
11.如权利要求10所述的同步跟踪电路,其特征在于,该同步跟踪电路包含加法单元,用于对所述功率阈值判断结果和所述相位偏差检测信号执行逻辑和运算;
根据该加法单元的运算结果,使所述功率比较单元中的功率比较结果在规定期间无效化。
12.如权利要求10所述的同步跟踪电路,其特征在于,所述规定期间是从检测出所述功率比较结果中的相位调整表示提早或延迟开始到基于该功率比较结果而被相位调整的调整接收信号传播到解调块为止的期间。
13.如权利要求11所述的同步跟踪电路,其特征在于,所述规定期间是从检测出所述功率比较结果中的相位调整表示提早或延迟开始到基于该功率比较结果而被相位调整的调整接收信号传播到解调块为止的期间。
14.如权利要求11所述的同步跟踪电路,其特征在于,所述相位偏差检测单元具有递减计数方式的计数器、执行该计数器值的0检测的比较器、以及根据该比较器的0检测输出来切换所述功率比较结果输出的屏蔽部;在检测出所述功率比较结果的相位调整表示提早或延迟时,将所述计数器设置为最大值;
在所述比较器在所述计数器被递减计数到0之前将输出值1作为所述0检测输出、而在除此之外的情况下,将0值作为所述0检测输出,输出到所述屏蔽部;
所述屏蔽部,在所述检测输出为0值的情况下,原样输出所述功率比较结果,而在所述检测输出为1值的情况下,屏蔽所述功率比较结果,执行不表示相位调整的输出。
15.如权利要求1-4之一所述的同步跟踪电路,其特征在于,该同步跟踪电路包含阈值设置单元,用于设定所述规定阈值。
16.如权利要求1-4之一所述的同步跟踪电路,其特征在于,该同步跟踪电路输入利用直接序列扩散方式而被编码的接收信号,作为所述输入接收信号。
CN2005100550727A 2004-08-23 2005-03-15 同步跟踪电路 Expired - Fee Related CN1741431B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2004242442A JP4308105B2 (ja) 2004-08-23 2004-08-23 同期追従回路
JP2004-242442 2004-08-23
JP2004242442 2004-08-23

Publications (2)

Publication Number Publication Date
CN1741431A CN1741431A (zh) 2006-03-01
CN1741431B true CN1741431B (zh) 2010-06-16

Family

ID=35909590

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2005100550727A Expired - Fee Related CN1741431B (zh) 2004-08-23 2005-03-15 同步跟踪电路

Country Status (4)

Country Link
US (1) US7471718B2 (zh)
JP (1) JP4308105B2 (zh)
KR (1) KR20060045009A (zh)
CN (1) CN1741431B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1533968B1 (en) * 2003-11-11 2010-08-25 NTT DoCoMo, Inc. Signal reception device and method of signal reception timing detection
US7479924B2 (en) * 2005-11-14 2009-01-20 Sirf Technology Holdings, Inc. False reacquisition mitigation in high sensitivity navigational satellite signal receivers
US7835474B2 (en) * 2006-02-13 2010-11-16 Honeywell International Inc. System and method for improved noise immunity in impulse and radar communications systems
JP2008048239A (ja) * 2006-08-18 2008-02-28 Nec Electronics Corp シンボルタイミング検出方法および装置並びにプリアンブル検出方法および装置
US8130886B2 (en) * 2008-01-09 2012-03-06 Analog Devices, Inc. Samples of bandlimited signals recovery system and method
CN101615994B (zh) * 2008-06-23 2014-04-16 晨星软件研发(深圳)有限公司 相位检测模块及其检测方法
JP2010011061A (ja) * 2008-06-26 2010-01-14 Nippon Soken Inc 無線通信システム
US8683283B2 (en) * 2008-12-18 2014-03-25 Viasat, Inc. Delta-theta frequency estimation
FR3043790B1 (fr) * 2015-11-13 2019-11-01 Thales Procede de detection d'une fausse synchronisation d'un recepteur avec un satellite, module et produit programme d'ordinateur associes
FR3047567B1 (fr) * 2016-02-09 2019-06-21 Thales Procede de detection d'une fausse synchronisation d'un recepteur avec un satellite, recepteur et produit programmme d'ordinateur associes
EP3744134A4 (en) * 2018-04-30 2021-08-18 Hewlett-Packard Development Company, L.P. OUTPUT POWER BASED ON COMMUNICATION TAPES

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5654991A (en) * 1995-07-31 1997-08-05 Harris Corporation Fast acquisition bit timing loop method and apparatus
CN1248111A (zh) * 1998-09-08 2000-03-22 日本电气株式会社 同步跟踪精度好且跟随范围宽的移动通信装置
CN1377153A (zh) * 2001-03-28 2002-10-30 株式会社东芝 同步跟踪装置及无线通信终端

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06204932A (ja) 1992-12-28 1994-07-22 Kokusai Electric Co Ltd シンボル同期回路
US6963599B1 (en) * 1992-12-30 2005-11-08 Itt Manufacturing Enterprises, Inc. Multitone frequency hop communications system
US5768306A (en) * 1993-09-06 1998-06-16 Ntt Mobile Communications Network, Inc. Sliding correlator used in CDMA systems to establish initial synchronization
JPH0918446A (ja) 1995-06-28 1997-01-17 Oki Electric Ind Co Ltd 同期追従回路
US6047017A (en) * 1996-04-25 2000-04-04 Cahn; Charles R. Spread spectrum receiver with multi-path cancellation
JP2751959B2 (ja) * 1996-07-15 1998-05-18 日本電気株式会社 Cdma受信装置の受信タイミング検出回路
EP1914904B1 (en) * 1997-07-17 2014-05-28 Inventergy, Inc. A CDMA Radio Communication System and a Transmission Apparatus for such a System
GB9826044D0 (en) * 1998-11-28 1999-01-20 Koninkl Philips Electronics Nv Receiver for DS-CDMA signals
JP4628591B2 (ja) * 2001-06-07 2011-02-09 株式会社日立国際電気 拡散符号発生回路及び復調回路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5654991A (en) * 1995-07-31 1997-08-05 Harris Corporation Fast acquisition bit timing loop method and apparatus
CN1248111A (zh) * 1998-09-08 2000-03-22 日本电气株式会社 同步跟踪精度好且跟随范围宽的移动通信装置
CN1377153A (zh) * 2001-03-28 2002-10-30 株式会社东芝 同步跟踪装置及无线通信终端

Also Published As

Publication number Publication date
US20060039453A1 (en) 2006-02-23
JP2006060691A (ja) 2006-03-02
JP4308105B2 (ja) 2009-08-05
CN1741431A (zh) 2006-03-01
KR20060045009A (ko) 2006-05-16
US7471718B2 (en) 2008-12-30

Similar Documents

Publication Publication Date Title
CN1741431B (zh) 同步跟踪电路
EP2122843B1 (en) Apparatus, method and computer program product for detecting non-synchronized random access channel preamble
JP2780697B2 (ja) 相関復調における同期捕捉方法及び装置
CN108880609B (zh) 基于突发扩频信号的伪码同步方法
CN104767706A (zh) 一种mimo ofdm定时同步装置
CN101366220B (zh) 无线接收装置和无线接收方法
CN100389552C (zh) 直接序列扩频通信系统中的定时估计装置及方法
KR100250072B1 (ko) 디지탈 통신 수신기의 타이밍 복구회로 및 타이밍 복구방법
CN104714241B (zh) 一种快速gps位同步方法
CN106301652A (zh) 一种基于连续相位调制信号相位变化特征的码元同步方法
WO2000064065A1 (fr) Recepteur et procede d'acquisition synchrone
EP0910174A2 (en) Code shift keying (CSK) apparatus and method for spectrum spread communication
JP5634354B2 (ja) 通信システムおよび受信機
JP2000224076A (ja) 受信装置
CN114337725B (zh) 非相干直接序列扩频信号位同步方法、装置、设备及介质
CN105049079A (zh) 一种基于平方相关的扩频码同步方法
JP3406167B2 (ja) 同期装置
JP3839636B2 (ja) 受信装置
KR100525541B1 (ko) 통신시스템에서 위상 정보 추정 장치 및 방법
CN115065380B (zh) 伪码同步方法、装置、电子设备和存储介质
JP3001707B2 (ja) スペクトラム拡散通信装置
JP2859604B2 (ja) スライディング相関器
Li et al. An acquisition scheme for non-coherent DSSS signal
JPH0479438A (ja) スペクトラム拡散通信の同期捕捉方式
CN1323501C (zh) 一种宽带码分多址的前缀检测器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100616

Termination date: 20120315