CN1665140A - 双点调制式调频装置、无线发送装置和无线通信装置 - Google Patents
双点调制式调频装置、无线发送装置和无线通信装置 Download PDFInfo
- Publication number
- CN1665140A CN1665140A CN2005100529567A CN200510052956A CN1665140A CN 1665140 A CN1665140 A CN 1665140A CN 2005100529567 A CN2005100529567 A CN 2005100529567A CN 200510052956 A CN200510052956 A CN 200510052956A CN 1665140 A CN1665140 A CN 1665140A
- Authority
- CN
- China
- Prior art keywords
- mentioned
- digital baseband
- signal
- baseband signal
- frequency modulation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/095—Modifications of modulator for regulating the mean frequency using a phase locked loop applying frequency modulation to the loop in front of the voltage controlled oscillator
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0916—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop
- H03C3/0925—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop applying frequency modulation at the divider in the feedback loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0916—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop
- H03C3/0933—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop using fractional frequency division in the feedback loop of the phase locked loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0941—Modifications of modulator for regulating the mean frequency using a phase locked loop applying frequency modulation at more than one point in the loop
Landscapes
- Transmitters (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
提供一种能够减少双点调制之间的输入定时差,并能够提高调制精度的双点调制式调频装置。双点调制式调频装置(10)包括:PLL电路(11);分频比生成部(13),根据第一数字基带信号S1和载波信号设定分频器(111)的分频比;加法器(114),在环路滤波器(113)的输出信号上加上第二数字基带信号S2;延迟量系数计算部(滤波系数计算部(17)),根据加法器(114)的输出信号的振幅变化量计算延迟量系数;以及延迟调整部(数字滤波器(18)),根据延迟量系数移位第一数字基带信号S1或第二数字基带信号S2的相位,减少相位差。
Description
技术领域
本发明特别涉及适用于包括便携式电话机的移动通信终端、在与上述移动通信终端之间进行通信的基站等通信机器中的双点调制式调频装置、无线发送装置和无线通信装置。
背景技术
就用于通信机器的PLL(Phase Locked Loop,锁相环)调制方式而言,一般有对低成本、低耗电、良好噪声特性和高调制精度的需求。在上述PLL调制方式中,为了提高调制精度,最好使PLL的频带(PLL带域)宽度大于调制信号的频带(调制带域)。
然而,如果扩大PLL带宽,却会引起噪声特性的恶化。因此,提出了双点调制方式,也就是将PLL带宽设置为调制带宽窄,并在不同的两处进行PLL频带内的调制和PLL频带外的调制(例如:美国专利第6211,747号说明书)。
如图1所示,采用如上所提的双点调制方式的宽带调制PLL包括:包括电压控制振荡器(VCO)1A、分频器1B、相位比较器1C、环路滤波器1D和加法器1E的PLL;调制灵敏度表4、Deltasigma调制器5、D/A转换器6、A/D转换器7、加法器2以及控制部3。
PLL中的电压控制振荡器1A输出RF调制信号。该RF调制信号的振荡频率根据输入到控制电压端子Vt的电压而改变。分频器1B对电压控制振荡器1A输出的RF调制信号的频率进行分频。相位比较器1C对分频器1B的输出信号的相位和基准信号的相位进行比较,并输出相应于该相位差的信号。环路滤波器1D对相位比较器1C的输出信号进行平均。
调制灵敏度表4根据调制数据输出调制信号。D/A转换器6根据控制部3输出的增益控制信号调整增益,并将调制灵敏度表4输出的调制信号转换为模拟电压。Deltasigma调制器5对由加法器2得到的、调制灵敏度表4输出的调制信号和控制部3输出的信道选择信号的相加信号进行Deltasigma调制,来生成分频器1B的分频比。A/D转换器7将输入到控制电压端子Vt的电压值转换为数字值,并将该转换为数字值的数据输出到控制部3。
然而,采用双点调制方式的宽带调制PLL中,双点调制之间的信号的输入定时需要一致,如果发生输入定时差异,则调制精度(EVM:Error VectorMagnitude,矢量误差幅度)会恶化。
如便携式电话机等作为通信部配备采用双点调制方式的宽带调制PLL的机器的制造上,电子零件特性的差异会引起上述输入定时差异。
另外,在便携式电话机的使用上,在电源启动时由电源变动、温度变化等会引起上述输入定时差异。再说,采用TDMA(Time Division MultipleAccess)方式的便携式电话机,在时隙的前头发生由电源变动、温度变化等引起的上述输入定时差异。为了提高调制精度需要改正这些输入定时差异,但是目前没有确定如何实现输入定时差异的调整的具体方法。
发明内容
本发明的目的是提供一种双点调制式调频装置、无线发送装置和无线通信装置,能够减少双点调制之间的输入定时差异并提高调制精度。
本发明采用了包括:PLL电路;分频比设定部,根据第一数字基带信号和载波信号设定上述PLL电路的分频器的分频比;信号加法部,在上述环路滤波器的输出信号上加上第二数字基带信号;延迟量系数计算部,根据对上述输出信号加上上述第二数字基带信号所得的信号的振幅变化量,计算延迟量系数;以及延迟调整部,根据上述延迟量系数移位上述第一、第二数字基带信号中的至少其中之一的相位,减少上述第一、第二数字基带信号之间的相位差的结构。本发明通过根据对双点调制式PLL电路的环路滤波器的输出信号加上数字基带信号所得的信号的振幅变化量计算延迟量系数,并根据上述延迟量系数移位供给双点调制部的数字基带信号中的至少其中之一的相位,减少数字基带信号之间的相位差来实现上述目的。
附图说明
通过参照附图所示的例子而对上述本发明的目的和特征等进行详细说明,其中:
图1是表示以往的宽带调制PLL的概略结构图;
图2是根据本发明的实施例1的双点调制式调频装置的方框图;
图3是表示存储在图2所示的双点调制式调频装置的滤波系数计算部的存储表中的延迟量系数数据的图;
图4是图2所示的双点调制式调频装置的数字滤波器的方框图;
图5是根据实施例1的输出波形图;
图6是根据实施例1的输出波形图;
图7是根据实施例1的输出波形图;
图8是表示实施例1的延迟调整间隔的图;
图9是根据实施例1的输出波形图;
图10是根据实施例1的输出波形图;
图11是数字滤波器的频率特性图;
图12是采用装备图2所示的双点调制式调频装置的极性调制发送方式的无线通信装置的系统方框图;
图13是根据本发明的实施例2的双点调制式调频装置的方框图;
图14是图13所示的双点调制式调频装置的数字滤波器的方框图;
图15是根据本发明的实施例3的双点调制式调频装置的方框图;
图16是根据实施例3的输出波形图;
图17是根据实施例3的输出波形图;
图18是根据本发明的实施例4的双点调制式调频装置的方框图;
图19是根据本发明的实施例5的双点调制式调频装置的方框图;
图20是根据本发明的实施例1的频率-增益特性图;
图21是根据本发明的实施例6的无线发送装置的方框图;以及
图22是根据本发明的实施例6的无线通信装置的方框图。
具体实施方式
以下参照附图来对本发明的实施例进行详细说明。
(实施例1)
[双点调制式调频装置的结构]
如图2所示,本发明的实施例1的双点调制式调频装置10包括:PLL电路11,由电压控制震荡器(VCO)110、分频器111、相位比较器112和环路滤波器113来构成;分频比设定部,根据第一数字基带信号S1和载波信号设定分频器111的分频比;信号加法部,对环路滤波器113的输出信号加上第二数字基带信号S2;延迟量系数计算部,根据对环路滤波器113的输出信号加上第二数字基带信号S2所得的信号的振幅变化量,计算延迟量系数;以及延迟调整部,根据延迟量系数移位第二数字基带信号S2的相位,减少上述第一数字基带信号S1、第二数字基带信号S2之间的相位差。
双点调制式调频装置10还包括信号输入部12,并从该信号输入部12输出第一数字基带信号S1和第二数字基带信号S2。在实施例1中,作为信号输入部12输出的第一数字基带信号S1和第二数字基带信号S2,实际上可以使用「sin波」。在输入定时调整模式,信号输入部12根据定时调整控制信号,输出对于第一数字基带信号S1反转的第二数字基带信号S2。具体来说,信号输入部12作为第一数字基带信号S1输出「-sin波」,而作为第二数字基带信号S2输出「+sin波」。通过在信号输入部12中配备根据定时调整控制信号反转第一数字基带信号S1的反相电路等,来可容易实现上述信号的反转控制。
PLL电路11的电压控制振荡器110可以根据输入到控制电压端子Vt的电压而改变振荡频率。相位比较器112对分频器111的输出信号的相位和基准信号的相位进行比较,输出相应于双方信号之间的相位差的信号。PLL电路11还包括加法器114,在环路滤波器113的输出信号上加上第二数字基带信号S2(实际上是经过数字滤波器18、数字模拟转换器14,由滤波器15输出的信号)。环路滤波器113对相位比较器112的输出信号进行平均。
分频比设定部包括分频比生成部13而构成。该分频比生成部13根据第一数字基带信号S1和载波信号的输入来设定分频比,并将设定后的分频比输出到分频器111。在分频器111中,根据分频比生成部13的输出信号生成PLL带域内的调制信号。
信号加法部包括将第二数字基带信号S2转换为模拟信号的数字模拟转换器14、对数字模拟转换器14的输出信号除去谐波成分的滤波器15、以及对环路滤波器113的输出信号加上滤波器15的输出信号的加法器114而构成。
在该信号加法部中,可以通过对环路滤波器113的输出信号加上滤波器15的输出信号(第二数字基带信号S2),来对电压控制振荡器110的输入信号进行PLL带域外的调制。
如图2所示,延迟量系数计算部包括滤波系数计算部17而构成。因为在实施例1中,作为数字信号使用对环路滤波器113的输出信号加上滤波器15的输出信号所得的信号,也就是加法器114的输出信号,延迟量系数计算部还包括模拟数字转换器16。因为模拟数字转换器16输入PLL电路11的加法器114的输出信号,它连接在加法器114和电压控制振荡器110之间,也就是在电路上等效地连接在与电压控制端子Vt相同的位置。
滤波系数计算部17包括图3所示的存储表17M。在滤波系数计算部17中可以计算相应于加法器114的输出信号的振幅变化量的延迟量系数,该计算出的延迟量系数作为信息被存储在存储表17M中。
如图2所示,在实施例1中延迟调整部包括数字滤波器18而构成。如图4所示,该数字滤波器18包括延迟元件(z转换部)180、加法器181、乘法器183和184。
在数字滤波器18中,由信号输入部12输出的第二数字基带信号S2被输入到乘法器183的同时,经过延迟元件180被输入到乘法器184。另一方面,由滤波系数计算部17输出的延迟量系数(在本实施例中,抽头系数a0,a1)被输入到各个乘法器183、184。
如图3所示,本实施例的滤波器系数计算部17输出根据延迟量系数的抽头系数a0、a1。具体来说,将抽头系数a0输出到乘法器183,并将抽头系数a1输出到乘法器184。乘法器183将第二数字基带信号S2乘以抽头系数a0,并输出到加法器181。乘法器184将经过延迟元件180的第二数字基带信号S2乘以抽头系数a1,并输出到加法器181。加法器181将由乘法器183、184分别输出的输出信号相加,并经过数字模拟转换器14和滤波器15,将经延迟调整的输出信号(第二数字基带信号S2)输出到PLL电路11的加法器114。
[双点调制式调频装置的输入定时差调整方法]
接下来说明上述双点调制式调频装置10的调整双点调制之间的输入定时差的方法。
首先,为了调整图2所示的环路滤波器113、滤波器15等各个电子零件特性的差异、电源启动时的电源变动和温度变化等引起的双点调制之间的输入定时差,双点调制式调频装置10被设置为定时调整模式。
通过将定时调整控制信号输入到信号输入部12,来进行定时调整模式的设定。基于定时调整控制信号的输入,信号输入部12输出第一数字基带信号(例如:-sin波)S1,并输出将其反转的第二数字基带信号(例如:+sin波)S2。
第一数字基带信号S1被输入到分频比生成部13。分频比生成部13基于第一数字基带信号S1和载波信号生成分频比,并将所设定的分频比输出到分频器111。
在PLL电路11,由电压控制振荡器110振荡出RF调制信号,该振荡出的RF调制信号被分频后输入到分频器111。分频器111根据分频比生成部13的输出信号,生成PLL带域内的调制信号。分频器111的输出信号被输入到相位比较器112。相位比较器112对分频器111的输出信号的相位和基准信号的相位进行比较,并输出相应于双方的相位差的信号。相位比较器112的输出信号被输入到环路滤波器113,该环路滤波器113对相位比较器112的输出信号进行平均。随后,该环路滤波器113的输出信号被输入到加法器114。
另一方面,信号输入部12输出的第二数字基带信号S2经过数字滤波器18被输入到数字模拟转换器14。数字模拟转换器14将第二数字基带信号S2从模拟信号转换为数字信号,该转换后的第二数字基带信号S2被输出到滤波器15。滤波器15对数字模拟转换器14的输出信号除去谐波成分,该输出信号被输出到PLL电路11的加法器114。在加法器114中,将环路滤波器113的输出信号和滤波器15的输出信号相加,相加后的输出信号根据输入到控制电压端子Vt的电压,被输出到电压控制振荡部110。
在此,在双点调制式调频装置10中,双点调制之间的输入定时为一致的情况下,如图5所示,对环路滤波器113的输出信号(-sin波)S1a加上滤波器15的输出信号(+sin波)S2a时,加法器114的输出信号S3a的振幅因输出信号S1a和输出信号S2a之间没有相位差、相互抵消而为0。相反,在输入定时不一致的情况下,如图6所示,对环路滤波器113的输出信号S1b加上滤波器15的输出信号S2b时,在加法器114的输出信号S3b得到由输出信号S1b和输出信号S2b之间的相位差引起的、将输出信号S1b和输出信号S2b合并的振幅。
在此,作为信号输入部12输入的第一数字基带信号(相位调制数据)S1、第二数字基带信号(相位调制数据)S2选择图20所示的传递函数H(s)和1-H(s)相交时的频率f0的正弦波(+sin波、-sin波),在双点调制之间的定时一致时,如图5所示,可以使输出信号S3的值为0。然而,因为由环路滤波器13等的差异,难以选择频率f0,实际上输入如图20所示的频率f1等从频率f0偏离的正弦波。因此,各个调制输入的增益之间发生差异,即使在第一数字基带信号S1和第二数字基带信号S2的定时一致时,输出信号S3的振幅不会为0。再说,如上所述,随着第一数字基带信号S1和第二数字基带信号S2的定时的偏离加大,输出信号S3的振幅会变大。于是,在延迟量系数计算部通过求出使输出信号S3的振幅最小的延迟量系数来进行延迟调整。
在延迟量系数计算部,基于PLL电路11的加法器114的输出信号S3的振幅变化量,通过如下程序计算延迟量系数。
首先,假定双点之间的输入定时为一致,滤波系数计算部17作为初始值输出相当于存储在图3所示的存储表17M中的延迟量系数「0」的抽头系数a0「8/8」、a1「0/8」。此时,数字滤波器18输出实际上没有经过延迟调整的第二数字基带信号S2。
在此,如图8所示,存储在图3所示的滤波系数计算部17的存储表17M的延迟量系数是将1时钟信号(从上升到下一上升)均匀分割为8个,并被分配为「0」、「1」、「2」、......、「8」。Ts比表示延迟间隔对于1时钟信号的比。也就是说,最初的延迟量系数「0」是Ts比「0/8」的、实际上不对第二数字基带信号S2进行延迟调整的系数。延迟量系数「1」是Ts比「1/8」的、将第二数字基带信号S2的相位移位1时钟信号的1/8来进行延迟调整的系数。延迟量系数「2」是Ts比「2/8」的、将第二数字基带信号S2的相位移位1时钟信号的2/8来进行延迟调整的系数。以下同理,最后的延迟量系数「8」是Ts比「8/8」的、将第二数字基带信号S2的相位移位1时钟信号的8/8即1时钟信号份来进行延迟调整的系数。
另外,为了容易理解,在实施例1中将1时钟信号分割为8个,基本上最好分割为2的倍数个,通过这样分割1时钟能够提高灵敏度和精度。
数字滤波器18输出的实际上没有进行延迟调整的第二数字基带信号S2经过数字模拟转换器14输出到滤波器15,随后如图7所示,滤波器15将输出信号S2b输出。输出信号S2b在加法器114中与环路滤波器113的输出信号S1b相加,加法器114输出图7所示的输出信号S3b。
在模拟数字转换器16中,将加法器114输出的1周期份的输出信号(sin波)S3b的模拟数据(a、b、c、d、......)以每时钟信号(例如:每当时钟信号的上升)转换为数字数据。该转换后的数字数据进入到滤波系数计算部17。在滤波系数计算部17中对进来的数字数据和在该数字数据的一个时钟信号前进来的数字数据进行比较,求出进行比较的数字数据的最大值和最小值,最后计算输出信号S3b的振幅的最大值W0。
在滤波系数计算部17计算出振幅的最大值W0时(检测出输入定时不一致时),存储在存储表17M中的延迟量系数「0」被变更为延迟量系数「1」。如图3所示,随着延迟量系数改变为「1」,在滤波系数计算部17输出相当于延迟量系数「1」的抽头系数a0「7/8」、a1「1/8」。此时,数字滤波器18使第二数字基带信号S2的相位往延迟的方向移位图8所示的1时钟信号的1/8。如图9所示,第二数字基带信号S2可以通过改变抽头系数a0、a1来改变振幅方向的值,结果将相位移位,数字滤波器18可以输出延迟了1时钟信号的1/8的第二数字基带信号S2c。
在数字滤波器18生成的第二数字基带信号S2c经过数字模拟转换器14被输入到滤波器15。随后,该滤波器15的输出信号和环路滤波器113的输出信号被输出到加法器114。如图7所示,在加法器114,利用相加双方输出信号所得的输出信号,与上述程序同样地计算振幅的最大值W1。
在滤波器系数计算部17对先前计算的输出信号的振幅的最大值W0和后计算的输出信号的振幅的最大值W1进行比较。随后,如图10所示,通过直到输出信号S3c的振幅变为最小值Wmin反复进行上述一连操作,能够求出使输出信号S3c的振幅为最小值Wmin的延迟量系数。该求出的延迟量系数(抽头系数a0,a1)保持在数字滤波器18,并用于双点调制之间的输入定时差的调整。
于是,检测并保持使双点调制之间的输入定时差最小的最佳抽头系数a0,a1。在实际上的双点调制处理时(通常模式时),信号输入部12将要发送的基带信号输入到分频比生成部13和数字滤波器18的两者。
在图11表示数字滤波器18的频率特性。在图11中,横轴表示抽样频率[fs],而竖轴表示增益[dB]。频率特性D是设定为延迟量系数「4」,也就是抽头系数a0「4/8」,抽头系数a1「4/8」的数字滤波器18的频率特性。频率特性E是设定为延迟量系数「5」,也就是抽头系数a0「3/8」,抽头系数a1「5/8」的数字滤波器18的频率特性。另外在本实施例中,用于第二数字基带信号S2的延迟调整的数字滤波器18的对象是对于抽样频率的频率十分低的频率。因为在图11中,在以斜线表示的抽样频率较低的范围呈示平坦的特性,不会使通过数字滤波器18的第二数字基带信号S2的绝对幅度产生偏离。
[无线发送装置的系统结构]
在图12表示将本实施例的双点调制式调频装置10装备在采用极性调制发送方式的无线发送装置的结构。如图12所示,无线发送装置20包括:振幅相位分离部21、振幅调制信号放大器22、上述双点调制式调频装置(频率合并器)10、高频功率放大器24、以及天线25。由I(同相)成分和Q(正交)成分构成的基带调制信号被输入到振幅相位分离部21。在该振幅相位分离部21中,将基带调制信号的振幅成分(即,√(I2+Q2))作为振幅调制信号输出到振幅调制信号放大器22的同时,将基带调制信号的相位成分(例如:调制码元和I轴形成的角度)作为基带相位调制信号输出到双点调制式调频装置10。
双点调制式调频装置10以基带相位调制信号(第一数字基带信号S1)对载波信号(载波频率数据)进行调制来生成RF调制信号(高频相位调制信号),并将其输出到高频功率放大器24。具体来说,如上所述在数字滤波器18保持使双点调制之间的输入定时差最小的最佳抽头系数a0、a1的状态下,将要发送的基带信号S1被输入到分频比生成部13和数字滤波器18,进行双点调制式的调频。
高频功率放大器24由非线性放大器组成,并且高频功率放大器24的电源电压值根据振幅调制信号放大器22放大的振幅调制信号的值被设定。由此,对电源电压值乘以双点调制式调频装置10输出的RF调制信号所得的信号以高频功率放大器24的增益被放大,并作为发送信号由高频功率放大器24输出。发送信号经天线25被发送。
如上所述,在采用极性调制发送方式的无线发送装置20,可以将输入到高频功率放大器24的RF调制信号变为不含振幅方向的变动成分的定包络线的信号,因此作为高频功率放大器24可以利用高效率的非线性放大器。
如上所述,根据实施例1的双点调制式调频装置10,通过检测环路滤波器113的输出信号加上滤波器15的输出信号所得的信号(加法器114的输出信号)的振幅变化量,并根据该振幅变化量移位第二数字基带信号S2的相位(进行延迟调整),来减少第一数字基带信号S1和第二数字基带信号S2之间的相位差。因此,在双点调制式调频装置10可以减少双点调制之间的输入定时差,并提高调制精度。
再者,根据实施例1的双点调制式调频装置10,因为检测环路滤波器113的输出信号加上滤波器15的输出信号所得的信号的振幅变化量,根据该振幅变化量调整数字滤波器18的抽头系数并移位第二数字基带信号S2的相位,可以不管时钟信号的频率速度设定相位移位量,可以以比时钟信号的频率速度细微的相位移位量移位第二数字基带信号S2的相位,可以减少第一数字基带信号S1和第二数字基带信号S2之间的相位差。因此,在双点调制式调频装置10可以进一步地减少双点调制之间的输入定时差,并进一步地提高调制精度。
(实施例2)
在本发明的实施例2说明在实施例1的双点调制式调频装置10中改变用于双点调制的输入定时调整模式的数字基带信号的反转法的例子。
如图13所示,根据实施例2的双点调制式调频装置10包括:信号输入部12,对分频比生成部13和数字滤波器18输出第一数字基带信号S1;以及数字滤波器18(延迟调整部),在输入定时调整模式生成将第一数字基带信号S1反转的第二数字基带信号S2的同时,通过相位移位对该第二数字基带信号S2进行延迟调整并输出。
如图14所示,数字滤波器18的基本结构与实施例1的双点调制式调频装置10中的数字滤波器18相同,它还包括定时调整模式切换部185和乘法器186、187。定时调整模式切换部185基本上由选择器组成。在该定时调整模式切换部185输入定时调整控制信号和「+1」、「-1」的反转控制信号,该定时调整控制信号用于切换定时调整模式,并该「+1」、「-1」的反转控制信号用于在定时调整模式中乘以相当于抽头系数a0、a1各自的输出信号,以生成反转第一数字基带信号S1的第二数字基带信号S2。在通常模式,定时调整模式切换部185将输出信号「1」输出到乘法器186、187。
由此,根据实施例2的双点调制式调频装置10,即使信号输入部12不具备数字基带信号的反转功能,也能够以在数字滤波器18中配备定时调整模式切换部185和乘法器186、187的简单结构来生成数字基带信号的反转信号。
(实施例3)
在本发明的实施例3对于在实施例2的双点调制式调频装置10中在输入定时调整模式不使数字基带信号反转的例子进行说明。
如图15所示,根据实施例3的双点调制式调频装置10包括,其基本结构与实施例2的双点调制式调频装置10中的信号输入部12相同的信号输入部12,和其基本结构与实施例1的双点调制式调频装置10中的数字滤波器18相同的数字滤波器18。在本实施例,信号输入部12将第一数字基带信号S1输出到分频比生成部13和数字滤波器18。在输入定时调整模式和通常模式中,数字滤波器18生成并输出与第一数字基带信号S1相同的、没有被反转的第二数字基带信号S2。
在此,在双点调制式调频装置10中,双点调制之间的输入定时为一致的情况下,如图16所示,对环路滤波器113的输出信号(+sin波)S1a加上滤波器15的输出信号(+sin波)S2a时,因为输出信号S1a和输出信号S2a之间没有相位差,加法器114的输出信号S3a则为双方的输出信号S1a和S2a相加所得的最大值的振幅的信号。也就是说,输出信号S3a的振幅与实施例1的图5所示的输出信号S3a的振幅相反。相对于此,在输入定时为不一致的情况下,如图17所示,对环路滤波器113的输出信号S1b加上滤波器15的输出信号S2b时,输出信号S1b和输出信号S2b的相位差引起加法器114的输出信号S3b的振幅减少。
根据如上所述的PLL电路11的加法器114的输出信号S3的振幅变化量,在延迟量系数计算部(滤波器系数计算部17)可以利用与实施例1相同的步骤来计算延迟量系数(抽头系数),并且延迟量调整部(数字滤波器18)可以根据该延迟量系数(抽头系数)对第二数字基带信号S2进行延迟控制。
因此,根据本实施例的双点调制式调频装置10,可以减少双点调制之间的输入定时差,并提高调制精度。再者,在双点调制式调频装置10中不需要使第二数字基带信号S2对第一数字基带信号S1反转,因此可以削减生成该反转信号的电路结构。
(实施例4)
本发明的实施例4说明将图13所示的实施例2的双点调制式调频装置10的数字滤波器18插入在信号输入部12和分频比生成部13之间的例子。也就是说,如图18所示,实施例4的双点调制式调频装置10包括输入由信号输入部12输出的第一数字基带信号S1、并将该第一数字基带信号S1输出到分频比生成部13的数字滤波器18。在实施例1至3中的各个双点调制式调频装置10都在第二数字基带信号S2的供给路径配备了数字滤波器18,在实施例4的双点调制式调频装置10在第一数字基带信号S1的供给路径配备了数字滤波器18。
如上所述,根据实施例4的双点调制式调频装置10,通过在输入定时调整模式对第一数字基带信号S1进行延迟控制,检测并保持使双点调制之间的输入定时之差最小的最佳抽头系数。而在实际上的双点调制处理时(通常模式时),通过有数字滤波器18使用上述最佳抽头系数对输入到分频比生成部13的数字基带信号进行延迟调整,能够减少双点调制之间的输入定时差,并提高调制精度。
(实施例5)
本发明的实施例5说明将如图13所示的实施例2的双点调制式调频装置10和如图18所示的实施例4的双点调制式调频装置10结合的例子。也就是说,如图19所示,实施例5的双点调制式调频装置10包括插入在信号输入部12和分频比生成部13之间的第一数字滤波器18A和插入在信号输入部12和数字模拟转换器14之间的第二数字滤波器18B。第一数字滤波器18A被配备在第一数字基带信号S1的供给路径上,并对该第一数字基带信号S1进行延迟控制。第二数字滤波器18B被配备在第二数字基带信号S2的供给路径上,并对该第二数字基带信号S2进行延迟控制。
如上所述,根据实施例5的双点调制式调频装置10,通过在输入定时调整模式对第一数字基带信号S1和第二数字基带信号S2进行延迟控制,检测并保持使双点调制之间的输入定时之差最小的最佳抽头系数。而在实际上的双点调制处理时(通常模式时),通过第一数字滤波器18A使用上述最佳抽头系数对输入到分频比生成部13的数字基带信号进行延迟调整的同时,而且第二数字滤波器18B使用上述最佳抽头系数对输入到D/A转换器14的基带信号进行延迟调整,来能够减少双点调制之间的输入定时差,并提高调制精度。
(实施例6)
在上述实施例1的图12说明了将本发明的双点调制式调频装置10装备在采用极性调制发送方式的无线发送装置中的例子,但本发明的双点调制式调频装置不限于采用极性调制发送方式的无线发送装置,可以用于其他各种无线发送装置中,甚至可以用于包括接收功能的各种无线通信装置中。
图21表示装备了本发明的双点调制式调频装置10的无线发送装置的结构的例子。无线发送装置30包括上述双点调制式调频装置(频率合并器)10、放大器31以及天线25。如上所述,双点调制式调频装置10检测使双点调制之间的输入定时之差最小的最佳抽头系数并将其保持之后,在通常发送模式时由数字滤波器使用上述最佳抽头系数对基带信号进行延迟调整,并且以基带信号对载波信号(载波频率数据)进行调制来生成RF调制信号(高频相位调制信号),并将其输出到放大器31。由放大器31放大的发送信号经天线25被发送。由此,在无线发送装置30,通过利用改善了调制精度的双点调制式调频装置10,能够发送高质量的发送信号。
图22表示装备了本发明的双点调制式调频装置的无线通信装置的结构的例子。无线通信装置40包括:具有上述双点调制式调频装置10和放大器31的无线发送部41、对接收信号进行解调处理等预定接收处理的无线接收部42、切换发送信号和接收信号的共用器43、以及天线25。由此,在无线通信装置40,通过利用改善了调制精度的双点调制式调频装置10,能够发送高质量的发送信号。
本发明不限于上述实施例,在本发明的范围内可以实现各种应用和修改。
本申请基于在2004年3月2日申请的日本专利申请第2004-57523号,其全部内容都包含于此以资参考。
Claims (10)
1、一种双点调制式调频装置,包括:
PLL电路;
分频比设定部,根据第一数字基带信号和载波信号设定上述PLL电路的分频器的分频比;
信号加法部,在上述环路滤波器的输出信号上加上第二数字基带信号;
延迟量系数计算部,根据对上述输出信号加上第二数字基带信号所得的信号的振幅变化量,计算延迟量系数;
延迟调整部,根据上述延迟量系数移位上述第一数字基带信号和第二数字基带信号中的其中之一的相位,减少上述第一数字基带信号和第二数字基带信号之间的相位差。
2、如权利要求1所述的双点调制式调频装置,其中,上述延迟量系数计算部包括用于存储上述延迟量系数的信息的存储表。
3、如权利要求1所述的双点调制式调频装置,其中,上述延迟调整部是一种数字滤波器,将上述延迟量系数计算部计算出的延迟量系数作为抽头系数,并根据该抽头系数来移位上述第一数字基带信号或上述第二数字基带信号中的其中之一的相位。
4、如权利要求1所述的双点调制式调频装置,其中,上述延迟量系数计算部和上述延迟调整部将上述第一数字基带信号和上述第二数字基带信号相加,通过检测出该加法结果的振幅值为最大值的点来将延迟差调整为最小。
5、如权利要求1所述的双点调制式调频装置,其中,上述延迟量系数计算部和上述延迟调整部将上述第一数字基带信号和反转上述第一数字基带信号的上述第二数字基带信号相加,通过检测出该加法结果的振幅值为最小值的点来将延迟差调整为最小。
6、如权利要求1所述的双点调制式调频装置,其中,还包括:信号反转部,使上述第二数字基带信号对上述第一数字基带信号反转。
7、如权利要求6所述的双点调制式调频装置,其中,上述信号反转部被配备在供给上述第一数字基带信号和上述第二数字基带信号的信号输入部内,或者被配备在上述延迟调整部内。
8、如权利要求1所述的双点调制式调频装置,其中,上述延迟调整部被配备在上述第一数字基带信号的供给路经或上述第二数字基带信号的供给路经的任一者中,或者被配备在上述第一数字基带信号的供给路经和上述第二数字基带信号的供给路经的两者中。
9、一种具备如权利要求1所述的双点调制式调频装置的无线发送装置。
10、一种具备如权利要求1所述的双点调制式调频装置的无线通信装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP057523/04 | 2004-03-02 | ||
JP057523/2004 | 2004-03-02 | ||
JP2004057523 | 2004-03-02 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1665140A true CN1665140A (zh) | 2005-09-07 |
CN100590979C CN100590979C (zh) | 2010-02-17 |
Family
ID=35036062
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200510052956A Expired - Fee Related CN100590979C (zh) | 2004-03-02 | 2005-03-02 | 双点调制式调频装置、无线发送装置和无线通信装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7333582B2 (zh) |
CN (1) | CN100590979C (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101013894B (zh) * | 2007-02-02 | 2011-09-28 | 智原科技股份有限公司 | 具有宽锁频范围的锁相回路及其操作方法 |
CN103297070A (zh) * | 2012-02-28 | 2013-09-11 | 瑞昱半导体股份有限公司 | 补偿传送器/接收器中同相信号与正交信号不匹配的方法 |
US8982993B2 (en) | 2012-02-22 | 2015-03-17 | Realtek Semiconductor Corp. | Method for compensating mismatch of in-phase signal and quadrature signal of transmitter/receiver |
CN106416161A (zh) * | 2014-06-13 | 2017-02-15 | 华为技术有限公司 | 一种信号传输方法、装置及系统 |
WO2018082300A1 (zh) * | 2016-11-01 | 2018-05-11 | 全球能源互联网研究院有限公司 | 一种无线发射机及其控制方法、计算机存储介质 |
CN113810048A (zh) * | 2021-11-18 | 2021-12-17 | 深圳百瑞互联技术有限公司 | 具有增益校正的锁相环两点调制电路、发射机及校正方法 |
Families Citing this family (58)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7219037B2 (en) | 2002-10-24 | 2007-05-15 | Lecroy Corporation | High bandwidth oscilloscope |
US10659071B2 (en) | 2002-10-24 | 2020-05-19 | Teledyne Lecroy, Inc. | High bandwidth oscilloscope |
US7711510B2 (en) * | 2002-10-24 | 2010-05-04 | Lecroy Corporation | Method of crossover region phase correction when summing signals in multiple frequency bands |
JP3934585B2 (ja) * | 2003-08-22 | 2007-06-20 | 松下電器産業株式会社 | 広帯域変調pll、広帯域変調pllのタイミング誤差補正システム、変調タイミング誤差補正方法および広帯域変調pllを備えた無線通信装置の調整方法 |
DE102005030356B4 (de) * | 2005-06-29 | 2011-07-07 | Infineon Technologies AG, 81669 | Digitaler Phasenregelkreis und Verfahren zur Regelung eines digitalen Phasenregelkreises |
US7826811B2 (en) * | 2005-11-10 | 2010-11-02 | Panasonic Corporation | Phase modulation apparatus and wireless communication apparatus |
JP2007221773A (ja) * | 2006-01-19 | 2007-08-30 | Matsushita Electric Ind Co Ltd | Pll変調回路、無線送信装置及び無線通信装置 |
US20070189431A1 (en) * | 2006-02-15 | 2007-08-16 | Texas Instruments Incorporated | Delay alignment in a closed loop two-point modulation all digital phase locked loop |
DE102006038835B4 (de) * | 2006-08-18 | 2011-03-03 | Infineon Technologies Ag | Anordnung und Verfahren zur Bestimmung eines Steilheitsfaktors eines digital gesteuerten Oszillators sowie Phasenregelkreis |
US7863952B2 (en) * | 2008-01-31 | 2011-01-04 | International Business Machines Corporation | Method and circuit for controlling clock frequency of an electronic circuit with noise mitigation |
US7750750B2 (en) * | 2008-04-04 | 2010-07-06 | Broadcom Corporation | Enhanced polar modulator for transmitter |
JP5310135B2 (ja) * | 2009-03-12 | 2013-10-09 | 富士通株式会社 | デジタルpll回路 |
US8339165B2 (en) | 2009-12-07 | 2012-12-25 | Qualcomm Incorporated | Configurable digital-analog phase locked loop |
US8446191B2 (en) | 2009-12-07 | 2013-05-21 | Qualcomm Incorporated | Phase locked loop with digital compensation for analog integration |
TWI465080B (zh) * | 2011-03-04 | 2014-12-11 | Univ Nat Sun Yat Sen | 具有抗干擾之雙點調制直接轉頻發射機 |
DE102012100427A1 (de) * | 2012-01-19 | 2013-07-25 | Hella Kgaa Hueck & Co. | Vorrichtung mit einem spannungsgesteuerten Oszillator und einer Schaltungsanordnung zum Ansteuern des Oszillators |
TWI691187B (zh) * | 2014-08-21 | 2020-04-11 | 日商新力股份有限公司 | 信號處理裝置及方法 |
US9832011B1 (en) * | 2016-06-30 | 2017-11-28 | Intel IP Corporation | Performance indicator for phase locked loops |
US10181826B2 (en) | 2017-04-25 | 2019-01-15 | Qorvo Us, Inc. | Envelope tracking amplifier circuit |
US10158330B1 (en) | 2017-07-17 | 2018-12-18 | Qorvo Us, Inc. | Multi-mode envelope tracking amplifier circuit |
US10326490B2 (en) * | 2017-08-31 | 2019-06-18 | Qorvo Us, Inc. | Multi radio access technology power management circuit |
US10530305B2 (en) | 2017-10-06 | 2020-01-07 | Qorvo Us, Inc. | Nonlinear bandwidth compression circuitry |
US10439557B2 (en) | 2018-01-15 | 2019-10-08 | Qorvo Us, Inc. | Envelope tracking power management circuit |
US10637408B2 (en) | 2018-01-18 | 2020-04-28 | Qorvo Us, Inc. | Envelope tracking voltage tracker circuit and related power management circuit |
US10742170B2 (en) | 2018-02-01 | 2020-08-11 | Qorvo Us, Inc. | Envelope tracking circuit and related power amplifier system |
US10944365B2 (en) | 2018-06-28 | 2021-03-09 | Qorvo Us, Inc. | Envelope tracking amplifier circuit |
US11088618B2 (en) | 2018-09-05 | 2021-08-10 | Qorvo Us, Inc. | PWM DC-DC converter with linear voltage regulator for DC assist |
US10911001B2 (en) | 2018-10-02 | 2021-02-02 | Qorvo Us, Inc. | Envelope tracking amplifier circuit |
US11018638B2 (en) | 2018-10-31 | 2021-05-25 | Qorvo Us, Inc. | Multimode envelope tracking circuit and related apparatus |
US10938351B2 (en) | 2018-10-31 | 2021-03-02 | Qorvo Us, Inc. | Envelope tracking system |
US10985702B2 (en) | 2018-10-31 | 2021-04-20 | Qorvo Us, Inc. | Envelope tracking system |
US10680556B2 (en) | 2018-11-05 | 2020-06-09 | Qorvo Us, Inc. | Radio frequency front-end circuit |
US11031909B2 (en) | 2018-12-04 | 2021-06-08 | Qorvo Us, Inc. | Group delay optimization circuit and related apparatus |
US11082007B2 (en) | 2018-12-19 | 2021-08-03 | Qorvo Us, Inc. | Envelope tracking integrated circuit and related apparatus |
US11146213B2 (en) | 2019-01-15 | 2021-10-12 | Qorvo Us, Inc. | Multi-radio access technology envelope tracking amplifier apparatus |
US10998859B2 (en) | 2019-02-07 | 2021-05-04 | Qorvo Us, Inc. | Dual-input envelope tracking integrated circuit and related apparatus |
US11025458B2 (en) | 2019-02-07 | 2021-06-01 | Qorvo Us, Inc. | Adaptive frequency equalizer for wide modulation bandwidth envelope tracking |
US11233481B2 (en) | 2019-02-18 | 2022-01-25 | Qorvo Us, Inc. | Modulated power apparatus |
CN109831401B (zh) * | 2019-03-19 | 2021-04-13 | 西安电子科技大学 | 一种mimo体制中基于共参考的调制器及方法 |
US11374482B2 (en) | 2019-04-02 | 2022-06-28 | Qorvo Us, Inc. | Dual-modulation power management circuit |
US11082009B2 (en) | 2019-04-12 | 2021-08-03 | Qorvo Us, Inc. | Envelope tracking power amplifier apparatus |
US11018627B2 (en) | 2019-04-17 | 2021-05-25 | Qorvo Us, Inc. | Multi-bandwidth envelope tracking integrated circuit and related apparatus |
US11424719B2 (en) | 2019-04-18 | 2022-08-23 | Qorvo Us, Inc. | Multi-bandwidth envelope tracking integrated circuit |
US11031911B2 (en) | 2019-05-02 | 2021-06-08 | Qorvo Us, Inc. | Envelope tracking integrated circuit and related apparatus |
US11349436B2 (en) | 2019-05-30 | 2022-05-31 | Qorvo Us, Inc. | Envelope tracking integrated circuit |
US11539289B2 (en) | 2019-08-02 | 2022-12-27 | Qorvo Us, Inc. | Multi-level charge pump circuit |
US11309922B2 (en) | 2019-12-13 | 2022-04-19 | Qorvo Us, Inc. | Multi-mode power management integrated circuit in a small formfactor wireless apparatus |
US11349513B2 (en) | 2019-12-20 | 2022-05-31 | Qorvo Us, Inc. | Envelope tracking system |
US11539330B2 (en) | 2020-01-17 | 2022-12-27 | Qorvo Us, Inc. | Envelope tracking integrated circuit supporting multiple types of power amplifiers |
US11716057B2 (en) | 2020-01-28 | 2023-08-01 | Qorvo Us, Inc. | Envelope tracking circuitry |
US11728774B2 (en) | 2020-02-26 | 2023-08-15 | Qorvo Us, Inc. | Average power tracking power management integrated circuit |
US11196392B2 (en) | 2020-03-30 | 2021-12-07 | Qorvo Us, Inc. | Device and device protection system |
TWI756730B (zh) * | 2020-07-03 | 2022-03-01 | 立積電子股份有限公司 | 調頻解調變裝置及調頻解調變裝置的控制方法 |
US11588449B2 (en) | 2020-09-25 | 2023-02-21 | Qorvo Us, Inc. | Envelope tracking power amplifier apparatus |
US11728796B2 (en) | 2020-10-14 | 2023-08-15 | Qorvo Us, Inc. | Inverted group delay circuit |
US11909385B2 (en) | 2020-10-19 | 2024-02-20 | Qorvo Us, Inc. | Fast-switching power management circuit and related apparatus |
US12068720B2 (en) | 2021-02-26 | 2024-08-20 | Qorvo Us, Inc. | Barely Doherty dual envelope tracking (BD2E) circuit |
US12063018B2 (en) | 2021-06-10 | 2024-08-13 | Qorvo Us, Inc. | Envelope tracking integrated circuit operable with multiple types of power amplifiers |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69826835T2 (de) * | 1998-05-29 | 2006-02-23 | Motorola Semiconducteurs S.A. | Frequenzsynthetisierer |
CA2281522C (en) * | 1999-09-10 | 2004-12-07 | Philsar Electronics Inc. | Delta-sigma based two-point angle modulation scheme |
DE10108636A1 (de) * | 2001-02-22 | 2002-09-19 | Infineon Technologies Ag | Abgleichverfahren und Abgleicheinrichtung für PLL-Schaltung zur Zwei-Punkt-Modulation |
US20030043950A1 (en) * | 2001-09-04 | 2003-03-06 | Hansen Eric J. | Phase-locked loop frequency synthesizer with two-point modulation |
DE10147963A1 (de) * | 2001-09-28 | 2003-04-30 | Infineon Technologies Ag | Abgleichverfahren für eine nach dem Zwei-Punkt-Prinzip arbeitende PLL-Schaltung und PLL-Schaltung mit einer Abgleichvorrichtung |
-
2005
- 2005-02-28 US US11/066,561 patent/US7333582B2/en not_active Expired - Fee Related
- 2005-03-02 CN CN200510052956A patent/CN100590979C/zh not_active Expired - Fee Related
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101013894B (zh) * | 2007-02-02 | 2011-09-28 | 智原科技股份有限公司 | 具有宽锁频范围的锁相回路及其操作方法 |
US8982993B2 (en) | 2012-02-22 | 2015-03-17 | Realtek Semiconductor Corp. | Method for compensating mismatch of in-phase signal and quadrature signal of transmitter/receiver |
CN103297070A (zh) * | 2012-02-28 | 2013-09-11 | 瑞昱半导体股份有限公司 | 补偿传送器/接收器中同相信号与正交信号不匹配的方法 |
CN103297070B (zh) * | 2012-02-28 | 2016-07-06 | 瑞昱半导体股份有限公司 | 补偿传送器/接收器中同相信号与正交信号不匹配的方法 |
CN106416161A (zh) * | 2014-06-13 | 2017-02-15 | 华为技术有限公司 | 一种信号传输方法、装置及系统 |
CN106416161B (zh) * | 2014-06-13 | 2019-10-22 | 华为技术有限公司 | 一种信号传输方法、装置及系统 |
WO2018082300A1 (zh) * | 2016-11-01 | 2018-05-11 | 全球能源互联网研究院有限公司 | 一种无线发射机及其控制方法、计算机存储介质 |
CN113810048A (zh) * | 2021-11-18 | 2021-12-17 | 深圳百瑞互联技术有限公司 | 具有增益校正的锁相环两点调制电路、发射机及校正方法 |
Also Published As
Publication number | Publication date |
---|---|
CN100590979C (zh) | 2010-02-17 |
US20050232385A1 (en) | 2005-10-20 |
US7333582B2 (en) | 2008-02-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1665140A (zh) | 双点调制式调频装置、无线发送装置和无线通信装置 | |
CN1118979C (zh) | 自动频率控制电路 | |
CN1087525C (zh) | 发送机和收发机 | |
CN1062403C (zh) | 用于延迟检波式射频解调单元的自动频率控制方法和电路 | |
CN1256803C (zh) | 使用共享基准振荡器的多模式无线通信设备 | |
CN1701521A (zh) | 发送器和发送器的调整方法 | |
US20110158368A1 (en) | Loop bandwidth enhancement technique for a digital pll and a hf divider that enables this technique | |
CN1529946A (zh) | 射频发射机及其方法 | |
CN1926767A (zh) | 同步跟踪装置和同步跟踪方法 | |
CN1496018A (zh) | 无线通信装置 | |
CN1977507A (zh) | 双点调制型相位调制装置、双极调制发送装置、无线发送装置以及无线通信装置 | |
CN1048604C (zh) | 响应射频信道间隔,操作锁相环频率合成器的装置和方法 | |
CN1215261A (zh) | 双模式解调装置 | |
CN1797961A (zh) | 无线电发射机和发射功率调整方法 | |
CN103716044A (zh) | 使用dcxo和rf pll的混合afc | |
CN1286532A (zh) | 锁相环路频率合成器 | |
US7227920B2 (en) | Circuit and method for correcting clock duty cycle | |
US20080212658A1 (en) | Method and system for communication of signals using a direct digital frequency synthesizer (ddfs) | |
CN1578113A (zh) | 两点调变器装置及其在发射装置及接收装置之应用 | |
CN102480300A (zh) | 无线通信装置 | |
US20080136468A1 (en) | Method and system for doubling phase-frequency detector comparison frequency for a fractional-n pll | |
CN1148887C (zh) | 无线电电路装置和无线电通信设备 | |
CN1172547C (zh) | 可兼顾实现射频跳频和基带跳频的宽带基站及其实现方法 | |
CN1640085A (zh) | 3g无线电设备 | |
CN1283057A (zh) | Gsm基站单载频发射机 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100217 Termination date: 20130302 |