CN1658604A - 具有dc偏移补偿的自适应均衡器 - Google Patents
具有dc偏移补偿的自适应均衡器 Download PDFInfo
- Publication number
- CN1658604A CN1658604A CN2005100082430A CN200510008243A CN1658604A CN 1658604 A CN1658604 A CN 1658604A CN 2005100082430 A CN2005100082430 A CN 2005100082430A CN 200510008243 A CN200510008243 A CN 200510008243A CN 1658604 A CN1658604 A CN 1658604A
- Authority
- CN
- China
- Prior art keywords
- gain
- amplifier
- signal
- input signal
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- F—MECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
- F21—LIGHTING
- F21L—LIGHTING DEVICES OR SYSTEMS THEREOF, BEING PORTABLE OR SPECIALLY ADAPTED FOR TRANSPORTATION
- F21L13/00—Electric lighting devices with built-in electric generators
- F21L13/06—Electric lighting devices with built-in electric generators with mechanical drive, e.g. spring
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03012—Arrangements for removing intersymbol interference operating in the time domain
- H04L25/03019—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
- H04L25/03038—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a non-recursive structure
-
- F—MECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
- F21—LIGHTING
- F21L—LIGHTING DEVICES OR SYSTEMS THEREOF, BEING PORTABLE OR SPECIALLY ADAPTED FOR TRANSPORTATION
- F21L4/00—Electric lighting devices with self-contained electric batteries or cells
- F21L4/08—Electric lighting devices with self-contained electric batteries or cells characterised by means for in situ recharging of the batteries or cells
-
- F—MECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
- F21—LIGHTING
- F21V—FUNCTIONAL FEATURES OR DETAILS OF LIGHTING DEVICES OR SYSTEMS THEREOF; STRUCTURAL COMBINATIONS OF LIGHTING DEVICES WITH OTHER ARTICLES, NOT OTHERWISE PROVIDED FOR
- F21V21/00—Supporting, suspending, or attaching arrangements for lighting devices; Hand grips
- F21V21/08—Devices for easy attachment to any desired place, e.g. clip, clamp, magnet
- F21V21/096—Magnetic devices
- F21V21/0965—Magnetic devices for portable lighting devices
-
- F—MECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
- F21—LIGHTING
- F21V—FUNCTIONAL FEATURES OR DETAILS OF LIGHTING DEVICES OR SYSTEMS THEREOF; STRUCTURAL COMBINATIONS OF LIGHTING DEVICES WITH OTHER ARTICLES, NOT OTHERWISE PROVIDED FOR
- F21V23/00—Arrangement of electric circuit elements in or on lighting devices
- F21V23/04—Arrangement of electric circuit elements in or on lighting devices the elements being switches
- F21V23/0414—Arrangement of electric circuit elements in or on lighting devices the elements being switches specially adapted to be used with portable lighting devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45183—Long tailed pairs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45475—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45632—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
- H03F3/45744—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction
- H03F3/45748—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction by using a feedback circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45928—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit
- H03F3/45968—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction
- H03F3/45973—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction by using a feedback circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G5/00—Tone control or bandwidth control in amplifiers
- H03G5/16—Automatic control
- H03G5/165—Equalizers; Volume or gain control in limited frequency bands
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/06—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
- H04L25/061—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
-
- F—MECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
- F21—LIGHTING
- F21Y—INDEXING SCHEME ASSOCIATED WITH SUBCLASSES F21K, F21L, F21S and F21V, RELATING TO THE FORM OR THE KIND OF THE LIGHT SOURCES OR OF THE COLOUR OF THE LIGHT EMITTED
- F21Y2115/00—Light-generating elements of semiconductor light sources
- F21Y2115/10—Light-emitting diodes [LED]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45424—Indexing scheme relating to differential amplifiers the CMCL comprising a comparator circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45458—Indexing scheme relating to differential amplifiers the CSC comprising one or more capacitors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45652—Indexing scheme relating to differential amplifiers the LC comprising one or more further dif amp stages, either identical to the dif amp or not, in cascade
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45702—Indexing scheme relating to differential amplifiers the LC comprising two resistors
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L2025/03433—Arrangements for removing intersymbol interference characterised by equaliser structure
- H04L2025/03439—Fixed structures
- H04L2025/03445—Time domain
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L2025/03592—Adaptation methods
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- General Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Life Sciences & Earth Sciences (AREA)
- Sustainable Development (AREA)
- Sustainable Energy (AREA)
- Amplifiers (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Abstract
一种用于补偿输入信号中的衰减的方法包括:接收输入信号;在第一通道上传递该输入信号的第一部分,在第二通道上传递该输入信号的第二部分,以及在第三通道上传递该输入信号的第三部分。该方法还包括对该输入信号的该第一部分施加第一增益;对该输入信号的该第二部分进行一阶数学运算,并施加第二增益;对该输入信号的该第三部分进行二阶数学运算,并施加第三增益。该方法进一步包括将该第一部分、该第二部分以及该第三部分重新组合成输出信号。
Description
相关申请
本申请要求2004年2月20日提交的美国专利申请No.10/783170(名为“Adaptive Equalizer with DC Offset Compensation”)的优先权。
技术领域
本发明主要涉及信号传递,尤其涉及一种具有DC偏移补偿的自适应均衡器。
背景技术
当信号在通信介质上被传递时,信号可能从如表面效应(skin effect)和介电吸收等现象中受到衰减。为了提高信号传递的精确度和效率,信号接收器可以包括补偿这种衰减的均衡器。为了不依赖于传递信号的具体通信通道而保持信号的输出特性一致,需要均衡器施加的补偿量与由介质引起的衰减程度尽可能接近匹配。
发明内容
在本发明的一个实施例中,一种用于补偿输入信号中的衰减的方法包括:接收输入信号;在第一通道上传递该输入信号的第一部分,在第二通道上传递该输入信号的第二部分,以及在第三通道上传递该输入信号的第三部分。该方法还包括对该输入信号的该第一部分施加第一增益;对该输入信号的该第二部分进行一阶数学运算,并施加第二增益;对该输入信号的该第三部分进行二阶数学运算,并施加第三增益。该方法进一步包括将该第一部分、该第二部分以及该第三部分重新组合成输出信号。
确定实施例的一个技术优势在于均衡输出信号。某个实施例补偿由用于传递信号的通信介质产生的信号衰减。这就允许该信号的输出特性不依赖用于传递信号的通信通道而保持一致。与一致的输出特性相关联的优势可以包括提高的元件响应,这是由于信号电平能被选在系统元件的动态范围内。此外,信号能被保持在足够的电平以防止信息丢失。
确定实施例的另一技术优势包括对不同通信介质的适应能力。确定实施例使用可变增益放大器以调整施加到输入信号的补偿程度。这个实施例可以允许针对不同的介质调整补偿量,从而提高实施此技术的均衡器的通用性。此外,此实施例也可以适应与步骤、电压和温度变化相关的介质特性的改变。
确定实施例的又一技术优势在于有助于高速响应。确定实施例使用用于信号放大的多级可变增益放大器,并且在每一级处具有DC偏移校正。因为每个放大器仅实施总放大率的一部分,所以减少了多级放大器的总响应时间。在每一级施加DC偏移校正可以通过防止信号处于放大器任何特定级的动态范围之外,来提高这种多级放大器的灵活性。
确定实施例的再一技术优势在于多级放大器的可量测性。通过校正多级放大器每一级的DC偏移,能够不需重新计算多级放大器的总DC偏移添加附加级。此外,使用大量级DC偏移来校正整个多级放大器的DC偏移,使信号处于放大器其中一级的动态范围之外的风险充分减小。这些以及其它方面将有助于实现如高速通信的应用。
从附图、说明书和权利要求中本领域的技术人员将容易地明白其它技术优势。此外,虽然以上已列举了具体优势,但是具体实施例可以包括一些、所有的或者不包括所列举的优势。
附图说明
图1显示了通信介质中用于补偿信号衰减的均衡器的一个实施例;
图2显示了用于对信号进行一阶数学运算的电路的一个实施例;
图3显示了用于将延迟引入信号中的电路的一个实施例;
图4显示了用于将信号保持在均衡器的动态范围内的可变增益限幅放大器的一个实施例;
图5显示了具有DC偏移校正的多级可变增益放大器的一个实施例;。
图6显示了图1的电路中用于沿信号通道设置增益的方法的一个实施例;
图7显示了图1的电路中用于沿信号通道自适应调整增益的方法的一个实施例;
图8显示了用于自适应控制多级可变增益放大器中的DC偏移的校正电压的方法的一个实施例;以及。
图9显示了在多级可变增益放大器中调整校正电压的方法的一个实施例。
具体实施方式
图1显示了均衡器100,其补偿了使用通信介质传递至均衡器100的信号中的衰减。在所述实施例中,均衡器100包括自适应控制器102,基于由输出监控器104测量的输出信号的输出特性,自适应控制器102调整施加到三个信号通道101A、101B和101C的每一通道的增益量。均衡器100还包括偏移控制器106,其响应检测均衡器100的输出信号中不正确DC偏移的偏移监控器108,校正由均衡器100的元件引入的DC偏移。均衡器100的其他元件包括:可变增益限幅放大器110、数学运算器S112、延迟发生器114、可变增益放大器116、混频器118、以及驱动放大器120。通常,尽管由于通信介质中的衰减以及制造工艺如器件几何图形失配或者阈值电压失配可能造成的信号DC偏移中的变化,引起输入信号中存在失真,均衡器100提供具有校正的DC偏移的被均衡的输出信号。
通常,有两个引起传导通信介质中信号衰减的主要原因。第一个主要原因是来自沿通信介质信号传导的表面效应。第二个主要原因是通信介质造成的信号的介电吸收。通常,由表面效应引起的信号损耗的分贝量与乘积 成比例,其中as是材料的表面效应系数,x是沿材料传输的长度,以及f是信号的频率。由于介电吸收引起的损耗量与乘积ad·x·f成比例,其中ad是材料的介电吸收系数。这些效应的相对重要性会随着材料和信号频率而广泛变化。从而,例如电缆具有的介电吸收的系数比其具有的表面效应的系数小很多,因此除非是在高频下,否则由表面效应引起的损耗起支配作用。另一方面,底板线(backplane traces)可以具有更高的介电吸收系数,从而由于介电吸收引起的损耗与由于表面效应引起的损耗量相当或者比表面效应引起的损耗量更大。此外,随着操作条件如步骤、电压或者温度(PVT)的变化,材料的特性可能影响均衡器100对输入信号的响应。
为了补偿这些损耗,均衡器100将信号分到三个信号通道101A、101B和101C中,并且使用可变增益放大器116选择性放大每个通道上的部分信号。第二通道101B基于信号的频率对信号进行一阶数学运算,如导数运算。该操作用数学运算器S112说明。第三通道101C基于信号的频率对信号进行二阶数学运算,如二阶导数。此操作通过应用两个数学运算器S112说明。通过选择性放大信号的一阶和二阶部分,均衡器100分别补偿与频率和频率的平方根成比例的损耗效应。就有关均衡器100操作的一般背景,应适当详细地论述均衡器100的元件。
自适应控制器102代表用于分析有关均衡器100的输出信号的信息以及用于调整每一可变增益放大器116的各自增益的任一元件或者多个元件。自适应控制器102可以包括模拟和/或数字电子元件,如晶体管、电阻器、放大器、恒流电源、或者其他类似元件。自适应控制器102可以包括用于将信号从模拟信号转换为数字信号或反之亦然的适当元件。根据特定实施例,自适应控制器102包括数字处理器,如微处理器、微控制器、嵌入式逻辑、或者信息处理元件。并且根据特定实施例,自适应控制器102通过调整施加到每个可变增益放大器116的偏流,来控制每一可变增益放大器116的增益。使用偏流来控制放大器116的一个优点在于不需改变放大器的带宽,而调整放大器施加的增益量,以便即使在增益增加时放大器也能够维持其动态范围。
输出监控器104代表用于检测均衡器100输出信号的输出特性的任一元件。输出监控器104可包括传感器、积分器、放大器、比较器、或者其它适当元件,其使用任何适当操作包括信号平均、过滤、或者锁定最大或者最小电平,来执行信号检测和分析。根据具体实施例,输出监控器104检测输出信号的码间干扰(inter-symbol-interference)电平,其表示由于表面效应和/或介电吸收引起的信号的失真量。同时,根据特定实施例,输出监控器104将输出特性作为模拟信号传递至自适应控制器102。
偏移控制器106代表用于调整在一级或多级可变增益放大器116处施加的DC偏移校正量的任一元件或者多个元件。偏移控制器106可以包括任何微处理器、微控制器、嵌入式逻辑、或者其它适当元件,用于分析从偏移监控器108接收的信息并调整施加到信号的校正电压量以校正DC偏移。通过均衡器100的各种元件,特别是通过可变增益放大器116,可能给信号带来DC偏移。在多级可变增益放大器中,DC偏移在级间可以是积累的。偏移控制器106将DC电压施加到由可变增益放大器116放大的信号以校正偏移。根据特定实施例,偏移控制器106按步骤施加校正电压,其中每一步骤被应用在不同级的可变增益放大器116中。在这样的实施例中,可以任何适当方式确定在每一步骤施加的电压量。例如,在步骤中可以平分总校正电压,或者可以与各个步骤的增益成比例的量来分配总校正电压。
偏移监控器108代表用于测量信号中DC偏移量的任一或者多个适当元件。偏移监控器108可以包括低通滤波器、积分器、放大器、比较器、或者其它适当元件,用于检测DC偏移。在所述实施例中,偏移监控器108与均衡器100的输出端以及每一可变增益放大器116的输出端连接。从而,偏移监控器108能够测量由均衡器100带来的全部DC偏移以及由每一可变增益放大器116带来的DC偏移。这就允许偏移控制器106对特定通道101A、101B、或者101C以及对均衡器100的总输出端进行适当DC偏移调整。
可变增益限幅放大器(VGLA)110代表用于调节由均衡器100接收的输入信号的元件或者元件集合。该调节过程调整输入信号的总电平,以保持信号在均衡器100的动态范围内。因而,VGLA110可以通过调整总信号电平来提供一定程度的均衡。在具体实施例中,通过施加到VGLA110的偏流控制VGLA110施加的放大量。
数学运算器S112代表产生与输入信号频率成线性比的输出,即称为“一阶运算”的任何元件或者元件的集合。数学运算器S112可以包括用于执行所需数学运算的任何适当的电子元件或者电路。根据具体实施例,该运算是导数运算,该运算是使多个信号的频率与输入正弦信号相乘。数学运算器S112可被多次应用于信号,基于S112被应用的次数,得出与频率成平方、立方、或者其它指数幂的输出信号。
延迟发生器114代表在信号传递中引入时间延迟的任何元件或者元件的集合。延迟发生器114可以包括任何适当的电子元件或者电路。根据具体实施例,由延迟发生器114引入到信号中的延迟大约等于将被应用于信号的数学运算器S112所需的时间量。因而,延迟发生器114可以被用来均衡输入信号的每一部分在相应的通道101A、101B或者101C传输所需的时间量。因此,在信号的各个部分可以同步到达混频器118。
可变增益放大器116代表用于放大信号的任一元件或者多个元件。可变增益放大器116可以包括任何适当的电子元件,并且在具体实施例中,施加于特定的可变增益放大器116的偏流控制每一可变增益放大器116。在某些情况下,执行放大的特定元件的响应时间可能太长,以致放大器不能有效放大在高低值之间迅速变化的高频信号。因此,可变增益放大器116可以包括一组级,每一级执行全部放大的一部分。因为,没有哪一级负担执行所有的放大,所以每一级施加其各自的增益所需的时间也变小。这就允许多级可变增益放大器116响应更高频率的信号。
可变增益放大器116也会给信号带来DC偏移。在多级放大器中,每一级可以引入带来一个DC偏移。一种校正DC偏移的方法是施加校正电压以校正信号中的DC偏移。在初始信号被放大之前,校正电压可以被完全地施加到该初始信号。但是,在某一时刻完全施加电压可能使信号超出放大器116的一级或者多级的动态范围。此外,每添加新的一级时,施加的电压就被重新计算并调整,并且如果在每一级中增益是可变的,那么DC偏移可能在这些级中不被平均分配。为了处理这个难点,具体实施例可以包括在放大器116的多级处施加校正电压。这就允许每一级的DC偏移在该级处被修正,减少了校正使信号超出放大器的动态范围的机会,并且消除了每次添加一级时,要为整个阵列重新计算DC偏移的需要。而且,当每一级的增益独立变化时,在每一级施加校正电压便于校正DC偏移,从而不同级可以具有不同的增益,并且可以引入不同的DC偏移。
混频器118代表用于将通信通道101A、101B以及101C上的信号合成单一信号的元件或者元件的集合。混频器118可以包括任何适当的电子元件。混频器118将组合信号提供给驱动放大器120。驱动放大器120代表用于放大组合信号的任何元件或者元件的集合。驱动放大器120对该组合信号进行任何适当的放大,以产生均衡器100的输出信号,该信号具有足够高的信号电平,以允许将输出信号有效传递至另一目的地。
在操作中,均衡器100经过通信介质接收由于传输而已被衰减的输入信号。VGLA110调节信号以便使信号电平在均衡器100的动态范围内。均衡器100将输入信号分配到三个通道101A、101B、以及101C中。在通道101A中的信号被延迟发生器114延迟两次。通道101B上的信号经过数学运算器S112一次,并且由延迟发生器114延迟一次。通道101C上的信号经过数学运算器S112两次。从而,三个通道101A、101B、以及101C相应于分别经过无运算、一阶运算、以及二阶运算的输入信号。
然后,均衡器100使用各自的可变增益放大器116来放大每一通道上的信号。自适应控制器102控制每一放大器116的增益,并且对于每一通道101A、101B、以及101C增益可以不同。这就允许均衡器100为损耗效应提供不同程度的补偿,该损耗效应具有与信号频率不同的比例关系。通常,对于关于基本信号的具体效应的补偿量与相应通道的放大率和通道101A上未修改的信号的放大率的比率成比例。因此,为了增加施加到其它通道的补偿的相对效果,通道101A可以不施加或者施加微量的负增益(以分贝计算)。偏移控制器106校正由相应的放大器116带给每一通道101A、101B以及101C上的信号的任何DC偏移。
来自每个通道的放大信号被混频器118组合成单一信号。驱动放大器120放大这个输出信号以允许该输出信号有效传递至另一目的地。输出监控器104和偏移监控器108监控输出信号的特性,并且提供反馈给自适应控制器102和偏移控制器106。自适应控制器102利用来自输出监控器104有关输出信号电平的反馈,以确定自适应控制器102对输入信号的衰减是过补偿还是欠补偿。基于此确定,自适应控制器102可以适当调整施加到一个或者多个通道101A、101B以及101C的增益量以更有效地补偿。偏移控制器106使用由偏移监控器108提供的关于输出信号的DC偏移信息,以调整施加到每个放大器116的校正电压量。
上述自适应控制和反馈的一个优点在于均衡器100能够对改变均衡器100对信号的响应如步骤、电压或者温度(PVT)变化的作用作出相应。自适应响应使得即使衰减变化时,均衡器100仍产生稳定输出特性的输出信号。即使在不包括自动自适应控制的实施例中为了适应改变的条件或者检测到的响应变化也可以手动调整。
均衡器100的具体实施例的优点在于具有对其它通信介质的适应能力。例如,均衡器100可以与电缆连接,设置有对由于表面效应和介电吸收引起的衰减进行补偿的适当设置的增益。然后,如果均衡器100连接到底板线来代替电缆,那么为使均衡器100补偿底板线的不同衰减性质,可以使用控制器102调整通道101A、101B、以及101C的增益。这就提供了优于先前补偿方法的优点,其中对于特定通信介质构建均衡电路以提供传递函数的反运算,以便电路不能被有效地应用于具有不同传输性质的通信介质。
虽然已详细描述均衡器100的特定实施例,但是还有许多其它可能的实施例。可能的变化包括:例如为了补偿不同的损耗特性而将不同或者附加的数学运算应用于通道101A、101B、以及101C,增加通道的数量,对控制器102和106使用手动控制而不是自动反馈控制,使用单级放大器116,以及以上提出的其它变化。通常,元件可以任何适当方式被重新排列、修改或省略,并且由元件执行的函数可以被分配在不同或者附加的元件中,或者以任何适当方式合并在单一元件内。因此,应当了解的是均衡器100的实施可以包括任何这类变化。
图2显示数学运算器S112的具体实施例。在所述实施例中,S112对作为差分输入A(连同反相Ax)提供至操作器S112的输入信号进行取导数运算。运算器S112包括电阻器202、晶体管204、电容器206以及恒流电源208。晶体管204可以是任何适当的晶体管,包括例如图2所示的金属氧化物半导体场效应晶体管(MOSFET)。电阻器202、电容器206以及恒流电源208的元件值可以被选择以产生输入信号的频率和输出信号的电平之间所需的比例因数。
S112还包括共模电压检测器(CMVD)210,其检测差分输出信号Z(连同反相Zx)的共模电压。CMVD210与放大器212连接,该放大器212比较CMVD210的输出与参考公共电压(Vcomm)214。同时,CMVD210和放大器212将差分输出信号Z的共模电压维持在Vcomm214。这就防止了以其他方式可能发生的输出信号中的电压漂移。
在操作中,S112接收输入信号A。由于电容器206的响应依赖于频率,因此运算器S对输入信号A的响应也随频率而定。电阻器202和恒流电源208调控电容器206被输入信号A充电和放电的速度。从而,S112提供了与输入信号A的频率成比例的输出信号Z。CMVD210监控输出信号Z的共模电压,并且放大器212按需校正共模电压。
所述运算器S112仅是一个特定一阶数学运算的一个具体实施例。其它运算可以被用于均衡器100中,并且其它适当元件可以被用于进行所述导数运算。此外,其它数学运算可能产生更高阶的响应,比如与频率平方成比例的输出信号。应当了解的是这些变化视为在目前公开的范围内。
图3显示延迟发生器114的一个实施例。延迟发生器114产生相位滞后于差分输入信号A的差分输出信号Z。在所述实施例中,延迟发生器114包括晶体管302、电容器304、恒流电源306、CMVD308、以及放大器310。晶体管302可以是任何适当晶体管,包括例如图3所示的金属氧化物半导体场效应晶体管(MOSFET)。电容器304和恒流电源306的元件值可以被选择以在输入信号A和输出信号Z之间促成适当的相位滞后。根据具体实施例,延迟发生器114的元件值被选择以使延迟发生器114的相位滞后与S112进行其各个数学运算所需的时间相匹配。
在操作中,延迟发生器114产生输出信号Z,由于电容器304的放电时间和晶体管302的响应时间,该输出信号Z滞后于输入信号A。CMVD308和放大器312结合运行以将输出信号Z的共模电压维持在Vcomm312。这有助于防止以其他方式可能发生的输出信号中的电压漂移。
延迟发生器114的所述实施例仅是用于将延迟给予输入信号的许多可能元件的一个实施例。在其它实施例中,延迟量是可调整的,例如通过使用可变电容器304或者可变恒流电源306。其它元件可以被用于产生需要的延迟,并且各种所述元件可以被重新排列或者省略。应当了解的是这些变化视为在目前公开的范围内。
图4显示VGLA110的一个实施例。在所述实施例中,VGLA110包括电阻器402、晶体管404、恒流电源406、可变恒流电源408、CMVD410、以及放大器412。晶体管404可以是任何适当的晶体管,包括例如图4所示的金属氧化物半导体场效应晶体管(MOSFET)。电阻器402和恒流电源406的元件值可以被适当选择以为VGLA110产生需要的放大范围。可变恒流电源408是可调整的,以控制偏置晶体管404(标有“k”)的电流量,使得VGLA110的增益得到控制。
在操作中,VGLA110将增益施加到在输入晶体管404(标有“M1”和“M2”)施加的输入信号。增益量由可变恒流电源408以及VGLA110的其它元件的元件值控制。为了防止信号移至均衡器100的动态范围之外,VGLA110还限制信号的最大电平。CMVD410监控输出信号Z的共模电压,并且与放大器412一起将输出信号Z的共模电压维持在Vcomm414。
所述实施例仅是VGLA110的许多可能实施例的其中一个。其它元件可以被用于产生所需的可变增益,限制输出信号的最大电平,以及以其它方式调节均衡器100的输入信号。此外,各种所述元件可以被重新排列或者省略。应当了解的是这些变化视为在目前公开的范围内。
图5显示可变增益放大器116的多级实施例的一个实例。在所述实施例中,放大器1116包括放大器级502A、502B、...502n(合称为“级502”)。每个放大器将可变增益g施加到其相应的输入端504A、504B、...504n(合称为“输入终端504”)施加的信号。由每一级502产生的增益可以独立变化,或者也可以在所有级中自动被均衡。根据具体实施例,可以通过调整施加到相应级502的偏流506A、506B、...506n(合称为“偏流506”)来控制增益。使用偏流506控制级502可以在不需大幅减小级502带宽的条件下,而增加级502的增益。
每一级502都可能给施加到该级的各个输入端504的信号带来DC偏移。因此,带来的DC偏移量可以依特定级502的增益而变化,并且通常,不同级502可以带来不同的DC偏移502。前述方法通过在第一级502A之前施加校正电压已经校正了DC偏移,以解决由整个多级放大器116带来的DC偏移。但是,这可能使信号移到一级或者多级502的动态范围之外,尤其是当带来的DC偏移量从级502到级502变化时。此外,存在的风险是任何没有校正的DC偏移将在以后每一级502中被放大,从而可能干扰信号。
因此,在所述实施例中,校正电压Vs508(合指电压VsA508A、VsB508B、...Vsn508)被施加在每一级502的输入端504。这就减小了开始未校正的DC偏移被放大至严重削弱信号品质地步的风险,并且还减小了信号被移至级502其中之一的动态范围之外的风险。施加于每一级502的校正电压508的量可以针对特定级502设置,从而进一步减小信号移至任一级502的动态范围之外的风险。可以为每一新级502添加新校正电压508。这就防止了随着每一新级502的添加而出现将信号移至级502的动态范围之外的风险,就像单一DC偏移施加在第一级502A的情况一样。
施加于每一级502的校正电压508的量可以许多方式变化。可以在级502中平均分配校正电压508,以便所有校正等于由放大器116带来的所有DC偏移。或者,校正电压508可以逐级选择地调整。例如,无论某一级的增益何时被改变,校正电压508量都可以被调整。在此实施例中,对于偏移控制器106和自适应控制器102而言彼此联通是有益的,以易于迅速调整。校正电压508可以响应从偏移监控器108接收的信息被自动调整。或者,校正电压508可以被手动调整。应当了解的是这些以及其它许多变化包括添加、省略、或者重组各种元件是在所提供的描述范围内。特别是,应当了解所述技术可以应用在任何多级可变增益放大器中,并不限于用在均衡器100的放大器或者类似设备中。
图6是显示使用控制器102为通道101A、101B以及101C设置增益水平的方法的实例的流程图600。在步骤602中,测量通信介质的传输特性。该测量可以用于确定通信介质的物理特性,例如表面效应系数、介电吸收系数、长度、或者其它与信号衰减有关的性质。在步骤604中,对介质确定与一阶频率相关的效应。这可以包括与介质上传送的信号的频率成线性比的任何类型的衰减。在步骤606中,基于一阶效应,设置控制器102以产生在通道101B上的增益,该增益将适当补偿该一阶效应。在步骤608中,根据在介质上进行的测量确定与二阶频率有关的效应,并且在步骤610中,设置控制器102以产生通道101C上的补偿增益。
在步骤612中,为了验证一阶通道101B和二阶通道101C上的相关补偿相对于未修改的通道101A是否足够,计算通道之间的放大比率。基于这个比率,能够确定施加于通道101B和101C的补偿量相对于未修改的信号是否足够。在步骤614中,如果补偿量不够,为了提高该通道的增益或者增益比率,可以对未修改的通道101A施加负分贝增益。例如,在特定情况对于衰减效应的完全补偿可能需要在通道101A上的增益为1、在通道101B上的增益为10、以及在通道101C上的增益为50。如果在通道101C上的放大器116具有的最大增益为40,那么例如0.8的增益可以施加在通道101A上,以便通过分别设置通道101B和101C的增益为8和40,保持通道间的比率。一旦设置了所有的增益,该方法便结束。
图7是显示用于自适应调整通道101A、101B、以及101C的增益的方法的流程图700。均衡器100开始处理输入信号以产生输出信号,并且自适应控制方法开始。在步骤702中,为了确定在指示一个或者更多通道101A、101B、以及101C的增益需要被调整的信号中是否存在不平衡,输出监控器104监控输出信号中的码间干扰。如果在确定步骤704中检测到不平衡,于是在步骤706中,基于输出监控器104提供的信息,自适应控制器102确定对每一通道的增益调整。然后在步骤708中,自适应控制器102适当调整每一通道101A、101B以及101C的增益。只要信号继续被接收,就可以重复执行该方法,如在确定步骤710中所示。
在图6和图7描述的操作方法仅是用于设置均衡器100中可变增益放大器116的适当增益的一个实例。在其它实施例中,所述步骤可以任何适当顺序执行,特定步骤可以被省略或者添加。另外,也可以使用设置增益的其它方法,特别包括与上述均衡器100的许多实施例的任一种相一致的操作方法。
图8是显示用于多级放大器116中自适应控制施加的校正电压以校正DC偏移的方法的一个实施例的流程图800。在所述实施例中,在步骤802中,沿所有通道101A、101B以及101C为每一级502确定校正电压。此确定可以基于特定级502引入的DC偏移的任何适当测量。在步骤804中,偏移控制器106将各个校正电压施加到每一级。
在步骤806中,当均衡器100被启动并且接收信号时,偏移监控器108监控每一通道101A、101B、以及101C的DC偏移以及总输出信号的DC偏移。如果在确定步骤808中检测到意外的偏移,于是在步骤810,偏移控制器106确定对校正电压的适当调整。然后在步骤812中,偏移控制器106实施该调整。接着,如在确定步骤814所示,只要信号继续,就可以从步骤806重复执行该方法。
图9显示了用于在多级放大器116中调整校正电压的方法。在步骤902开始该方法,为每一级502设置校正电压,例如通过应用图8所示方法的步骤802和804。一旦校正电压被设置,它们就可以基于在多级放大器116中的变化而被调整。如果一个级或者多级502的增益被调整,如确定步骤904所示,于是在步骤906中偏移控制器106可以为这样的每一级502确定新的校正电压。然后在步骤908中,偏移控制器106施加新的校正电压。
偏移控制器106也可以响应在多级放大器116中添加级502进行调整。如果在确定步骤910中添加了一级,于是在步骤912中,确定新级502的校正电压。在步骤914中,偏移控制器106将校正电压施加到新级502。因为校正电压分别被施加到每一级,所以不需调整与任何其它级502相关联的校正电压。在对增益变化或者添加的级进行适当调整之后,该方法结束。
图8和图9所示的操作方法仅是用于将校正电压施加到多级放大器116的多级的许多可能实施例的例子。其它实施例可以包括例如在其它每一级502而不是在每一级502上施加校正电压,手动而不是通过反馈控制偏移,或者其它类似变化。特别是,与上述可变增益放大器116的任何实施例相一致的操作方法应该理解为包含在目前公开的范围内。
虽然本发明已经描述了几个实施例,但是本领域技术人员可以提出各种改变、变化、替换、转换以及修改,并且意味着本发明包含这些改变、变化、替换、转换以及修改,其落在随附权利要求的范围内。
Claims (22)
1.一种用于补偿输入信号中的衰减的方法,包括:
接收输入信号;
在第一通道上传递该输入信号的第一部分;
在第二通道上传递该输入信号的第二部分;
在第三通道上传递该输入信号的第三部分;
对该输入信号的该第一部分施加第一增益;
对该输入信号的该第二部分进行一阶数学运算,并施加第二增益;
对该输入信号的该第三部分进行二阶数学运算,并施加第三增益;以及
将该第一部分、该第二部分以及该第三部分重新组合成输出信号。
2.根据权利要求1所述的方法,还包括:
监控该输出信号,以检测该输出信号的输出特性改变;以及
响应该检测变化,调整施加到该输入信号至少一部分的增益。
3.根据权利要求2所述的方法,其中:
该监控步骤包括监控该输出信号中的码间干扰;以及
该调整增益步骤包括基于该码间干扰,确定对施加到该信号每一部分的增益的调整。
4.根据权利要求1所述的方法,还包括:
测量通信介质的传输性质;以及
基于第一通信介质的测量,设置该第一增益、第二增益以及第三增益。
5.根据权利要求4所述的方法,其中:
该通信介质是第一通信介质;并且
该步骤还包括:
测量第二通信介质的传输性质;以及
基于该第二通信介质的测量,设置该第一增益、第二增益以及第三增益。
6.根据权利要求1所述的方法,还包括:
确定该第二增益和该第一增益之间的目标比率,以使该第二增益与该第一增益相比提供预定的相对增益;以及
调整该第一增益,直到该第二增益和该第一增益之间的比率达到该目标比率。
7.根据权利要求1所述的方法,还包括使用可变增益限幅放大器调节该输入信号。
8.根据权利要求1所述的方法,其中:
该增益由各个放大器施加到该信号的每一部分,其中每个放大器的增益由施加到该放大器的偏流控制;以及
该方法还包括调整施加到一个或者多个所述放大器的偏流。
9.根据权利要求1所述的方法,还包括:
放大该输出信号;以及
将该输出信号传递至下一目的地。
10.根据权利要求1所述的方法,还包括在该输入信号的至少一部分沿各自通道的传递中引入延迟。
11.根据权利要求1所述的方法,其中:
该一阶数学运算包括取导数;以及
该二阶数学运算包括取二阶导数。
12.根据权利要求1所述的方法,其中:
由第一多级放大器施加该第一增益;
由第二多级放大器施加该第二增益;
由第三多级放大器施加该第三增益;以及
该方法还包括将校正电压施加于每个多级放大器中的多个级,以校正由各个多级放大器引入的DC偏移。
13.一种用于补偿输入信号中的衰减的装置,包括:
输入端,可接收输入信号;
多个信号通道,包括:
第一通道,可接收该输入信号的第一部分;
第二通道,可接收该输入信号的第二部分;以及
第三通道,可接收该输入信号的第三部分;
第一放大器,可将第一增益施加到该输入信号的该第一部分;
第二放大器,可将第二增益施加到该输入信号的该第二部分;
第三放大器,可将第三增益施加到该输入信号的该第三部分;
第一数学运算器,可对该信号的该第二部分进行一阶数学运算;
第二数学运算器,可对该信号的该第三部分进行二阶数学运算;以及
混频器,可将该第一、第二和第三部分重新组合成输出信号。
14.根据权利要求13所述的装置,还包括:
输出监控器,可监控该输出信号在输出特性上的变化;以及
自适应控制器,可响应检测该输出信号在输出特性上的变化,调整所述增益中的至少一个。
15.根据权利要求14所述的装置,其中:
该输出监控器监控该输出信号中的码间干扰;以及
该自适应控制器还可基于由该输出监控器检测到的该码间干扰,确定调整所述增益中的哪一个。
16.根据权利要求14所述的装置,其中:
由施加到各个放大器的偏流控制每个所述放大器;以及
该自适应控制器还可以调整施加到所述放大器的偏流。
17.根据权利要求14所述的装置,其中该自适应控制器还可进行以下操作:
确定该第二增益和该第一增益之间的目标比率,以使该第二增益与该第一增益相比提供预定的相对增益;以及
调整该第一增益,直到该第二增益和该第一增益之间的比率达到该目标比率。
18.根据权利要求13所述的装置,其中该输入端包括可调节该输入信号的可变增益限幅放大器。
19.根据权利要求13所述的装置,还包括驱动放大器,该驱动放大器可进行以下操作:
放大该输出信号;以及
将该输出信号传递至下一目的地。
20.根据权利要求13所述的装置,其中:
该一阶数学运算包括取导数;以及
该二阶数学运算包括取二阶导数。
21.根据权利要求13所述的装置,其中:
该第一放大器、该第二放大器以及该第三放大器都是多级放大器;以及
该装置还包括偏移控制器,可将校正电压施加到每个所述放大器的多个级,以校正由各个放大器引入的DC偏移。
22.一种用于补偿输入信号中的衰减的装置,包括:
可变增益限幅放大器,可接收和调节输入信号,并且还可分别使用第一、第二以及第三信号通道传递该输入信号的第一部分、第二部分以及第三部分;
第一放大器,可将第一增益施加到该输入信号的该第一部分;
第二放大器,可将第二增益施加到该输入信号的该第二部分;
第三放大器,可将第三增益施加到该输入信号的该第三部分;
第一数学运算器,可以对该第二部分取导数;
第二数学运算器,可对该第三部分取二阶导数;
混频器,可将该第一、第二和第三部分重新组合成输出信号;
输出监控器,可监控该输出信号中的码间干扰;
自适应控制器,连接到该输出监控器,响应由该输出监控器检测到的该码间干扰,调整一个或者多个增益,其中该自适应控制器通过调整施加到各个放大器的偏流来控制每个所述增益;以及
驱动放大器,可放大该输出信号并将该输出信号传递至下一目的地。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/783,170 | 2004-02-20 | ||
US10/783,170 US7295605B2 (en) | 2004-02-20 | 2004-02-20 | Adaptive equalizer with DC offset compensation |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1658604A true CN1658604A (zh) | 2005-08-24 |
CN100534075C CN100534075C (zh) | 2009-08-26 |
Family
ID=34711873
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2005100082430A Expired - Fee Related CN100534075C (zh) | 2004-02-20 | 2005-02-06 | 具有dc偏移补偿的自适应均衡器 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7295605B2 (zh) |
EP (1) | EP1566932A3 (zh) |
JP (1) | JP2005237003A (zh) |
KR (1) | KR100736193B1 (zh) |
CN (1) | CN100534075C (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102282774A (zh) * | 2008-11-18 | 2011-12-14 | 格努姆有限公司 | 折叠顺序自适应均衡器 |
CN103259497B (zh) * | 2012-02-17 | 2016-03-30 | 国际商业机器公司 | 电流积分放大器电路、m接头dfe电路以及半导体集成电路芯片 |
CN104981743B (zh) * | 2013-02-21 | 2017-05-10 | 丰田自动车株式会社 | 控制装置 |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7417485B1 (en) | 2003-09-23 | 2008-08-26 | Cypress Semiconductor Corporation | Differential energy difference integrator |
US7801208B2 (en) * | 2006-05-30 | 2010-09-21 | Fujitsu Limited | System and method for adjusting compensation applied to a signal using filter patterns |
US7817757B2 (en) * | 2006-05-30 | 2010-10-19 | Fujitsu Limited | System and method for independently adjusting multiple offset compensations applied to a signal |
US7764757B2 (en) * | 2006-05-30 | 2010-07-27 | Fujitsu Limited | System and method for the adjustment of offset compensation applied to a signal |
US7848470B2 (en) * | 2006-05-30 | 2010-12-07 | Fujitsu Limited | System and method for asymmetrically adjusting compensation applied to a signal |
US7760798B2 (en) * | 2006-05-30 | 2010-07-20 | Fujitsu Limited | System and method for adjusting compensation applied to a signal |
US7804894B2 (en) * | 2006-05-30 | 2010-09-28 | Fujitsu Limited | System and method for the adjustment of compensation applied to a signal using filter patterns |
US7839958B2 (en) * | 2006-05-30 | 2010-11-23 | Fujitsu Limited | System and method for the adjustment of compensation applied to a signal |
US7804921B2 (en) * | 2006-05-30 | 2010-09-28 | Fujitsu Limited | System and method for decoupling multiple control loops |
US7787534B2 (en) * | 2006-05-30 | 2010-08-31 | Fujitsu Limited | System and method for adjusting offset compensation applied to a signal |
US7817712B2 (en) * | 2006-05-30 | 2010-10-19 | Fujitsu Limited | System and method for independently adjusting multiple compensations applied to a signal |
US7839955B2 (en) * | 2006-05-30 | 2010-11-23 | Fujitsu Limited | System and method for the non-linear adjustment of compensation applied to a signal |
US7826522B2 (en) * | 2007-03-27 | 2010-11-02 | Intel Corporation | Automatic calibration circuit for a continuous-time equalizer |
US8213494B2 (en) * | 2008-06-20 | 2012-07-03 | Fujitsu Limited | Sign-based general zero-forcing adaptive equalizer control |
US8270464B2 (en) * | 2008-06-20 | 2012-09-18 | Fujitsu Limited | Decision feedback equalizer (DFE) |
US8995520B2 (en) * | 2011-02-14 | 2015-03-31 | Fujitsu Limited | Analog continuous-time phase equalizer for data transmission |
US8548108B2 (en) * | 2011-02-14 | 2013-10-01 | Fujitsu Limited | Adaptive phase equalizer |
KR20170024807A (ko) * | 2015-08-26 | 2017-03-08 | 에스케이하이닉스 주식회사 | 반도체 장치 및 이를 위한 수신회로 |
US12080379B2 (en) | 2022-01-13 | 2024-09-03 | Samsung Electronics Co., Ltd. | Semiconductor device |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4186384A (en) | 1975-06-24 | 1980-01-29 | Honeywell Inc. | Signal bias remover apparatus |
KR0154782B1 (ko) | 1995-11-15 | 1998-11-16 | 김광호 | 저항 어레이를 이용한 선로 등화기 |
US6563868B1 (en) * | 1998-07-17 | 2003-05-13 | General Instruments Corporation | Method and apparatus for adaptive equalization in the presence of large multipath echoes |
US6301298B1 (en) * | 1998-11-03 | 2001-10-09 | Tektronix, Inc. | Adaptive equalizer with complex signal regeneration and method of operation |
US6584090B1 (en) * | 1999-04-23 | 2003-06-24 | Skyworks Solutions, Inc. | System and process for shared functional block CDMA and GSM communication transceivers |
US6449320B1 (en) * | 1999-07-02 | 2002-09-10 | Telefonaktiebolaget Lm Ericsson (Publ) | Equalization with DC-offset compensation |
US7082174B1 (en) | 2000-07-24 | 2006-07-25 | Qualcomm, Incorporated | Method and apparatus for processing a modulated signal using an equalizer and a rake receiver |
US6756924B2 (en) * | 2002-05-16 | 2004-06-29 | Integrant Technologies Inc. | Circuit and method for DC offset calibration and signal processing apparatus using the same |
-
2004
- 2004-02-20 US US10/783,170 patent/US7295605B2/en active Active
-
2005
- 2005-02-06 CN CNB2005100082430A patent/CN100534075C/zh not_active Expired - Fee Related
- 2005-02-07 EP EP05250672A patent/EP1566932A3/en not_active Withdrawn
- 2005-02-17 JP JP2005040940A patent/JP2005237003A/ja not_active Withdrawn
- 2005-02-19 KR KR1020050013897A patent/KR100736193B1/ko not_active IP Right Cessation
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102282774A (zh) * | 2008-11-18 | 2011-12-14 | 格努姆有限公司 | 折叠顺序自适应均衡器 |
CN102282774B (zh) * | 2008-11-18 | 2014-08-13 | 西姆特科加拿大有限公司 | 折叠顺序自适应均衡器 |
CN103259497B (zh) * | 2012-02-17 | 2016-03-30 | 国际商业机器公司 | 电流积分放大器电路、m接头dfe电路以及半导体集成电路芯片 |
CN104981743B (zh) * | 2013-02-21 | 2017-05-10 | 丰田自动车株式会社 | 控制装置 |
Also Published As
Publication number | Publication date |
---|---|
CN100534075C (zh) | 2009-08-26 |
US20050185710A1 (en) | 2005-08-25 |
KR100736193B1 (ko) | 2007-07-06 |
JP2005237003A (ja) | 2005-09-02 |
EP1566932A3 (en) | 2013-02-27 |
US7295605B2 (en) | 2007-11-13 |
KR20060042125A (ko) | 2006-05-12 |
EP1566932A2 (en) | 2005-08-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100534075C (zh) | 具有dc偏移补偿的自适应均衡器 | |
CN100512245C (zh) | 具有dc偏移补偿的自适应均衡器 | |
CN110553786A (zh) | 压力传感器的补偿方法和系统 | |
TWI388139B (zh) | 可調均衡器及用於調整均衡器的方法 | |
JP7074744B2 (ja) | 電圧モードドライバのインピーダンスおよびスイング制御 | |
US7193467B2 (en) | Differential amplifiers and methods of using same | |
CN101599759A (zh) | 高数据率hssi接收器中的增强灵敏度和降低偏移变化 | |
US20120139638A1 (en) | Methods and Circuits for Controlling Amplifier Gain Over Process, Voltage, and Temperature | |
DE112013001137T5 (de) | System und Verfahren zum Steuern einer Oszillatorfrequenz | |
KR20020065547A (ko) | 2 입력 오디오 신호들로부터 적어도 3 오디오 신호들을유도하기 위한 방법 | |
TW201633702A (zh) | 前級放大器和使用其以減少權重係數變化的判別回授等化器 | |
US9825602B2 (en) | Amplifier | |
CN102394584B (zh) | 前置均衡放大电路及系统 | |
US6362684B1 (en) | Amplifier having an adjust resistor network | |
KR101210634B1 (ko) | 전류 피드백 기기 증폭기 및 전류 피드백 기기 증폭 방법 | |
JP2010220195A (ja) | カレントコンベアベースの計器増幅器 | |
US20030222634A1 (en) | Offset calibration of current sharing signal for power supply units in redundant operation | |
CN1726637A (zh) | 用罚值和底值进行控制的延迟失配前馈放大器系统 | |
CN114487984A (zh) | 射频电源的校准装置及方法 | |
US7937429B2 (en) | Taylor series-based transmission line equalization scheme | |
CN1057740A (zh) | 具有改进的高速响应的高精度组合放大器 | |
JPH11186859A (ja) | 電圧−電流変換回路 | |
CN114629560B (zh) | 在线直流偏移校准系统及方法 | |
KR20240105960A (ko) | 오프셋 캘리브레이션 장치 및 방법 | |
JP7081783B2 (ja) | 増幅回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20090826 Termination date: 20170206 |