CN1652086A - 可估测存储器功率消耗的存储器控制装置 - Google Patents

可估测存储器功率消耗的存储器控制装置 Download PDF

Info

Publication number
CN1652086A
CN1652086A CNA2004100040310A CN200410004031A CN1652086A CN 1652086 A CN1652086 A CN 1652086A CN A2004100040310 A CNA2004100040310 A CN A2004100040310A CN 200410004031 A CN200410004031 A CN 200410004031A CN 1652086 A CN1652086 A CN 1652086A
Authority
CN
China
Prior art keywords
memory
power consumption
estimating
controller capable
memory controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004100040310A
Other languages
English (en)
Other versions
CN100340992C (zh
Inventor
杨颖智
廖仁亿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sunplus Technology Co Ltd
Original Assignee
Sunplus Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sunplus Technology Co Ltd filed Critical Sunplus Technology Co Ltd
Priority to CNB2004100040310A priority Critical patent/CN100340992C/zh
Publication of CN1652086A publication Critical patent/CN1652086A/zh
Application granted granted Critical
Publication of CN100340992C publication Critical patent/CN100340992C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本发明是有关于一种可估测存储器功率消耗的存储器控制装置,包括一控制装置、一命令派送装置、复数个排状态机及一功率状态及电流累加装置。功率状态及电流累加装置控制装置依据一系统所传送的存储器存取命令而产生控制信号,以对一同步动态随机存取存储器进行存取;命令派送装置是同步接收由该控制装置至该动态随机存取存储器的控制信号;复数个排状态机是耦合至该命令派送装置,以接收该命令派送装置所分派的控制信号,并以判断其内部状态是否应转移;功率状态及电流累加装置依据该复数个排状态机的状态以判断该动态存储器所属的状态,以计算该动态存储器的电流消耗。

Description

可估测存储器功率消耗的存储器控制装置
技术领域
本发明是关于一种存储器控制装置,尤指一种可估测存储器功率消耗的存储器控制装置。
背景技术
由于半导体制程快速的演进,今日的嵌入式系统设计已进入所谓的单晶片系统(System on Chip,SOC)时代,其是将一CPU棋组、特定目的的IP及周边控制装置等构成一特定目的系统整合至一单晶片中。图1是一MPEGII单晶片解码系统的方块图,其中为加速执行速度,一般在单晶片系统系统上会放置On-chip存储器120模组,同时在MIPS模组110中会有资料快取及指令快取(图未示),然而该On-chip中存储器120、资料快取及指令快取由于制程限制,一般为8Kbyte、16Kbyte或32Kbyte。
但是一般单晶片系统的存储器需求远非该On-chip存储器120所能满足,同时也由于die面积限制,大量存储器仍无法在单晶片系统系统内予以实现(implement),故为了满足存储器的需求,一般会在该MPEGII单晶片解码系统外,另行增加一同步随机存取存储器180,以让该MIPS模组110储存暂时性的资料。然而此种架构,由于同步随机存取存储器180住位于该单晶片系统系统之外,其功率的消则无法的估算,一般则是使用该同步随机存取存储器180的Datasheet上所记载的平均功率去估算该同步随机存取存储器180所消耗的功率。此种方式无法正确的估算,所以已知同步随机存取存储器所消耗功率的估算仍有诸多缺点而有予以改进的必要。
发明内容
本发明的主要目的是在提供一种可估测存储器功率消耗的存储器控制装置,以便能准确地估测存储器功率消耗,以避免已知技术仅能粗略估算的问题。
为达成上述目的,本发明提供一种可估测存储器功率消耗的存储器控制装置,其特征在于,包括:
一控制装置,是依据一系统所传送的存储器存取命令而产生控制信号,以对一同步动态随机存取存储器进行存取;
一命令派送装置,其是同步接收由该控制装置至该动态随机存取存储器的控制信号;
复数个排状态机,其是耦合至该命令派送装置,以接收该命令派送装置所分派的控制信号,并以判断其内部状态是否应转移;以及
一功率状态及电流累加装置,其依据该复数个排状态机的状态以判断该动态存储器所属的状态,以计算该动态存储器的电流消耗。
其中,该功率状态及电流累加装置是以查询一电流消耗表而计算该动态存储器的电流消耗。
其还包含一暂存器,是用以储存该动态存储器的电流消耗值。
其中,该暂存器是定期被写入该动态存储器的电流消耗值。
其中,该存储器可为同步动态随机存取存储器。
其中,该存储器可为倍速资料传输动态随机存取记忆。
附图说明
为进一步说明本发明的技术内容,以下结合实施例及附图详细说明如后,其中:
图1是是一已知MPEGII单晶片解码系统的方块图。
图2是本发明的可估测存储器功率消耗的存储器控制装置的一较佳
实施例的运作图。
图3是本发明随机存取存储器动态耗电估算装置的详细电路图。
图4是本发明A排状态机320及B排状态机的状态转移图。
具体实施方式
图2显示本发明的可估测存储器功率消耗的存储器控制装置的一较佳实施例的运作图,其中包含一存储器控制装置210、随机存取存储器动态耗电估算装置220、暂存器总线230及一同步随机存取存储器200。该同步随机存取存储器200亦可为倍速资料传输同步动态随机存取存储器(Double Data Rate SDRAM,DDR-SDRAM)。该存储器控制装置210则为一般的同步动态随机存取存储器的控制装置,其会产生存取该同步随机存取存储器200的控制信号。
该随机存取存储器动态耗电估算装置220是耦合至该存储器控制装置210,并监看该存储器控制装置210所送出的存取该同步随机存取存储器200的控制信号,以作为其内合状态机的驱动事件。
图3为该随机存取存储器动态耗电估算装置220的详细电路图,包含一命令派送装置310、一A排状态机320、一B排状态机330及一功率状态及电流累加装置340。该命令派送装置310同步接收由存储器控制装置210至同步随机存取存储器200的控制信号,并分派其控制信号至各对应的记忆排(memory bank)。该存储器控制装置210所传来的对同步随机存取存储器200的存取命令包含命令(读/写)及资料长度,而命令派送装置310则将该存取命令转为相关的记忆排的命令(读/写、长度)。
A排状态机320及B排状态机330由控制信号以判断状态是否应转移,图4为其状态转移图,其与该同步随机存取存储器200的状态固完全相同。亦即当A排状态机320及B排状态机330与该同步随机存取存储器200接收相同的控制信号时,其状态则与该同步随机存取存储器200相同。A排状态机320及B排状态机330并输出其状态给该功率状态及电流累加装置340,以判断该同步随机存取存储器200属于何种状态。
该功率状态及电流累加装置340依据A排状态机320及B排状态机330的状态及一内建的电流消耗表格341,查寻该状态时的记忆排电流消耗值,并由一累加器342加以累计。所累计电流消耗值会在一定周期时间被存入一暂存器343,系统固体(图未示)可由暂存器总线230读取该累计电流消耗值(前一时间区间),累加器342会在将累计值存入暂存器343时并清除累加器342重新累计。如此即可得知准确的存储器消耗功率。
由上述说明可知,本发明将模拟动态存储器的状态机内建于控制器内,即可同步模拟动态存储器的行为,并得知其状态。如此即可准确地计算该同步随机存取存储器200的功率消耗,而可逆免已知技术仅能粗略估算同步随机存取存储器200的功卒消耗的问题。
上述实施例仅是为了方便说明而举例而已,本发明所主张的权利范围自应以申请专利范围所述为准,而非仅限于上述实施例。

Claims (6)

1.一种可估测存储器功率消耗的存储器控制装置,其特征在于,包括:
一控制装置,是依据一系统所传送的存储器存取命令而产生控制信号,以对一同步动态随机存取存储器进行存取;
一命令派送装置,其是同步接收由该控制装置至该动态随机存取存储器的控制信号;
复数个排状态机,其是耦合至该命令派送装置,以接收该命令派送装置所分派的控制信号,并以判断其内部状态是否应转移;以及
一功率状态及电流累加装置,其依据该复数个排状态机的状态以判断该动态存储器所属的状态,以计算该动态存储器的电流消耗。
2.如权利要求1所述的可估测存储器功率消耗的存储器控制装置,其特征在于,其中,该功率状态及电流累加装置是以查询一电流消耗表而计算该动态存储器的电流消耗。
3.如权利要求1所述的可估测存储器功率消耗的存储器控制装置,其特征在于,其还包含一暂存器,是用以储存该动态存储器的电流消耗值。
4.如权利要求1所述的可估测存储器功率消耗的存储器控制装置,其特征在于,其中,该暂存器是定期被写入该动态存储器的电流消耗值。
5.如权利要求1所述的可估测存储器功率消耗的存储器控制装置,其特征在于,其中,该存储器可为同步动态随机存取存储器。
6.如权利要求1所述的可估测存储器功率消耗的存储器控制装置,其特征在于,其中,该存储器可为倍速资料传输动态随机存取记忆。
CNB2004100040310A 2004-02-04 2004-02-04 可估测存储器功率消耗的存储器控制装置 Expired - Fee Related CN100340992C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2004100040310A CN100340992C (zh) 2004-02-04 2004-02-04 可估测存储器功率消耗的存储器控制装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2004100040310A CN100340992C (zh) 2004-02-04 2004-02-04 可估测存储器功率消耗的存储器控制装置

Publications (2)

Publication Number Publication Date
CN1652086A true CN1652086A (zh) 2005-08-10
CN100340992C CN100340992C (zh) 2007-10-03

Family

ID=34867607

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100040310A Expired - Fee Related CN100340992C (zh) 2004-02-04 2004-02-04 可估测存储器功率消耗的存储器控制装置

Country Status (1)

Country Link
CN (1) CN100340992C (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101359305B (zh) * 2007-08-01 2010-04-14 微星科技股份有限公司 电脑功率测量装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5692202A (en) * 1995-12-29 1997-11-25 Intel Corporation System, apparatus, and method for managing power in a computer system
JP3580630B2 (ja) * 1996-02-26 2004-10-27 インターナショナル・ビジネス・マシーンズ・コーポレーション 消費電力を管理するシステム及び電源を管理する方法
US6446173B1 (en) * 1997-09-17 2002-09-03 Sony Corporation Memory controller in a multi-port bridge for a local area network
US6418070B1 (en) * 1999-09-02 2002-07-09 Micron Technology, Inc. Memory device tester and method for testing reduced power states

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101359305B (zh) * 2007-08-01 2010-04-14 微星科技股份有限公司 电脑功率测量装置

Also Published As

Publication number Publication date
CN100340992C (zh) 2007-10-03

Similar Documents

Publication Publication Date Title
US7315484B2 (en) Memory controller capable of estimating memory power consumption
CN102362464A (zh) 内存访问监测方法和装置
EP1369767A3 (en) Method and apparatus for adaptive power management of memory
CN102314935A (zh) 用于控制层叠芯片的刷新操作的半导体系统、器件和方法
CN103034538B (zh) 一种嵌入式操作系统中驱动程序的多级缓存处理方法
CN104460941B (zh) 一种降低主存存储器满负荷运行功耗的方法
CN104380259A (zh) 降低内存系统功耗的方法和内存控制器
CN103810126A (zh) 混合dram存储器及降低该dram存储器刷新时功耗的方法
CN103279309A (zh) 基于fpga的ddr控制装置及方法
US20080098243A1 (en) Power-optimizing memory analyzer, method of operating the analyzer and system employing the same
CN1619524A (zh) 具有共享本地存储器的通信装置和方法
CN101162405A (zh) 动态降低cpu功耗的方法
JP2008003711A5 (zh)
CN104679681A (zh) Ahb总线访问片上sram的高速桥装置及其工作方法
CN101769988B (zh) 芯片调试方法、系统和调试模块
CN101504632A (zh) 一种dma数据传输方法、系统及一种dma控制器
CN1661586A (zh) 一种基于arm的pc104嵌入式计算机
CN100340992C (zh) 可估测存储器功率消耗的存储器控制装置
CN101620883A (zh) 一种dram运行频率调整系统及方法
CN201444394U (zh) 可修改配置参数的ddr2控制器
CN206331414U (zh) 一种固态硬盘
CN102708075A (zh) 一种sd卡硬件控制装置及控制方法
CN201936294U (zh) 一种高速图像采集系统的缓存系统
US8407411B2 (en) Operation frequency adjusting system and method
CN101025898B (zh) 一种用于lcd驱动电路中双口sram操作冲突的仲裁电路结构

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20071003

Termination date: 20170204