CN1633132A - 同步传输资料的介面装置 - Google Patents
同步传输资料的介面装置 Download PDFInfo
- Publication number
- CN1633132A CN1633132A CN200510001799.7A CN200510001799A CN1633132A CN 1633132 A CN1633132 A CN 1633132A CN 200510001799 A CN200510001799 A CN 200510001799A CN 1633132 A CN1633132 A CN 1633132A
- Authority
- CN
- China
- Prior art keywords
- data
- articulamentum
- information
- receiving
- mentioned
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000001360 synchronised effect Effects 0.000 title claims description 15
- 238000012790 confirmation Methods 0.000 claims description 4
- 238000012546 transfer Methods 0.000 abstract description 2
- 230000005540 biological transmission Effects 0.000 description 27
- 238000000034 method Methods 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 4
- 238000013461 design Methods 0.000 description 1
- 230000009365 direct transmission Effects 0.000 description 1
- NHDHVHZZCFYRSB-UHFFFAOYSA-N pyriproxyfen Chemical compound C=1C=CC=NC=1OC(C)COC(C=C1)=CC=C1OC1=CC=CC=C1 NHDHVHZZCFYRSB-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/30—Definitions, standards or architectural aspects of layered protocol stacks
- H04L69/32—Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
- H04L69/322—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
- H04L69/324—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the data link layer [OSI layer 2], e.g. HDLC
Landscapes
- Engineering & Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Communication Control (AREA)
Abstract
本发明为一种介面装置,用于以串列ATA协定同步传输资料,包括:一资料源,用以提供一资料,以及在接收一资料接收完成确认信号时,输出一确认指令;以及一接收装置,用以从上述资料源接收上述资料,并于接收上述资料以及传送上述资料接收完成确认信号至上述资料源既定次数之后即进入闲置状态以等待接收另一资料,无须等待接收到上述资料源所传送的上述确认指令。因此,根据本发明能够有效减少装置间浪费于沟通协定所需的时间,在传输大量事件的传输模式下,能够大幅提高资料传输的速度以提高传输效能。
Description
本申请为申请号为02146727.7发明名称为同步传输资料方法及其介面装置的分案申请
技术领域
本发明有关于一种同步传输资料的介面装置,特别是有关于使用串列ATA协定的同步传输资料的介面装置。
背景技术
传统ATA介面技术是由IBM公司于1980年所建立的Advanced Technology(AT)介面所发展而来。近代ATA介面技术为控制资料(Control DataCorporation,CDC)公司,与西方数位(Western Digital Corporation)公司,及康伯电脑(Compaq Computer Corporation)公司所共同合作发展出来,上述企业是结合硬盘与电子控制器的原始AT介面而产生ATA介面。
于1980年,并列ATA介面已成为桌上型或膝上型电脑的储存介面通讯协定的主流,其相对简单、高效率、以及低成本的特性使其符合桌上型或膝上型电脑设备的需求。
然而,并列ATA介面长期以来具有下列缺点,即以5伏特信号操作,存在资料键壮性(robustness)、以及传输线的问题。
因此,串列ATA介面应运而生以解决并列ATA介面所遭遇的问题。由于串列ATA介面仅改变物理层介面的架构,因此能在没有改变传输装置结构下而沿用并列ATA介面所建立的登录与软件的相容性。
应用第三代串列ATA介面所传输的资料速度可达每秒600MB。因此串列ATA介面的实体层必须以相当高的速度串列输出资料,而连接层及其以上的层,并非以如此高的传输速度操作。在此情况下,必须于实体层以及连接层之间设计良好的同步时序协定以达到顺利的操作。故传统第三代串列ATA介面的主机端以及接收端的联系必须经由信号交换协定(handshake),且因为需要取得同步,因此需要一段时间以等待元件间的传输指令。
图1是显示传统指令影子记录传送图(command shadow registertransmission)。在第三时间区段中连接层已准备就绪,待命输出影子记录信息(shadow register block)。由于实体层以及连接层之间需要耗时于信号交换协定,因此实体层于第六时间区段输出XRDY信息。在此,假设需要三个时间周期做同步协定。故装置端的连接层于第九时间区段指示就绪并出RRDY信息。接下来,同样因为同步协定的缘故,装置端的实体层于第十二时间区段接收到RRDY信息。而主机端的连接层于第十六时间区段接收到上述RRDY信息,将其解码后,于第十七时间区段籍由输出一SOF封包而开始与装置端之间的资料传输动作。
由上述例子可发现在主机端以及装置端之间传输资料时,各传输信息间需要耗费许多时间来取得同步协定。再者,如图2所示,传统协定间的连接层于接收模式中,连接层持续输出R_OK或R-ERR以检查终端状态直到接收到SYNC信息后才结束此次资料传输动作。接下来,连接层才开始准备下次的资料传输动作,相当没有效率,因此降低了传统串列ATA协定的资料传输速度。
发明内容
有鉴于此,为了解决上述问题,本发明主要目的在于提供一种减少装置与连接层之间信号交换协定所需时间的同步传输资料的介面装置。
本发明另一目的在于提供一种改善于串列ATA介面间传输资料的方法,能够提高资料传输的速度。
为获致上述的目的,本发明提出一种介面装置,用于以串列ATA协定同步传输资料,包括一资料源以及一接收装置。资料源是用以提供资料,并在接收一资料接收完成确认信号时输出一确认指令;接收装置是用以从资料源接收上述资料,并于接收资料以及传送上述资料接收完成确认信号至资料源既定次数之后即进入闲置状态以等待接收另一资料,无须等待接收到资料源所传送的确认指令。
再者,本发明提出一种同步传输资料方法,适用于将资料由一资料源传输至一接收装置,接收装置具有连接层以及与连接层操作于不同频率的实体层,而连接层于能够接收资料时具有既定状态,上述同步传输资料方法包括下列步骤:首先,侦测连接层的既定状态;接下来,于实体层产生对应于连接层的既定状态的型态资料;最后将型态资料由实体层传送至资料源以指示接收装置的状态为能够接收资料的状态。
再者,本发明提出一种介面装置,用于以串列ATA协定同步传输资料,包括连接层、状态监视器、型态资料产生器、以及实体层控制器。连接层是用以接收一装置的资料,状态监视器是用以侦测连接层的状态,型态资料产生器是用以提供对应于连接层状态的型态资料,实体层控制器是用以直接传送型态资料至装置,无须接收由连接层所输出用以指示连接层型态的资料。
因此,在资料大量传输的情况下,根据本发明的方法能够有效减少装置间浪费于沟通协定所需的时间,故而能够大幅提高资料传输的速度以提高传输效能。
附图说明
图1是显示传统指令影子记录传送图。
图2是显示另一传统指令影子记录传送图。
图3是显示根据本发明实施例所述的介面装置的结构图。
图4是显示根据本发明实施例所述的指令影子记录传送图。
图5是显示另一根据本发明实施例所述的指令影子记录传送图。
符号说明:
30---输出装置 32---主机端
34---连接层 36---实体层
361---状态监视器 362---型态资料产生器
363---实体层控制器
具体实施方式
图3是显示根据本发明实施例所述的介面装置的结构图。根据本发明实施例所述的介面装置是于串列ATA架构下同步传送资料。输出装置30用以输出资料,而主机端32用以接收资料。输出装置30与主机端32各自具有一连接层以及实体层。连接层以及实体层各自的操作频率是完全不同。于图3中仅显示主机端32的连接层34以及实体层36,然而,输出装置30具有相同的结构,在此不予赘述。主机端32的连接层34是用以接收输出装置30所输出的资料。在此,连接层以及实体层之间是传输并列(Parallel)型式资料,而于输出装置30与主机端32的连接层34之间是传输串列(serial)型式资料。
此时,连接层34藉由连接层状态机(link status machine)产生指示连接层状态的型态资料(primitive)。状态监视器361持续侦测连接层34的状态。型态资料产生器362则根据状态监视器361所侦测的连接层34状态而提供对应于上述连接层的状态的型态资料。实体层控制器363并无须等待接收由连接层34所输出的指示连接层型态的资料,而直接传送型态资料产生器362所产生的型态资料至输出装置30。
图4是显示根据本发明实施例所述的指令影子记录传送(command shadowregister transmission)图。在第二时间区段中,连接层已准备就绪,待命输出影子记录信息(shadow register block)。由于状态监视器361以及型态资料产生器362是位于实体层36中,因此实体层36能够于第三时间区段输出XRDY信息而无须延迟与连接层作同步协定的时间。在第六时间区段时,装置端30的实体层接收到XRDY信息且同样因为装置端30的状态监视器以及型态资料产生器皆位于实体层中,因此装置端30能够接收资料,而装置端30的实体层输出RRDY信息且同时输出接收资料至其连接层。接着,主机端32的实体层36于第七时间区段接收到上述RRDY信息,将其解码后,于第九时间区段藉由输出一SOF封包而开始与装置端之间的传输动作。
再者,如上所述,在传统传输协定的连接层接收模式中,连接层持续输出R_OK或R_ERR信息以指示资料成功接收与否,直到接收到代表输出装置结束输出资料的SYNC信息后,才结束此次资料传输动作,其指令影子记录传送图如图2所示。
然而,在本发明中,连接层仅需输出几个上述R_OK或R_ERR信息后即可径自结束此次资料传输动作并进入待命状态以准备下一次的资料传输动作。一般而言,输出四到五个信息已足以确认资料传输完成,其指令影子记录传送图如图5所示。因此,在资料大量传输的情况下,根据本发明实施例所述的方法能够有效减少装置间浪费于沟通协定所需的时间,从而能够大幅提高资料传输的速度以提高传输效能。
本发明虽以较佳实施例揭露如上,然其并非用以限定本发明的范围,任何熟习此项技艺者,在不脱离本发明的精神和范围内,当可做些许的更动与润饰,因此本发明的保护范围由权利要求书所界定者为准。
Claims (3)
1.一种介面装置,用于以串列ATA协定同步传输资料,其特征在于包括:
一资料源,用以提供一资料,以及在接收一资料接收完成确认信号时,输出一确认指令;以及
一接收装置,用以从上述资料源接收上述资料,并于接收上述资料以及传送上述资料接收完成确认信号至上述资料源既定次数之后即进入闲置状态以等待接收另一资料,无须等待接收到上述资料源所传送的上述确认指令。
2.如权利要求1所述的介面装置,其特征在于:所述资料源是传送串列资料至上述接收装置。
3.如权利要求1所述的介面装置,其特征在于:所述既定次数为至少两次。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/191,213 US20040010625A1 (en) | 2002-07-09 | 2002-07-09 | Interface device and method for transferring data over serial ATA |
US10/191,213 | 2002-07-09 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN02146727.7A Division CN1210663C (zh) | 2002-07-09 | 2002-11-04 | 使用串列ata协定的同步传输资料方法及其介面装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN1633132A true CN1633132A (zh) | 2005-06-29 |
Family
ID=29999962
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200510001799.7A Pending CN1633132A (zh) | 2002-07-09 | 2002-11-04 | 同步传输资料的介面装置 |
CN02146727.7A Expired - Fee Related CN1210663C (zh) | 2002-07-09 | 2002-11-04 | 使用串列ata协定的同步传输资料方法及其介面装置 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN02146727.7A Expired - Fee Related CN1210663C (zh) | 2002-07-09 | 2002-11-04 | 使用串列ata协定的同步传输资料方法及其介面装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20040010625A1 (zh) |
CN (2) | CN1633132A (zh) |
TW (1) | TWI238941B (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7885282B2 (en) * | 2003-07-24 | 2011-02-08 | Seagate Technology Llc | Dynamic control of physical layer quality on a serial bus |
KR100606577B1 (ko) * | 2004-07-29 | 2006-07-28 | 삼성전자주식회사 | 직렬 에이티에이 인터페이스의 데이터 전송속도 조절장치및 그 방법 |
US20060075164A1 (en) * | 2004-09-22 | 2006-04-06 | Ooi Eng H | Method and apparatus for using advanced host controller interface to transfer data |
US8102710B2 (en) | 2007-10-17 | 2012-01-24 | Micron Technology, Inc. | System and method for setting access and modification for synchronous serial interface NAND |
US7827320B1 (en) * | 2008-03-28 | 2010-11-02 | Western Digital Technologies, Inc. | Serial ATA device implementing intra-command processing by detecting XRDY primitive while in the XRDY state |
US8856390B1 (en) | 2008-03-28 | 2014-10-07 | Western Digital Technologies, Inc. | Using device control field to implement non-disruptive notification of an ATA device |
US9645752B1 (en) | 2014-04-07 | 2017-05-09 | Western Digital Technologies, Inc. | Identification of data committed to non-volatile memory by use of notification commands |
US9632711B1 (en) | 2014-04-07 | 2017-04-25 | Western Digital Technologies, Inc. | Processing flush requests by utilizing storage system write notifications |
TWI560552B (en) * | 2015-01-30 | 2016-12-01 | Via Tech Inc | Interface chip and control method therefor |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AU7673894A (en) * | 1993-08-26 | 1995-03-21 | Electronic Arts, Inc. | Data transfer accelerating apparatus and method |
US6560200B1 (en) * | 1998-04-16 | 2003-05-06 | Kabushiki Kaisha Kenwood | Serial bus experimental apparatus |
US6222380B1 (en) * | 1998-06-15 | 2001-04-24 | International Business Machines Corporation | High speed parallel/serial link for data communication |
JP3592547B2 (ja) * | 1998-09-04 | 2004-11-24 | 株式会社ルネサステクノロジ | 情報処理装置および信号転送方法 |
US6385236B1 (en) * | 1998-10-05 | 2002-05-07 | Lsi Logic Corporation | Method and Circuit for testing devices with serial data links |
CA2271539A1 (en) * | 1999-05-12 | 2000-11-12 | Pmc-Sierra Inc. | Interface between a link layer device and one or more physical layer devices |
JP2002091905A (ja) * | 2000-09-20 | 2002-03-29 | Mitsubishi Electric Corp | 半導体装置およびアクセスウェイト数変更プログラムを記録したコンピュータ読み取り可能な記録媒体 |
US20020112109A1 (en) * | 2001-02-14 | 2002-08-15 | Jorgenson Anthony William | Method and apparatus for providing full duplex/half duplex radially distributed serial control bus architecture |
US6772311B2 (en) * | 2002-06-24 | 2004-08-03 | Texas Instruments Incorporated | ATAPI device unaligned and aligned parallel I/O data transfer controller |
US6829663B1 (en) * | 2002-08-21 | 2004-12-07 | Adaptec, Inc. | Method and apparatus for the synchronous control of a serial interface |
-
2002
- 2002-07-09 US US10/191,213 patent/US20040010625A1/en not_active Abandoned
- 2002-10-15 TW TW091123739A patent/TWI238941B/zh not_active IP Right Cessation
- 2002-11-04 CN CN200510001799.7A patent/CN1633132A/zh active Pending
- 2002-11-04 CN CN02146727.7A patent/CN1210663C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1467644A (zh) | 2004-01-14 |
US20040010625A1 (en) | 2004-01-15 |
CN1210663C (zh) | 2005-07-13 |
TWI238941B (en) | 2005-09-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8103813B2 (en) | Method and system for hardware based implementation of USB 1.1 over a high speed link | |
EP1546897A1 (en) | Bus connection system | |
US20070006020A1 (en) | Inter-host data transfer method, program, and system | |
CN1561489A (zh) | 计算机网络内的数据块存储 | |
CN1210663C (zh) | 使用串列ata协定的同步传输资料方法及其介面装置 | |
CN1637727A (zh) | 具有串行ata接口的电子装置和用于串行ata总线的省电方法 | |
CN102387184B (zh) | 切换装置和可在切换装置中操作的方法 | |
CN100351824C (zh) | 总线系统和用于连接到总线的总线接口 | |
CN107066413B (zh) | 一种用于处理多个总线设备数据的方法及其总线系统 | |
JP2001142845A (ja) | コンピュータシステムおよびデータ転送制御方法 | |
CN116566761B (zh) | Spi双主机共享仲裁系统及方法 | |
CN1153154C (zh) | 直接存储器存取至通用串行总线的转换电路及传输方法 | |
US7043589B2 (en) | Bus system and bus interface | |
CN101826061A (zh) | 硬件装置的共享系统与管理方法 | |
US20110090924A1 (en) | System to connect a serial scsi array controller to a storage area network | |
CN1564144A (zh) | 高速数据传输的装置及方法 | |
WO2001006708A1 (fr) | Dispositif de gestion de transfert de donnees et appareil electronique | |
JP4432388B2 (ja) | 入出力制御装置 | |
CN112416447A (zh) | 一个usb端口实现多个复合功能设备的方法及复合设备 | |
CN1490734A (zh) | 一种紧凑型外围部件互连总线系统中控制平面的实现方法 | |
CN1151443C (zh) | 非软驱存储器接口转换为软驱接口的装置 | |
CN101030899A (zh) | 实现Tclsh指令远程调用的方法和系统 | |
CN1157913C (zh) | 实时地面数据传输链路控制装置及设计方法 | |
CN111832049B (zh) | 一种基于spi的数据传输方法及系统 | |
CN1477835A (zh) | 一种网络数据交换中同步与异步间的转换方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |