CN1612255A - 使用具有匹配滤波器度量的加长均衡目标滤波器的装置 - Google Patents

使用具有匹配滤波器度量的加长均衡目标滤波器的装置 Download PDF

Info

Publication number
CN1612255A
CN1612255A CN200410084927.4A CN200410084927A CN1612255A CN 1612255 A CN1612255 A CN 1612255A CN 200410084927 A CN200410084927 A CN 200410084927A CN 1612255 A CN1612255 A CN 1612255A
Authority
CN
China
Prior art keywords
equalization target
lengthening
composition
equalization
target
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN200410084927.4A
Other languages
English (en)
Inventor
罗伊·D·西德西扬
阿杰伊·多拉基亚
伊万杰罗斯·伊莱夫塞里奥
理查德·L·加尔布雷斯
托马斯·米特尔霍尔泽
特拉维斯·R·奥恩宁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HGST Netherlands BV
Original Assignee
Hitachi Global Storage Technologies Netherlands BV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Global Storage Technologies Netherlands BV filed Critical Hitachi Global Storage Technologies Netherlands BV
Publication of CN1612255A publication Critical patent/CN1612255A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • G11B20/10055Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter using partial response filtering when writing the signal to the medium or reading it therefrom
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10268Improvement or modification of read or write signals bit detection or demodulation methods
    • G11B20/10287Improvement or modification of read or write signals bit detection or demodulation methods using probabilistic methods, e.g. maximum likelihood detectors
    • G11B20/10296Improvement or modification of read or write signals bit detection or demodulation methods using probabilistic methods, e.g. maximum likelihood detectors using the Viterbi algorithm

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

公开了一种在维特比检测器中使用具有匹配滤波器度量的一个加长均衡目标滤波器的装置。该均衡目标包括一个基础部分响应成分,即(1-D2)、一个白化该噪声的部分系数多项式成分,即(1+p1D+p2D2)、以及该噪声白化成分的一个时间反向副本。因此,该噪声白化成分的时间反相副本是来自先前一个匹配滤波器成分噪声白化成分。

Description

使用具有匹配滤波器度量的加长 均衡目标滤波器的装置
技术领域
本发明涉及数据信道中的数据信号检测,尤其涉及在维特比检测器中使用具有匹配滤波器度量的一种加长均衡目标滤波器的装置。
背景技术
近来开发的数据存储装置,例如磁盘驱动装置(即硬盘驱动器)具有增加的存储容量和提高的数据存取速度。由于这些优点,磁盘驱动装置已被广泛用作计算机系统的辅助存储器装置。更一般地说,脉冲通信中与盘驱动器技术中的这些改进相关的发展近来已经提供了增加的速度和在脉冲通信系统的大范围中的可靠性。本发明将在磁盘驱动装置的内容中详细描述,但脉冲通信技术的人员将自然理解到,本发明提供了在各种脉冲通信环境中用于数据脉冲检测的一种改进方法。
影响磁盘驱动装置的存储容量和访问速度的主要特征是磁头、记录介质、伺服机构、读/写通道中使用的信号处理技术等。在技术当中,利用PRML(部分响应最大似然)检测的信号处理技术对于在调制解调器磁盘驱动装置中看到的增加的存储容量和高接入速度具有很大贡献。
在磁盘驱动装置的普通读/写通道电路中的一个读出通道电路包括用于初始处理由该装置的读/写头产生的模拟读出信号的部件。这一处理提供了自动增益控制(AGC)放大、滤波和均衡化以及模拟数字转换。
随着面密度提高,符号间干扰(ISI)、与过渡相关的噪声和高密度非线性失真、以及在高数据速率的带宽限制导致性能下降。例如,在磁记录通道中的相邻记录比特之间的符号间干扰电平随记录密度而增加。当前最常用的读写通道是基于部分响应方案的读写通道。在这一方案中,通道脉冲和维特比检测器被用于检测在数字化读出信号中的数据脉冲以及恢复该比特。先进的重放均衡已经采用在该磁记录技术中来把该信道脉冲响应成形为某一指定的目标形状,该响应具有较短的持续期(高带宽)并且被称之为分区响应信号传送或均衡。匹配该目标成形的一个维特比检测器通常接在该部分响应均衡器之后。通过在信道输出的自适应均衡精确维持该期望的部分响应形状,使得高效地实现该维特比检测器并且因此改进该比特检测质量。该检测器的总体任务是恢复原始记录在该磁介质上的编码数据。
在此说明书中,如此的一个检测器接收一个均衡的数字读出信号,并且从其产生一个编码的数据信号,然后解码该编码的数据信号来产生最终的读出数据信号。在这样的一个读/写通道电路中的各种组成部分把各种参数引进到该设计和制造过程中,这些参数的值影响着该装置的数据存储器密度和存取速度。
该维特比译码算法的核心是网格的,它是显示时间段的编码器状态机的一个扩展。该网格的一部分显示可能的状态转移并且输出用于编码器一个周期的码字。在两个状态之间每一分支都表示该编码器中的一个可能的状态改变。通过把在取样序列y0,y1,....yn中的取样与相关于能够在时间n以状态j结束的全部可能路径相关的读回取样的预期序列进行比较,维特比处理过程确定了在每一状态j中结束的最佳路径(来自有限字母符号的最可能的序列),其中的状态j表示该通道中的存储器。
通常通过比较在实际和预期读回取样序列之间的欧几里德距离来确定该″最佳路径″。此欧几里德距离时常称作状态度量(也称为路径量度)。在状态j中结束的最佳路径时常被定义成具有最小状态度量的预测的读回取样序列。如本专业公知的那样,该状态度量能够以除欧几里德距离之外的术语限定。
可以根据数据相关噪声或其信号相关结构调整该欧几里德度量。但是,为了调整该欧几里德支路度量,需要用于各种不同状态的分离函数。操作在具有L系数的一个任意概括部分响应目标上的传统维特比检测器需要具有2L支路度量的2L-1个状态。例如,对于具有长度是5的一个目标来说,需要16个状态维特比。
随着记录密度的增加,需要更高阶的目标,并且该维特比检测器电路的尺寸和复杂度随着上述部分响应阶n指数地增加。换句话说,在检测中需要的状态的数量随目标长度和预测器长度指数地增长。在一个研究中,发现存储器4的一个对称目标的均衡的执行情况优于存储器3的非对称目标的均衡的执行情况。在另外的研究中发现长度为7的一个目标将给出最佳性能。
然而,该16状态均衡目标在目前是用于在一个PRML读出数据通道中用于提供均衡的传统方案。但是,该16状态均衡目标有许多缺点。例如,该原来的16状态目标传统方案的一个缺陷是该原来的16状态均衡目标是一个非对称目标,这种非对称目标需要相当大的整数系数以便实现用精确粒度编程。该可编程自然16状态均衡目标还难于在增益和定时恢复回路中实施,因为该16状态均衡目标缺乏对称性,需要大系数,并且在导出该时间梯度时在可编程的值上提供不连续的导数。
而且,该可编程原来的16状态均衡目标本身不适用于该维特比检测器的简单实施方案。该检测器的实施一欧几里德度量需要使用该原来的16状态目标的大量的支路度量系数。该维特比检测器实施一匹配滤波器度量需要使用该原来的16状态目标的一个复杂的可编程匹配滤波器。而且,该原来的16状态均衡目标的系数不能被独立地改变并且仍然保持该需要的DC零或时常期望的奈奎斯特(Nyquist)零。
在高线性记录密度,具有实系数的概括的部分响应多项式提供了比具有整数系数的部分响应多项式更好的对于该磁记录通道的匹配。但是,这样的一个系统实现起来非常复杂。
可以看到需要一种具有一个均衡目标的维特比检测器,以提供优于该传统16状态均衡目标的改进的性能。
发明内容
为克服上述现有技术中的局限性、并且克服在阅读和理解本说明书时变得显见的其它局限性,本发明公开了一种在一个维特比检测器中使用具有一个匹配滤波器度量的一个加长均衡目标滤波器的装置。
通过使用一个均衡目标,本发明解决了上述问题,该均衡目标包括一个基础部分响应成分,即(1-D2)、一个白化这种噪声的分数系数多项式成分,即(1+p1D+p2D2)、和该噪声白化成分的一个时间反向副本。因此,该噪声白化成分的时间反向副本是来自先前一个匹配滤波器成分噪声白化成分。
根据本发明原理一个实施例的读出通道包括:均衡器,用于均衡一个数字信号,以便提供均衡的再生信号;和维特比检测器,能够接收该均衡的再生信号并且把该再生的信号转换成指示存储在一个记录介质上的数据的数字输出信号;其中使用一个加长的均衡目标实现该均衡器,该加长的均衡目标包括第一和第二传递函数的一个数学卷积,该第一传递函数包括一个预定的均衡目标,用于提供把期望的成形提供到该读出信号,以及该第二传递函数包括一个匹配滤波器函数,提供一个时间反向成分,即该均衡目标的一个白化滤波器成分的时间反向副本。
在本发明的另一个实施例中,提供了一个信号处理系统。本信号处理系统包括:存储器,用于在其中存储数据;以及耦合到该存储器的一个处理器,使用一个加长的均衡目标来均衡一个数字信号,以便提供均衡的再生信号,其中该加长的均衡目标包括第一和第二传递函数的一个数学卷积,该第一传递函数包括一个预定的均衡目标,用于提供把期望的成形提供到该读出信号,以及该第二传递函数包括一个匹配滤波器函数,提供一个时间反向成分,即该均衡目标的一个白化滤波器成分的时间反向副本。
在本发明的另一个实施例中,提供了一个均衡器。根据一个加长的均衡目标实现该均衡器,其中该加长的均衡目标包括第一和第二传递函数的一个数学卷积,该第一传递函数包括一个预定的均衡目标,用于把期望的成形提供到该读出信号,以及该第二传递函数包括一个匹配滤波器函数,提供一个时间反向成分,即该均衡目标的一个白化滤波器成分的时间反向副本。
在本发明的另一个实施例中,提供了一个磁存储装置。该磁存储装置包括:用于在其上记录数据的一个磁存储介质;用于移动该磁存储介质的电机;用于在该磁存储介质上读和写数据的磁头;用于相对于该磁存储介质定位该磁头的一个致动器;以及用于处理在该磁存储介质上的编码信号的一个数据信道,该数据信道包括根据一个加长的均衡目标实现的一个均衡器,其中该加长的均衡目标包括第一和第二传递函数的一个数学卷积,该第一传递函数包括一个预定的均衡目标,用于提供把期望的成形提供到该读出信号,以及该第二传递函数包括一个匹配滤波器函数,提供一个时间反向成分,即该均衡目标的一个白化滤波器成分的时间反向副本。
在本发明的另一个实施例中,提供了另一均衡器。此均衡器根据用于把一个通道脉冲响应成形为一个期望目标形状的装置实现,该用于成形的装置包括第一装置,用于把期望的形状提供到该读出信号,以及第二装置,用于提供一个时间反向的成分,即用于成形的装置的一个白化滤波器成分的一个时间反向的副本。
定性本发明的这些优点和新颖特征在所附的并且形成本发明的一部分的权利要求中特别指出。但是为了更好地理解本发明的优点以及通过使用本发明而获得的目标,应该参考形成本发明另一部分的附图以及附带描述内容,其中示出了根据本发明一个装置的具体实例的描述。
附图说明
现参考附图,其中相同的参考数字始终表示对应的部件:
图1示出根据本发明一个实施例的存储系统;
图2是根据本发明一个实施例的磁盘驱动装置的框图;
图3是采用PRML检测的图2的读/写通道电路的框图;
图4示出根据本发明一个实施例的一个均衡器;
图5示出使用传统均衡目标的一个数据通道的框图;
图6示出使用传统均衡目标和匹配滤波器度量的一个数据通道的框图;
图7示出根据本发明一个实施例的使用匹配16状态均衡目标和匹配滤波器度量的一个数据通道的框图;和
图8示出根据本发明实施例的一个匹配滤波器度量的网格结构。
具体实施方式
在下列实施例的描述中,涉及构成本发明一部分的附图,其中通过可以实践本发明的具体的实施例表示。由于可以在不背离本发明范围的条件下作出结构上的改变,所以应该理解的是,可以利用其它实施例实现本发明。
本发明提供了在维特比检测器中使用具有匹配滤波器度量的一个加长均衡目标滤波器的装置。根据本发明实施例的均衡目标包括一个基础部分响应成分,即(1-D2),一个白化该噪声的部分系数多项式成分,即(1+p1D+p2D2),以及该噪声白化成分的一个时间反向副本。因此,该噪声白化成分的时间反相副本是来自先前的一个匹配滤波器成分的噪声白化成分。
图1示出根据本发明一个实施例的存储系统100。图1中的传感器110是在致动器120的控制之下。致动器120控制传感器110的位置。传感器110在磁介质130上写入和读出数据。读/写信号传到数据信道140。一个信号处理器系统150控制该致动器120和处理该数据通道140的信号。另外,一个介质平移器160由信号处理器系统150控制,使得磁介质130相对于传感器110移动。然而,本发明并不局限于特定类型的存储器系统100或局限于该存储器系统100中使用的介质130的类型。
图2是根据本发明一个实施例的磁盘驱动装置200的框图。图2中的盘210由主轴马达234转动,并且磁头212定位在对应盘210之一的表面。磁头212安装在从一个E型块组件214延伸到盘210的对应伺服臂上。块组件214具有相关的旋转音圈致动器230,移动块组件214并且从而改变头212的位置,用于从一个或者多个盘210上的特定的位置读出数据或写入数据。
一个预放大器216预放大由磁头212拾取的信号并从而在读取操作期间把一个放大信号提供给读/写通道电路218。在一个写入操作期间,预放大器216把一个编码的写数据信号从读/写通道电路218传输到磁头212。在一个读操作中,读/写通道电路18从由前置放大器216提供的一个读出信号中检测一个数据脉冲,并且解码该数据脉冲。读/写通道电路218把该解码的数据脉冲传输到一个盘数据控制器(DDC) 20。而且,读/写通道电路18还解码从该DDC 220接收的写数据,并且把该解码的数据提供到预放大器216。
DDC 220既通过读/写通道电路18和预放大器216把从主计算机(没示出)接收的数据写在盘210上,又将来自盘210的读出数据传送到该主计算机。DDC220还接口在该主计算机和微控制器224之间。缓存器RAM(随机存取存储器)222暂存在DDC 220和主计算机、微控制器224、和读/写通道电路218之间传送的数据。微控制器224响应来自主计算机的读和写指令而控制寻道和磁道跟踪功能。
ROM(只读存储器)226存储了用于微控制器224以及各种设定值的控制程序。响应从提供磁头212的定位控制的微控制器224产生的一个控制信号,伺服驱动器228产生用于驱动致动器230的一个驱动电流。该驱动电流被加到致动器230的一个音圈。根据从伺服驱动器228提供的该驱动电流的方向和大小,致动器230相对于盘210而定位磁头212。根据从为了控制盘210的微控制器224产生的控制值,一个主轴马达驱动器232驱动转动该盘210的主轴马达234。
图3是采用PRML检测的图2的读/写通道电路300的框图。图3中的读/写通道电路300包括具有读/写装置和记录介质的一个物理记录通道338、用于把数据写在记录介质上的一个写入通道电路340、和为了从该记录介质读出数据的一个读出通道电路342。写入通道电路340包括一个编码器344、预解码器346和写入补偿器348。读出通道电路342包括一个自动增益控制(AGC)放大器350、一个低通滤波器(LPF) 52、一个模-数转换器(ADC)354、一个自适应均衡器356、一个维特比检测器358、一个增益控制器360、一个定时控制器362和一个解码器364。该维特比检测器358包括一个匹配滤波器(图3未示出)。
操作中,编码器344把输入的将要写入在该记录介质上的写数据编码成一个预定的码。例如,其中邻接的零的数量必须保持在特定的最大和最小值之间的一个RLL(局限运行长度)码被共同用于这一预定的编码。但是,本发明并不意味着局限于RLL,其它编码也可被使用。预解码器346被包括以避免差错传播。写入补偿器348减小了由该读/写标题而产生的非线性影响。但是,由于实际记录通道的响应与此传递函数不完全一致,所以总是需要随后的均衡。
自动增益控制(AGC)放大器350放大从该盘读出的一个模拟信号。低通滤波器352消除来自AGC放大器350的高频噪声并且重新成形该信号输出。从低通滤波器352输出的信号由模拟-数字(A/D)转换器354转换成一个离散的数字信号。该所得到的结果数字信号被随后加到自适应均衡器356,自适应控制符号间干扰(ISI)以便产生期望的波形。维特比检测器358接收从自适应均衡器356输出的均衡信号并且从其产生编码数据。解码器64解码从维特比检测器358输出的该编码数据,以便产生该最终读出数据。同时,为了校正该模拟信号包络和该数字抽样定时,增益控制器360控制AGC放大器350的增益,并且定时控制器362控制用于A/D转换器354的抽样定时。
图4示出根据本发明一个实施例的一个均衡器400。图4中,输入信号410被馈送到移位寄存器电路412中。随着每一连续的输入到达该移位寄存器,存储单元420的值被抽取。抽取的信号在430可以由选择系数440相乘。其结果产生的抽取信号450被随后在460被相加,以便提供一个输出470。
图5示出使用传统均衡目标的一个数据通道的框图500。图5中,一个读回信号ak510被加到由(1-D2)(1+p1D+p2D2)给定的均衡器目标512表示的均衡器。在维特比检测器540的输入端产生一个噪声白化的目标yk530。
图6示出使用传统均衡目标和匹配滤波器度量的一个数据通道的框图600。图6中,一个读回信号ak610被加到具有由(1-D2)(1+p1D+p2D2)给定的均衡器目标612的均衡器。因此该均衡目标612包括一个基础部分响应成分,即(1-D2),和一个部分系数多项式成分以白化该噪声,即(1+p1D+D2)。在匹配滤波器650的输入端提供一个噪声白化的目标yk630。该匹配滤波器650由(-1+D2)(p2+p1D+D2)给定。匹配滤波器650把输出端zk660提供到该维特比检测器640。匹配滤波器650促使该解码输出的变换。因此图6的框图600提供了欧几里德度量检测。
图7示出使用匹配的16状态均衡目标和匹配滤波器度量的一个数据通道的框图700。图7中,读回信号ak710被加到由(1-D2)(1+p1D+p2D2)(p2+p1D+D2)给定的匹配16状态均衡器目标712表示的均衡器。匹配的16状态均衡器目标712的一部分是该匹配滤波器750先前的一部分。噪声目标yk730被提供在该匹配滤波器750的输入端。由(-1+D2)给定该匹配滤波器750。匹配滤波器750把输出端zk760提供给该维特比检测器740。
通过重新排列均衡目标的成分,匹配的16状态(MS16)均衡目标712被提供该匹配滤波器的成分。因此该均衡目标712包括一个基础部分响应成分,即(1-D2),一个白化该噪声的部分系数多项式成分,即(1+p1D+p2D2),以及该噪声白化成分780的一个时间反向副本。因此,该噪声白化成分780的时间反相副本是来自图6示出的该匹配滤波器的成分。
该匹配16状态均衡器目标712可以由(1+aD+bD2-bD4-aD5-D6)表示,其中a=(p1/p2)+p1而b=(p1 2+1)/p2)+p2-1。该MS16均衡目标712是只有用于编程的两个参数的一个对称目标。该a和b参数实现了在目标响应中的大灵活性,并且每一参数都能够独立地改变而同时保持在DC和奈奎斯特的零。
该MS16均衡目标712还展现出比图5-6示出的原来的16状态均衡目标512、612更少的高频能量。通过使用MS16均衡目标712,还可以更容易地均衡很低分辩率的系统。
由于抽取(tap)加权量化效果,该MS16均衡目标712展现出更少的SER损失。该硬件需要存储有限精度的均衡化FIR的抽取加权。当这些抽取加权被量化时,在SER中出现某些丢失。该MS16均衡目标712在这一方面是优秀的。
MS16均衡目标712允许在维特比检测器740之前使用一个很简单的非可编程的匹配滤波器750。已经展示出,当使用该MS16目标712时,在该均衡化FIR之后总体需要的精度较小。
图8示出根据本发明实施例的一个匹配滤波器度量的网格结构。图8中,该初始码字状态810被显示在左边,可能的随后码字状态812表示在右边。每一码字都通过网格结构图与一个唯一路径相关。网格结构图在每一级或时间增量t都具有2M个节点。图8中有16个节点820。有两个支路822 824留给每一节点。每一节点的支路表示每一节点或输入值的可能的路径形式。如能够在图8中所见,上部八个支路加法器830只包含信号项zk,并且底部八个支路840仅包括恒定的a和b。如上所述,a和b是可编程的常数并且反映该使用中的可编程的检测目标。
参照图1-8示出的处理可被确实地包括在一个计算机可读媒体或载体中,例如图1示出的一个或者多个固定和/或可移动的数据存储装置188中,或其它数据存储器或数据通信装置中。计算机程序190可被加载到存储器170以便配置该处理器172来执行计算机程序190。当由图1的处理器172读出并且执行时,该计算机程序190包括使得该装置执行必需步骤的指令,以便执行本发明实施例的步骤或基本原理。
本发明的最佳实施例的上述描述是用于示出和描述的目的。本发明并不打算完全局限于公开的形式。根据上述指教可能有许多修改和变更。本发明的意图范围不局限细节描述,而是由所附的权利要求所限定。

Claims (32)

1.一种读出通道,包括:
均衡器,用于均衡一个数字信号,以便提供均衡的再生信号;和
维特比检测器,能够接收该均衡的再生信号并且把该再生的信号转换成指示存储在一个记录介质上的数据的数字输出信号;
其中使用一个加长的均衡目标实施该均衡器,该加长的均衡目标包括第一和第二传递函数的一个数学卷积,该第一传递函数包括一个预定的均衡目标,用于把期望的成形提供到该读出信号,以及该第二传递函数包括一个匹配滤波器函数,提供一个时间反向成分,即该均衡目标的一个白化滤波器成分的时间反向副本。
2.权利要求1的读出通道,其中该预定均衡目标包括具有一个长度为7的16状态均衡目标。
3.权利要求1的读出通道,其中加长均衡目标是对称的并且只包括两个可编程的参数。
4.权利要求1的读出通道,其中该加长均衡目标的系数是在保持一种DC零和一个期望的奈奎斯特零的同时可独立调整的系数。
5.权利要求1的读出通道,其中该加长的均衡目标包括一个基础部分响应成份、一个部分系数多项式成分和该部分系数多项式成分的一个时间反向副本。
6.权利要求1的读出通道,其中该加长的均衡目标具有(1-D2)(1+p1D+p2D2)(p2+p1D+D2)的形式。
7.权利要求1的读出通道,其中该加长的均衡目标具有(1+aD+bD2-bD4-aD5-D6)的形式,其中a等于(p1/p2)+p1并且b等于((p1 2+1)/p2)+p2-1。
8.权利要求7的读出通道,其中a和b是可编程的。
9.一种信号处理系统,包括:
存储器,用于在其中存储数据;和
耦合到该存储器的一个处理器,使用一个加长的均衡目标来均衡一个数字信号,以便提供均衡的再生信号,其中该加长的均衡目标包括第一和第二传递函数的一个数学卷积,该第一传递函数包括一个预定的均衡目标,用于把期望的成形提供到该读出信号,以及该第二传递函数包括一个匹配滤波器函数,提供一个时间反向成分,即该均衡目标的一个白化滤波器成分的时间反向副本。
10.权利要求9的信号处理系统,其中该预定均衡目标包括具有一个长度为7的16状态均衡目标。
11.权利要求9的信号处理系统,其中加长均衡目标是对称的并且只包括两个可编程的参数。
12.权利要求9的信号处理系统,其中该加长均衡目标的系数是在保持一种DC零和一个期望的奈奎斯特零的同时可独立调整的系数。
13.权利要求9的信号处理系统,其中该加长的均衡目标包括一个基础部分响应成份、一个部分系数多项式成分和该部分系数多项式成分的一个时间反向副本。
14.权利要求9的信号处理系统,其中该加长的均衡目标具有(1-D2)(1+p1D+p2D2)(p2+p1D+D2)的形式。
15.权利要求9的信号处理系统,其中该加长的均衡目标具有(1+aD+bD2-bD4-aD5-D6)的形式,其中a等于(p1/p2)+p1并且b等于((p1 2+1)/p2)+p2-1。
16.权利要求15的信号处理系统,其中a和b是可编程的。
17.根据一种加长的均衡目标实现的均衡器,该加长的均衡目标包括第一和第二传递函数的一个数学卷积,该第一传递函数包括一个预定的均衡目标,用于把期望的成形提供到该读出信号,以及该第二传递函数包括一个匹配滤波器函数,提供一个时间反向成分,即该均衡目标的一个白化滤波器成分的时间反向副本。
18.权利要求17的均衡器,其中加长均衡目标是对称的并且只包括两个可编程的参数。
19.权利要求17的均衡器,其中该加长均衡目标的系数是在保持一种DC零和一个期望的奈奎斯特零的同时可独立调整的系数。
20.权利要求17的均衡器,其中该加长的均衡目标包括一个基础部分响应成份、一个部分系数多项式成分和该部分系数多项式成分的一个时间反向副本。
21.权利要求17的均衡器,其中该加长的均衡目标具有(1-D2)(1+p1D+p2D2)(p2+p1D+D2)的形式。
22.权利要求17的均衡器,其中该加长的均衡目标具有(1+aD+bD2-bD4-aD5-D6)的形式,其中a等于(p1/p2)+p1并且b等于((p1 2+1)/p2)+p2-1。
23.权利要求22的均衡器,其中a和b是可编程的。
24.一种磁存储装置,包括:
用于在其上记录数据的磁存储介质;
用于移动该磁存储介质的电机;
用于在该磁存储介质上读和写数据的磁头;
用于相对于该磁存储介质定位该磁头的一个致动器;和
用于处理在该磁存储介质上的编码信号的一个数据信道,该数据信道包括根据一个加长的均衡目标实施的一个均衡器,其中该加长的均衡目标包括第一和第二传递函数的一个数学卷积,该第一传递函数包括一个预定的均衡目标,用于把期望的成形提供到该读出信号,以及该第二传递函数包括一个匹配滤波器函数,提供一个时间反向成分,即该均衡目标的一个白化滤波器成分的时间反向副本。
25.权利要求24的磁存储装置,其中该预定均衡目标包括具有一个长度为7的16状态均衡目标。
26.权利要求24的磁存储装置,其中加长均衡目标是对称的并且只包括两个可编程的参数。
27.权利要求24的磁存储装置,其中该加长均衡目标的系数是在保持一种DC零和一个期望的奈奎斯特零的同时可独立调整的系数。
28.权利要求24的磁存储装置,其中该加长的均衡目标包括一个基础部分响应成份、一个部分系数多项式成分和该部分系数多项式成分的一个时间反向副本。
29.权利要求24的磁存储装置,其中该加长的均衡目标具有(1-D2)(1+p1D+p2D2)(p2+p1D+D2)的形式。
30.权利要求24的磁存储装置,其中该加长的均衡目标具有(1+aD+bD2-bD4-aD5-D6)的形式,其中a等于(p1/p2)+p1并且b等于((p1 2+1)/p2)+p2-1。
31.权利要求30的磁存储装置,其中a和b是可编程的。
32.一种均衡器,此均衡器根据用于把一个通道脉冲响应成形为一个期望目标形状的装置实现,该用于成形的装置包括第一装置,用于把期望的形状提供到该读出信号,以及第二装置,用于提供一个时间反向的成分,即用于成形的装置的一个白化滤波器成分的一个时间反向的副本。
CN200410084927.4A 2003-10-10 2004-10-10 使用具有匹配滤波器度量的加长均衡目标滤波器的装置 Pending CN1612255A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/683,645 US7286595B2 (en) 2003-10-10 2003-10-10 Apparatus using a lengthened equalization target filter with a matched filter metric in a viterbi detector
US10/683,645 2003-10-10

Publications (1)

Publication Number Publication Date
CN1612255A true CN1612255A (zh) 2005-05-04

Family

ID=34422785

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200410084927.4A Pending CN1612255A (zh) 2003-10-10 2004-10-10 使用具有匹配滤波器度量的加长均衡目标滤波器的装置

Country Status (2)

Country Link
US (1) US7286595B2 (zh)
CN (1) CN1612255A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105374372A (zh) * 2014-08-28 2016-03-02 株式会社东芝 盘装置及控制装置

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005135532A (ja) * 2003-10-30 2005-05-26 Sony Corp 適応等化装置、復号装置、及び誤差検出装置
US7643238B2 (en) * 2005-08-29 2010-01-05 Broadcom Corporation Dibit extraction
US8284870B1 (en) * 2006-02-07 2012-10-09 Link—A—Media Devices Corporation Timing loop
US7917563B1 (en) 2006-02-07 2011-03-29 Link—A—Media Devices Corporation Read channel processor
WO2009082542A1 (en) * 2007-12-21 2009-07-02 Lsi Corporation Systems and methods for adaptive equalization in recording channels
US8599973B2 (en) * 2008-04-30 2013-12-03 HGST Netherlands B.V. Detection of synchronization mark from output of matched filter upstream of Viterbi detector
US8300342B2 (en) * 2008-04-30 2012-10-30 HGST Netherlands B.V. Multi-bit phase alignment for synchronization mark pattern matching
US8199800B2 (en) * 2008-08-04 2012-06-12 Seagate Technology Llc Off-track aware equalizer design for bit-patterned media
US8230313B2 (en) * 2008-08-11 2012-07-24 Texas Instruments Incorporated Low-power predecoding based viterbi decoding
WO2013101583A1 (en) * 2011-12-30 2013-07-04 Zte (Usa) Inc. Digital filter, partial response equalizer, and digital coherent receiver device and method
US8896949B1 (en) 2013-03-07 2014-11-25 Western Digital Technologies, Inc. Disk drive employing general noise whitening filter to reduce length of data dependent noise whitening filters
US8947812B1 (en) 2014-03-27 2015-02-03 Western Digital Technologies, Inc. Data storage device comprising equalizer filter and inter-track interference filter
CN105610748B (zh) * 2014-11-20 2018-11-16 中国航空工业集团公司雷华电子技术研究所 一种频率分段的通道均衡方法
US9183877B1 (en) 2015-03-20 2015-11-10 Western Digital Technologies, Inc. Data storage device comprising two-dimensional data dependent noise whitening filters for two-dimensional recording

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5521945A (en) * 1995-06-30 1996-05-28 Quantum Corporation Reduced complexity EPR4 post-processor for sampled data detection
US6201839B1 (en) * 1997-05-09 2001-03-13 Carnegie Mellon University Method and apparatus for correlation-sensitive adaptive sequence detection
US6373906B1 (en) * 2000-10-26 2002-04-16 International Business Machines Corporation Method and apparatus for Viterbi detection of generalized partial response signals including two-way add/compare/select for improved channel speed
US6377635B1 (en) * 2000-10-26 2002-04-23 International Business Machines Corporation Method and apparatus for viterbi detection of generalized partial response signals using partial matched filter and matched filter metrics
US7050419B2 (en) * 2001-02-23 2006-05-23 Terayon Communicaion Systems, Inc. Head end receiver for digital data delivery systems using mixed mode SCDMA and TDMA multiplexing

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105374372A (zh) * 2014-08-28 2016-03-02 株式会社东芝 盘装置及控制装置

Also Published As

Publication number Publication date
US7286595B2 (en) 2007-10-23
US20050078772A1 (en) 2005-04-14

Similar Documents

Publication Publication Date Title
US8599973B2 (en) Detection of synchronization mark from output of matched filter upstream of Viterbi detector
EP1495468B1 (en) Method and apparatus for a data-dependent noise predictive viterbi detector
US7173783B1 (en) Media noise optimized detector for magnetic recording
US5954837A (en) Method for optimizing viterbi detector threshold values
CN1612255A (zh) 使用具有匹配滤波器度量的加长均衡目标滤波器的装置
JP3486141B2 (ja) デジタル再生信号処理装置
JPH08115503A (ja) 書込予補償を最適化する方法、書込予補償最適化回路およびディスクドライブ
CN1941139B (zh) 信号处理装置、信号处理方法及存储系统
CN1661706A (zh) 使用读取定时路径提供写入预补偿的方法及设备
CN1945718A (zh) 在存储读取通道中进行非对称性补偿的动态方法
CN1674133A (zh) 用于提供动态均衡器最优化的设备
CN1497581A (zh) 使用部分响应最大似然检测的信号处理设备
US8122332B2 (en) Method and apparatus for error compensation
JP4008677B2 (ja) 情報記録再生装置、信号復号回路、情報記録媒体の記録構造及び方法
US6771442B2 (en) Off-track interference emulator
CN1162874A (zh) 维特比译码方法及适用于该方法的电路
WO2002027721A1 (en) Method and apparatus for determining equalized signal-to-noise ratio in a storage device
CN1568515A (zh) 最佳化读/写频道之总误差乘法器
US8817401B2 (en) Zero gain start and gain acquisition based on adaptive analog-to-digital converter target
CN1300768C (zh) 用于在数据读出通道中提供数据相关检测的装置
US6282251B1 (en) Modified viterbi detector which accounts for correlated noise
JP4058153B2 (ja) 符号化方法およびそれを用いた記録再生装置
JP4603490B2 (ja) 振幅調整装置、振幅調整方法、および記憶システム
WO1999018658A1 (en) Method and apparatus for detecting data in magnetic recording using decision feedback
US11811425B2 (en) Neural network soft information detector in a read channel

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C12 Rejection of a patent application after its publication
RJ01 Rejection of invention patent application after publication

Open date: 20050504