CN1605972A - 中央处理器的供应电压的控制电路 - Google Patents

中央处理器的供应电压的控制电路 Download PDF

Info

Publication number
CN1605972A
CN1605972A CN 200410057103 CN200410057103A CN1605972A CN 1605972 A CN1605972 A CN 1605972A CN 200410057103 CN200410057103 CN 200410057103 CN 200410057103 A CN200410057103 A CN 200410057103A CN 1605972 A CN1605972 A CN 1605972A
Authority
CN
China
Prior art keywords
mentioned
signal
central processing
processing unit
supply voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 200410057103
Other languages
English (en)
Other versions
CN1295582C (zh
Inventor
王政治
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Winbond Electronics Corp
Original Assignee
Winbond Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US10/678,089 external-priority patent/US7134030B2/en
Application filed by Winbond Electronics Corp filed Critical Winbond Electronics Corp
Publication of CN1605972A publication Critical patent/CN1605972A/zh
Application granted granted Critical
Publication of CN1295582C publication Critical patent/CN1295582C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)

Abstract

本发明是一种中央处理器(CPU)的供应电压的控制电路,其中CPU具有用以输出一电源指示信号的至少一电源指示接脚。在此控制电路中,一暂存器,用以储存一调整信号。一加总单元,用以加总电源指示信号及调整信号,产生一第一信号输出。一选择装置,用以接收电源指示信号以及第一信号。一选择控制器,用以控制选择装置输出电源指示信号或第一信号中之一。一PWM调变器,用以根据所接收的电源指示信号或第一信号,产生一电源供应电压至CPU。本发明所输出到中央处理器的电源供应电压,不仅可具有一个由调整信号造成的固定电压增量,而且会随着中央处理器的负载大小及温度改变,故可以达到超频的目的。

Description

中央处理器的供应电压的控制电路
技术领域
本发明有关于一种控制电路,特别有关一种中央处理器(CPU)的供应电压的控制电路,可随着CPU的负载大小及温度改变,调整供应电压并且可以加上一固定电压增量,借以达到CPU超频的目的。
背景技术
目前,市售的个人计算机中,中央处理器(CPU)皆具有电源指示脚位(VID pins),用以输出电源控制信号SVID,来控制PWM调变器输出到中央处理器的电源电压。由于不同制程的中央处理器需要不同的供应电压VCORE时,可以透过这些输出脚位的逻辑准位,调整中央处理器所需要的电压准位,如图1中所示。
习知中央处理器的超频方法,除了改变频率之外,也必须同时改变提供给中央处理器的供应电压,来达到超频成功的目的。如图2中所示,使用者可以借由接口总线14,例如系统总线或I2C总线,存入一个设定值于VID暂存器16中。VID控制器18用以产生一选择信号sel,多任务器20根据选择信号sel输出来自中央处理器10的信号SVID,或来自VID暂存器16的信号RVID。当中央处理器10要超频时,多任务器20则会根据来自VID控制器18的选择信号sel,输出该信号RVID至PWM调变器12,以改变输出至中央处理器10的电压VCORE,而达到超频的目的。
然而,根据英特尔(Intel)所公布的规格VRD10.0,中央处理器10的电源指示脚位的输出值,将会随着中央处理器10的负载大小及温度来调整及随时改变。如图2中的习知电源供应电路的架构下,中央处理器10与其输出的信号SVID,已借由一多任务器隔离,因此当中央处理器所输出的信号SVID,随着其负载大小及温度改变时,此电路无法自动调整输出至PWM调变器12的信号,及输出至中央处理器的供应电压。如此,便无法利用前述方法,来达到中央处理器超频的目的。
发明内容
本发明的首要目的,是在于提供一电源控制电路,可随着CPU的负载大小及温度改变,调整供应电压并且可以加上一固定电压增量,而达到超频CPU的目的。
为达成上述目的,本发明提供一种中央处理器(CPU)的供应电压的控制电路,其中CPU具有用以输出一电源指示信号的至少一电源指示接脚。在此控制电路中,一暂存器,用以储存一调整信号。一加总单元,用以加总电源指示信号及调整信号,产生一第一信号输出。一选择装置,用以接收电源指示信号以及第一信号。一选择控制器,用以控制选择装置输出电源指示信号或第一信号中之一。一PWM调变器,用以根据所接收的电源指示信号或第一信号,产生一电源供应电压至CPU。
本发明的发明效果是:所输出到中央处理器的电源供应电压,不仅可具有一个由调整信号造成的固定电压增量,而且会随着中央处理器的负载大小及温度改变,故可以达到超频的目的。
附图说明
图1为习知电源供应电路的架构图;
图2为另一习知电源供应电路的架构图;
图3为本发明的控制电路的示意图。
符号说明:
10、110:CPU
12、120:PWM调变器
14、190:接口总线
16、150:暂存器
18:VID控制器
20、130:多任务器
22、170:计时控制单元
140:加总单元
160:选择控制器
180:芯片组
具体实施方式
为了让本发明的上述和其它目的、特征、和优点能更明显易懂,下文特举一较佳实施例,并配合所附图示,作详细说明如下:
如图3中所示,本发明提供一种中央处理器的供应电压的控制电路100,中央处理器110是设置于一具有芯片组180的计算机系统中,且具有至少一电源指示接脚,用以输出一电源指示信号SVID
中央处理器110的供应电压的控制电路100,包括一PWM调变器120、一选择装置130、一加总单元140、一暂存器150以及一选择控制器160。
选择装置130,举例来说可为一多任务器(multiplexer),具有一第一输入端、一第二输入端以及一控制端,其中上述第一输入端耦接电源指示信号SVID
于此实施例中,暂存器150是可为一数字暂存器,例如为一电池备份元件或一非挥发性存储器,用以储存一调整信号Sa。
一加总单元140,是用以根据电源指示信号SVID以及调整信号Sa,产生一第一信号S1输出至选择装置130的第二输入端。于本例中,加总单元140包含一译码单元、一加法器以及一编码单元(未示于图中)。其中译码单元用以根据一VRM table表,将电源指示信号SVID转换成一数字值,输出至上述加法器。上述加法器,用以将上述数字值加上该调整信号Sa,输出一第二信号。上述编码单元,是根据VRM table表,将上述第二信号再转换成第一信号S1输出至选择装置130的第二输入端。
于本发明的另一实施例中,调整信号Sa亦可为一个由外部电路产生的模拟信号。此时,加总单元140则为一个模拟加法器,此模拟加法器会把电源指示信号SVID加上调整信号Sa,然后作为第一信号S1输出至选择装置130的第二输入端。
一选择控制器160,用以输出选择信号sel至选择装置130的控制端,致使选择装置130输出电源指示信号SVID或第一信号S1中之一。一PWM调变器120,耦接选择装置130,用以根据所接收的电源指示信号SVID或第一信号S1,产生一电源供应电压VCORE至中央处理器110。
于本发明的中央处理器的供应电压的控制电路中,当计算机系统未进行超频(即正常操作模式)时,选择装置130会根据选择控制器160所输出的选择信号sel,将来自中央处理器110的电源指示信号SVID,直接输入到PWM调变器120中。然后PWM调变器120会依据电源指示信号SVID,产生电源供应电压VCORE至中央处理器110。此时当中央处理器110输出的电源指示信号SVID,随着中央处理器110的负载大小及温度改变时,PWM调变器120所输出的电源供应电压VCORE亦会跟着改变。
当计算机系统要超频时,首先借由I2C总线或系统总线,将欲增加或减少的电压值,写入暂存器150,并且更改选择控制器的输出值,使得选择装置会输出其第二输入端所接收到的第一信号S1。接着,如同习知方法,改变中央处理器110的外频至一个适当的频率。
接着,计算机系统重新开机。此时,加总单元140会输出一个由调整信号Sa及电源指示信号SVID组合成的第一信号S1,至选择装置130的第二输入端。
PWM调变器120会依据第一信号S1,产生电源供应电压VCORE至中央处理器110。此时,即使中央处理器110输出的电源指示信号SVID,会随着中央处理器110的负载大小及温度改变。加总单元会根据已改变的电源指示信号SVID及该调整信号Sa,产生第一信号至PWM调变器120。因此,PWM调变器120所输出的电源供应电压VCORE,不仅会随着中央处理器110的负载大小及温度改变,而且更具有一个由调整信号Sa造成的固定增量,借以达到超频CPU的目的。
本发明的控制电路,更包括一计时控制单元170,举例来说,可为一个看门狗定时器(watching dog timer)。一般来说,计时控制单元170用在避免计算机系统超频失败时,系统无法恢复的情况。
也就是说,计算机系统重新开机后,计时控制单元170计时一既定时间,然后输出重置信号Sreset。若计算机系统重新开机后,中央处理器正常动作(超频成功),计算机系统的BIOS会输出一禁能信号,停止计时控制单元170的计时,计时控制单元170就不会输出重置信号Sreset。若计算机系统重新开机后,中央处理器无法正常动作(超频失败),计算机系统的BIOS就不会输出禁能信号,因此计时控制单元170计时一既定时间,然后输出重置信号Sreset至选择控制器160以及计算机系统的芯片组,使得选择装置130改为输出电源指示信号SVID,且计算机系统会重新开机。因此,计时控制单元170用在避免计算机系统超频失败时,系统无法自动恢复的情况。
因此,本发明所输出到中央处理器的电源供应电压,不仅可具有一个由调整信号Sa造成的固定电压增量,而且会随着中央处理器110的负载大小及温度改变,故可以达到超频的目的。

Claims (13)

1.一种中央处理器的供应电压的控制电路,其特征在于上述中央处理器具有至少一电源指示接脚,用以输出一电源指示信号,包括:
一选择装置,具有一第一输入端耦接上述电源指示信号,一第二输入端以及一控制端;
一暂存器,用以储存一调整信号;
一加总单元,用以根据上述电源指示信号以及上述调整信号,产生一第一信号输出至上述选择装置的第二输入端;
一选择控制器,用以输出一选择信号至上述选择装置的上述控制端,致使上述选择装置输出上述电源指示信号或上述第一信号中之一;以及
一PWM调变器,耦接上述选择装置,用以根据上述电源指示信号或第一信号中之一,产生一电源供应电压至上述中央处理器。
2.根据权利要求1所述的中央处理器的供应电压的控制电路,其特征在于:上述中央处理器是设置于一计算机系统中,当上述计算机系统处于一正常操作模式,上述选择装置输出上述电源指示信号,而当上述计算机系统处于一超频操作模式时,上述选择装置输出上述第一信号。
3.根据权利要求2所述的中央处理器的供应电压的控制电路,其特征在于:更包括一计时控制单元,用以于上述超频操作模式下,上述中央处理器无法正常动作时,输出一重置信号致使上述选择装置输出上述电源指示信号,并且致使上述计算机系统重新开机。
4.根据权利要求2所述的中央处理器的供应电压的控制电路,其特征在于:上述暂存器以及选择控制器是借由一接口总线与上述计算机系统的一BIOS沟通。
5.根据权利要求3所述的中央处理器的供应电压的控制电路,其特征在于:当上述计算机系统重新开机后,上述计时控制单元计时一既定时间,输出上述重置信号,若上述中央处理器正常动作,上述计算机系统的BIOS则输出一禁能信号,停止上述计时控制单元的计时。
6.根据权利要求1所述的中央处理器的供应电压的控制电路,其特征在于上述加总单元包含:
一译码单元,用以根据一对应关系,将上述电源指示信号转换成一数字值;
一加法器,用以上述数字值加上上述调整信号,输出一第二信号;以及
一编码单元,根据上述对应关系,将上述第二信号转换成上述第一信号输出至上述选择装置的第二输入端。
7.根据权利要求1所述的中央处理器的供应电压的控制电路,其特征在于:上述中央处理器是根据其负载大小及温度,改变输出的上述电源指示信号。
8.一种中央处理器的供应电压的控制电路,其特征在于上述中央处理器具有至少一电源指示接脚,用以输出一电源指示信号,并且根据其负载大小及温度,改变输出的上述电源指示信号,上述控制电路包括:
一选择装置,具有一第一输入端耦接上述电源指示信号,一第二输入端以及一控制端;
一加总单元,用以根据上述电源指示信号以及一调整信号,产生一第一信号输出至上述选择装置的第二输入端;
一选择控制器,用以输出一选择信号至上述选择装置的上述控制端,致使上述选择装置输出上述电源指示信号或上述第一信号中之一;以及
一PWM调变器,耦接上述选择装置,用以根据上述电源指示信号或第一信号中之一,产生一电源供应电压至上述中央处理器。
9.根据权利要求8所述的中央处理器的供应电压的控制电路,其特征在于:上述中央处理器是设置于一计算机系统中,当上述计算机系统处于一正常操作模式,上述选择装置输出上述电源指示信号,而当上述计算机系统处于一超频操作模式时,上述选择装置输出上述第一信号。
10.根据权利要求9所述的中央处理器的供应电压的控制电路,其特征在于:更包括一计时控制单元,用以于上述超频操作模式下,上述中央处理器无法正常动作时,输出一重置信号致使上述选择装置输出上述电源指示信号,并且致使上述计算机系统重新开机。
11.根据权利要求10所述的中央处理器的供应电压的控制电路,其特征在于:当上述计算机系统重新开机时,上述计时控制单元计时一既定时间后,输出上述重置信号,若上述中央处理器正常动作,上述计算机系统的BIOS则输出一禁能信号,停止上述计时控制单元的计时。
12.根据权利要求8所述的中央处理器的供应电压的控制电路,其特征在于:上述选择控制器是借由一接口总线与上述计算机系统的一BIOS沟通,上述调整信号是为来自一外部电路的一模拟信号。
13.根据权利要求12所述的中央处理器的供应电压的控制电路,其特征在于:加总单元是为一模拟加法器,用以上述电源指示信号加上上述调整信号,输出上述第一信号至上述选择装置的第二输入端。
CNB2004100571038A 2003-10-06 2004-08-19 中央处理器的供应电压的控制电路 Expired - Lifetime CN1295582C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/678,089 2003-10-06
US10/678,089 US7134030B2 (en) 2003-04-17 2003-10-06 Circuit controlling power supplied to a CPU based on only a power signal or a combination of a power signal and an adjustment signal

Publications (2)

Publication Number Publication Date
CN1605972A true CN1605972A (zh) 2005-04-13
CN1295582C CN1295582C (zh) 2007-01-17

Family

ID=34794538

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100571038A Expired - Lifetime CN1295582C (zh) 2003-10-06 2004-08-19 中央处理器的供应电压的控制电路

Country Status (1)

Country Link
CN (1) CN1295582C (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101794161A (zh) * 2009-02-02 2010-08-04 华硕电脑股份有限公司 电脑系统与其超频方法
CN101060007B (zh) * 2006-04-17 2010-10-06 科统科技股份有限公司 复合存储器芯片
CN101957650A (zh) * 2009-07-20 2011-01-26 鸿富锦精密工业(深圳)有限公司 中央处理器供电电路
CN101581960B (zh) * 2008-06-20 2011-07-27 鸿富锦精密工业(深圳)有限公司 Cpu供电电路
CN101770269B (zh) * 2008-12-30 2012-05-02 英业达股份有限公司 电脑系统与其电源控制装置
CN101876845B (zh) * 2009-04-30 2012-05-23 华硕电脑股份有限公司 中央处理器的控制方法和超频控制方法
CN102681639A (zh) * 2011-03-15 2012-09-19 宏碁股份有限公司 中央处理器的供电系统与方法
CN105512572A (zh) * 2014-09-26 2016-04-20 联想(北京)有限公司 信息处理方法及电子设备

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2237866Y (zh) * 1995-01-23 1996-10-16 大众电脑股份有限公司 主机板的子电路板式中央处理单元电源供应装置
CN1074841C (zh) * 1997-09-03 2001-11-14 微星科技股份有限公司 Cpu即插即用的方法与装置
US20020194516A1 (en) * 2001-06-13 2002-12-19 Muratov Volodymyr A. Apparatus for setting output power levels of integrated PWM controller
KR100424484B1 (ko) * 2001-07-05 2004-03-24 엘지전자 주식회사 중앙 처리 장치용 전원 공급기
TW591838B (en) * 2001-09-24 2004-06-11 Micro Star Int Co Ltd Power-off instantaneous voltage protector
JP2003199334A (ja) * 2001-12-27 2003-07-11 Nissan Motor Co Ltd 電源回路及び電力供給方法

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101060007B (zh) * 2006-04-17 2010-10-06 科统科技股份有限公司 复合存储器芯片
CN101581960B (zh) * 2008-06-20 2011-07-27 鸿富锦精密工业(深圳)有限公司 Cpu供电电路
CN101770269B (zh) * 2008-12-30 2012-05-02 英业达股份有限公司 电脑系统与其电源控制装置
CN101794161A (zh) * 2009-02-02 2010-08-04 华硕电脑股份有限公司 电脑系统与其超频方法
CN101794161B (zh) * 2009-02-02 2012-11-07 华硕电脑股份有限公司 电脑系统与其超频方法
CN101876845B (zh) * 2009-04-30 2012-05-23 华硕电脑股份有限公司 中央处理器的控制方法和超频控制方法
CN101957650A (zh) * 2009-07-20 2011-01-26 鸿富锦精密工业(深圳)有限公司 中央处理器供电电路
CN101957650B (zh) * 2009-07-20 2014-04-23 鸿富锦精密工业(深圳)有限公司 中央处理器供电电路
CN102681639A (zh) * 2011-03-15 2012-09-19 宏碁股份有限公司 中央处理器的供电系统与方法
CN105512572A (zh) * 2014-09-26 2016-04-20 联想(北京)有限公司 信息处理方法及电子设备
CN105512572B (zh) * 2014-09-26 2018-08-31 联想(北京)有限公司 信息处理方法及电子设备

Also Published As

Publication number Publication date
CN1295582C (zh) 2007-01-17

Similar Documents

Publication Publication Date Title
US7783905B2 (en) Method for reducing power consumption of a computer system in the working state
EP0784811B1 (en) An improved variable-voltage cpu voltage regulator
TWI428871B (zh) 顯示裝置的低功率更新方法及設備
EP1309909B1 (en) Method and apparatus to provide deterministic power-on voltage in a system having processor-controlled voltage level
US20020087906A1 (en) CPU power sequence for large multiprocessor systems
CN1295582C (zh) 中央处理器的供应电压的控制电路
US11079831B2 (en) Control scheme to temporarily raise supply voltage in response to sudden change in current demand
US10424239B2 (en) Power efficient adaptive panel pixel charge scheme
TW200903243A (en) Dynamic power reduction
US11543874B2 (en) Method of operating semiconductor device
DE102018101028B3 (de) Mikrocontrollersystem mit schaltungsinternem Debugger
US20130166809A1 (en) Drive circuit for peripheral component interconnect-express (pcie) slots
CN1992068A (zh) 电池电量监控系统及方法
DE69333445T2 (de) Mikroprozessor mit hardwaregesteuerter Leistungsverwaltung und auswählbaren Eingangs-/Ausgangssteuerungssteckerstiften und Verfahren hierfür
WO2023082531A1 (zh) Avs调节系统、方法、装置、设备及存储介质
CN1180343C (zh) 自动检测稳定工作频率的装置与方法
Huang et al. SmartBackup: An efficient and reliable backup strategy for solid state drives with backup capacitors
EP3618053B1 (en) Display device, method of reducing power consumption of display device, and non-transitory computer readable medium therefor
CN101877586A (zh) 计算机时钟电路
US20120326692A1 (en) Power-supply control apparatus and power-supply control method
US10152766B2 (en) Image processor, method, and chipset for increasing intergration and performance of image processing
CN112421760A (zh) 一种ups隔离变压器的励磁电流的控制方法及装置
US8832475B1 (en) Programmable power mode sequencer
US7325085B2 (en) Motherboard and control method thereof
CN112825012A (zh) 为不间断电源效率应对电力的丢失

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20070117

CX01 Expiry of patent term