CN1567119A - 自动追踪补偿时脉频率的方法及其相关装置 - Google Patents

自动追踪补偿时脉频率的方法及其相关装置 Download PDF

Info

Publication number
CN1567119A
CN1567119A CN 03142970 CN03142970A CN1567119A CN 1567119 A CN1567119 A CN 1567119A CN 03142970 CN03142970 CN 03142970 CN 03142970 A CN03142970 A CN 03142970A CN 1567119 A CN1567119 A CN 1567119A
Authority
CN
China
Prior art keywords
frequency
clock signal
oscillator
setting value
order
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 03142970
Other languages
English (en)
Other versions
CN1249552C (zh
Inventor
蔡文福
林建志
张世杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Genesys Logic Inc
Original Assignee
Genesys Logic Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Genesys Logic Inc filed Critical Genesys Logic Inc
Priority to CN 03142970 priority Critical patent/CN1249552C/zh
Publication of CN1567119A publication Critical patent/CN1567119A/zh
Application granted granted Critical
Publication of CN1249552C publication Critical patent/CN1249552C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

一种自动追踪补偿时脉频率的方法及其相关装置装置,适用于USB外围控制器;该自动追踪补偿时脉频率装置接收一数据流,包含一振荡器,以产生一取样时脉信号;一时脉撷取器,以根据该数据流以及该取样时脉信号产生系统时脉信号;一样式撷取器,耦接时脉撷取器,以根据系统时脉信号撷取数据流的多个样型;一计数器,耦接样式撷取器,以根据该取样时脉信号计数该数据流的长度而产生计数值以响应于这些样型;一算术逻辑单元,耦接计数器以及样式撷取器,以根据该计数值以及参考值而映像一设定值;以及一暂存器,耦接算术逻辑单元以及振荡器,以暂存该设定值并将该设定值反馈至该算术逻辑单元;使得该振荡器更新取样时脉信号的频率以响应于该设定值。

Description

自动追踪补偿时脉频率的方法及其相关装置
(1)技术领域
本发明有关一种自动追踪补偿时脉频率的方法及其相关装置,特别是有关于一种适用于USB外围装置中的自动追踪补偿时脉频率的方法及其相关装置。
(2)背景技术
个人计算机中的通用串行总线(universal serial bus,简称USB)端口可供连接许多种USB装置,例如USB键盘、USB鼠标、USB卡片阅读机、USB随身碟、外接式USB硬盘、USB打印机、以及USB扫描仪等等,提供使用者极为方便的外围连接接口,从早期USB1.1支持12Mbps的数据传输,演进到目前USB2.0支持480Mbps的数据传输。
从USB传输规格来分类,USB1.1可支持低速(low speed)外围装置,数据传输规格为速率1.5M(1M=106)bps(bit per second)、误差容忍度为1.5%,以及全速(full speed)外围装置,数据传输速率为12Mbps、误差容忍度为0.25%;USB2.0可支持高速(high speed)外围装置,数据传输速率则可高达480Mbps。低速外围装置像是USB键盘、USB鼠标以及USB摇杆等等,全速外围装置像是USB随身碟、USB打印机、以及USB扫描仪等等。一般市面上的USB2.0可向下兼容USB1.1的规格,亦即可支持低速、全速、高速的外围装置。
图1是显示现有USB低速控制器的方块图,USB低速控制器100需要外挂一颗精确的石英振荡器(crystal oscillator)120、或者是陶瓷振荡器(ceramicresonator),以及外挂大电容C1及C2,并搭配控制器100内的振荡辅助电路101以协同振荡产生CLK时脉信号供低速控制器100内部的时脉撷取电路102的运作,举例而言,CLK时脉信号为6M赫兹(Hz)的四倍取样频率,或者,亦可由石英振荡器振荡出1.5MHz频率,再由锁相回路(phase lock loop,简称PLL)来倍频出该取样频率;传收电路(Tranceiver)104用以耦接主机端(host)的USB端口,传收电路104用以传收差动(differential)信号D+/D-,或称一数据流,当接收由主机端传来的差动信号D+/D-而吐出RXD+、RXD-差动数据信号以及NRZI编码的RXD数据信号给串行接口引擎(serial interface engine,简称SIE)106,同时也将NRZI编码的RXD数据信号送给时脉撷取电路102,时脉撷取电路102利用CLK时脉信号来对RXD数据信号进行超取样(oversampling)而撷取出隐含于差动信号的1.5MHz频率SIECLK时脉信号供串行接口引擎106使用,根据SIECLK时脉信号将RXD数据信号正确还原成数字数据信号;反之,传收电路104接收串行接口引擎106传来的TXD+、TXD-差动数据信号予以驱动给主机端,串行接口引擎106负责控制传收电路104的运作;外挂石英振荡器或陶瓷振荡器对于生产USB鼠标的厂商而言是可观的负担。
USB规格中规范了各种封包格式,以利各种交易(transaction)的执行;图2显示标记封包(token packet)200的数据格式,标记封包200包含了PID字段220、ADDR字段240、ENDP字段240、以及CRC5字段280,典型地,PID字段220为8位宽,用以指明封包形式,例如IN、OUT、SETUP等封包形式;ADDR字段240以及ENDP字段240用以指明端点地址(endpoint address);而CRC5字段280则为5位宽的循环冗余检查码;因此,主机端可藉由发出标记封包200告诉端点应该进行读或写的动作,若是写的交易,则会由主机端发出数据封包给端点;若是读的交易,则会由端点发出数据封包给主机端。
(3)发明内容
本发明的目的是提供一种自动追踪补偿时脉频率的方法及装置。
本发明的自动追踪补偿时脉频率的装置,适用于USB外围控制器之中,其接收一数据流,自动追踪补偿时脉频率的装置包含一振荡器,用以产生一取样时脉信号;一时脉撷取器,用以根据该数据流以及该取样时脉信号产生系统时脉信号;一样式撷取器,耦接时脉撷取器,用以根据系统时脉信号撷取数据流的多个样型;一计数器,耦接样式撷取器,用以根据该取样时脉信号计数该数据流的长度而产生计数值以响应于该样型;一算术逻辑单元,耦接计数器以及样式撷取器,用以根据该计数值以及参考值而映像一设定值;以及一暂存器,耦接算术逻辑单元以及振荡器,用以暂存该设定值并将该设定值反馈至该算术逻辑单元;使得该振荡器更新取样时脉信号的频率以响应于该设定值。
本发明亦揭示一种自动追踪补偿时脉频率的方法,适用于USB外围控制器,其接收一数据流,包含下列步骤:产生相关于该数据流的时脉信号以及取样时脉信号,分别具有第一频率以及第二频率,而第二频率高于第一频率;根据该第一频率撷取数据流中的多个样型;根据取样时脉信号计数数据流的长度而产生计数值以响应于该样型;根据计数值以及参考值而映像设定值;以及根据该设定值补偿第一频率。
本发明进一步揭示一种时脉频率补偿装置,包含用以产生时脉信号的振荡器、非挥发性存储器、暂存器、多路转换器、以及频率补偿电路;其中该多路转换器具有两个输入端以及一输出端,输入端分别耦接非挥发性存储器以及暂存器,输出端耦接振荡器,用以自非挥发性存储器以及暂存器两者中择一输出n位的设定值;而该频率补偿电路耦接该振荡器,用以根据一标记封包产生m位的设定值,其中,m、n为正整数,该振荡器根据该n位的设定值以及该m位的设定值调整时脉信号的频率。
为使对本发明的有最佳的了解,以下兹列举若干具体实施例,并配合附图进行说明。
(4)附图说明
图1是显示现有USB控制器的方块图;
图2是显示标记封包的数据格式;
图3是显示根据本发明的一具体实施例的自动追踪频率补偿电路方块图;
图4是显示完整标记封包的电气传输格式;以及
图5是显示根据本发明的一具体实施例的频率补偿电路方块图。
(5)具体实施方式
图3是显示根据本发明的一具体实施例的USB外围的自动追踪(auto-tracking)时脉电路方块图,特别适合实施于集成电路芯片(integratedcircuit,简称IC)之中;由振荡器300振荡产生CLK时脉信号给时脉撷取器(clock extractor)310,举例而言,该振荡器300可以由电阻及电容所组成,因此,当由晶片厂生产出来时,CLK时脉信号受到制程因素的影响会有所飘移,但可藉由本发明的自动追踪时脉电路而予以适当地补偿,此实施例以USB低速控制IC为例,CLK时脉信号频率约落在6MHz附近(约工作时脉的四倍频);时脉撷取器310根据主机端传来的NRZI编码的RXD数据信号以及CLK时脉信号而取还出(retrieve)相关于数据信号的时脉信号SIECLK,其频率约落在1.5MHz附近;样式撷取器(pattern extractor)320根据SIECLK时脉信号辨识出主机端传来的数据流中的特殊样式,该数据流可由前一级的传收电路(未图示)区分为RXD+、RXD-差动数据信号以及NRZI编码的RXD数据信号。
在USB传输线上所传输的每个封包最前端皆会被附加一个同步字段(简称SYNC字段),以利接收端进行信号同步用,最末端则会附加一个结束字段(简称EOP字段),表示该封包的传输结束,一般状况下,USB传输是为差动信号,但EOP字段则将USB传输线的D+以及D-驱动一个位时间长的低准位或者甚至驱动超过一个位时间长的低准位,接着不驱动而成「J」状态。USB传输时是采用NRZI编码,亦即,当数据为0时便会转态(transition),当数据为1时便停留于原位准(level);更进一步地,USB传输规格规范当数据连续出现六个1时,便强迫塞入一个0,以强迫其进行转态,避免基线飘移效应,此即所谓的位填充(bit stuffing)。当主机端传给装置端标记封包时,样式撷取器320根据SIECLK时脉信号辨识出SYNC字段、PID字段、以及EOP字段,以分别经由SSYNC信号、SPID信号、以及SEOP信号控制计数器330的起始、终止、以及重置;于此较佳具体实施例中,当样式撷取器320检测到位填充时,藉由SSTUFF信号将CLK时脉信号进行适当屏蔽(mask)而成为时脉信号CLK’,以当作计数器330的计数参考时脉,以消除位填充所产生的取样计数误差,于此实施例中是将CLK时脉信号以及SSTUFF信号通过一或门340进行逻辑或运算而成为CLK’时脉信号,于屏蔽CLK时脉信号期间,暂停CLK时脉信号的高低准位变化,而暂停计数器330的计数,因此不论标记封包是否有位填充皆可由本发明进行自动追踪补偿。
计数器330的计数结果经由信号332送给算术逻辑单元350进行映像运算,样式撷取器320藉由观察标记封包而经由OPREN信号致能算术逻辑单元350进行运算,举例而言,算术逻辑单元350可将该计数结果与参考值V_REF进行比对,便可以得知目前振荡器300所振出的频率有多少误差,再将算术逻辑单元350的运算结果经由信号358送给暂存器360,暂存器360根据该运算结果经由信号362对振荡器300进行设定,而完成自动追踪调校的工作。一般而言,振荡器300的频率设定为非线性关系,于此较佳具体实施例中,算术逻辑单元350包含减法器352、乘法器354以及加法器356,以进行简单的线性映像运算,斜率为2,亦即可藉由找到一条较接近的线性函数来估测该非线性关系,因此,算术逻辑单元350的逻辑门数可以减少,而且乘以2的硬件将十分精简,只需要移位器便可实现。而暂存器360经由信号362反馈加法器356是可以提供于USB低速控制IC的刚开始通电运作时,先提供默认值给振荡器300以产生初始振荡输出频率。
图4显示USB传输中经由NRZI编码的标记封包400的电气传输格式,其可视为一数据流400,包含了SYNC字段410、PID字段420、ADDR字段430、ENDP字段440、CRC5字段450、以及EOP字段460,若不考虑填充位,各字段分别为8、8、7、4、5、以及1位时间(bit time)长,应注意到USB传输线包含D+、D-、PWR、GND等信号线,D+、D-用以传输差动信号,PWR、GND可供应端点约500mA的电力,而EOP字段460于电气信号上是为于USB传输线的D+、D-上同时呈现1位时间长的低位准SE0,不为标准的NRZI编码,而且实际上USB规格上只规范EOP字段460应超过或等于一个位时间即可。以图3的实施例中提到的USB低速控制IC为例,理想CLK时脉信号频率为6MHz,根据CLK时脉信号以及进入的数据流而取还出SIECLK时脉信号为1.5MHz;于理想状况下,SIECLK时脉信号的上升缘(rising edge)将会出现于每个位时间的正中间,因此,当样式撷取器320根据SIECLK时脉信号取样到SYNC字段410的头一个NRZI编码的「0」时,SIECLK时脉信号的上升缘应该位于其正中间,亦即头一个NRZI编码的「0」的正中间为整个标记封包400的计数起始点,而当看到EOP字段460的的低位准SE0拉一个位时间长即认定为结束点;假设于没有填充位的情况下,并以准确的四倍频CLK时脉信号进行取样及计数,计数结果应为130(=32.5个位时间*4)。
考虑最差的状况,若起始点与结束点皆反方向偏移半个位时间,而且当发生填充位填充时,屏蔽CLK时脉信号(四倍频取样)也造成0.25个位时间长度的计数误差,总误差为:
(±)1.25个位时间/32.5个位时间
Figure A0314297000101
(±)3.85%
(±)3.85%可视为固有误差(inherent error),而USB的低速传输的频率误差容忍度为1.5%,并假设振荡器300之可调频率范围为Δf,则:
(±)3.85%*Δf<(±1.5%)*6MHz
亦即,(Δf/6MHz)*(±3.85%)应小于(±1.5%),最大可调频率范围Δfmax约为2.34MHz。
假设由晶片厂生产出来的内嵌振荡器300,受到制程因素的影响使CLK时脉信号的可能范围落在5.5MHz至6.5MHz之间,即可调频率范围Δf为1MHz,则对应最差状况之固有误差为:
(1MHz/6MHz)*(±3.85%)
Figure A0314297000102
±0.64%
由于USB的低速传输的频率误差可容忍1.5%,因此,调整过后的CLK时脉信号频率尚可以容忍0.86%(=1.5%-0.64%)的误差,也就是说,若CLK时脉信号频率落在以6MHz为中心的0.86%的范围内,皆可保证符合USB的低速传输规格:
6MHz*(±0.86%)=±51.6KHz
所以进行调整时的步阶频率(step frequency)fstep为103.2KHz,以保证可将CLK时脉信号频率调整回以6MHz为中心的0.86%的范围内,因此即使在最差的状况下,皆可保证低速USB控制IC的正常运作,符合USB低速传输的可容忍频率误差。因此,于低速USB控制IC的设计过程中,只要制定出内嵌振荡器300出晶片厂时的频率范围以及步阶频率fstep,便可由本发明图3的具体实施例根据标记封包而进行补偿调校,而无须再外挂石英振荡器。于此具体实施例中,内嵌振荡器300出晶片厂时的频率范围落在5.5MHz至6.5MHz之间,制定步阶频率fstep为100KHz,共需要100个调整步阶,只要藉由七个位长度的暂存器360便可提供128个调整步阶满足设计需求。这100个调整步阶可藉由不同的电阻、电容组合来实现,举例而言,由于同一颗裸晶(die)出厂时,其上面的制程条件皆相同,电阻值的比例便可以精确控制,因此每个步阶频率fstep便可十分准确。应注意到暂存器360可以为闩锁器或者触发器。
再参考图3,以低速USB控制IC为例进一步说明如下,于刚开始通电运作时,暂存器360利用经由信号362先提供默认值给振荡器300以产生初始振荡输出频率,若暂存器360具有8位,则暂存器520的值为0至FF(十六进制的表示),则较佳的默认值为7F;样式撷取器320根据SIECLK时脉信号取样到头一个NRZI编码的「0」时,便起始计数器330的运作;于计数过程中,样式撷取器320利用OPREN信号将算术逻辑单元350禁能,先不进行运作;当样式撷取器320分析出PID字段发现此封包并非标记封包时,便经由SPID信号重置计数器330,且由于此段时间内算术逻辑单元350被禁能,不会影响到先前振荡器300所振出的频率;当样式撷取器320看到EOP字段460的低位准SE0拉了一个位时间长度时,便可藉由SEOP信号终止计数器330的计数,然后利用OPREN信号致能算术逻辑单元350以根据计数器330的计数结果进行运算,如前所述,于此具体实施例中,参考值V_REF为130,并经由信号362参考先前的设定值,而获得目前较佳的设定值用以调校振荡器300以达到自动追踪工作时脉的目的,其中,欲观察EOP字段460的低位准SE0是否拉一个位时间长度,举例而言,可藉由于SIECLK时脉信号的上升缘首先看到RXD+、RXD-差动数据信号呈现低位准SE0之后,接着再于其接续的下降缘(fallingedge)再次看到低位准SE0而确认整个计数过程的结束点。
以上具体实施例中,是将RXD+、RXD-差动数据信号直接输入样式撷取器320做为解说例,是为便于阐明本发明的技术内容及技术手段,并不欲拘限本发明的范畴,熟悉本技术的人员当可思及各种可能的变化,而不跳脱本发明的精神,举例而言,可以利用NRZI编码的RXD数据信号或直接取用RXD+、RXD-差动数据信号来辨识SYNC字段410以及PID字段420等等而决定计数期间;应注意到,标记封包的判别,可以快速地由其中「xx01」决定,也就是说,以图4中时间轴上的先后顺序来看,根据SIECLK时脉信号超取样封包的位准值,观察PID字段的头两个位PID0、PID1是否依序为「1」及「0」而判断目前封包是否为标记封包,使得在不精准的超取样过程中,仍能正确地判别出PID字段,也就是说,本发明以各字段的特征值而判断目前封包是否为标记封包;图4中计数器的起始点也可藉由检测RXD+、RXD-差动数据信号从「J」状态转变成NRZI编码的「1」而激活;或者亦可以变更CLK时脉信号和CLK’时脉信号之间的倍频关系以及升降频关系;计数的起始点与结束点可以适当地前后变更,只是会略微影响调校的准确度。根据本发明的揭示,即使CLK时脉信号频率偏移达20%,只要内嵌振荡器300于设计阶段提供适当的步阶频率fstep以及足够的步阶调整数量,便可予以自动追踪补偿;而且,亦可以将本发明施用至全速USB外围装置以及高速USB外围装置。
另一方面,以USB鼠标为例,这一类的可携式装置使用时的外在环境会常常变化,举例而言,手的温度、使用场所的温度、以及控制IC本身的温度变化等等皆会造成振荡器频率的飘移,根据本发明的自动追踪电路可以利用每个标记封包进行频率补偿,更增其稳定性。
或者,于本发明的另一具体实施例中,若生产者担心CLK时脉信号频率偏移过大而无法补偿回来,本发明还进一步揭示频率补偿电路及方法,用以提供以人工方式先将USB控制芯片的CLK时脉信号频率调校至满意的范围,再让图3的自动追踪频率补偿电路进行自动追踪补偿。图5显示一频率补偿设定电路500,例如可以实施于USB控制芯片中,补偿设定电路500包含电子可擦去可编程存储器510、暂存器520、多路转换器530、以及振荡器540;当频率补偿设定电路500于测试厂阶段,可以利用test_mode_sel脚位进入测试模式,测试者可以尝试地利用暂存器520从外部灌入频率设定数据,多路转换器530相应测试模式而利用信号502将该暂存器520内的频率设定数据提供给振荡器540,振荡器540根据该频率设定数据而输出CLK时脉信号,测试者观察该CLK时脉信号的频率是否符合需求,若否,则利用暂存器520从外部重新输入一组频率设定数据,以重复以上步骤,直至CLK时脉信号的频率符合需求为止,测试者再将该符合需求的频率设定数据通过CLKdata时脉信号脚位以及Data数据脚位正式烧入电子可抹除可程序化存储器510之中,当此频率补偿设定电路500于正式运作阶段,振荡器540便可根据该符合需求的频率设定数据输出CLK时脉信号的频率;于此实施例中,暂存器520具有n位的输出,若n为8,则暂存器520的值为0至FF(十六进制的表示);信号362表示从图3暂存器360具有m位,于测试模式中,振荡器540利用暂存器360以及暂存器520所提供的设定数据进行运作而产生CLK时脉信号,较佳地,假设m、n皆为10,振荡器540可将暂存器360以及暂存器520所提供的设定数据重叠两个位而成为两个位组长度而进行运作,使得自动追踪频率补偿电路可以部分补偿先前的人工设定;以上的电路是为方便说明,熟悉本技术的人员当可思及各种可能的变化,而不跳脱本发明的精神,举例而言,于测试模式中,测试者利用暂存器520从外部灌入频率设定数据的方式便可以利用多路转换器进行共享CLKdata以及Data脚位,或者,并列输入以及串行输入皆为可能的变化。
纵上所述,本发明揭示一种自动追踪补偿时脉频率的装置,适用于USB外围控制器之中,其接收一数据流,自动追踪补偿时脉频率的装置包含一振荡器,用以产生一取样时脉信号;一时脉撷取器,用以根据该数据流以及该取样时脉信号产生系统时脉信号;一样式撷取器,耦接时脉撷取器,用以根据系统时脉信号撷取数据流的多个样型;一计数器,耦接样式撷取器,用以根据该取样时脉信号计数该数据流的长度而产生计数值以响应于该样型;一算术逻辑单元,耦接计数器以及样式撷取器,用以根据该计数值以及参考值而映像一设定值;以及一暂存器,耦接算术逻辑单元以及振荡器,用以暂存该设定值并将该设定值反馈至该算术逻辑单元;使得该振荡器更新取样时脉信号的频率以响应于该设定值。
本发明亦揭示一种自动追踪补偿时脉频率的方法,适用于USB外围控制器,其接收一数据流,包含下列步骤:产生相关于该数据流的时脉信号以及取样时脉信号,分别具有第一频率以及第二频率,而第二频率高于第一频率;根据该第一频率撷取数据流中的多个样型;根据取样时脉信号计数数据流的长度而产生计数值以响应于该样型;根据计数值以及参考值而映像设定值;以及根据该设定值补偿第一频率。
本发明进一步揭示一种时脉频率补偿装置,包含用以产生时脉信号的振荡器、非挥发性存储器、暂存器、多路转换器、以及;其中该多路转换器具有两个输入端以及一输出端,输入端分别耦接非挥发性存储器以及暂存器,输出端耦接振荡器,用以自非挥发性存储器以及暂存器两者中择一输出n位的设定值;而该频率补偿电路耦接该振荡器,用以根据一标记封包产生m位的设定值,其中,m、n为正整数,该振荡器根据该n位的设定值以及该m位的设定值调整时脉信号的频率。
以上所揭示的具体实施例的说明及图式,是为便于阐明本发明的技术内容及技术手段,并不欲拘限本发明的范畴;举例而言,应注意到图3以及图4显示的电路方块图中,EEPROM可以整合至控制器本身之中。凡是一切针对本发明的结构细部作出的变更,或者是组件的等效替代、置换,当不脱离本发明的发明精神及范畴,其范围将由以下的权利要求书来界定。

Claims (11)

1.一种自动追踪补偿时脉频率的装置,适用于一USB外围控制器之中,其接收一数据流,包含:
一振荡器,用以产生一取样时脉信号;
一时脉撷取器,用以根据该数据流以及该取样时脉信号产生一系统时脉信号;
一样式撷取器,耦接该时脉撷取器,用以根据该系统时脉信号撷取该数据流的多个样型;
一计数器,耦接该样式撷取器,用以根据该取样时脉信号计数该数据流的一长度而产生一计数值以响应于该些样型;
一算术逻辑单元,耦接该计数器以及该样式撷取器,用以根据该计数值以及一参考值而映像一设定值;以及
一暂存器,耦接该算术逻辑单元以及该振荡器,用以暂存该设定值并将该设定值反馈至该算术逻辑单元,
其中,该振荡器更新该取样时脉信号的一频率以响应于该设定值。
2.如权利要求1所述的装置,其特征在于,该暂存器是为一闩锁器。
3.如权利要求1所述的装置,其特征在于,该暂存器是为一触发器。
4.如权利要求1所述的装置,其特征在于,该振荡器包含一电阻以及一电容。
5.如权利要求1所述的装置,其特征在于,还包含一逻辑门,具有两个输入端以及一输出端,该输入端分别耦接该取样时脉信号以及该样式撷取器,以选择性地屏蔽该取样时脉信号,而该输出端耦接该计数器,使得该计数器根据该被选择性地屏蔽的取样时脉信号计数该数据流的长度而产生该计数值以响应于该样型。
6.如权利要求5所述的装置,其特征在于,该样式撷取器藉由辨识该数据流的一位填充而屏蔽该取样时脉信号,以暂停该计数值。
7.如权利要求1所述的装置,其特征在于,该算术逻辑单元包含一减法器、一移位器以及一加法器,以进行一线性映像运算。
8.一种自动追踪补偿时脉频率的方法,适用于一USB外围控制器,其接收一数据流,包含下列步骤:
产生一相关于该数据流的时脉信号以及一取样时脉信号,分别具有一第一频率以及一第二频率,而该第二频率是高于该第一频率;
根据该第一频率撷取该数据流中的多个样型;
根据该取样时脉信号计数该数据流的一长度而产生一计数值以响应于该样型;
根据该计数值以及一参考值而映像一设定值;以及
根据该设定值补偿该第一频率。
9.一种补偿时脉频率的方法,包含下列步骤:
a.进入一测试模式;
b.利用一暂存器将一外部设定数据提供给一振荡器,以产生一具有一频率的时脉信号;
c.更新该外部设定数据并重复步骤b,直到该时脉信号的频率介于一第一预定范围之中;
d.将该介于该预定范围之中的时脉信号的频率的外部设定数据烧入一非挥发性存储器之中;
e.进入一正常运作模式;以及
f.接收一标记封包,并根据该标记封包调校该时脉信号的频率介于一第二预定范围之中。
10.一种时脉频率补偿装置,包含:
一振荡器,用以产生一时脉信号;
一非挥发性存储器;
一暂存器;
一多路转换器,具有两个输入端以及一输出端,该输入端分别耦接该非挥发性存储器以及该暂存器,输出端耦接该振荡器,用以自该非挥发性存储器以及该暂存器两者中择一输出n位的设定值;以及
一频率补偿电路,耦接该振荡器,用以根据一标记封包产生m位的设定值;
其中,m、n是为正整数,该振荡器根据该n位的设定值以及该m位的设定值调整该时脉信号的频率。
11.一种USB控制芯片,该USB控制芯片包含:
一振荡器,用以产生一时脉信号至该USB控制芯片的一第一脚位;
一暂存器,用以自该USB控制芯片的外部写入一第一n位的数据;
一非挥发性存储器,用以自该USB控制芯片的外部写入一第二n位的数据;
一多路转换器,具有两个输入端以及一输出端,该输入端分别耦接该非挥发性存储器以及该暂存器,输出端耦接该振荡器,用以自该非挥发性存储器以及该暂存器两者中择一输出n位的设定值;以及
一频率补偿电路,耦接该振荡器,用以根据一标记封包产生m位的设定值;
其中,m、n是为正整数,该振荡器根据该n位的设定值以及该m位的设定值调整该时脉信号的频率。
CN 03142970 2003-06-13 2003-06-13 自动追踪补偿时脉频率的方法及其相关装置 Expired - Lifetime CN1249552C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 03142970 CN1249552C (zh) 2003-06-13 2003-06-13 自动追踪补偿时脉频率的方法及其相关装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 03142970 CN1249552C (zh) 2003-06-13 2003-06-13 自动追踪补偿时脉频率的方法及其相关装置

Publications (2)

Publication Number Publication Date
CN1567119A true CN1567119A (zh) 2005-01-19
CN1249552C CN1249552C (zh) 2006-04-05

Family

ID=34471219

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 03142970 Expired - Lifetime CN1249552C (zh) 2003-06-13 2003-06-13 自动追踪补偿时脉频率的方法及其相关装置

Country Status (1)

Country Link
CN (1) CN1249552C (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103441752A (zh) * 2013-07-24 2013-12-11 南京劳伦斯电子科技有限公司 一种新型的自动追频控制电路
CN104076263B (zh) * 2013-03-28 2017-03-15 致茂电子(苏州)有限公司 半导体自动测试设备的时间量测模块及方法
TWI598737B (zh) * 2017-01-20 2017-09-11 群聯電子股份有限公司 參考時脈訊號產生方法、記憶體儲存裝置及連接介面單元
CN108875102A (zh) * 2017-05-12 2018-11-23 创意电子股份有限公司 模型建立方法与模型建立系统

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104076263B (zh) * 2013-03-28 2017-03-15 致茂电子(苏州)有限公司 半导体自动测试设备的时间量测模块及方法
CN103441752A (zh) * 2013-07-24 2013-12-11 南京劳伦斯电子科技有限公司 一种新型的自动追频控制电路
TWI598737B (zh) * 2017-01-20 2017-09-11 群聯電子股份有限公司 參考時脈訊號產生方法、記憶體儲存裝置及連接介面單元
US10627851B2 (en) 2017-01-20 2020-04-21 Phison Electronics Corp. Reference clock signal generation method, memory storage device and connection interface unit
CN108875102A (zh) * 2017-05-12 2018-11-23 创意电子股份有限公司 模型建立方法与模型建立系统
CN108875102B (zh) * 2017-05-12 2021-12-03 创意电子股份有限公司 模型建立方法与模型建立系统

Also Published As

Publication number Publication date
CN1249552C (zh) 2006-04-05

Similar Documents

Publication Publication Date Title
US8176215B2 (en) Semiconductor memory device and control method for semiconductor memory device
CN1339128A (zh) 芯片内调试系统
EP0602667A1 (en) System and method for peripheral data transfer
CN1902596A (zh) 串行点到点链路的可编程测量模式
CN1123431A (zh) 提供电耦合到控制卡的远程定位外侧卡的方法和装置
CN115114875B (zh) 一种用于仿真的通用芯片验证装置
CN108268414A (zh) 基于spi模式的sd卡驱动器及其控制方法
US20050097403A1 (en) USB interface and testing method thereof
CN1249552C (zh) 自动追踪补偿时脉频率的方法及其相关装置
US6170027B1 (en) LPC/ISA bridge and its bridging method
CN104115439A (zh) 接收电路、通信系统、电子设备以及接收电路的控制方法
CN108614795B (zh) 一种usb数据传输的数字实现方法
CN109413339A (zh) 一种视频信号生成装置及方法
CN100530154C (zh) 用以控制通用序列总线装置运作的电路
CN112542210A (zh) 一种高速率的flash极限读写速度测试装置
US6629230B2 (en) Host interface circuit
TWI292253B (zh)
CN104391817B (zh) 与外围设备同步的电子系统
CN101604277B (zh) I2c总线验证系统及方法
CN115345122A (zh) 一种用于仿真的非标准总线协议的芯片验证装置
CN115345102A (zh) 一种用于硬件加速的通用芯片验证装置
CN209017167U (zh) 一种视频信号生成装置
CN100381833C (zh) 测试桥接电路的方法与装置
DE69817539T2 (de) Pc-chipanordnungverbindungsbus
CN113092104A (zh) 一种蜗轮母机电子传动链性能检测系统及方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20060405

CX01 Expiry of patent term