CN1496184A - 移动通信终端的存储器接口单元 - Google Patents
移动通信终端的存储器接口单元 Download PDFInfo
- Publication number
- CN1496184A CN1496184A CNA031597599A CN03159759A CN1496184A CN 1496184 A CN1496184 A CN 1496184A CN A031597599 A CNA031597599 A CN A031597599A CN 03159759 A CN03159759 A CN 03159759A CN 1496184 A CN1496184 A CN 1496184A
- Authority
- CN
- China
- Prior art keywords
- msm
- chip select
- mcp
- select signal
- interface unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/401—Circuits for selecting or indicating operating mode
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Mobile Radio Communication Systems (AREA)
- Static Random-Access Memory (AREA)
Abstract
本发明公开了一种移动通信终端存储器接口单元,它使其最高地址线为A[N]的MSM与其最高地址线为A[N+1]的MCP进行接口。该接口单元利用倒相单元和“与”单元,在MSM与MCP之间实现计算逻辑,该倒相单元用于对MSM的芯片选择信号的输出电平进行倒相,并将它施加到MCP的地址线A[N],该“与”单元用于对MSM的芯片选择信号进行“与”运算,并将它施加到MCP的芯片选择信号输入端。因此,可以将移动通信终端所使用的MCP的数量减少一半,并因此可以使移动通信终端的尺寸缩小。
Description
技术领域
本发明涉及移动通信终端的存储器接口单元,更具体地说,本发明涉及利用移动台调制解调(MSM)芯片与存储器之间的芯片选择信号实现地址逻辑的移动通信终端的存储器接口单元。
现有技术
最近,为了满足客户的要求,而且随着通信业的发展,移动通信终端支持各种数据业务,例如字符、图形、电子邮件、语音邮件以及运动图像业务和话音通信业务。
移动通信终端包括:MSM,它对通过无线通信网发送和接收的各种数据进行处理;以及存储器,它存储用于驱动移动通信终端的数据和操作信息。通过在MSM与存储器之间进行通信,实现数据业务。
MSM包括:地址总线,它包括多个用于与存储器进行接口的地址线;数据总线,它包括多个数据线、芯片选择信号(CS/)端口、读出信号(RD/)端口、写入信号(WR/)端口等。MSM还包括地址映射,该地址映射确定分配与诸如存储器的外部设备进行接口并执行内部操作所需的地址。
通过将具有同样地址区域的存储器的芯片选择信号(CS/)连接到具有MSM的地址映射确定的地址区域的每个芯片选择信号(CS/),并将数据总线、地址总线以及控制信号线连接到一起,可以在MSM与存储器之间进行接口。
也就是说,在MSM选择地址以读出存储在存储器内的数据,或者将数据写入存储器时,选择具有芯片选择信号(CS/)、连接到芯片选择信号(CS/)、具有相应地址的存储器,而且相应存储器与MSM交换数据。
然而,如果存储器的每个芯片选择信号(CS/)的地址大小是MSM地址大小的二倍,则应该使用与MSM具有同样地址大小、具有芯片选择信号的两个存储器在MSM与该存储器之间进行通信。
图1示出根据现有技术的移动通信终端的存储器接口单元的结构,它包括MSM 10和两个包括两个存储器芯片并与MSM 10交换数据的MCP 11和MCP 12。
通过以堆栈形式将两个存储器芯片连接到一个封装,构造MCP(多芯片封装),而且通常用于移动通信的存储器是MCP。
如果MSM 10的地址总线包括A[0]-A[21]的22位,则根据以字为单位(1字=2字节)进行的寻址,每个芯片选择信号(CS1/、CS2/、CS3/、CS4/)的最大存储容量是8Mbyte(222×2)。
例如,如果通过连接到MSM上来使用32Mbyte容量的存储器,如图1所示,则将两个包括两个存储器芯片(其每个芯片选择信号(CS/)的最大存储容量为8Mbyte)的MPC 11和MPC 12连接到MSM10。
最近,尽管用于移动通信终端的MCP的存储容量在逐步提高,但是移动通信终端的尺寸也在变薄、变得小巧,因此需要减小移动通信终端的印刷电路板(PCB)上的MCP或存储器占据的空间。
也就是说,在移动通信终端的现有存储器接口单元中,如果存储器芯片或MCP的每个芯片选择信号(CS/)的存储容量超过MSM的每个芯片选择信号(CS/)的存储容量,则应该附加连接存储器芯片或MCP。这样产生的问题是,扩大了存储器占据的空间。
在此引用上述说明供参考,其中对其他的或可供选择的细节、特征和/或背景技术进行了适当教导。
发明内容
因此,本发明的一个目的是提供一种通过利用MSM与存储器之间的芯片选择信号实现地址逻辑,能够以比MSM的存储器容量大的存储器进行通信的、移动通信终端的存储器接口单元。
为了全部或者部分的至少实现上述目的,提供了一种包括其最高地址线为A[N]的MSM和其最高地址线为A[N+1]的MCP的移动通信终端的存储器接口单元,该存储器接口单元包括:逻辑单元,用于将MSM与MCP之间的MSM芯片选择信号组合在一起并将它输出。
为了全部或者部分的至少实现上述目的,进一步提供了一种包括其最高地址线为A[N]、具有两个芯片选择信号输出端的MSM和其最高地址线为A[N+1]、具有一个芯片选择信号输入端的MCP的移动通信终端的存储器接口单元,该存储器接口单元包括:“非”门,用于对MSM的芯片选择信号的输出电平进行倒相,并将它施加到MCP的A[N+1]地址线;以及“与”单元,用于对MSM的芯片选择信号进行“与”运算,并将它施加到MCP的芯片选择信号输入端。
为了全部或者部分的至少实现上述目的,进一步提供了一种包括其最高地址线为A[N]、具有四个芯片选择信号输出端的MSM和其最高地址线为A[N+1]、具有二个芯片选择信号输入端的MCP的移动通信终端的存储器接口单元,该存储器接口单元包括:“异”门,用于将分配到MCP的A[N+1]地址线的MSM的芯片选择信号组合在一起,并将它施加到MCP的A[N+1]地址线;以及多个“与”单元,用于对MSM的芯片选择信号进行“与”运算,并将它施加到MCP的相关芯片选择信号输入端。
在以下的说明中将进一步说明本发明的其他优点、目的以及特征,而且对于本技术领域内的熟练技术人员,通过对以下内容进行研究,本发明的其他优点、目的以及特征将变得更加明显,通过实现本发明,也可以得知本发明的其他优点、目的以及特征。正如所附权利要求具体说明的那样,可以实现、达到本发明的目的和优点。
附图说明
将参考附图详细说明本发明,附图中同样的参考编号表示同样的单元,附图包括:
图1示出根据现有技术的移动通信终端的存储器接口单元的结构;
图2示出根据本发明第一实施例的移动通信终端的存储器接口单元;以及
图3示出根据本发明第二实施例的移动通信终端的存储器接口单元。
具体实施方式
现在,将参考附图说明根据本发明的移动通信终端的存储器接口单元。
在根据本发明的移动通信终端存储器接口单元中,如果与MSM交互工作使用的MCP的每个芯片选择信号(CS/)的存储容量是MSM的存储容量的两倍,即,如果MCP比MSM多一条地址线,则构造使用MSM的芯片选择信号(CS/)的地址逻辑,从而容许与其存储容量比MSM的存储容量大两倍的MCP通信。
图2示出根据本发明第一实施例的移动通信终端的存储器接口单元。
如图2所示,移动通信终端的存储器接口单元包括:MSM 20,具有的最高地址线为A[N];MCP 21,具有的最高地址线为A[N+1];以及逻辑单元22,用于合并MSM 20的芯片选择信号(CS1/和CS2/),以便在MSM 21与MCP 22之间进行接口。
因为MSM 20的最高地址线为A[N],而MCP 21的最高地址线为A[N+1],所以MSM 20比MCP 21少一条地址线,因此不可能将MSM 20与MCP 21直接连接到一起。
在MCP 211的地址位数是MSM 20的地址位数的两倍的情况下,则MSM 20应该产生对应于MCP 21的地址线A[N+1]的信号。
在这种情况下,因为MCP的地址线与相应的芯片选择信号以相反极性工作,所以当MSM选择特定的地址来读MCP的数据或写数据时,对其分配了相应地址的芯片选择信号(CS/)的逻辑电平变成低电平。
换句话说,因为MSM 20的地址映射以地址顺序分配芯片选择信号(CS1/和CS2/),所以MSM 20将第二芯片选择信号(CS2/)分配到地址A[N+1]。在芯片选择信号从第一芯片选择信号(CS1/)的地址区域变更到第二芯片选择信号(CS2/)的地址区域时,第二芯片选择信号(CS2/)的逻辑电平由高电平变成低电平,而MCP 21的地址A[N+1]的逻辑电平由低电平变成高电平。
因此,因为MSM 20的第二芯片选择信号(CS2/)与MCP 21的地址A[N+1]的逻辑电平具有相反极性,而且同时工作,所以通过“非”门22a将它们连接在一起。
无论选择MSM 20的第一芯片选择信号(CS1/)的地址区域还是选择第二芯片选择信号(CS2/)的地址区域,该MCP 21的芯片选择信号(CS1/)的逻辑电平均应该为低电平。因此,将MSM 20的第一芯片选择信号(CS1/)和第二芯片选择信号(CS2/)连接到“与”门22b,以便连接到MCP 21的芯片选择信号(CS1/)的输入端。
如果MSM 20的芯片选择信号(CS1/和CS2/)中的一个变成低电平,则“与”门22b的输出变成低电平,并象一个芯片选择信号(CS/)一样工作。也就是说,在通过MSM 20的第一芯片选择信号(CS1/)选择的MCP 21的A[N]区域以及通过MSM 20的第二芯片选择信号(CS2/)选择的MCP 21的A[N+1]区域的两种情况下,MCP 21在所有时间都工作。
下面的表1是示出MSM的第一芯片选择信号(CS1/)与第二芯片选择信号(CS2/)进行“与”操作的真值表。
[表1]
第一芯片选择信号(CS1/) | 第二芯片选择信号(CS2/) | “与”门输出(CS1/“与”CS2/) |
L | L | X(不关心) |
L | H | L |
H | L | L |
H | H | H |
图3示出根据本发明第二实施例的移动通信终端的存储器接口单元。
如图3所示,根据本发明第二实施例的移动通信终端的存储器接口单元包括:MSM 30,它具有4个芯片选择信号(CS1/、CS2/、CS3/和CS4/)和最高地址线A[N];MCP 31,它具有两个存储器芯片和最高地址线A[N+1];以及逻辑单元32,用于组合MSM 30的芯片选择信号以在MSM 30与MCP 31之间进行接口。
包括两个存储器芯片的MCP 31具有两个芯片选择信号(CS1/和CS2/),因此MSM 30利用4个芯片选择信号(CS1/、CS2/、CS3/和CS4/)以在MCP 31与MSM 30之间建立逻辑单元32。
在MSM的地址映射以地址顺序分配MSM 30的芯片选择信号(CS1/、CS2/、CS3/和CS4/)时,第二芯片选择信号CS2/和第四芯片选择信号CS4/被分配到MCP 31的地址A[N+1],因此第二芯片选择信号及第四芯片选择信号(CS2/和CS4/)与地址A[N+1]以相反极性工作。
在选择第二芯片选择信号CS2/或第四芯片选择信号CS4/时,该MCP 31的地址A[N+1]的逻辑电平应该为高电平,因此第二芯片选择信号CS2/和第四芯片选择信号CS4/通过“或”门32a连接到MCP 31的地址A[N+1]。
下面的表2是第二芯片选择信号CS2/与第四芯片选择信号CS4进行“异”运算的真值表。
第二芯片选择信号(CS2/) | 第四芯片选择信号(CS4/) | “异”门输出(CS2/“异”CS4/) | A[N+1] |
L | L | X(不关心) | X(不关心) |
L | H | H | H |
H | L | H | H |
H | H | L | L |
该MSM 30的第一芯片选择信号(CS1/)和第二芯片选择信号(CS2/)通过“与”门32b连接到MCP 31的第一芯片选择信号,而MSM 30的第三芯片选择信号(CS3/)和第四芯片选择信号(CS4/)通过“与”门32c连接到MCP 31的第二芯片选择信号(CS2/)。
如图3所示,可以将具有双倍容量的一个MCP 31替换两个MCP,而连接到MSM 30,从而通过一个“异”门32a和两个“与”门32b和32c进行交互工作。
假定MSM 30的地址位数是A[0]-A[N],而每个芯片选择信号(CS/)的地址位数为64MB,因为MSM 30具有4个芯片选择信号(CS1/、CS2/、CS3/和CS4/),所以MSM可以与其地址位数最大为256MB(64 MB×4)的存储器通信。
回头参考图1所示的现有技术,将两个其地址位数为128MB(64MB×2)的MCP连接到MSM以进行通信。相比较,在本发明中,将其地址位数为256MB(128MB×2芯片)的一个MCP 31连接到MSM30以进行通信。
也就是说,不是通过将两个小容量的MCP连接到MSM实现与存储器的接口,而是利用一个其容量等于两个MCP的容量的MCP实现与存储器的接口,从而减小了移动通信终端内的存储器占用的空间。
如上所述,根据本发明的移动通信终端的存储器接口单元具有以下优点。
也就是说,例如,不需要附加MCP,利用简单的计算逻辑,可以在其每个芯片选择信号(CS/)的地址位数大于MSM两倍的MCP与该MSM之间进行接口。因此,可以将移动通信终端使用的MCP的数量减少一半,而且因为减小了存储器在移动通信终端内占用的空间,所以可以使移动通信终端实现小型化。
此外,MCP消耗的电流也减少一半,因此可以延长移动通信终端的电池使用时间。
Claims (12)
1.一种包括其最高地址线为A[N]的MSM和其最高地址线为A[N+1]的MCP的移动通信终端的存储器接口单元,该存储器接口单元包括:
逻辑单元,用于将MSM与MCP之间的MSM芯片选择信号组合在一起并将它输出。
2.根据权利要求1所述的接口单元,其中利用芯片选择信号,该MSM产生对应于MCP的地址线A[N+1]的地址信号,并发送该地址信号。
3.根据权利要求2所述的接口单元,其中MSM的芯片选择信号以与MCP的相应地址线A[N+1]相反的逻辑电平工作。
4.根据权利要求1所述的接口单元,其中所述逻辑单元包括:
倒相单元,用于使MSM的芯片选择信号的输出电平倒相,并将它施加到MCP的地址线A[N+1];以及
“与”单元,用于对MSM的芯片选择信号进行“与”运算,并将它施加到MCP的芯片选择信号输入端。
5.根据权利要求4所述的接口单元,其中所述倒相单元是“非”门或“异”门。
6.一种包括其最高地址线为A[N]、具有两个芯片选择信号输出端的MSM和其最高地址线为A[N+1]、具有一个芯片选择信号输入端的MCP的移动通信终端的存储器接口单元,该存储器接口单元包括:
“非”门,用于对MSM的芯片选择信号的输出电平进行倒相,并将它施加到MCP的A[N+1]地址线;以及
“与”单元,用于对MSM的芯片选择信号进行“与”运算,并将它施加到MCP的芯片选择信号输入端。
7.根据权利要求6所述的接口单元,其中在MSM的相应芯片选择信号处于低电平状态时,该MCP的地址线A[N+1]以高电平状态交互工作。
8.根据权利要求6所述的接口单元,其中在利用MSM的第一芯片选择信号选择MCP的地址区域A[N]和在利用MSM的第二芯片选择信号选择MCP的地址区域A[N+1]的两种情况下,所述“与”单元进行MCP交互工作。
9.一种包括其最高地址线为A[N]、具有四个芯片选择信号输出端的MSM和其最高地址线为A[N+1]、具有二个芯片选择信号输入端的MCP的移动通信终端的存储器接口单元,该存储器接口单元包括:
“异”门,用于将分配到MCP的A[N+1]地址线的MSM的芯片选择信号组合在一起,并将它施加到MCP的A[N+1]地址线;以及
多个“与”单元,用于对MSM的芯片选择信号进行“与”运算,并将它施加到MCP的相关芯片选择信号输入端。
10.根据权利要求9所述的接口单元,其中以地址顺序分配MSM的芯片选择信号。
11.根据权利要求9所述的接口单元,其中当MSM的第二芯片选择信号和第四芯片选择信号的一个或者多个处于低电平状态时,该“异”门使MCP的地址线A[N+1]以高电平状态进行交互工作。
12.根据权利要求9所述的接口单元,其中多个“与”单元包括:
第一“与”门,用于将MSM的第一和第二芯片选择信号的输出端与MCP的第一芯片选择信号输入端连接到一起;以及
第二“与”门,用于将MSM的第三和第四芯片选择信号的输出端与MCP的第二芯片选择信号输入端连接到一起。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR57917/2002 | 2002-09-24 | ||
KR10-2002-0057917A KR100455158B1 (ko) | 2002-09-24 | 2002-09-24 | 메모리 인터페이스 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1496184A true CN1496184A (zh) | 2004-05-12 |
CN1310547C CN1310547C (zh) | 2007-04-11 |
Family
ID=34270509
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB031597599A Expired - Fee Related CN1310547C (zh) | 2002-09-24 | 2003-09-24 | 移动通信终端的存储器接口单元 |
Country Status (2)
Country | Link |
---|---|
KR (1) | KR100455158B1 (zh) |
CN (1) | CN1310547C (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101930415A (zh) * | 2009-06-23 | 2010-12-29 | 精工爱普生株式会社 | 信息处理装置、图像显示装置及信息处理方法 |
CN107241252A (zh) * | 2017-06-30 | 2017-10-10 | 珠海格力电器股份有限公司 | Can通讯极性控制电路和系统及多联空调系统 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100711100B1 (ko) * | 2005-07-11 | 2007-04-24 | 삼성전자주식회사 | 메모리 모듈 및 이를 구비하는 메모리 시스템 |
KR20110083859A (ko) | 2010-01-15 | 2011-07-21 | 삼성전자주식회사 | 메모리 버퍼를 갖는 메모리 모듈 및 이를 포함하는 메모리 시스템 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR900008238Y1 (ko) * | 1986-12-06 | 1990-09-10 | 삼성전자 주식회사 | 메모리용량 확장회로 |
JP3276034B2 (ja) * | 1994-08-09 | 2002-04-22 | 株式会社安川電機 | メモリエリア拡張方法 |
KR19980013090U (ko) * | 1996-08-30 | 1998-06-05 | 조래승 | 특수자동차용 하우스격납구의 구조 |
KR100211076B1 (ko) * | 1996-10-04 | 1999-07-15 | 구본준 | 어드레스 스페이스 확장 장치 |
CN1367416A (zh) * | 2002-03-15 | 2002-09-04 | 长春星宇网络软件有限责任公司 | 闪速存储器接口控制器 |
-
2002
- 2002-09-24 KR KR10-2002-0057917A patent/KR100455158B1/ko active IP Right Grant
-
2003
- 2003-09-24 CN CNB031597599A patent/CN1310547C/zh not_active Expired - Fee Related
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101930415A (zh) * | 2009-06-23 | 2010-12-29 | 精工爱普生株式会社 | 信息处理装置、图像显示装置及信息处理方法 |
US8427485B2 (en) | 2009-06-23 | 2013-04-23 | Seiko Epson Corporation | Information processing device, image display device, and information processing method |
CN101930415B (zh) * | 2009-06-23 | 2013-11-13 | 精工爱普生株式会社 | 信息处理装置、图像显示装置及信息处理方法 |
CN107241252A (zh) * | 2017-06-30 | 2017-10-10 | 珠海格力电器股份有限公司 | Can通讯极性控制电路和系统及多联空调系统 |
CN107241252B (zh) * | 2017-06-30 | 2022-09-23 | 珠海格力电器股份有限公司 | Can通讯极性控制电路和系统及多联空调系统 |
Also Published As
Publication number | Publication date |
---|---|
KR100455158B1 (ko) | 2004-11-06 |
CN1310547C (zh) | 2007-04-11 |
KR20040026448A (ko) | 2004-03-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8478932B2 (en) | Power efficient memory management for embedded systems | |
CN1142493C (zh) | 具有低能耗方式的高带宽动态随机存取存储器 | |
CN1343987A (zh) | 半导体存储器件及采用其的存储模块和系统 | |
US8165621B2 (en) | Memory emulation in a cellular telephone | |
CN1021998C (zh) | 半导体存储器件 | |
CN1942973A (zh) | 具有单和双模式访问的存储器 | |
US20100228923A1 (en) | Memory system having multiple processors | |
CN102822808B (zh) | 用于多通道缓存的通道控制器 | |
CN1310547C (zh) | 移动通信终端的存储器接口单元 | |
CN1607509A (zh) | 用于构成具有协处理器的无线终端的高速缓存存储器的装置和方法 | |
CN1714401A (zh) | 对二维访问优化的sdram地址映射 | |
US20060294126A1 (en) | Method and system for homogeneous hashing | |
CN1111869C (zh) | 半导体存储器 | |
CN104409098A (zh) | 容量翻倍的芯片内部表项及其实现方法 | |
CN101789259A (zh) | 应用于快闪存储器的阶层化分层处理数据的方法及其装置 | |
CN114827151B (zh) | 一种异构服务器集群以及数据转发方法、装置和设备 | |
CN101004741A (zh) | 一种改进的哈希方法及其应用 | |
CN1967420A (zh) | 串联式plc主机与扩充机的并列快速通信接口 | |
CN102930898B (zh) | 一种构建多端口异步存储模块的方法 | |
CN1908983A (zh) | 访问多区存储器中的多维数据块的方法、装置及系统 | |
CN1551232A (zh) | 用于增强高速数据存取中刷新操作的半导体存储装置 | |
CN111913907A (zh) | 一种fpga集群方法、fpga芯片和fpga集群系统 | |
CN1223943C (zh) | 宽带数据通信芯片的报文存储方法 | |
CN1176539C (zh) | 一种节省查找表存储器和中间状态存储器的方法 | |
CN100351827C (zh) | 引脚共用系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20070411 Termination date: 20170924 |