CN1342370A - 用于图象编码和解码的设备 - Google Patents

用于图象编码和解码的设备 Download PDF

Info

Publication number
CN1342370A
CN1342370A CN00804380A CN00804380A CN1342370A CN 1342370 A CN1342370 A CN 1342370A CN 00804380 A CN00804380 A CN 00804380A CN 00804380 A CN00804380 A CN 00804380A CN 1342370 A CN1342370 A CN 1342370A
Authority
CN
China
Prior art keywords
circuit
decoding
incomplete
encoding
deci
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN00804380A
Other languages
English (en)
Inventor
J·阿德濑德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of CN1342370A publication Critical patent/CN1342370A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/60Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
    • H04N19/61Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding in combination with predictive coding

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Television Signal Processing For Recording (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

一种用于图象编码和解码的设备被如下实现。有一个尤其实现DCT变换、量化和可变长编码的不完全编码电路(ENCI)。有一个尤其实现可变长解码的不完全解码电路(DECI)。而且,还有一个尤其实现逆量化、IDCT变换和运动补偿的补充电路(CC)。一个控制电路(CTRL)使得该补充电路(CC)能够与该不完全编码电路(ENCI)和该不完全解码电路(DECI)合作,以便分别实现编码和解码。该补充电路(CC)被安排成按照一种编码标准的不同模式来运行。因此,该不完全解码电路(DECI)和该补充电路(CC)可以组合地解码已经根据编码标准的不同模式产生的记录。

Description

用于图象编码和解码的设备
发明领域
本发明涉及一种用于例如按照MPEG标准(MPEG是活动图象专家组的简称)进行图象编码和解码的设备。本发明可以用于例如DVD设备(DVD是数字化多用途盘的简称)。
发明背景
一种用于编码的电路具有可以被用来解码的功能。例如,一个MPEG编码器包括诸如逆量化、IDCT变换(IDCT是反离散余弦变换的简称)和运动补偿的功能。
因此,一种用于编码和解码图象的设备可以按以下方式实现。该设备包括:
-一个尤其实现DCT变换、量化和可变长编码的不完全编码电路;
-一个尤其实现可变长解码的不完全解码电路;
-一个尤其实现逆量化、IDCT变换和运动补偿的补充电路;
-一个使得该补充电路与该不完全编码电路和该不完全解码电路合作以便分别实现编码和解码的控制电路。
该设备可以应用于按照指定的MPEG-2模式进行视频记录的摄象机中。即该不完全编码电路和该补充电路组合地按照该指定MPEG-2模式实现编码。该不完全解码电路和该补充电路组合地按照该指定MPEG-2模式实现解码。美国专利第5,703,651号公开了这样一种摄象机。
发明概述
本发明的目的是使得用户更加满意。
本发明考虑了以下方面。正如前面提及的,现有技术的摄象机被安排成按照指定的MPEG模式运行。不能排除现有技术摄象机的用户希望回放已利用另一摄象机产生的记录。也不能排除其它摄象机被安排成其运行的MPEG模式不同于前述摄象机运行的那种MPEG模式。如果情况是这样,则该用户不能回放已利用另一摄象机产生的记录。
按照本发明,此前提及的该补充电路被安排成按照一种编码标准的不同模式运行。因此,此前提及的不完全解码电路和该补充电路可以组合地解码已按照不同的MPEG模式产生的记录。从而,按照本发明的记录和回放设备(例如一种摄象机)的用户将有更好的选择:能够回放一个利用他自己设备之外的设备产生的记录。因此,本发明使得用户更加满意。
随后将参考附图更详细地描述本发明。
附图简述
图1说明如权利要求1所要求的本发明的特性特征。
图2说明按照本发明的设备的实例。
实施方案详述
图1说明本发明所依赖的特征。一种用于图象编码和解码的设备被以如下方式实现。有一个尤其实现DCT变换、量化和可变长编码的不完全编码电路ENCI。有一个尤其实现可变长解码的不完全解码电路DECI。有一个尤其实现逆量化、IDCT变换和运动补偿的补充电路CC。有一个使得该补充电路能够与该不完全编码电路ENCI和该不完全解码电路DECI合作以便分别实现编码和解码的控制电路。
图2显示了一种按照本发明的、用于图象编码和解码的集成电路的实例。该集成电路可以接收要被编码的视频信号VIN,并且可以对其响应而提供一个以MPEG数据流形式的编码的视频信号MSO。该集成电路也可以接收一个以MPEG数据流形式的编码的视频信号MSI,并且可以对其响应而提供一个解码的视频信号VOUT。
该集成电路有一个存储器接口、一个预测控制器PREDCTRL、一个运动估值器ME、一个变换电路DCT、一个量化器Q、一个可变长编码器VLC、一个缓冲存储器BUF、一个复用器MUX、一个解复用器DEMUX、一个可变长解码器VLD、一个逆量化器IQ、一个逆变换电路IDCT、一个运动补偿器MC和一个图象处理器PRO。这些单元以及它们的操作本身都是已知的。该集成电路还包括一个开关SW和一个控制器CPU。
该集成电路的一般操作如下所示。该控制器CPU将运行参数分配给不同的单元。而且,它定义开关SW的位置。如果该开关SW的位置如图2所示,则该集成电路运行在编码模式下。如果该开关SW的位置与图2所示相反,则该集成电路运行在解码模式下。在这种情况中,该控制器CPU可以停用各个单元,例如变换电路DCT、量化器Q和可变长编码器VLC。该逆量化器IQ、该逆变换电路IDCT和运动补偿器MC被安排,以使得按照MPEG标准的不同模式运行。与它们仅被用于编码的情况(原则上只要求一种模式)相比,它们包括额外的部分。这些额外的部分被表示为矩形,其中给出了交叉号。
下面的表格说明运动补偿器MC用于不同MPEG模式的运行参数。
MPEG模式 MC运行参数
MP@HL帧速率代码:[1∶8] 图象尺寸:1920×1152f_code:  [1∶9]
MP@ML帧速率代码:[1∶5] 图象尺寸:720×576f_code:  [1∶9]
MP@LL帧速率代码:[1∶5] 图象尺寸:352×288f_code:  [1∶7]
该控制器CPU向该运动补偿器MC发送控制信号以便使该运动补偿器MC按照其中一种MPEG模式运行。
该集成电路通过该存储器接口INT与一个外部存储器合作,后者在图2中未示出。此外部存储器用于该运动补偿器ME所需的部分地或者全部地解码的图象和参考图象的临时存储。在这方面,应当注意,图1中没有文字的矩形(它不属于该不完全解码电路DECI)可以表示这样一个存储器。在那种情况下,图1中另一没有文字的矩形(它属于该不完全解码电路DECI)对应于该图象处理器PRO。
图2所示的集成电路尤其适合于用在DVD设备中(DVD是数字化多用途盘的简称)。在这样一种应用中,记录按如下方式产生。该集成电路通过一个输入电路接收要被记录的视频数据。对其响应,该集成电路提供编码的视频数据。该编码的视频数据被施加到一个防差错电路,后者对其响应而提供防差错编码的视频数据。该防差错编码的视频数据被施加到一个激光驱动器电路。对其响应,该激光驱动器电路将一个激光输入信号加到一个激光器上。该激光器提供一个调制的激光束,该激光束修改光盘的属性以便产生光记录。回放按以下方式实现。一个光读取设备将一个激光束发送到一个光盘,并且从该光盘接收一个反射的光束。该光读取设备提供一个读信号以响应于该反射的光束。一个纠错电路提供编码的视频数据以响应于该读信号。该集成电路接收该编码的视频数据并且提供解码的视频数据,对其响应,视频数据通过输出电路被施加到该DVD设备的输出。
上面的附图及其描述是说明而非限制本发明。显然,在所附的权利要求范围内有多种可选方案。总之,对此进行一些评注。
可以以多种方式来分配功能实体或功能。在这方面,应当注意,附图是高度概括的,每个图仅仅代表本发明的个别的实施方案。这样,尽管附图中将不同的功能实体显示为单独的功能块,但是这并不排除多个功能实体作为一个物理实体的情况。
最后,权利要求中圆括号内的任何参考符号不应被认为是限制所述权利要求。使用动词“包括”并不排除权利要求中定义的单元或步骤之外的单元或步骤的存在。在单元或步骤之前使用不定冠词“一个”并不排除多个这种单元或步骤的存在。

Claims (2)

1.一种用于编码和解码图象的设备,包括:
-一个尤其实现DCT变换、量化和可变长编码的不完全编码电路(ENCI);
-一个尤其实现可变长解码的不完全解码电路(DECI);
-一个尤其实现逆量化、IDCT变换和运动补偿的补充电路(CC);
-一个使得该补充电路(CC)与该不完全编码电路(ENCI)和该不完全解码电路(DECI)合作以便分别实现编码和解码的控制电路(CTRL),其特征在于:
-该补充电路(CC)被安排成按照一种编码标准的不同模式运行。
2.一种包括如权利要求1要求的设备的记录和回放装置。
CN00804380A 1999-12-29 2000-12-22 用于图象编码和解码的设备 Pending CN1342370A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9916682 1999-12-29
FR9916682 1999-12-29

Publications (1)

Publication Number Publication Date
CN1342370A true CN1342370A (zh) 2002-03-27

Family

ID=9553992

Family Applications (1)

Application Number Title Priority Date Filing Date
CN00804380A Pending CN1342370A (zh) 1999-12-29 2000-12-22 用于图象编码和解码的设备

Country Status (6)

Country Link
US (1) US20020186766A1 (zh)
EP (1) EP1157561A1 (zh)
JP (1) JP2003519990A (zh)
KR (1) KR20010105360A (zh)
CN (1) CN1342370A (zh)
WO (1) WO2001050771A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6957350B1 (en) 1996-01-30 2005-10-18 Dolby Laboratories Licensing Corporation Encrypted and watermarked temporal and resolution layering in advanced television
US8374237B2 (en) 2001-03-02 2013-02-12 Dolby Laboratories Licensing Corporation High precision encoding and decoding of video images
US8111754B1 (en) 2001-07-11 2012-02-07 Dolby Laboratories Licensing Corporation Interpolation of video compression frames
US7266150B2 (en) * 2001-07-11 2007-09-04 Dolby Laboratories, Inc. Interpolation of video compression frames
US20030112863A1 (en) 2001-07-12 2003-06-19 Demos Gary A. Method and system for improving compressed image chroma information
JP4224778B2 (ja) * 2003-05-14 2009-02-18 ソニー株式会社 ストリーム変換装置および方法、符号化装置および方法、記録媒体、並びに、プログラム
US9445121B2 (en) 2008-08-04 2016-09-13 Dolby Laboratories Licensing Corporation Overlapped block disparity estimation and compensation architecture

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2660138B1 (fr) * 1990-03-26 1992-06-12 France Telecom Cnet Dispositif de codage/decodage de signaux d'image.
JPH04326690A (ja) * 1991-04-26 1992-11-16 Hitachi Ltd 動画像符号化復号化装置
DE4132600A1 (de) * 1991-10-01 1993-04-08 Philips Patentverwaltung Video-codec
JPH05308622A (ja) * 1992-04-28 1993-11-19 Mitsubishi Electric Corp 画像符号化・復号化装置
JP3546434B2 (ja) * 1992-12-25 2004-07-28 ソニー株式会社 ビデオ信号再生装置
FR2707118B1 (fr) * 1993-06-30 1995-10-06 Sgs Thomson Microelectronics Système à processeur, notamment de traitement d'image, comprenant un bus mémoire de taille variable.
JP3191583B2 (ja) * 1994-12-12 2001-07-23 ソニー株式会社 情報復号化装置
KR100202538B1 (ko) * 1994-12-23 1999-06-15 구자홍 엠펙 비디오 코덱 장치
JPH08331567A (ja) * 1995-06-02 1996-12-13 Sony Corp 画像情報符号化装置、画像情報復号化装置及び画像情報記録再生システム
US6256348B1 (en) * 1996-08-30 2001-07-03 Texas Instruments Incorporated Reduced memory MPEG video decoder circuits and methods

Also Published As

Publication number Publication date
JP2003519990A (ja) 2003-06-24
EP1157561A1 (en) 2001-11-28
WO2001050771A1 (en) 2001-07-12
KR20010105360A (ko) 2001-11-28
US20020186766A1 (en) 2002-12-12

Similar Documents

Publication Publication Date Title
JP6797989B2 (ja) 符号化ビデオデータのサンプル適応オフセットデータを復号するための方法、プログラム、コンピュータ可読記憶媒体、およびビデオデコーダ
US7432835B2 (en) Variable length decoding method and device
CN1295932C (zh) 代码转换器和使用它的摄像装置及信号处理装置
KR100188934B1 (ko) 영상 신호 부호화 장치 및 방법
US20090274382A1 (en) Entropy decoding circuit, entropy decoding method, and entropy decoding method using pipeline manner
CN1934869A (zh) 转换器协助的视频编码器
CN1366778A (zh) 视频压缩
CN1874513A (zh) 编码装置、使用它的摄像机装置及编码方法
CN101742330B (zh) 一种图像编码方法及装置
US7929777B2 (en) Variable length decoding device, variable length decoding method and image capturing system
CN1342370A (zh) 用于图象编码和解码的设备
JPH06284412A (ja) 画像信号符号化方法および画像信号符号化装置、画像信号復号化方法および画像信号復号化装置、ならびに画像信号記録媒体
JP4590335B2 (ja) 画像処理装置及び画像処理方法
CN1792097A (zh) 具有低存储器带宽要求的视频处理设备
JP2002238060A (ja) 画像符号化方法、画像符号化装置、プログラムおよび記録媒体
JPH11275577A (ja) 映像信号符号化方法及び装置
KR20040075951A (ko) 이미 압축된 멀티미디어의 비트 레이트의 감소
JP3271585B2 (ja) 動画像復号装置
US6498896B1 (en) Recording apparatus able to control the recording of compressed image pictures so that pictures which are necessary to restore the last pictures are recorded
JP2003023637A (ja) 画像符号化方法および画像符号化装置
JP3132844B2 (ja) 画像処理装置
JPH07131789A (ja) 画像符号化方式
KR100195095B1 (ko) 영상신호 부호화장치
JP2005269532A (ja) トランスコーディング方法、トランスコーダ及びプログラム
JPH05292458A (ja) 蓄積メディア用映像信号蓄積再生装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication