CN1301460C - 程序状态寄存器处理状态改变的系统与方法 - Google Patents

程序状态寄存器处理状态改变的系统与方法 Download PDF

Info

Publication number
CN1301460C
CN1301460C CNB2004100798910A CN200410079891A CN1301460C CN 1301460 C CN1301460 C CN 1301460C CN B2004100798910 A CNB2004100798910 A CN B2004100798910A CN 200410079891 A CN200410079891 A CN 200410079891A CN 1301460 C CN1301460 C CN 1301460C
Authority
CN
China
Prior art keywords
state
register
status register
program
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CNB2004100798910A
Other languages
English (en)
Other versions
CN1591324A (zh
Inventor
保罗·J·佩特承
威廉·V·米勒
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Via Technologies Inc
Original Assignee
Via Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Via Technologies Inc filed Critical Via Technologies Inc
Publication of CN1591324A publication Critical patent/CN1591324A/zh
Application granted granted Critical
Publication of CN1301460C publication Critical patent/CN1301460C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30098Register arrangements
    • G06F9/30101Special purpose registers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3861Recovery, e.g. branch miss-prediction, exception handling
    • G06F9/3863Recovery, e.g. branch miss-prediction, exception handling using multiple copies of the architectural state, e.g. shadow registers

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Hardware Redundancy (AREA)
  • Executing Machine-Instructions (AREA)
  • Debugging And Monitoring (AREA)

Abstract

一种程序状态寄存器处理状态改变的系统与方法。包含:一时钟脉冲;至少一更新数值,用于在接收一更新致能讯号时将程序状态寄存器由一第一数值更新为一第二数值;一取样程序状态寄存器储存该取样状态寄存器的第一数值;一状态改变取样寄存器,根据一状态改变指示讯号与该时钟脉冲来产生一同步状态改变讯号。当在第一个时钟脉冲周期内接收到该更新致能讯号,且更进一步接收到该状态改变指示讯号时,藉由被该同步状态改变讯号触发的一第一选择模块,在接着第一时钟脉冲周期后的一第二个时钟脉冲周期内将程序状态寄存器的更新输出还原为该第一数值。

Description

程序状态寄存器处理状态改变的系统与方法
技术领域
本发明有关于一种集成电路的设计,特别是涉及一种程序状态寄存器处理状态改变的系统与方法,该系统和方法用于处理数据异常的中止状况。
背景技术
在处理器系统中,数据与指令的数值写入于一存储器子系统以及由该存储器子系统读出。当发生违反存储器存取规则或其它存取规则时,存储器子系统会发出一异常中止(abort)指令给处理器。当一异常中止情形发生,处理器必须将如管线般跟在异常中止指令之后的其它指令作适当安排。
此外,该存储器子系统会将任何会改变程序状态寄存器(ProgramStatus Register,PSR)的控制无效化。基本上,数据异常中止还原程序(data abort recovery process)是用于在存储器存取时钟脉冲周期内侦测异常中止情形。通常逻辑会中断状态寄存器的更新(update)控制。当目前的存储器存取命令中止且下一个指令是一状态改变指令,将状态寄存器的更新控制中断确保维持先前的寄存器状态。然而,在异常中止情形取样路径(abort condition sampling path)上增加额外的电路或是逻辑是不利的。因为存储器子系统需要一些时间去决定一个异常中止情形,即使额外的逻辑可以实现,以系统时钟脉冲的角度来看,我们希望处理器在存储器存取时钟脉冲周期内作异常中止情形指针的取样能越晚越好,以避免于处理器与存储器子系统中产生关键(critical)时间路径。
发明内容
本发明的目的是提供一种以程序状态寄存器处理状态改变的系统与方法,该系统和方法揭示一种改进的处理器设计,用以控制处理器状态的还原,特别是有关于在处理器接收一异常中止指令下将程序状态寄存器(Program Status Register,PSR)的状态还原为前状态的改进的处理器设计。该方法与系统,可在存储器存取时钟脉冲周期中能越晚确认异常中止情形,能够用来维持适当的寄存器的状态。
为了实现上述目的,本发明提供了一种程序状态寄存器处理状态改变的系统,其特征是,包括:
一时钟脉冲;
至少一更新数值,于接收一更新致能讯号时将该程序状态寄存器由一第一数值更新为一第二数值;
一取样程序状态寄存器用以储存该程序状态寄存器的该第一数值;以及
一状态改变取样寄存器,根据一状态改变指示讯号与该时钟脉冲产生一同步状态改变讯号,其中当在一第一个时钟脉冲周期内接收到该更新致能讯号,且更进一步接收到该状态改变指示讯号时,藉由被该同步状态改变讯号所触发的一第一选择模块,在接着第一时钟脉冲周期后的一第二个时钟脉冲周期内将该程序状态寄存器的更新输出还原为该第一数值。
在此揭露的程序状态寄存器,能妥善处理处理器以及存储器子系统的状态改变的运作。
本发明还提供一种程序状态寄存器处理状态改变的方法,其特征是,包括:
储存一程序状态寄存器的一第一数值于一取样程序状态寄存器;
在一第一时钟脉冲周期内侦测一更新致能讯号;
将该程序状态寄存器更新为一第二数值;
在该第一时钟脉冲周期内侦测该更新致能讯号后接收一状态改变指示讯号;
藉由一状态改变取样寄存器产生一同步状态改变讯号;以及
根据产生的该同步状态改变讯号,在一第二时钟脉冲周期内将该程序状态寄存器的一输出还原为该第一数值。
综上所述,本发明提供的以程序状态寄存器处理状态改变的系统与方法,可以处理状态改变的情形,特别是处理异常中止的情形。本发明比传统的方法可获得不同的好处。例如存储器子系统拥有更多时间产生适当的异常中止情形响应。结果是处理器可以在时钟脉冲周期的末端才作异常中止情形的取样。
以下将通过的详细说明以及实施例的相关附图,进一步阐述本发明各方面的优点与其它技术特征。
附图说明
图1A为用于处理数据异常中止情形的典型程序状态寄存器的逻辑示意图;
图1B为图1A的程序状态寄存器的时钟脉冲示意图;
图2为本发明提出的改进的程序状态寄存器的一具体实施例的逻辑示意图;
图3为改进的程序状态寄存器在无异常中止情形下运作的流程图;
图4为改进的程序状态寄存器在异常中止情形下运作的流程图;
图5为改进的程序状态寄存器在无异常中止情形下运作,其数据状态改变的模拟时钟脉冲图;以及
图6为改进的程序状态寄存器在异常中止情形下运作,其数据状态改变的模拟时钟脉冲图。
图中符号说明
100  程序状态处理器部分电路逻辑
102  控制讯号UPDATE
104  讯号UPDATE_VALUE
106  控制讯号ABORT
108  反向器
110  双输入与门
111  输入控制
112  多路复用器
114  正反器
116、118  节点
120  时钟脉冲
200  数据放弃还原逻辑电路
202  第一正反器
204  控制讯号ABORT
206  讯号ABORT.SYNC
208  时钟脉冲
210  控制讯号UPDATE
212  讯号UPDATE_VALUE
214  第一多路复用器
216  第二正反器
218  程序状态寄存器输入值PSRi
220  程序状态寄存器输出值PSRo
222  第三正反器
224  程序状态寄存器取样值sPSR
226  第二多路复用器
230  非旁通程序状态寄存器值nPSR
300、400  处理流程
302、402  第一时钟脉冲周期
312、412  第二时钟脉冲周期
324、424  第三时钟脉冲周期
304、306、308、310、314、316、318、320、322、326、328、330:步骤
404、406、408、410、414、416、418、420、422、426、428、430、432:步骤
500  无异常中止下时钟脉冲模拟
502  第二时钟脉冲周期
510  第三时钟脉冲周期
504、506、508、512  状态改变
600  异常中止下时钟脉冲模拟
604  第二时钟脉冲周期
612  第三时钟脉冲周期
602、606、608、610、614、616、618、620、622:状态改变
具体实施方式
由于异常中止指令是最常发生的状态中断/改变程序,本发明的实施例将说明数个异常中止情形运作的例子。
图1A中是一典型的程序状态处理器的电路逻辑100的部分示意图。附图中仅显示一个位的程序状态寄存器的电路逻辑,完整的程序状态寄存器可以有数个位,包含数个相同的电路逻辑。
如图1A所示,没有侦测到异常中止指令时,处理器将一控制讯号UPDATE(102)设为1(本例子中假设1为真,0为假)。如附图,另一讯号UPDATE_VALUE(104)应该在下一个时钟脉冲边缘(edge)时写入寄存器。然而,当接收到一数据异常中止讯号时,处理器将一控制讯号ABORT(106)设为1。因为双输入与门110(AND gate)接收控制讯号UPDATE(102)及从一反向器(Inverter)(108)接收控制讯号ABORT(106),当ABORT是0时,双输入与门110输出“1”作为一多路复用器112的输入控制(111)。当输入控制111为“1”,多路复用器112选择讯号UPDATE_VALUE(104)作为一正反器114有效的输入116。正反器的输出118就是程序状态寄存器的输出。当一时钟脉冲讯号120输入正反器114时,程序状态寄存器被讯号UPDATE_VALUE所更新。同时正反器114的输出亦反馈至多路复用器112,以将程序状态寄存器的值再维持一额外的时钟脉冲周期。这个反馈讯号可视为前一个寄存器的状态。
当侦测到异常中止情形时,控制讯号ABORT(106)为真,于是反向器108输出0,而双输入与门110的输出111变成0。在接收“0”作为输入控制,多路复用器112选择前寄存器状态而非讯号UPDATE_VALUE(104),并输入正反器114。通常,正反器114保持选择的值,直到接收时钟脉冲讯号120。
在此例子中,控制讯号ABORT的讯号路径包含一反向器108以及一双输入与门110,其需要一段时间去产生输出111。这迫使存储器子系统需设计为在一个时钟脉冲周期内必须够早产生控制讯号ABORT(106),或是将处理器的时钟脉冲周期延长到能允许讯号传播所需的时间。
图1B显示图1A中讯号改变的时钟脉冲示意图。如图所示,图1A中的控制讯号UPDATE(102)在控制讯号ABORT(106)被触发前就已上升,而我们较喜欢控制讯号ABORT(106)尽可能越晚进来越好,这样存储器子系统能有更多的时间作其它内部处理。当程序状态寄存器侦测到控制讯号UPDATE(102)上升时,讯号UPDATE_VALUE(104)就载着新值输入正反器114的输入端。然而,当控制讯号ABORT(106)在同一个时钟脉冲周期结束前被触发,每一个程序状态寄存器的输入(例如正反器的D端)必须从新的讯号UPDATE_VALUE(104)的值改变成先前的值。图1A中的正反器114在下一个时钟脉冲边缘之前必须有一最小设立时间(set-up time),让程序状态寄存器的输出(例如正反器的Q端)能得到正确之前寄存器状态值。因此,从控制讯号ABORT(106)改变的时间到同一时钟脉冲周期的结束,必须要留下足够的时间来回复先前程序状态寄存器的值。时钟脉冲示意图中也显示了节点116与118的讯号。如图所示,如果异常中止情况发生,即使节点116的讯号在时钟脉冲周期内已改变为新的PSR的值,节点118的讯号仍会回复为旧PSR的值。
于此揭露包含于处理器设计中的一改进的逻辑。当一新值被写入时,此逻辑允许程序状态寄存器之前状态保持不变。如果侦测到异常中止情形,若需要的话此逻辑可以提供前状态给程序状态寄存器。此改进的逻辑允许存储器子系统或是处理器其它中断发送模块能越晚、越接近时钟脉冲周期末端送出一状态改变讯号,例如异常中止讯号。
图2为本发明一实施例,为包含数据异常中止还原逻辑电路200的改进的程序状态寄存器的部分示意图。在此例子中,处理器能在接近时钟脉冲周期末端时取样异常中止情形。此外,此改进逻辑提供来储存前状态寄存器的状态,让前寄存器的状态能快速回复。
如图所示,一状态改变取样寄存器,如第一正反器202,用来取样控制讯号ABORT(204)。第一正反器202有一输出,称之为ABORT.SYNC(206)。讯号ABORT.SYNC(206)与时钟脉冲208的边缘同步,并且在一时钟脉冲周期中会维持在高电位。在典型的存储器存取周期的开始,处理器可将一控制讯号UPDATE(210)设成“1”(高电位),表示用来将讯号UPDATE_VALUE(212)于下一个时钟脉冲边缘写入程序状态寄存器中。一第一多路复用器214选择讯号UPDATE_VALUE(212)并将该讯号提供给一同步模块,如第二正反器216。这个讯号的值可称之为程序状态寄存器输入(PSRi)(218)。而目前的程序状态寄存器的值(PSRo)(220)会反馈到第一多路复用器214,同时也会提供给第三正反器222,并储存为一程序状态寄存器取样的值(sPSR)(224)。储存sPSR(224)让处理器在异常中止情形下能将寄存器回复为前值。在下个时钟脉冲周期,程序状态寄存器输入PSRi(218)(或非旁通程序状态寄存器-Non-bypassed Program Status Register-的值nPSR(230))与sPSR(224)被输入一第二多路复用器226。第二多路复用器226通过选择nPSR(230)或是sPSR(224)来产生下一个程序状态寄存器输出PSRo(220),并将提供给存储器系统(图中并未显示)。在每一个时钟脉冲上升边缘,当PSRo是有效的程序状态寄存器的状态时,处理器逻辑可视PSRo为每个时钟脉冲周期寄存器的值。另一方面,作为第二正反器的输出,nPSR(230)对一时钟脉冲周期可能并非有效,但是可用于在异常中止情形发生后让处理器逻辑忽略程序状态寄存器的状态。因为nPSR(230)不需通过第二多路复用器226,所以是一较快的输出,并且在PSRo(220)之前已完成。
如前所述,如果接收到控制讯号ABORT(204),第一正反器202对控制讯号ABORT(204)取样并产生第一正反器202的输出-讯号ABORT.SYNC(206)。如果在同一时钟脉冲周期内控制讯号ABORT与控制讯号UPDATE皆为真,第二多路复用器216会提供讯号UPDATE_VALUE(212)给PSRo(220),但第一正反器202将传送讯号给第二多路复用器226去选择sPSR将状态寄存器回复为前寄存器状态。此外,比较图1A与图2可知,此改进的设计的控制讯号UPDATE并不需通过一时间延迟的与门。
图3表示在一般无异常中止情形下,改进的数据异常中止还原系统的处理流程图。由于改变在不同的时钟脉冲周期,处理流程300也分为不同时钟脉冲周期表示。必须了解图中箭号用以完成整个流程,并不必然代表时间上的顺序性。这些步骤中的动作可以在相同的时间发生。
为方便说明,更进一步假设程序流程发生在特定的时钟脉冲周期,如第一时钟脉冲周期302。在第一时钟脉冲周期的开始,假设PSRo与讯号UPDATE_VALUE是第一多路复用器的有效输入(步骤304)。另外于同一时间,PSRo亦是第三正反器的有效输入(步骤306)。因为一为“真”的控制讯号UPDATE在第一多路复用器作确认(步骤308),因此讯号UPDATE_VALUE于第一多路复用器选择并且作为第二正反器有效输入(步骤310)。现在讯号UPDATE_VALUE可视为PSRi。
在下一个时钟脉冲周期(第二时钟脉冲周期312)出现时,第二正反器使PSRi为第二多路复用器有效的输入(步骤314),并作为一输出nPSR。在相同时钟脉冲边缘,第三正反器输入PSRo并让输出的sPSR成为第二多路复用器有效的输入(步骤316)。在此时间点,储存的或旧的sPSR,以及新的UPDATE_VALUE都是第二多路复用器有效的输入。因为讯号ABORT.SYNC在异常中止情形下并未更新,因此讯号ABORT.SYNC为“0”(步骤318),并且第二多路复用器选择nPSR作为一有效的输出PSRo(步骤320)。在此例子中PSRo与nPSR具有相同的值且同样是状态寄存器有效的输出。当第三时钟脉冲周期324开始,如果没有异常中止情形,则控制讯号ABORT为“0”(步骤326),ABORT.SYNC亦为“0”(步骤328),且PSRo保持原值(步骤330)。
图4表示在异常中止情形下,图2中改进的数据异常中止还原系统的处理流程图。一样,流程在第一时钟脉冲周期(402)开始。跟在无异常中止情形下相同,PSRo与UPDATE_VALUE为有效输入并存于第二正反器与第三正反器中(步骤404、406、408、与步骤410)。当第二时钟脉冲周期(412)开始,第二正反器与第三正反器输出nPSR与sPSR作为第二多路复用器有效的输入(步骤414与416)。一开始,如同在无异常中止情形,讯号ABORT尚未被取样,ABORT.SYNC为“0”(步骤418)。nPSR被选择作为有效的输出PSRo(步骤420)。至目前为止,处理流程400与无异常中止情形的处理流程相同。PSRo与nPSR都是有效的输出。
在第三时钟脉冲周期424开始前,控制讯号ABORT可能出现于第一正反器(步骤422)。在第三时钟脉冲周期424开始后,讯号ABORT确认为“真”(步骤426),且ABORT.SYNC设为“1”(步骤428)。这导致第二多路复用器选择sPSR(步骤430)。PSRo重设为sPSR(旧值)(步骤432)。
图5与图6显示前述具有数据异常中止还原特性的改进的处理器设计的模拟时钟脉冲示意图。图5显示在无异常中止情形下正常运算的时钟脉冲模拟500。如图所示,在第二时钟脉冲周期502间,首先控制讯号UPDATE设为“真”(504)。当讯号UPDATE_VALUE设为一新值(506),PSRi立刻被设为讯号UPDATE_VALUE的新值(508)。在第三时钟脉冲周期510开始,PSRo被设为该讯号UPDATE_VALUE的值(512)。
图6表示在异常中止情形(602)下,控制讯号ABORT与控制讯号UPDATE(606)一同出现在第二时钟脉冲周期604内时的时钟脉冲模拟(600)。如同无异常中止情形,控制讯号UPDATE首先设为“真”(606)。接着控制讯号ABORT出现(602)。控制讯号ABORT不影响载有该程序状态寄存器输入的第一多路复用器。控制讯号ABORT仅需要一小段的设立时间以产生讯号ABORT.SYNC。另一方面,当讯号UPDATE_VALUE设为一新值(608),如同在第二时钟脉冲周期中PSRi将被设为该新的UPDATE_VALUE(610)。在第三时钟脉冲周期612开始时,含新UPDATE_VALUE值的nPSR变成有效的。
在第三时钟脉冲周期开始,当PSRo反馈为第三正反器的输入,sPSR立刻被设为程序状态寄存器的值(616),该状态寄存器的值是一“旧值”。在ABORT.SYNC设为1之前,因为nPSR的改变,PSRo一开始切换为新的UPDATE_VALUE(618)且维持一段非常短暂的时间。当ABORT.SYNC设为1(620)后,PSRo被设为旧值的sPSR,因而将PSRo回复为在第二时钟脉冲周期的值。注意因为第一正反器、第二正反器、与第三正反器都是与时钟脉冲同步,至于PSRo,切换为nPSR(618)与切换回sPSR(620)间的时间间隔(622)相对来说较小。如时钟脉冲示意图所示,除了快速切换时间(622),从第二时钟脉冲周期至第三时钟脉冲周期PSRo保持为旧值。
本发明提供许多不同实施例或例子以实现本发明不同的特征。这些实施例中的元件和步骤用以阐明本发明的精神,并非用以限定本发明申请专利范围。以上的描述,对于熟知本技术领域的专门人士应可明了与实施,因此其它未脱离本发明所揭示的精神下所完成的等效改变或修饰,均应包含在所述的权利要求范围中。

Claims (12)

1.一种程序状态寄存器处理状态改变的系统,其特征是,包括:
一时钟脉冲;
至少一更新数值,于接收一更新致能讯号时,将程序状态寄存器由一第一数值更新为一第二数值;
一取样程序状态寄存器,用以储存该程序状态寄存器的该第一数值;以及
一状态改变取样寄存器,根据一状态改变指示讯号与该时钟脉冲产生一同步状态改变讯号,其中当在一第一个时钟脉冲周期内接收到上述更新致能讯号,且更进一步接收到上述状态改变指示讯号时,藉由被该同步状态改变讯号所触发的一第一选择模块,在接着第一时钟脉冲周期后的一第二个时钟脉冲周期内,将该程序状态寄存器的更新输出还原为上述第一数值。
2.如权利要求1所述的程序状态寄存器处理状态改变的系统,其特征是,更包含一第二选择模块,根据上述更新致能讯号选择该更新数值或从该程序状态寄存器的输出端反馈的上述第一数值,以产生一程序状态寄存器输入讯号。
3.如权利要求2所述的程序状态寄存器处理状态改变的系统,其特征是,更包含一同步化模块,用以将该程序状态寄存器输入讯号与该时钟脉冲同步,并产生该程序状态寄存器的一非旁通输出讯号。
4.如权利要求3所述的程序状态寄存器处理状态改变的系统,其特征是,该程序状态寄存器的该非旁通输出讯号连接于一或多个预先决定的连接点,其中该连接点不需要在上述第二个周期还原该第一数值。
5.如权利要求1所述的程序状态寄存器处理状态改变的系统,其特征是,该状态改变指示讯号于该第一时钟脉冲周期末端接收,且满足该状态改变取样寄存器的一预先决定的设立时间的要求。
6.如权利要求1所述的程序状态寄存器处理状态改变的系统,其特征是,该同步状态改变讯号持续一完整时钟脉冲周期。
7.如权利要求1所述的程序状态寄存器处理状态改变的系统,其特征是,该取样程序状态寄存器与该状态改变取样寄存器为多路复用器。
8.如权利要求1所述的程序状态寄存器处理状态改变的系统,其特征是,该状态改变指示讯号指示发生一异常中止情形。
9.一种程序状态寄存器处理状态改变的方法,其特征是,包括:
储存一程序状态寄存器的一第一数值于一取样程序状态寄存器;
在一第一时钟脉冲周期内侦测一更新致能讯号;
将该程序状态寄存器更新为一第二数值;
在该第一时钟脉冲周期内侦测该更新致能讯号后接收一状态改变指示讯号;
藉由一状态改变取样寄存器产生一同步状态改变讯号;以及
根据产生的该同步状态改变讯号,在一第二时钟脉冲周期内将该程序状态寄存器的一输出还原为该第一数值。
10.如权利要求9所述的程序状态寄存器处理状态改变的方法,其特征是,该状态改变指示讯号于该第一时钟脉冲周期末端前一预先决定的时间间隔内接收。
11.如权利要求9所述的程序状态寄存器处理状态改变的方法,其特征是,将该程序状态寄存器的该输出还原为该第一数值步骤,该步骤还包含由一多路复用器选择该第二数值或储存的该第一数值。
12.如权利要求9所述的程序状态寄存器处理状态改变的方法,其特征是,将该程序状态寄存器更新为该第二数值步骤,该步骤还包含根据选择从该程序状态寄存器输出所反馈的该第一数值或接收该更新致能讯号所得的该第二数值,以产生该程序状态寄存器输入讯号。
CNB2004100798910A 2003-11-07 2004-09-24 程序状态寄存器处理状态改变的系统与方法 Active CN1301460C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/703,279 US7210051B2 (en) 2003-11-07 2003-11-07 System and method for handling state change conditions by a program status register
US10/703,279 2003-11-07

Publications (2)

Publication Number Publication Date
CN1591324A CN1591324A (zh) 2005-03-09
CN1301460C true CN1301460C (zh) 2007-02-21

Family

ID=34551859

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100798910A Active CN1301460C (zh) 2003-11-07 2004-09-24 程序状态寄存器处理状态改变的系统与方法

Country Status (3)

Country Link
US (1) US7210051B2 (zh)
CN (1) CN1301460C (zh)
TW (1) TWI247213B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009018483A1 (en) * 2007-07-31 2009-02-05 Viasat, Inc. Input output access controller
US8754696B2 (en) 2012-07-26 2014-06-17 International Business Machines Corporation Ring oscillator
US9471313B1 (en) 2015-11-25 2016-10-18 International Business Machines Corporation Flushing speculative instruction processing
US9967102B2 (en) * 2015-12-18 2018-05-08 International Business Machines Corporation Managing transfer of device ownership

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5592677A (en) * 1991-12-06 1997-01-07 National Semiconductor Corporation Integrated data processing system including CPU core and parallel, independently operating DSP module
CN1221911A (zh) * 1997-12-29 1999-07-07 三星电子株式会社 数字信号处理芯片中的循环执行控制电路

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5226126A (en) * 1989-02-24 1993-07-06 Nexgen Microsystems Processor having plurality of functional units for orderly retiring outstanding operations based upon its associated tags
WO1996012228A1 (en) * 1994-10-14 1996-04-25 Silicon Graphics, Inc. Redundant mapping tables
US5701493A (en) * 1995-08-03 1997-12-23 Advanced Risc Machines Limited Exception handling method and apparatus in data processing systems

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5592677A (en) * 1991-12-06 1997-01-07 National Semiconductor Corporation Integrated data processing system including CPU core and parallel, independently operating DSP module
CN1221911A (zh) * 1997-12-29 1999-07-07 三星电子株式会社 数字信号处理芯片中的循环执行控制电路

Also Published As

Publication number Publication date
CN1591324A (zh) 2005-03-09
TWI247213B (en) 2006-01-11
US20050102546A1 (en) 2005-05-12
TW200516390A (en) 2005-05-16
US7210051B2 (en) 2007-04-24

Similar Documents

Publication Publication Date Title
CN107609644B (zh) 用于状态机中的数据分析的方法及系统
JP5169486B2 (ja) Fpgaコンフィグレーション装置及びこれを有する回路基板、電子装置、及びfpgaコンフィグレーション方法
EP2891053B1 (en) Results generation for state machine engines
US6356987B1 (en) Microprocessing device having programmable wait states
JP2003196989A (ja) 不揮発性半導体記憶装置
EP1979822A1 (en) Data bus interface with interruptible clock
US20180261265A1 (en) Methods and systems for parallel column twist interleaving
US20090190431A1 (en) Double data rate-single data rate input block and method for using same
CN101421705B (zh) 具有高储存容量的多媒体卡
CN103270699A (zh) 用于确定搜索起点的装置和方法
CN1301460C (zh) 程序状态寄存器处理状态改变的系统与方法
CN106155747B (zh) 一种基于fpga可加速配置的方法和控制系统
CN111103959B (zh) 寄存器复位系统及芯片
CN109088619B (zh) 一种使能信号产生方法及电路
CN103699465B (zh) 一种对16位芯片内核进行调试控制的装置及方法
JP2005509930A (ja) カスタムループアクセラレータ等で使用する記憶システム
CN1609782A (zh) 不确定长度的讯息的调整方法与装置
JP2003208788A (ja) 2ポートメモリによるバッファ
US5630158A (en) Central processing unit including inhibited branch area
US8028107B2 (en) Apparatus and method for serial to parallel in an I/O circuit
CN111124358A (zh) 一种序列累加器的运算方法和设备
CN101055479A (zh) 一种实现非时钟控制寄存器数据更新的系统及方法
CN113760820B (zh) 一种超大规模fpga芯片的数据配置和回读方法
JPH06301596A (ja) マイクロプロセッサ
CN109347474B (zh) 信号时序配置方法、装置、计算机设备及存储介质

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant