CN1298572A - 用于把n一位源字编码为相应的m一位信道字以及把m一位信道字解码为相应的n一位源字的设备 - Google Patents

用于把n一位源字编码为相应的m一位信道字以及把m一位信道字解码为相应的n一位源字的设备 Download PDF

Info

Publication number
CN1298572A
CN1298572A CN99805327A CN99805327A CN1298572A CN 1298572 A CN1298572 A CN 1298572A CN 99805327 A CN99805327 A CN 99805327A CN 99805327 A CN99805327 A CN 99805327A CN 1298572 A CN1298572 A CN 1298572A
Authority
CN
China
Prior art keywords
channel
word
piece
source
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN99805327A
Other languages
English (en)
Inventor
W·M·J·科尼
J·A·H·M·卡尔曼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of CN1298572A publication Critical patent/CN1298572A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M5/00Conversion of the form of the representation of individual digits
    • H03M5/02Conversion to or from representation by pulses
    • H03M5/04Conversion to or from representation by pulses the pulses having two levels
    • H03M5/14Code representation, e.g. transition, for a given bit cell depending on the information in one or more adjacent bit cells, e.g. delay modulation code, double density code
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M5/00Conversion of the form of the representation of individual digits
    • H03M5/02Conversion to or from representation by pulses
    • H03M5/04Conversion to or from representation by pulses the pulses having two levels
    • H03M5/14Code representation, e.g. transition, for a given bit cell depending on the information in one or more adjacent bit cells, e.g. delay modulation code, double density code
    • H03M5/145Conversion to or from block codes or representations thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Dc Digital Transmission (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Storage Device Security (AREA)

Abstract

在此公开一种用于把二进制源信号(S)的数据位流编码为二进制信道信号(C)的数据位流的设备,其中该源信号的数据位流被分为n-位源字(x1、x2),该设备包括用于根据保持奇偶性的变换把所述n-位源字变换为相应的m-位信道字(y1、y2、y3)的变换装置(LC),其中m和n是整数,m>n。该设备还包括控制装置,用于通过自由选择源-信道变换而对所述二进制信道信号执行直流控制。另外,公开一种用于解码由编码设备所获得的信道信号的解码设备。

Description

用于把n-位源字编码为相应的m-位信道字以及把m-位信道字解 码为相应的n-位源字的设备
本发明涉及一种用于把二进制源信号的数据位流编码为相应的二进制信道信号的数据位流的设备,其中,源数据的信号位流被分为n-位源字,该设备包括变换装置,用于根据保持奇偶性的变换把所述n-位源字变换为相应的m-位信道字,其中m和n是整数,m>n。
本发明还涉及一种用于把二进制源信号的数据位流编码为相应的二进制信道信号的数据位流的方法,其中,源数据的信号位流被分为n-位源字,根据保持奇偶性的变换把所述n-位源字变换为相应的m-位信道字,其中m和n是整数,m>n。
本发明还涉及一种二进制信道信号,其中包含由包含数据位流的二进制源信号变换而得的数据位流,其中源信号的数据位流包括n-位源字,信道信号包括m-位信道字,根据保持奇偶性的变换,每个所述m-位信道字对应于一个所述n-位源字,其中m和n是整数,m>n。
本发明还涉及一种记录载体,其中包括二进制信道信号,该二进制信道信号包含由包含数据位流的二进制源信号变换而得的数据位流,其中源信号的数据位流包括n-位源字,信道信号包括m-位信道字,根据保持奇偶性的变换,每个所述m-位信道字对应于一个所述n-位源字,其中m和n是整数,m>n。
本发明还涉及一种用于把二进制信道信号的数据位流解码为二进制源信号信号的数据位流的设备,其中,信道数据的信号位流被分为m-位信道字,该设备包括反变换装置,用于根据雅可比反变换把所述m-位信道字变换为相应的n-位源字,其中m和n是整数,m>n。
在上文所述的编码设备和解码设备可以从美国专利4,337,458(雅可比信道编码)得知。该文献公开了一种用于把二进制源信号的数据位流解码为二进制信道信号的数据位流的设备,满足(1,7)游程限制条件。这意味着,在一串信道信号的数据流中,在信道信号中最少有一个“0”最多七个“0”位于两个相继“1”之间。该设备还实现使重复的最小跃变游程最小化。
在这一方面应当指出,通常,把一个附加预编码步骤应用到该(1,7)限制序列,得到最小游程为2和最大游程为8的游程限制序列。
已知的变换是保持奇偶性(PP)的变换。“保持奇偶性”意味着在模2求和之后,要变换的n-位源字的奇偶性等于对应于m-位信道字的奇偶性。结果,所述的编码设备不影响该信号的奇偶性。
在保持奇偶性的变换之后,可以通过在源字的数据流中插入直流控制位而应用直流控制,这比在信道位流中插入所谓结合位的额外数位更加有效。直流控制意味着减小接近零频率的信道位流的功率。在直流处的光谱标志使得能够从所检测波形中恢复阈值电平,这对于用PLL(锁相环路)进行检测和时序恢复来说是本质性的。
在该PP信道编码中,不存在附加的直流控制,以进一步减小接近于零频率的信道位流的功率,或者通过减小奇偶性保持直流控制位的数目而减小直流控制的开销。
本发明的一个目的是提供一种改进的设备,用于把n-位源字编码为相应的m-位信道字,使得能够进行额外的直流控制。
根据本发明的编码设备的特征在于,该设备还包括控制装置,用于通过自由选择源-信道变换,而对所述二进制信道信号执行直流控制。
本发明根据这样的一个认识,即通过自由选择源-信道映射而使得直流控制成为可能。因此,在对一些预定源-信道变换的选择中产生两个选项。这两个选项的差别在于在不归零标志中在信道数据位流中多出一个“1”,即,该差别是在信道数据位流中多出一个跃变。由于该额外的跃变,使得所谓的连续数字和(RDS)数值可以保持在一定的范围内。这种直流控制将被称为随机直流控制。
在保持奇偶性的信道代码中,例如在美国专利5,477,222中所述,还通过把RDS限制在特定的范围内而执行直流控制。与已知的保持奇偶性信道代码主要不同之处在于在执行信道编码以控制RDS数值之前需要额外的数位,所谓奇偶性保持位。在本发明中,还可以通过双重选项自由选择源-信道映射而对RDS数值进行控制。为了保持同样的直流控制量,可以使用更少的附加数位,使得记录载体的容量更高,该记录载体具有根据所存储的代码编码的信号。
根据本发明的编码设备的特征还在于该设备还包括控制装置,用于通过自由选择源-信道变换而使在所述二进制信道信号上的重复最小跃变游程最小化。
本发明基于这样的认识,即根据已知的编码设备,相对长的序列仅仅包括可能出现的最小跃变游程,导致在接收器中的数位检测效果变差,接着发送和解码在接收器中信道信号。在满足特定游程限制的信道信号中,例如(1,7)或(1,8)限制,这意味着出现相对较长的序列“…0101010101…”,在1T预编码之后导致相对较长的序列“…001100110011…”。根据本发明设备限制这些序列的长度,使得可以在接收器中实现改进的数位检测。这种限制被称为重复最小游程限制(RML)。
根据本发明的方法的特征在于,该方法还通过自由选择源-信道变换而对二进制信道信号执行直流控制。
根据本发明的信号的特征在于,在所述二进制信道信号中,存在从同一p个连续n-位源字的块变换而来的一对p个连续m-位信道字的块,这对块的不同之处在于在所述块中仅仅一个数位位置处的位数值不同,p为大于1的整数。
根据本发明的记录载体的特征在于,在所述二进制信道信号中,存在从同一p个连续n-位源字的块变换而来的一对p个连续m-位信道字的块,这对块的不同之处在于在所述块中仅仅一个数位位置处的位数值不同,p为大于1的整数。
根据本发明的解码设备的特征在于,所述反变换装置还用于把包括p个连续m-位信道字的成对块反变换为相同的p个连续n-位源字的相同块,p个连续m-位信道字的成对块的不同之处在于在所述块中仅仅一个数位位置处的位数值不同,p为大于1的整数。
通过该设备,该二进制数据信号包括一串数据位,其特征在于,在所述二进制信道信号中存在从同一p个连续n-位源字的块转换来的一对p个连续m-位信道字的块,在所述块中仅仅一个数位位置处的位数值不同这对块可以被反变换为包括一串数据位流的二进制源信号,p为大于1的整数。
在下文的附图描述中进一步说明本发明,其中
图1示出编码设备的第一实施例,
图2示出编码设备的第二实施例,
图3示出用于预编码该串行信道信号并把预编码信号记录在记录载体上的装置
图4示出解码设备的第一实施例,以及
图5示出解码设备的第二实施例。
图1示出能够把2-位源字变换为3-位信道字的编码设备。该设备具有用于接收一个二进制源信号S的数据位流的输入端1。该端子1连接到在本例子中具有8个单元X1至X8的移位寄存器2,以接收源信号S的8个连续源数位。移位寄存器2作为串并转换器。单元的输出分别连接到逻辑电路LC的相应输入端i1至i8,用于提供存在于该单元中的源数位的逻辑值(X1,…,X8)。逻辑电路LC形成变换装置CM的一部分。
该设备还包括具有12个单元Y1至Y12的第二移位寄存器4。逻辑电路LC具有12个输出端o1至o12逻辑电路LC的这些输出端分别连接到移位寄存器4的12个单元Y1至Y12的输入端。移位寄存器4的输出端6连接到输出端8。移位寄存器4作为并串转换器,以获得二进制信道信号C。
另外,检测器单元10可用于检测在源信号S的串行数据流中的特定序列。为此目的,移位寄存器2的8个单元X1至X8的输出端连接到检测器单元10的相应输入端,表示为12。在本实施例中,检测器单元具有三个输出端,表示为O1、O2和O3,用于分别产生第一、第二和第三控制信号。这些输出端分别连接到逻辑电路LC的相应控制信号输入端c1、c2和c3
逻辑电路LC响应施加到其输入端c1、c2和c3的控制信号产生如下功能。逻辑电路LC能够把2-位源字SW变换为3-位信道字。作为一个例子,变换装置LC适合于根据下表1把2-位源字SW变换为3-位信道字CW:
表1
    源字     信道字
    00     101
    01     100
    10     001
    11     000
可以看出,由于在模2求和之后要被转换的n-位源字的奇偶性等于转换而得的相应m-位信道字,因此根据该表转换的源字保持奇偶性。
应当指出,在源字中的第一数位首先提供给移位寄存器2,并且在信道字中的第一数位首先从移位寄存器4的输出端6输出。
还应当指出,响应在控制信号输入端c1、c2和c3中任何控制信号的缺失,逻辑电路LC把存储在单元X1、X2中的2-位源字变换为3-位信道字,并且把这些信道字存储在移位寄存器4的单元Y1、Y2、Y3中。在按照这种方式的每次变换之后,接着在移位寄存器2中向左位移两个位置,并且在移位寄存器4中向左位移三个位置。需要在移位寄存器2中位移两个位置以使该移位寄存器2准备由变换器进行随后的变换。需要在移位寄存器4中位移三个位置以输出所产生的3-位信道字。
图1的设备可以用于产生满足d=1限制条件的(d,k)序列形式的信道信号C。这意味着在信道信号的串行位流中在两个相继的“1”之间至少存在一个“0”。即,在信道信号中禁止出现两个或多个连续的“1”。
两个相继的2-位源字相组合的未修正的变换,例如通过图1的设备,将破坏d=1限制条件。这些组合是通过未修正的变换组合“00 00”将导致两个3-位信道字“101 101”;通过未修正的变换使得“00 01”导致两个3-位信道字“101 100”;通过未修正的变换使得“10 00”导致两个3-位信道字“001 101”;通过未修正的变换使得“10 01”导致两个3-位信道字“001 100”。
应当检测这些组合的出现情况,使得能够执行把两个2-位源字的块变换为两个3-位信道字的块的修正编码。因此,除了把2-位源字变换为3-位信道字的正常编码之外,图1的设备能够检测上述组合,并且实现修正编码,使得在信道信号中仍然满足d=1的限制条件。
由于移位寄存器2的单元X1至X4的输出端连接到检测器单元10的相应输入端,该检测器单元10能够检测在源信号串行位流中的特定位置,在该位置处在位流中的单个2-位源字未修正编码为相应的单个3-位信道字将导致在信道信号C中违反d=1限制条件,并且检测器单元10响应这种检测在其输出端O1提供一个控制信号。
更具体来说,检测器单元10检测在单元X1至X4中是否包含在表2中给出的四位序列中的一个,并且在其输出端O1给出第一控制信号。只要检测器单元10检测到在四个单元位置x1、x2、x3、x4中存在两个2-位源字的组合等于在表2的左侧栏中给出的一个组合,则逻辑电路LC根据在表2中给出的修正编码变换该组合。
表2
 2源字的块 2信道字的块/未修正的编码 2信道字的块/修正的编码
    00 00   101 101    100 010
    00 01   101 100    101 010
    10 00   001 101    000 010
    10 01   001 100    001 010
从表中可以看出,两个2-位源字单独采用未修正变换将导致违反d=1限制条件,在所获得的两个信道字之间的边界处出现两个“1”。因此,逻辑电路LC适合于用修正编码模式进行变换,把在上表中左侧栏中给出的两个2-位源字的块变换为在表2的右侧栏中给出的两个3-位信道字的块。可以看出,不再出现违反d=1的限制条件的情况下。另外,两个3-位信道字中的一个与表1中的四个信道字不同,即代码字000。其原因是,在接收器方,可以检测到不属于表1的四个3-位信道字的组的这个3-位信道字,使得可以实现表2中所定义的编码的反变换的相应解码。
通过根据表2编码获得的两个3-位信道字的块由逻辑电路LC提供到输出端o1至o6,由此信道字被提供到移位寄存器4的6个单元Y1至Y6
应当指出,在由变换器单元LC把两个2-位源字变换为两个3-位信道字之后,接着在移位寄存器2中向左位移四个位置以及在移位寄存器向左位移六个位置。需要在移位寄存器2中位移四个位置以使得该移位寄存器2准备由变换器执行后续的变换。需要在移位寄存器4中位移六个位置以输出两个所产生的3-位信道字。
如上文所述,检测器单元10可用于在源信号S的串行数据流中检测特定序列。为使得直流控制成为可能,必须把连续数字和(RDS)的数值限制在特定范围内。因此,检测单元10检测单元X1至X6中是否包含在表3中给出的六位序列中的一个,并且在其输出端O2产生第二控制信号。
表3
   3源字的决  3信道字的块
   00 10 00  101 0x0 010
   00 10 00  100 0x0 010
   10 10 00  001 0x0 010
   11 10 00  000 0x0 010
一旦检测器单元10检测到在六个单元位置x1、x2、x3、x4、x5、x6中存在三个2-位源字的组合等于表3左侧栏中给出的其中一个组合,则逻辑电路LC根据在表3中给出的编码对该组合进行变换,其中标记有“x”的数位表示可以根据在此时信号RDS的数值对该“x”在数值“0”和“1”之间做出选择。
应当指出该信道字的位流用NRZI(不归零翻转)标志,这意味着“1”导致用于在记录载体上记录信道信号写入电流跃变。
另外,在表2中的一项可以省略(例如,第四项),使得通过在源-信道变换中增加选择自由度(例如,10 11被变换为001 0x0)以及通过采用表3中的条项来处理由于省略表2中的一项而导致对d=1限制条件的违反,可以执行随机直流控制。按这种方式,当两个连续n-位源字的块被变换为两个连续m-位信道字的块时可以执行随机直流控制。
更加具体来说,检测器单元10检测单元X1至X8中是否包含在表4中给出的其中一个八位序列,并且在其输出端O3产生第三控制信号。
一旦检测器单元10检测到在八个单元位置x1、x2、x3、x4、x5、x6、x7、x8中存在四个2-位源字的组合等于表5左侧栏中给出的其中一个组合,则逻辑电路LC根据在表4中给出的编码把该组合变换为如表4右列所给出的12-位位序列。
表4
    4源字的块     4信道字的块
    11 11 11 11  001 010 010 010
    11 11 11 10  000 010 010 010
    01 11 11 10  100 010 010 010
    01 11 11 11  101 010 010 010
利用表4来保证k=11的k限制条件。根据表4的变换也是保持奇偶性的。
在上文中,通过检测器单元10从该源字中检测需要修正编码的情况。但是,应当指出,该检测还可以对所产生的信道字执行。
图2示出能够把2-位源字变换为3-位信道字的第二编码设备。对于该设备的一般功能,请参见对图1中设备的描述。图2中所示的编码设备将能够产生具有限制条件k=10和RML=6的信道字,这将在下文中说明。
对编码该源信号的进一步要求是应当限制在该信道信号中重复的最小跃变游程。重复的最小跃变游程被定义为在d-限制条件为1时,在“0”和“1”之间的相继跃变的序列,或者序列“…01010101010…”的长度。结果,在位序列“101 010 101 010”中利用表2进行修正的变换之后得到位序列“00 01 00 01”。类似地,在位序列“001 010101 010”中利用表2进行修正的变换之后得到位序列“10 01 00 01”。当用1010…类型的相继模式串联时,这种序列有损在接收器中的数位检测。因此要限制01-序列的长度。
由于移位寄存器26的单元X1至X10的输出端连接到检测器单元28的相应输入端,因此该检测器单元28能够在源信号的串行位流中检测出这样的位置,在该位置处未修正编码将导致违反限制重复的最小跃变游程的要求,并且自适应地响应这种检测在其输出端o3提供一个控制信号。
除了输出端O1、O2和O3之外,检测器单元28包括连接到逻辑电路LC的相应控制信号输出c4的输出端O4
更具体来说,检测器单元28检测单元x1至x8是否包含在表5中给出的8-位序列,并且在其输出端O3产生第三控制信号。
一旦检测器单元28检测到在八个单元位置x1、x2、x3、x4、x5、x6、x7、x8中存在这四个2-位源字的组合,则逻辑电路LC根据在表5中给出的编码把该组合变换为如表5的右栏中给出的12-位位序列。
表5
    4源字的块     4信道字的块
    00 01 00 01     10x 010 010 010
其中,在所述控制装置的影响下,标记为x的数位可以是“0”或“1”。
表5的使用把在信道信号(RML)中的重复最小跃变游程限制为RML=6。
为了正确地使用表5,显然在表4中,第三和第四项必须被删除,使得表4必须变为表4’。
表4’
    4源字的块     4信道字的块
    11 11 11 11     001 010 010 010
    11 11 11 10     000 010 010 010
更具体来说,检测器单元28检测单元X1至X10是否包含在表6中给出的10-位序列,并且在其输出端O4产生第四控制信号。
一旦检测器单元28检测到在十个单元位置x1、x2、x3、x4、x5、x6、x7、x8、x9、x10中存在等于表6左侧栏中给出的组合中的一个的五个2-位源字的组合,则逻辑电路LC根据在表6中给出的编码把该组合变换为如表6的右栏中给出的15-位位序列。
表6
       5源字的块      5信道字的块
    01 11 11 11 00  x00 010 010 010 010
    01 11 11 11 01  x01 010 010 010 010
其中,除了将导致违反k=10或RML=6的限制条件之外,在所述控制装置的影响下,标记为x的数位可以是“0”或“1”。
表6把k-限制条件限制为k=10。
如果,检测器单元28检测到五个2-位源字的两个组合,则逻辑电路LC根据当前信号的RDS数值,通过为标记x的数位选择数值“0”或“1”而变换该组合。
图3示出用于预编码该串行信道信号并把该预编码信号记录在记录载体上的装置。信道位流38被提供到预编码器40。预编码器40的输出信号被提供到写入单元,用于在记录载体44的记录道上写入信号。该记录载体44可以是带状或盘状的磁性记录载体。该记录载体还可以是光记录载体,例如光盘44’。写入单元42包括写入头46,当在磁性记录载体上记录信号时,它是一个磁性写入头,当在光记录载体上记录信号时,它是一个光写入头。
图4示出用于解码由图1的编码设备所获得的串行位流以获得二进制源信号的解码设备的一个实施例。该解码设备具有用于接收信道信号的输入端72,该输入端72连接到包括12个单元Y1至Y12的移位寄存器76的输入端74。该移位寄存器76作为串并转换器,使得四个3-位信道字的块被提供到逻辑电路78的输入端i1至i12逻辑电路78包括表1、2、3和4。逻辑电路78的输出端o1至o8连接到移位寄存器80的单元X1至X8的输入端,移位寄存器80具有连接到输出端84的输出端82。检测器单元86具有分别连接到单元Y1至Y12的输出端的输入端i1至i12(简单地用参考标号88表示)以及分别连接到逻辑电路78的控制输入端c1、c2和c3的输出端O1、O2和O3
在缺少控制信号时,逻辑电路78根据变换表1把存储在单元Y1、Y2和Y3中的3-位信道字变换为其相应的2-位源字,并且把该2-位源字提供到单元X1和X2。在输入端c1存在控制信号时,逻辑电路78根据变换表2把存储在单元Y1至Y6中的两个3-位信道字的块变换为两个2-位源字的块,并且把这两个2-位源字提供到单元X1至X4。在输入端c2存在控制信号时,逻辑电路78根据变换表3把存储在单元Y1至Y9中的三个3-位信道字的块变换为三个2-位源字的块,并且把这三个2-位源字提供到单元X1至X6
在输入端c3存在控制信号时,逻辑电路78根据变换表4把存储在单元Y1至Y12中的四个3-位信道字的块变换为四个2-位源字的块,并且把这四个2-位源字提供到单元X1至X8
按照这种方式,信道信号的串行数据流被变换为源信号的串行数据流。
提供到输入端72的编码信息可以通过再现来自例如磁性记录载体90或者光记录载体90’这样的记录载体的信息而获得。为此目的,在图6中的设备包括用于从记录载体上的记录道读取信息的读取单元92,其中,该单元92包括用于从所述记录道读取信息的读取头。
图5示出用于解码由图2的编码设备所获得的串行位流以获得二进制源信号的解码设备的一个实施例。该解码设备具有用于接收信道信号的输入端106,该输入端106连接到包括15个单元Y1至Y15的移位寄存器110的输入端108。该移位寄存器110作为串并转换器,使得五个3-位信道字的块被提供到逻辑电路94的输入端i1至i15逻辑电路94包括表1、2、3、4、5和6。逻辑电路94的输出端o1至o10连接到移位寄存器96的单元X1至X10的输入端,移位寄存器96具有连接到输出端100的输出端98。检测器电路102具有分别连接到单元Y1至Y15的输出端的输入端i1至i15(简单地用参考标号112表示)以及分别连接到逻辑电路94的控制输入端c1、c2、c3和c4的输出端O1、O2、O3和O4
对于使用表1、2、3和4的检测器,请参见图4,参见图4以及该图的描述。检测器按照与使用表4相类似的方式使用表5,把四个3-位信道字变换为四个2-位源字。
在输入端c4存在控制信号时,逻辑电路94根据变换表6把存储在单元Y1至Y15中的五个3-位信道字的块变换为五个2-位源字的块,并且把这五个2-位源字提供到单元X1至X10
按照这种方式,信道信号的串行数据流被变换为源信号的串行数据流。
提供到输入端106的编码信息可以通过再现来自例如磁性记录载体114或者光记录载体114’这样的记录载体的信息而获得。为此目的,在图7中的设备包括用于从记录载体上的记录道读取信息的读取单元104,其中,该单元104包括用于从所述记录道读取信息的读取头。
尽管本发明已经参照优选实施例进行具体描述,但是应当指出这些都是非限制性的实施例。因此,本领域内的专业人员可以作出各种显而易见的改变而不脱离如权利要求中所确定的本发明的范围。
本发明还在于每个新的特点或该特点的组合。

Claims (16)

1.一种用于把二进制源信号(S)的数据位流编码为二进制信道信号(C)的数据位流的设备,其中,源信号的数据位流被分为n-位源字,该设备包括用于根据保持奇偶性的变换把所述n-位源字变换为相应的m-位信道字的变换装置(LC),其中m和n是整数,m>n,其特征在于,该设备还包括控制装置(10),用于通过自由选择源-信道变换而对所述二进制信道信号执行直流控制。
2.一种用于把二进制源信号(S)的数据位流编码为二进制信道信号(C)的数据位流的设备,其中,源信号的数据位流被分为n-位源字,该设备包括用于根据保持奇偶性的变换把所述n-位源字变换为相应的m-位信道字的变换装置(LC),其中m和n是整数,m>n,其特征在于,该设备还包括控制装置(10),用于通过自由选择源-信道变换而使所述二进制信道信号上的重复最小跃变游程最小化。
3.根据权利要求1或2所述的设备,其特征在于,所述变换装置(LC)用于把p个连续n-位源字的块变换为p个m-位信道字的块,在所述控制装置(10)的影响下,在p个连续m-位信道字的所述块中的至少一个数位为“0”或“1”,p是大于1的整数。
4.根据权利要求3所述的设备,其特征在于,对于p=3、n=2、m=3,变换装置用于根据下表把三个连续2-位源字的预定块变换为三个连续3-位信道字的块: 3源字的块 3信道字的块 00 10 00 101 0x0 010 00 10 00 100 0x0 010 10 10 00 001 0x0 010 11 10 00 000 0x0 010
其中,在所述控制装置(10)的影响下,标记有x的数位可以是“0”或“1”。
5.根据权利要求3或4所述的设备,其特征在于,对于p=4、n=2、m=3,变换装置用于根据下表把三个连续2-位源字的预定块变换为三个连续3-位信道字的块:
    4源字的块     4信道字的块     00 01 00 01     10x 010 010 010
并且,对于p=5、n=2、m=3,变换装置用于根据下表把三个连续2-位源字的预定块变换为三个连续3-位信道字的块:
    5源字的块     5信道字的块     01 11 11 11 00  x00 010 010 010 010     01 11 11 11 01  x01 010 010 010 010
其中,在所述控制装置(10)的影响下,标记有x的数位可以是“0”或“1”。
6.根据上述任何一项权利要求所述的设备,其特征在于,该设备还包括:用于对信道信号预编码以获得预编码信道信号的预编码装置(40),以及用于把预编码信道信号记录到记录载体(44)的记录装置(42)。
7.根据权利要求6所述的设备,其特征在于,所述记录载体是光记录载体(44’)。
8.一种用于把二进制源信号(S)的数据位流编码为二进制信道字(C)的数据位流的方法,其中,源信号的数据位流被分为n-位源字,所述源字被根据保持奇偶性的变换把所述n-位源字变换为相应的m-位信道字,其中m和n是整数,m>n,其特征在于,该方法还通过自由选择源-信道变换而对所述二进制信道信号执行直流控制。
9.根据权利要求8所述的方法,其特征在于,p个连续n-位源字的块被变换为p个连续m-位信道字,在所述p个连续m-位信道字的块中的一个位被在所述直流控制的影响下选择,p是大于1的整数。
10.根据权利要求8或9所述的方法,其特征在于,该方法还包括预编码该信道信号(C)以获得预编码的信道信号的步骤,以及把预编码的信道信号记录到记录载体(44)上的步骤。
11.根据权利要求10所述的方法,其特征在于,所述记录载体是一个光记录载体(44’)。
12.一种包含一串数据位的二进制信道信号(C),其是从包含一串数据位的二进制源信号(S)变换来的,其中,源信号的数据位流包括n-位源字,信道信号包括m-位信道字,根据保持奇偶性类型的变换,每个所述m-位信道字对应于一个所述n-位源字,其中m和n是整数,m>n,其特征在于,在所述二进制信道信号中,存在从同一p个连续n-位源字的块变换而来的一对p个连续m-位信道字的块,这对块仅仅在所述块中的一个数位位置上的位数值互不相同,p是大于1的整数。
13.一种记录载体(44),其中包括二进制信道信号(C),该二进制信道信号包含从包含数据位流的二进制源信号(S)变换而来的数据位流,其中源信号的数据位流包括n-位源字,该信道信号包括m-位信道字,根据保持奇偶性类型的变换,每个所述m-位信道字对应于一个所述n-位源字,其中m和n是整数,m>n,其特征在于,在所述二进制信道信号中,存在从同一p个连续n-位源字的块变换而来的一对p个连续m-位信道字的块,这对块仅仅在所述块中的一个数位位置上的位数值互不相同,p是大于1的整数。
14.一种用于把二进制信道信号(C)的数据位流解码为二进制源信号(S)的数据位流的设备,其中,源信号的数据位流被分为n-位源字,该设备包括用于根据保持奇偶性的反变换把所述m-位信道字变换为相应的n-位源字的反变换装置(LC),其中m和n是整数,m>n,其特征在于,所述反变换装置还用于把包含p个连续m-位信道字的块对反变换为相同的p个连续n-位源字的块,这对p个连续m-位信道字的块仅仅在所述块中的一个数位位置上的位数值互不相同,p是大于1的整数。
15.根据权利要求14所述的解码设备,其特征在于,所述解码是根据下表执行的:
    3信道字的块     3源字的块     101 0x0 010     00 10 00     100 0x0 010     01 10 00     001 0x0 010     10 10 00     000 0x0 010     11 10 00
当标记为x的数位为“1”时,所述解码是根据标准解码表执行的:
    源字     信道字     00     101     01     100     10     001     11     010
以及,当标记为x的数位为“0”时,所述解码是根据下表执行:
    2源字的块     2信道字的块     00 00     100 010     00 01     101 010     10 00     000 010     10 01     001 010
16.根据权利要求15所述的解码设备,其特征在于,所述解码是根据下表执行的:
    5信道字的块     5源字的块 x00 010 010 010 010     01 11 11 11 00 x01 010 010 010 010     01 11 11 11 01
当标记为x的数位为“0”或“1”时,所述解码是根据下表执行的:
4信道字的块 4源字的块 001 010 010 010 11 11 11 11 000 010 010 010 11 11 11 10 10y 010 010 010 00 01 00 01
其中,标记为y的数位可以是“0”或“1”。
CN99805327A 1998-12-21 1999-12-09 用于把n一位源字编码为相应的m一位信道字以及把m一位信道字解码为相应的n一位源字的设备 Pending CN1298572A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP98204355 1998-12-21
EP98204355.6 1998-12-21

Publications (1)

Publication Number Publication Date
CN1298572A true CN1298572A (zh) 2001-06-06

Family

ID=8234506

Family Applications (1)

Application Number Title Priority Date Filing Date
CN99805327A Pending CN1298572A (zh) 1998-12-21 1999-12-09 用于把n一位源字编码为相应的m一位信道字以及把m一位信道字解码为相应的n一位源字的设备

Country Status (17)

Country Link
US (1) US6232896B1 (zh)
EP (1) EP1057268A1 (zh)
JP (1) JP2002533975A (zh)
KR (1) KR20010041155A (zh)
CN (1) CN1298572A (zh)
AR (1) AR021955A1 (zh)
AU (1) AU1977400A (zh)
BR (1) BR9908073A (zh)
CA (1) CA2321504A1 (zh)
HU (1) HUP0105429A2 (zh)
IL (1) IL137950A0 (zh)
PL (1) PL342427A1 (zh)
RU (1) RU2000124174A (zh)
TR (1) TR200002413T1 (zh)
TW (1) TW571519B (zh)
WO (1) WO2000038329A1 (zh)
ZA (1) ZA200004264B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU1559800A (en) * 1998-12-21 2000-07-12 Koninklijke Philips Electronics N.V. Device for encoding n-bit source words into corresponding m-bit channel words and decoding m-bit channel words into corresponding n-bit source words
US6417949B1 (en) * 1999-11-05 2002-07-09 Scientific-Atlanta, Inc. Broadband communication system for efficiently transmitting broadband signals
FR2821458A1 (fr) * 2001-02-28 2002-08-30 Koninkl Philips Electronics Nv Schema, procede d'analyse syntaxique et procede de generation d'un flux binaire a partir d'un schema
KR100669623B1 (ko) * 2001-03-12 2007-01-15 엘지전자 주식회사 디지털 데이터 변환방법

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60113366A (ja) * 1983-11-24 1985-06-19 Sony Corp 情報変換方式
US4833471A (en) * 1984-03-26 1989-05-23 Canon Kabushiki Kaisha Data processing apparatus
US5477222A (en) * 1993-05-04 1995-12-19 U.S. Philips Corporation Device for encoding/decoding N-bit source words into corresponding M-bit channel words, and vice versa
JP3457093B2 (ja) * 1995-04-14 2003-10-14 松下電器産業株式会社 記録媒体並びにデジタル変復調方法およびその装置
US5608397A (en) * 1995-08-15 1997-03-04 Lucent Technologies Inc. Method and apparatus for generating DC-free sequences
IL131488A0 (en) * 1997-12-22 2001-01-28 Koninkl Philips Electronics Nv Device for encoding/decoding n-bit source words into corresponding m-bit channel words and vice versa
US6265994B1 (en) * 1998-01-09 2001-07-24 U.S. Philips Corporation Device for encoding/decoding n-bit source words into corresponding m-bit channel words, and vice versa

Also Published As

Publication number Publication date
US6232896B1 (en) 2001-05-15
AR021955A1 (es) 2002-09-04
AU1977400A (en) 2000-07-12
HUP0105429A2 (en) 2002-04-29
IL137950A0 (en) 2001-10-31
EP1057268A1 (en) 2000-12-06
WO2000038329A1 (en) 2000-06-29
RU2000124174A (ru) 2002-08-10
KR20010041155A (ko) 2001-05-15
ZA200004264B (en) 2001-08-20
TW571519B (en) 2004-01-11
TR200002413T1 (tr) 2000-12-21
JP2002533975A (ja) 2002-10-08
PL342427A1 (en) 2001-06-04
BR9908073A (pt) 2000-10-24
CA2321504A1 (en) 2000-06-29

Similar Documents

Publication Publication Date Title
CN1298573A (zh) 用于把n-位源字编码为相应的m-位信道字以及把m-位信道字解码为相应的n-位源字的设备
CN1078991C (zh) 调制和解调设备
CN1126261C (zh) 用于n位源字与相应的m位信道字之间相互编码/解码的设备
CN1299434C (zh) 将数据字序列转换成调制信号的方法和装置
KR20020006673A (ko) 이진 정보신호의 복수의 데이터 비트의 스트림을 제약을받는 이진 채널신호의 복수의 데이터 비트의 스트림으로변환하는 방법, 인코딩장치, 제약을 받는 이진 채널신호의복수의 데이터 비트의 스트림을 포함하는 신호,기록매체와, 디코딩장치
CN1254920C (zh) 将数据字序列转换成调制信号的方法
CN1298572A (zh) 用于把n一位源字编码为相应的m一位信道字以及把m一位信道字解码为相应的n一位源字的设备
CN1289480A (zh) 游程受限制的数字信息信号的产生
CN1249057A (zh) 把n比特源字编码成为相应的m比特信道字的装置和把m比特信道字译码成为相应的n比特源字的装置
WO2000055974A1 (en) ENCODING/DECODING n-BIT SOURCE WORDS INTO CORRESPONDING m-BIT CHANNEL WORDS, AND VICE VERSA, SUCH THAT THE CONVERSION IS PARITY INVERTING
CN1383659A (zh) 用于把n比特源字编码或解码成为相应的m比特信道字或反之的设备
CN1554150A (zh) 编码方法和设备
CN1423860A (zh) 信息编码和解码的方法和设备,记录介质及其制作方法
MXPA00008158A (en) Device for encoding n-bit source words into corresponding m-bit channel words and decoding m-bit channel words into corresponding n-bit source words
CN1155349A (zh) 转换m-比特信息字序列为被调制信号的方法,制造记录载体的方法,编码设备,译码设备,记录设备,读出设备,信号以及记录载体
CN1975914A (zh) 多阶游长数据转换方法及装置以及红光多阶光存储装置
KR20030004616A (ko) 정보를 코딩/디코딩하는 방법 및 장치
JP2000124808A (ja) 復調器
CN1485843A (zh) 将一系列数据字转换为调制信号的方法及装置
CN1489293A (zh) 将一系列的数据字转换成调制信号的方法及其装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
AD01 Patent right deemed abandoned
C20 Patent right or utility model deemed to be abandoned or is abandoned