CN1298201C - 电路板上的静电防护结构及其方法 - Google Patents

电路板上的静电防护结构及其方法 Download PDF

Info

Publication number
CN1298201C
CN1298201C CNB031026400A CN03102640A CN1298201C CN 1298201 C CN1298201 C CN 1298201C CN B031026400 A CNB031026400 A CN B031026400A CN 03102640 A CN03102640 A CN 03102640A CN 1298201 C CN1298201 C CN 1298201C
Authority
CN
China
Prior art keywords
circuit board
electrostatic
circuit
shaped material
sharp shaped
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB031026400A
Other languages
English (en)
Other versions
CN1522103A (zh
Inventor
王胜和
李兆国
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Holtek Semiconductor Inc
Original Assignee
Holtek Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Holtek Semiconductor Inc filed Critical Holtek Semiconductor Inc
Priority to CNB031026400A priority Critical patent/CN1298201C/zh
Publication of CN1522103A publication Critical patent/CN1522103A/zh
Application granted granted Critical
Publication of CN1298201C publication Critical patent/CN1298201C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Elimination Of Static Electricity (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本发明公开了一种电路板上的静电防护结构及其方法,尤指一种根据尖端放电原理,在电路板上设置具有电传导特性的尖状物,由该尖状物直接将可能的静电放电(ESD)电流引导至电路中最抗静电的地电位,避免放电电流流窜至电路板上不具静电防护能力的其它组件,以达到提高电路板抗静电放电的特性,保护电路板以及电路板所设置的系统或结构不受静电放电损害的目的。

Description

电路板上的静电防护结构及其方法
技术领域
本发明涉及一种电路板上的静电防护结构及其方法,尤指一种在设置有集成电路(IC)的电路板上设置具有电传导特性的尖状物,直接将电击电流引导至地电位的静电防护结构。
背景技术
由于半导体产业的进步,许多电子产品如微波炉、洗衣机、汽车、通讯产品以及各种光盘影音结构,均采用微控制器(MCU,Micro Controller Unit)及各式集成电路元件作为人机操作接口或产品内部控制,微控制器的优点是,其可程序化的特色适合多样化产品设计,不仅加速产品开发,同时提供少量多样的变化需求;而基于对电子产品品质的要求,电子产品在出厂前均需经过静电防护(ESD)测试,利用高达数千伏特(KV)的电压放电来测试电子产品是否能够在如此恶劣的环境中正常工作。本发明的目的即在于以防止瞬间放电电流窜至抗静电放电能力较弱的组件上,造成集成电路组件或系统的损坏。
首先举一例说明一般静电测试的结构及其测试方式,如图1所示,其是于一木质测试台110上设置一水平耦合板120以及一垂直耦合板130,均为铜金属板,再将待测试物140置放于水平耦合板120上,并距离该垂直耦合板130约10公分距离,该水平耦合板120的长宽规格约为1.6公尺乘0.8公尺,上铺厚度约0.5公分的绝缘物,并经470k欧姆的电阻接地,而该垂直耦合板130的长宽规格约为0.5公尺乘0.5公尺,并经470k电阻接地;由此,以2、4、6、8千伏四种电压等级对待测试物140进行直接放电(contact Discharge)测试,再以2、4、8、15四种电压等级对水平耦合板120、垂直耦合板130进行间接放电(Air Discharge)测试。
静电放电电流感应电压的关系式如下:
Vd∝Δi·A/Δt·D
△i:静电瞬间电流变化;
A:被干扰电路等效面积;
△t:静电放电电流上升时间;
D:被干扰电路至静电放电电流通路距离;
由上式可知,防静电的基本原则在于:降低静电放电瞬间电流变化△i及被干扰电路等效面积A,及增加静电放电电流上升时间△t及被干扰电路至静电放电电流通路距离D,基于上述防静电原则,应用微控制器的电子产品于生产过程时,应避免引起静电放电机会的方式如下:
一、电子产品的壳体或电路板容置结构应密封,以避免因空气被离子化形成通路而对电路直接放电;
二、若电子产品的壳体或电路板容置结构无法密封,则应将电路板的地电位隔离,以避免对电路直接放电;
三、易受干扰的电路零件应远离可能的放电源,如电路板边缘,或电路板上及电路板附近的金属突起物;
四、易受干扰的电路零件外围应设置地电位布局,以形成放电流旁路;
五、电路布局应避免形成锐角而造成二次放电;
六、零件配置应以最短走线距离为原则,以减少电路感应面积;
七、电路布局线路不宜太粗,以减少电路等效面积及增加电路感抗,以减缓静电放电电流上升速度。
但是,由于集成电路(IC)的制造技术层次高,电子产品制造商所采用的集成电路(IC),绝大部份并非由电子产品制造商自行制造,而是向专业集成电路(IC)制造商购买,因此,电子产品制造商对于集成电路(IC)的静电防护特性并不熟悉,常导致其电子产品无法通过静电防护测试。
现有的静电防护设计,如图2所示的一种“静电消除机”(中国台湾新型公告第104492号),其设计重点在于一壳体内设置一具有多个针尖18的针尖座17,由电子线路20输出端产生高压,促使空气游离,并借风扇19自针尖18端吹出,以消除静电;该现有结构主要是针对精密机械或精密零件生产环境的无尘室的除静电及除尘,对于设置有集成电路(IC)的电路板并不具有直接的防静电功能。
再如图3所示一种“防止光罩静电破坏的解决方法”(中国台湾发明公告第441071号),其设计重点在于形成一含微细导线的图案100于光罩微影图案的外围,该微细导线的图案100,是用以产生静电放电使用;只是,该方式仅适用于晶圆制造程序的专业制造厂家,对于设置有集成电路(IC)的电路板并不具有直接的防静电功能。
再如图4所示一种“尖端放电的静电放电保护电路”(中国台湾发明公告第371371号),其特征是将输入焊垫、高电位电源线、低电位电源线设置具有相对应的尖端放电结构,用以在集成电路中达到静电放电保护的目的;该方式仅适用于集成电路设计及制造程序的专业制造厂家,对于设置有集成电路(IC)的电路板并不具有直接的防静电功能。
再如图5所示一种“具有绝缘体的电路板结构”(美国专利第6,295,193号,ELECTRONIC CIRCUIT BOARD,ANARRANGEMENT COMPRISING ANINSULATING MATERIAL AND AN ECECTRONIC CIRCUIT BOARD),该现有技术是在电路板6上设置传导部7,在电路板6上设有绝缘层3,在该绝缘层3的相对应于传导部7处设有孔洞8,该孔洞8朝向传导部7的一端的外径大于该传导部7外径,于孔洞8内设有绝缘体9,再于传导部7外围且不超过孔洞8范围,设有至少一传导区10;该案主要实施对象为手机的锂电池,前述该传导部7,孔洞8是供电池于制造过程测试用,一般而言,在测试后会将孔洞8封闭或贴上卷标,然而,因为绝缘层3遭受破坏,使该传导部7、孔洞8形成静电放电的入侵点,容易导致电池损坏甚至爆炸,因此,该案在孔洞8设置绝缘体9,并由传导区10吸引静电放电,借此提高电路板6的静电放电抵抗特性,避免静电放电窜至电路板6其它部位而破坏电路或电池;只是,该孔洞8的分布位置分散于电路板6各处,而该传导区10必须相对应设置于孔洞8下的该传导部7外围,不仅占用电路板6面积,同时提高电路设计的困难度,使得设计成本提高,并不适用于一般含集成电路组件的电路板,与本发明所欲解决的问题不同。
再如图6所示一种“具有静电放电保护的制造及使用智能卡的图形接触模块的方法及系统”(美国专利第6,370,029号,METHODAND SYSTEM FORCREATING AND USING EXECTROSTAIC DISCHARGE(ESD)PROTECTED LOGOTYPE CONTACT MODULE WITH A SMART CARD),半导体芯片61设置于基体51背面,半导体芯片61与基体51之间设有接合垫62~69、52~59以接合线72~79相互连接,于接合垫52~59外围设有传导路径60,该传导路径60连接接合垫52的地电位点52a,借传导路径60将静电放电引导至地电位,避免窜至半导体61而破坏半导体61内部电路;该案属于传统解决静电放电问题的一般做法,并将其应用在智能卡上,与本案的发明概念不同。
综观上述多种现有的有关静电放电保护的技术,几乎全部集中于组件本身的设计及制造程序,在采用集成电路组件的电子产品制造厂家而言,除了集成电路内部电路具有静电放电保护措施之外,其设置集成电路的电路板并不具备任何静电防护功能,对于整体电子产品电路板上其它组件仍会造成严重损害。
发明内容
鉴于现有技术的缺陷,本发明的主要目的在于提供一种电路板上的静电防护结构及其方法,避免电极电流窜至电路板上不具抗电击的其它组件,达到提高电路板抗静电放电特性,保护电路板以及电路板设置系统或结构不受静电放电损害的目的。
为了实现上述目的,本发明提供了一种电路板上的静电防护结构,在电路板边缘设置具有电传导特性的尖状物,所述的尖状物具有一尖部,该尖部的延伸方向与该电路板平面垂直,由该尖状物直接将可能的静电放电电流引导至电路中抗静电最力的地电位。
上述的一种电路板上的静电防护结构,其设置位置以远离主要组件的电路板边缘为佳,对静电放电电流具有集中作用,并可将静电放电电流导引至抗静电最强的地电位。
相应地,本发明还提供了一种电路板上的静电放电防护方法,在电路板边缘设置具有电传导特性的尖状物,所述的尖状物具有一尖部,该尖部的延伸方向与该电路板平面垂直,由该尖状物将静电放电电流引导至电路板的抗静电较强的部位。
上述的电路板上的静电放电防护方法,其中,所述电路板与外界接触或最接近处或裸露于空气中的位置处为电路板与外界接触的电路板边缘。
上述的电路板上的静电放电防护方法,其中,所述的电路板边缘是电路板的地电位电路布局范围。
上述的电路板上的静电放电防护方法,其中,所述的具有电传导特性的尖状物是由至少一细针状结构构成。
本发明的有益效果是,本发明的提供的一种电路板上的静电防护结构,尤适于设有微控制器(MCU)的电路板,通过在电路板上设置具有电传导特性的尖状物,由该尖状物直接将可能的静电放电电流引导至电路中抗静电最力的地电位,从而避免了电极电流窜至电路板上不具抗电击的其它组件,达到提高电路板抗静电放电特性,保护电路板以及电路板设置系统或结构不受静电放电损害的效果。
本发明的静电防护结构,其实施方式简单,成本低,尤适于一般电子产品制造厂家。
附图说明
图1是传统静电测试的结构图;
图2是中国台湾公告第104492号新型案的实施例示意图;
图3是中国台湾公告第441071号发明案的实施例示意图;
图4是中国台湾公告第371371号发明案的实施例示意图;
图5是美国专利第6,295,193号发明案的实施例示意图;
图6是美国专利第6,370,029号发明案的实施例示意图;
图7是本发明的一较佳实施例示意图;
图8是图7的实施例实施于电路板上的示意图;
图9是本发明的尖状物的另一较佳实施例图。
标号说明:
3-绝缘层;6-电路板;7-传导部;8-孔洞;9-绝缘体
10-传导区;17-针尖座;18-针尖;19-风扇;20-电子线路
51-基体;52a-地电位点;52~59-接合垫;60-传导路径
61-半导体;62~69-接合垫;72~79-接合线;80-电路板
81-地电位电路布局范围;82-集成电路电子组件;90、190-尖状物
91、191-尖部;100-微细导线的图案;110-测试台;120-水平耦合板
130-垂直耦合板;140-待测试物
具体实施方式
如图7及图8所示,本发明的一种电路板上的静电防护设计,其是在电路板80上设置具有电传导特性的尖状物90,本实施例中,该尖状物90呈圆锥状,其顶部具有一尖部91,该尖状物90的最佳设置位置为电路板80的地电位电路布局范围81内,且尖状物90与地电位电路布局范围81具有电性连通,通常,该地电位电路布局范围81是位于电路板80的边缘;原则上,该尖部91的延伸方向以与该电路板80垂直为适当,使尖部91尽量高于电路板80平面,以远离电路布线,而尖状物90的高度或外径,则依电路板80尺寸及其设置空间而异,于同一电路板80上可设置不同尺寸高度的尖状物90,该尖状物90的材质可采用与电路布线相同的金属材质。
依静电防护原则,电路板不应有锐角的电路铝箔布线方式,以免引起尖端放电现象,换言之,当静电隔空放电至电子产品时,静电最易由锐角入侵,因而造成电子组件损坏;本发明即根据此一电传导特性,在电路板80上设置该具有电传导特性的尖状物90,其尖部91如避雷针一般,可直接将静电放电电流引导至电路中抗静电最力的地电位电路布局范围81,如此,可避免静电电流窜至电路板80上不具抗电击的集成电路电子组件82,可达到提高电路板80抗静电放电特性,保护电路板80以及电路板80设置系统或结构不受静电放电损害的目的,尤适于设有如微控制器(MCU)等集成电路的电路板。
另外还可直接将多个该尖状物90设置于抗静电较弱的电路板上的特定位置,即与外界接触或最接近处或裸露于空气中的位置,同样地,尖状物90与地电位电路布局范围81具有电性连通,如此,还可将电击电流引导至地电位电路布局范围81,可保护电路板上的集成电路电子组件82不致受损。
再请参阅图9,有别于图7所示的圆锥状尖状物90,本实施例的该尖状物190是呈细针状,该尖状物190具有电传导特性,其顶部具有尖部191;将尖状物190设置于电路板上并连设于电路板的地电位,由该尖部191可导引电极电流至地电位,避免电击电流乱窜至电子组件。
综上所述,本发明在设置有集成电路(IC)的电路板上设置具有电传导特性的尖状物,直接将静电放电电流引导至地电位,其实施方式简单,静电防护效果显著。
以上所述,仅为本发明的较佳实施例,当不能以其限制本发明的范围,例如尖状物的造型只要适合引发尖端放电即可,并不限于何种形状。所以依本发明内容所做的等效变化及修饰,均包含在本发明的专利范围内。

Claims (6)

1.一种电路板上的静电放电防护结构,其特征在于,在电路板边缘设置具有电传导特性的尖状物,所述的尖状物具有一尖部,该尖部的延伸方向与该电路板平面垂直,由该尖状物将静电放电电流引导至电路板的抗静电较强的部位。
2.如权利要求1所述的电路板上的静电放电防护结构,其特征在于,所述的电路板边缘是电路板的地电位电路布局范围。
3.如权利要求1所述的电路板上的静电放电防护结构,其特征在于,所述的具有电传导特性的尖状物是由至少一细针状结构构成。
4.一种电路板上的静电放电防护方法,其特征在于,在电路板边缘设置具有电传导特性的尖状物,所述的尖状物具有一尖部,该尖部的延伸方向与该电路板平面垂直,由该尖状物将静电放电电流引导至电路板的抗静电较强的部位。
5.如权利要求4所述的电路板上的静电放电防护方法,其特征在于,所述的电路板边缘是电路板的地电位电路布局范围。
6.如权利要求4所述的电路板上的静电放电防护方法,其特征在于,所述的具有电传导特性的尖状物是由至少一细针状结构构成。
CNB031026400A 2003-02-14 2003-02-14 电路板上的静电防护结构及其方法 Expired - Fee Related CN1298201C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB031026400A CN1298201C (zh) 2003-02-14 2003-02-14 电路板上的静电防护结构及其方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB031026400A CN1298201C (zh) 2003-02-14 2003-02-14 电路板上的静电防护结构及其方法

Publications (2)

Publication Number Publication Date
CN1522103A CN1522103A (zh) 2004-08-18
CN1298201C true CN1298201C (zh) 2007-01-31

Family

ID=34281829

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB031026400A Expired - Fee Related CN1298201C (zh) 2003-02-14 2003-02-14 电路板上的静电防护结构及其方法

Country Status (1)

Country Link
CN (1) CN1298201C (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101752348B (zh) * 2008-11-03 2011-09-07 盛群半导体股份有限公司 静电放电防护装置及其防护方法

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100518439C (zh) * 2004-12-24 2009-07-22 鸿富锦精密工业(深圳)有限公司 防止静电放电的印刷电路板
KR100870362B1 (ko) 2007-03-15 2008-11-25 삼성에스디아이 주식회사 이차전지용 보호회로 기판과 이를 이용한 이차전지
CN101640547B (zh) * 2008-07-29 2013-02-20 宏达国际电子股份有限公司 手持通信装置及其主机板总成
CN102231937A (zh) * 2011-06-13 2011-11-02 冠捷显示科技(厦门)有限公司 一种接口器件防esd之电路板
CN106155397B (zh) * 2015-04-22 2019-03-22 南京瀚宇彩欣科技有限责任公司 电路衬底的静电防护结构
TWI606674B (zh) * 2016-06-15 2017-11-21 建準電機工業股份有限公司 Electrostatic discharge protection motor
CN108490225B (zh) * 2018-04-16 2024-03-26 北京铂帷检测服务有限公司 一种耦合板静电放电测试适配装置及方法
CN109195295A (zh) * 2018-08-27 2019-01-11 出门问问信息科技有限公司 电子设备

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02257700A (ja) * 1989-03-29 1990-10-18 Mitsubishi Electric Corp 静電破壊防止装置
US5029041A (en) * 1989-08-31 1991-07-02 Northern Telecom Limited Electrostatic discharge protection for a printed circuit board
JPH06124792A (ja) * 1992-10-13 1994-05-06 Kasuga Denki Kk 除帯電電極
JPH09129391A (ja) * 1995-11-06 1997-05-16 Kasuga Denki Kk 除帯電電極
US6043989A (en) * 1997-05-22 2000-03-28 Matsushita Electric Industrial Co., Ltd. Static electricity removing structure for portable electronic devices
JP2001007455A (ja) * 1999-06-24 2001-01-12 Yazaki Corp 配線板の静電気放電構造
US6407895B1 (en) * 2000-02-15 2002-06-18 Delphi Technologies, Inc. PWB ESD discharger

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02257700A (ja) * 1989-03-29 1990-10-18 Mitsubishi Electric Corp 静電破壊防止装置
US5029041A (en) * 1989-08-31 1991-07-02 Northern Telecom Limited Electrostatic discharge protection for a printed circuit board
JPH06124792A (ja) * 1992-10-13 1994-05-06 Kasuga Denki Kk 除帯電電極
JPH09129391A (ja) * 1995-11-06 1997-05-16 Kasuga Denki Kk 除帯電電極
US6043989A (en) * 1997-05-22 2000-03-28 Matsushita Electric Industrial Co., Ltd. Static electricity removing structure for portable electronic devices
JP2001007455A (ja) * 1999-06-24 2001-01-12 Yazaki Corp 配線板の静電気放電構造
US6407895B1 (en) * 2000-02-15 2002-06-18 Delphi Technologies, Inc. PWB ESD discharger

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101752348B (zh) * 2008-11-03 2011-09-07 盛群半导体股份有限公司 静电放电防护装置及其防护方法

Also Published As

Publication number Publication date
CN1522103A (zh) 2004-08-18

Similar Documents

Publication Publication Date Title
CN1298201C (zh) 电路板上的静电防护结构及其方法
CN1133239C (zh) 阻抗受控互连装置
CN1551349A (zh) 半导体器件封装
CN1828893A (zh) 用于电设备的esd保护装置
CN1309076C (zh) 使用嵌入式外壳有效减少电磁辐射的整体电容
CN201066953Y (zh) 抗静电模块及具有该抗静电模块的电路板
CN1540396A (zh) 具尖端放电的显示面板传导金属线布局方法及装置
CN100351633C (zh) 用于测试电子器件的方法和装置
CN101035404A (zh) 提升静电放电抗性的显示面板结构
CN204721706U (zh) 具有防静电功能的柔性电路板
CN1285243C (zh) 电路板的静电放电防护装置
CN106252358A (zh) 具有静电保护功能的显示面板
CN1499629A (zh) 半导体装置
CN1808218A (zh) 液晶屏幕的静电放电防护装置
CN2673032Y (zh) 电子装置的抗静电结构
US7324317B2 (en) Control of breakdown voltage for microelectronic packaging
CN207425848U (zh) 半导体封装结构
CN111917249A (zh) 静电防护装置
CN107068312B (zh) 一种具有空气放电结构的一体化盒装fdmov复合组件
CN1296801C (zh) 具有静电防护结构的电路板及采用该电路板的电子装置
CN219457617U (zh) 一种高压mos贴片
CN201490189U (zh) 具有静电防护功能的芯片结构
CN109950280B (zh) 具有静电防护结构的装置及其制备方法
CN1224877C (zh) 具有静电防护功能的个人数字助理
CN218634387U (zh) Pcb电路板及电动工具

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20070131

Termination date: 20110214