CN1274498A - 移动通信系统中的准正交码掩码生成设备 - Google Patents

移动通信系统中的准正交码掩码生成设备 Download PDF

Info

Publication number
CN1274498A
CN1274498A CN99801167A CN99801167A CN1274498A CN 1274498 A CN1274498 A CN 1274498A CN 99801167 A CN99801167 A CN 99801167A CN 99801167 A CN99801167 A CN 99801167A CN 1274498 A CN1274498 A CN 1274498A
Authority
CN
China
Prior art keywords
mask
communication system
equipment
generating
code mask
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN99801167A
Other languages
English (en)
Other versions
CN1144436C (zh
Inventor
金宰烈
安宰民
郑仲浩
梁景喆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN1274498A publication Critical patent/CN1274498A/zh
Application granted granted Critical
Publication of CN1144436C publication Critical patent/CN1144436C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/10Code generation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Preparing Plates And Mask In Photomechanical Process (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

一种用来在通信系统中生成准正交码掩码的设备,计数器生成表示Bent函数的第一至第八计数器信号x1-x8。逻辑运算器接收第一至第八计数器信号并进行例如x1*x2+x1*x3+x1*x4+x1*x5+x1*x7+x*x8+x2*x6+x2*x7+x3*x4+x3*x5+x3*x6+x4*x5+x4*x6+x4*x7+x4*x8+x5*x7+x7*x8+x1+x2+x5+x7的运算,以生成掩码信号。

Description

移动通信系统中的准正交码 掩码生成设备
                          本发明背景
1.本发明领域
本发明涉及一种移动通信系统中的编码设备,和更具体地说,本发明涉及一种准正交码掩码(mask)生成设备。
2.相关技术描述
在CDMA(码分多址)通信系统中,使用正交码的正交调制作为一种增加信道容量的手段在代码信道中提供信道化。IS-95/IS-95A将正交信道化应用在前向链路上,和反向链路也能通过时间对准得到应用。
在IS-95/IS-95A中,在前向链路上的信道由图1所示的不同正交码来区分。参考图1,“W”表示一个正交码,和每个代码信道由一个预先指定的正交码来标识。前向链路使用了一个代码率为R=1/2、BPSK(二进制移相键控)调制和带宽为1.2288MHz的卷积码。因此,正交码能够在64个前向信道(=1.2288MHz/9.6×2)中提供信道化。
一旦调制方案和最小数据速率已经确定,就能获得可用正交码数目。将来,  CDMA通信系统可以通过增加信道的数量来增加信道容量,这些信道包括业务信道、导频信道和控制信道,从而使性能改善。
然而,信道数量的增加会招致可用正交码数目的短缺,从而限制了信道的容量。这个缺点可以通过使用与正交码发生最小干扰的准正交码和可变数据速率来加以克服。
韩国申请专利第97-47257号揭示了准正交码的生成。为了生成准正交码,将准正交码序列掩码值存储在存储器中,和如果需要对其进行检索使用。如果一个掩码值占用64位,那么就需要64位的存储器。因此,传统的准正交码掩码生成方案存在着需要增加硬件复杂性的缺点。
                         本发明概述
因此,本发明的一个目的是提供一种用来在使用正交码的移动通信系统中生成与正交码发生最小干扰的准正交码掩码值的设备。
本发明的另一个目的是提供一种用来在使用正交码的移动通信系统中利用Bent函数生成准正交码掩码值的设备。为了达到上面的目的,本发明提供了用来在通信系统中生成准正交码掩码的设备。在这种设备中,一个计数器生成代表Bent函数的第一至第八计数器信号x1-x8,和一个逻辑运算器接收这些第一至第八计数器信号x1-x8并且进行如下运算以生成掩码信号:x1*x2+x1*x3+x1*x4+x1*x5+x1*x7+x1*x8+x2*x6+x2*x7+x3*x4+x3*x5+x3*x6+x4*x5+x4*x6+x4*x7+x4*x8+x5*x7+x7*x8+x1+x2+x5+x7。
                        附图简述
通过结合附图对本发明的优选实施例进行详细说明,本发明的上述目的和优点将更加清楚,在附图中:
图1显示了在CDMA通信系统中前向代码信道中的正交信道化。
图2显示了准正交码掩码生成设备的方块图;和
图3显示了从图2所示的二进制计数器输出的六个时钟信号随时间变化的波形。
               优选实施例的详细描述
本发明的目的在于一种用来利用Bent函数简单地生成准正交码掩码值的设备和方法(参阅Macwilliams和Sloane的《纠错码理论》(The Theory ofError-Correcting Code))。在现有技术(韩国申请专利第97-47257号)中,准正交码掩码是通过对两列PN序列进行异或(XOR)运算生成的Kasami序列。这个Kasami序列可以用一组双Bent函数组合来表示。因此,准正交码掩码值用一组双Bent函数组合来表示并且通过使用如本发明所陈述的硬件得以实现。
例如,对于长度为64位的准正交序列的掩码来说,其合适的Bent函数列在表1中。
[表1]
 x1=0101010101010101010101010101010101010101010101010101010101010101x2=0011001100110011001100110011001100110011001100110011001100110011x3=0000111100001111000011110000111100001111000011110000111100001111x4=0000000011111111000000001111111100000000111111110000000011111111x5=0000000000000000111111111111111100000000000000001111111111111111x6=0000000000000000000000000000000011111111111111111111111111111111
通过使用表1的六个Bent函数就能计算出准正交序列掩码,如表2所示。
[表2]
  M1=X1*X2+X1*X3+X2*X3+X2*X4+X1*X5+X4*X6M2=X1*X2+X1*X3+X3*X4+X2*X5+X3*X5+X2*X6+X4*X6+X5*X6M3=X1*X2+X2*X4+X3*X4+X1*X5+X4*X5+X1*X6+X5*X6+表示模2相加
因此,计算出的准正交掩码如下面的表3所示:[表3]
  M1=0001011100100100010000100111000100010111110110110100001010001110M2=0001010000011011001010000010011100100111110101111110010000010100M3=0001000100101101010001001000011101000100011110001110111000101101
表1所示的Bent函数是按照一定规则生成的,即,对于长度为64=26的准正交序列来说,在Bent函数x1中一个“0”和一个“1”(20=1)交替变化,在Bent函数x2中两个连续的“0”和两个连续的“1”(21=2)交替变化,在Bent函数x 3中四个连续的“0”和四个连续的“1”(22=4)交替变化,在Bent函数x4中八个连续的“0”和八个连续的“1”(23=8)交替变化,在Bent函数x5中十六个连续的“0”和十六个连续的“1”(24=16)交替变化,和在Bent函数x6中三十二个连续的“0”和三十二个连续的“1”(25=32)交替变化。上面Bent函数x1至x6的每一个都这样重复下去直到长度达到64位为止。
从上述的内容中可以看出,需要八个Bent函数才能生成长度为256=28的准正交序列。这些Bent函数可以通过重复表1所示的六个Bent函数的每一个四次达到所期望的256位长度并加上Bent函数x7和x8来生成。Bent函数x7是通过交替变化64个连续的“0”和64个连续的“1”生成的,Bent函数x8是通过交替变化128个连续的“0”和128个连续的“1”生成的,其中每一个序列都这样重复下去直到长度达到256位为止。
[表4]
  M1=X1*X2+X1*X3+X2*X4+X1*X5+X4*X5+X2*X6+X3*X6+X4*X6+X1*X7+X4*X7+X5*X7+X3*X8+X4*X8M2=X1*X2+X1*X3+X1*X4+X3*X4+X3*X5+X4*X5+X1*X6+X3*X6+X4*X6+X5*X6+X1*X7+X3*X7+X4*X7+X6*X7+X1*X8+X2*X8+X4*X8+X6*X8M3=X1*X2+X2*X3+X2*X4+X3*X4+X2*X5+X4*X5+X1*X6+X5*X6+X3*X7+X4*X7+X5*X7+X1*X8+X3*X8+X4*X8+X5*X8+X7*X8M4=X1*X2+X2*X3+X1*X4+X1*X5+X2*X5+X3*X5+X4*X5+X2*X6+X4*X7+X6*X7+X2*X8+X4*X8+X5*X8+X6*X8+X7*X8M5=X1*X2+X2*X4+X3*X4+X2*X5+X3*X5+X4*X6+X3*X7+X4*X7+X6*X7+X5*X8+X7*X8M6=X1*X2+X1*X3+X2*X3+X2*X4+X1*X5+X3*X5+X1*X6+X2*X6+X3*X6+X5*X6+X1*X7+X4*X7+X6*X7+X1*X8+表示模2相加
对于长度为64的准正交序列来说,掩码M1、M2和M3是通过将表2的公式应用到表1的Bent函数x1至x6中计算出来的。这些计算的结果显示在表3中。例如,掩码M1是将每一个都有64个二进制位的Bent函数x1至x6代入到表2的M1生成公式中产生的。因此,这些掩码可以用数组双Bent函数组合来表示。
表4所示的掩码生成公式是通过使用如下的过程获得的。假设已经给出含k个变量的Bent函数f(v1,…,vm),那么,只有两个满足下面方程的每一个都含有(k-1)个变量的布尔(Boolean)函数f1(v1,…,vk-1)和f2(v1,…,vk-1):
f(v1,…,vk)=f1(v1,…,vk-1)+vk(f1(v1,…,vk-1)+f2(v1,…,vk-1))然后,周期为2m的序列函数可以用周期为2m-1的序列函数来表示,而周期为2m-1的序列函数依次可以用周期为2m-2的序列函数来表示。重复这个过程m次就能获得周期为2m的序列函数表达式。
为了产生一组关于00010111的8位长度准正交码掩码的双Bent函数组合,在前半项(0001)中长度为2的00和01可以分别用一阶Bent0或x1来表示,然后,长度为4的项0001变成二阶Bent的0+x2x(0+x1)=x1x2。
在后半项(0111)中的长度为2的01和11分别用一阶Bent x1和1来表示,然后,长度为4的项0111变成二阶Bent的x1+x2x(x1+1)-x1+x2+x1x2。
最后,整个掩码函数00010111定义为:x1x2+x3x(x1x2+x1+x2+x1x2)=x1x2+x3x(x1+x2)=x1x2+x1x3+x2x3。
将掩码函数表示为一组双Bent函数组合的方案可以通过使用如下的算法(用来提供布尔函数表达式)得以实现:
(方程1)
1    N:=2m;flag:=0;period:=1;
2    WHILE period<NDO
3       count:=0
4       FOR i=1 TO N
5          IF flag=1 THEN DO
6               f[i]=f[i]+f[i-period]
7          count:=count+1
8          IF count=period THEN DO
9               flag=flag+1
10     period:=period×2
复准正交码可以表示成符号和相位两个部分。类似地,复准正交码掩码的符号成分可以用一组双函数组合来表示。表6和表8分别显示了数组用于表5所示的长度为256的复准正交码掩码的符号成分和表7所示的长度为512的复准正交码掩码的符号成分的双Bent函数组合。
[表5](下面的表中,“sign”表示符号)
M1 Sign     0111001000101000110101110111001001001110111010111110101110110001111010110100111010110001111010111101011110001101100011010010100000100111100000101000001011011000000110110100000110111110000110110100000100011011000110111011111001111101110110000010011101111101
M2 Sign     0001000101001011000111100100010001000100111000010100101111101110111011100100101111100001010001001011101111100001101101001110111011011101100001110010110101110111100010000010110101111000110111010010001010000111110100100111011101110111001011011000011111011101
M3 Sign     0001011100100100101111010111000110110010100000010001100011010100100011101011110111011011000101110010101100011000011111101011001011100111110101001011001001111110101111011000111011101000001001001000000110110010001010111110011111011011111010000111000110111101
[表6]
  M1=X1X2+X1X3+X1X4+X1X5+X1X7+X1X8+X2X6+X2X7+X3X4+X3X5+X3X6+X4X5+X4X6+X4X7+X4X8+X5X7+X7X8+X1+X2+X5+X7M2=X1X2+X1X4+X1X6+X2X8+X3X4+X3X5+X4X6+X4X7+X5X8+X7+X8M3=X1X2+X1X3+X1X5+X1X6+X1X7+X2X3+X2X4+X2X7+X3X6+X3X8+X4X5+X5X7+X5X8+X6X8+X7X8+X5+X6+X7+X8+表示模2相加
[表7]
e1 Sign     01001101110110111101101110110010001001000100110101001101110110110010010001001101010011011101101110110010001001000010010001001101001001000100110101001101110110111011001000100100001001000100110110110010001001000010010001001101110110111011001010110010001001000100110111011011110110111011001000100100010011010100110111011011001001000100110101001101110110111011001000100100001001000100110100100100010011010100110111011011101100100010010000100100010011011011001000100100001001000100110111011011101100101011001000100100
e2 Sign     00010001010010110111100000100010000111100100010001110111001011010100010011100001001011011000100010110100000100011101110101111000011110000010001011101110101101001000100011010010000111100100010011010010011101110100010011100001110111010111100001001011111011100001111001000100100010001101001011101110101101000111100000100010101101000001000100100010100001111011101100011110001011011000100001110111001011010001111001000100011110000010001000010001010010110010001010000111010010111110111011010010011101111011101100011110
e3 Sign     01110100000100101101111001000111001011100100100010000100000111011110001010000100101101110010111001000111001000010001001010001011110111100100011101110100000100100111101111100010110100011011011101001000110100010001110101111011000100101000101101000111001000010100011111011110111011011000101111100010011110110100100000101110110100010100100010000100111000101000101100010010110111101011100000010010011101001011100000100001010010000010111011100010011110111000010011100010110100010100100000100001010001110111010011101101
[表8]
M1=X1X2+X1X3+X1X4+X1X5+X1X6+X1X7+X1X8+X2X3+X2X4+X2X5+X2X6+X2X7+X2X8+X3X4+X3X5+X3X6+X3X7+X3X8+X4X5+X4X6+X4X7+X4X8+X5X6+X5X7+X5X8+X6X7+X6X8+X7X8+X1+X3+X4+X5M2=X1X2+X1X4+X1X5+X1X7+X1X8+X2X5+X2X8+X3X4+X3X5+X3X6+X3X8+X3X9+X4X7+X5X8+X5X9+X6X7+X6X8+X6X9+X7X8+X7X9M3=X1X2+X1X4+X1X5+X1X6+X1X7+X1X8+X2X3+X2X4+X2X7+X2X9+X3X6+X3X7+X4X5+X4X8+X4X9+X5X7+X6X7+X6X8+X6X9+X8X9+X1+X2+X5+X7+X8+表示模2相加
图2是根据本发明的一个实施例利用Bent函数生成准正交码掩码的设备的方块图。这里,准正交码掩码具有64位的长度,只是为了举例用而已。
参考图2,二进制计数器110输出与Bent函数对应的六个计数器信号x1至x6。计数器信号的波形显示在图3中。一个时钟信号从二进制计数器110的时钟输入端CLK中输入作为参考时钟信号,下面的输出是由二进制计数器110产生的:一个第一计数器信号x1,其脉冲宽度为参考时钟信号脉冲宽度的两倍;一个其脉冲宽度为第一计数器信号脉冲宽度两倍的第二计数器信号x2、一个其脉冲宽度为第二计数器信号脉冲宽度两倍的第三计数器信号x3、一个其脉冲宽度为第三计数器信号脉冲宽度两倍的第四计数器信号x4、一个其脉冲宽度为第四计数器信号脉冲宽度两倍的第五计数器信号x5和一个其脉冲宽度为第五计数器信号脉冲宽度两倍的第六计数器信号x6。一个与(AND)门120输出由第一和第二计数器信号x1和x2的输入产生的信号Y12。AND门121输出由第一和第三计数器信号x1和x3的输入产生的信号Y13。AND门122输出由第一和第五计数器信号x1和x5的输入产生的信号Y15。AND门123输出由第一和第六计数器信号x1和x6的输入产生的信号Y16。AND门124输出由第二和第三计数器信号x2和x3的输入产生的信号Y23。AND门125输出由第二和第四计数器信号x2和x4的输入产生的信号Y24。AND门126输出由第二和第五计数器信号x2和x5的输入产生的信号Y25。AND门127输出由第二和第六计数器信号x2和x6的输入产生的信号Y26。AND门128输出由第三和第四计数器信号x3和x4的输入产生的信号Y34。AND门129输出由第三和第五计数器信号x3和x5的输入产生的信号Y35。AND门130输出由第四和第五计数器信号x4和x5的输入产生的信号Y45。AND门131输出由第四和第六计数器信号x4和x6的输入产生的信号Y46。AND门132输出由第五和第六计数器信号x5和x6的输入产生的信号Y56。
一个异或(XOR)门140输出通过对信号Y12、Y13、Y23、Y24、Y15和Y46进行异或运算生成的掩码序列M1。XOR门141输出通过对信号Y12、Y13、Y34、Y25、Y35、Y26、Y46和Y56进行XOR运算生成的掩码序列M2。XOR门142输出通过对信号Y12、Y24、Y34、Y15、Y45、Y16和Y56进行XOR运算生成的掩码序列M3。
在工作过程中,二进制计数器110产生六个表示表1所示的Bent函数的信号。模块74HC 161可以用作合适的二进制计数器110,当然,也可以使用其它合适的二进制计数器。正如上面所陈述的,利用第一和第二计数器信号x1和x2的输入,AND门120产生表示在掩码M1、M2和M3中所使用的序列x1x2的信号Y12。类似地,利用第一和第三计数器信号x1和x3的输入,AND门121产生表示掩码M1和M2中所使用的序列x1x3的信号Y13。按此方式,AND门120至132在工作过程中分别产生它们各自的信号,通过使用XOR门140、141和142将这些信号按适当的组合进行组合,分别生成掩码序列M1、M2和M3。因此,对于Y12(=x1x2)、Y13(=x1x3)、Y23(=x2x3)、Y24(=x2x4)、Y15(=x1x5)、和Y46(=x4x6)的输入,XOR门140根据表2中用于掩码M1的公式生成掩码序列M1。按照相同的方式、对于Y12(=x1x2)、Y13(=x1x3)、Y34(=x3x4)、Y25(=x2x5)、Y35(=x3x5)、Y26(=x2x6)、Y46(=x4x6)、和Y56(=x5x6)的输入,XOR门141生成掩码序列M2,和对于Y12(=x1x2)、Y24(=x2x4)、Y34(=x3x4)、Y15(=x1x5)、Y45(=x4x5)、Y16(=x1x6)和Y56(=x5x6)的输入,XOR门142生成掩码序列M3。
长度为128的准正交码可以以生成长度为64的准正交码相同的方式来生成。类似地,长度为256的准正交码掩码生成设备可以通过控制产生预定长度的时钟信号的二进制计数器和构造与表4所示的项相对应的AND门来获得。
表6和表8显示了与复合准正交码掩码的符号成分相对应的序列(表5和表7)可以用诸如二进制准正交序列(表3)的一组双函数组合来表示。因此,在就长度为256的准正交序列的情况下,运算器根据表6的公式构成,从而实现正交码掩码生成设备。并且,在长度为512的准正交序列的情况下,运算器根据表6的公式构成,从而实现准正交码掩码生成设备。
如上所述,本发明的优点在于通过使用简单的硬件对一些信号进行运算就能容易地生成准正交掩码序列。
虽然通过结合具体的实施例已经对本发明进行了详细说明,但这仅仅是示范性的应用。因此,熟悉本技术的任何普通人员都应该清楚地认识到,可在由所附权利要求书所限定的本发明的范围和宗旨内,对本发明所作进行许多变动。

Claims (21)

1.一种用来在通信系统中生成准正交码掩码的设备,包括:
用来生成表示Bent函数的第一至第八信号x1-x8的计数器;和
用来接收第一至第八信号x1-x8并进行运算生成准正交掩码信号的逻辑运算器。
2.如权利要求1所述的用来在通信系统中生成准正交码掩码的设备,其中所进行的运算是:x1*x2+x1*x3+x1*x4+x1*x5+x1*x7+x1*x8+x2*x6+x2*x7+x3*x4+x3*x5+x3*x6+x4*x5+x4*x6+x4*x7+x4*x8+x5*x7+x7*x8+x1+x2+x5+x7。
3.如权利要求1所述的用来在通信系统中生成准正交码掩码的设备,其中所进行的运算是:x1*x2+x1*x4+x1*x6+x2*x8+x3*x4+x3*x5+x4*x6+x4*x7+x5*x8+x7+x8。
4.如权利要求1所述的用来在通信系统中生成准正交码掩码的设备,其中所进行的运算是x1*x2+x1*x3+x1*x5+x1*x6+x1*x7+x2*x3+x2*x4+x2*x7+x3*x6+x3*x8+x4*x5+x5*x7+x5*x8+x6*x8+x7*x8+x5+x6+x7+x8。
5.一种用来在通信系统中生成准正交码掩码的设备,包括:
用来生成表示Bent函数的第一至第九信号x1-x9的计数器;和
用来接收第一至第九信号x1-x9并进行运算生成准正交掩码信号的逻辑运算器。
6.如权利要求5所述的用来在通信系统中生成准正交码掩码的设备,其中所进行的运算是:x1*x2+x1*x3+x1*x4+x1*x5+x1*x6+x1*x7+x1*x8+x2*x3+x2*x4+x2*x5+x2*x6+x2*x7+x2*x8+x3*x4+x3*x5+x3*x6+x3*x7+x3*x8+x4*x5+x4*x6+x4*x7+x4*x8+x5*x6+x5*x7+x5*x8+x6*x7+x6*x8+x7*x8+x1+x3+x4+x5。
7.如权利要求5所述的用来在通信系统中生成准正交码掩码的设备,其中所进行的运算是:x1*x2+x1*x4+x1*x5+x1*x7+x1*x8+x2*x5+x2*x8+x3*x4+x3*x5+x3*x6+x3*x8+x3*x9+x4*x7+x5*x8+x5*x9+x6*x7+x6*x8+x6*x9+x7*x8+x7*x9。
8.如权利要求5所述的用来在通信系统中生成准正交码掩码的设备,其中所进行的运算是:x1*x2+x1*x4+x1*x5+x1*x6+x1*x7+x1*x8+x2+x3+x2*x4+x2*x7+x2*x9+x3*x6+x3*x7+x4*x5+x4*x8+x4*x9+x5*x7+x6*x7+x6*x8+x6*x9+x8*x9+x1+x2+x4+x7+x8。
9.一种用来在通信系统中生成准正交码掩码的设备,包括:
用来生成表示Bent函数的第一至第六信号x1-x6的计数器;和
用来接收第一至第六信号x1-x6并进行运算生成准正交掩码信号的逻辑运算器。
10.如权利要求9所述的用来在通信系统中生成准正交码掩码的设备,其中所进行的运算是:x1*x2+x1*x3+x2*x3+x2*x4+x1*x5+x4*x6。
11.如权利要求10所述的设备,其中从所述逻辑运算器输出的掩码信号重复两次,以生成长度为128的掩码。
12.如权利要求9所述的用来在通信系统中生成准正交码掩码的设备,其中所进行的运算是:x1*x2+x1*x3+x3*x4+x2*x5+x3*x5+x2*x6+x4*x6+x5*x6。
13.如权利要求12所述的设备,其中从所述逻辑运算器输出的掩码信号重复两次,以生成长度为128的掩码。
14.如权利要求9所述的用来在通信系统中生成准正交码掩码的设备,其中所进行的运算是:x1*x2+x2*x4+x3*x4+x1*x5+x4*x5+x1*x6+x5*x6。
15.如权利要求14所述的设备,其中从所述所述逻辑运算器输出的掩码信号重复两次,以生成长度为128的掩码。
16.如权利要求1所述的用来在通信系统中生成准正交码掩码的设备,其中所进行的运算是:x1*x2+x1*x3+x2*x4+x1*x5+x4*x5+x2*x6+x3*x6+x4*x6+x1*x7+x4*x7+x5*x7+x3*x8+x4*x8。
17.如权利要求1所述的用来在通信系统中生成准正交码掩码的设备,其中所进行的运算是:x1*x2+x1*x3+x1*x4+x3*x4+x3*x5+x4*x5+x1*x6+x3*x6+x4*x6+x5*x6+x1*x7+x3*x7+x4*x7+x6*x7+x1*x8+x2*x8+x4*x8+x6*x8。
18.如权利要求1所述的用来在通信系统中生成准正交码掩码的设备,其中所进行的运算是:x1*x2+x2*x3+x2*x4+x3*x4+x2*x5+x4*x5+x1*x6+x5*x6+x3*x7+x4*x7+x5*x7+x1*x8+x3*x8+x4*x8+x5*x8+x7*x8。
19.如权利要求1所述的用来在通信系统中生成准正交码掩码的设备,其中所进行的运算是:x1*x2+x2*x3+x1*x4+x1*x5+x2*x5+x3*x5+x4*x5+x2*x6+x4*x7+x6*x7+x2*x8+x4*x8+x5*x8+x6*x8+x7*x8。
20.如权利要求1所述的用来在通信系统中生成准正交码掩码的设备,其中所进行的运算是:x1*x2+x2*x4+x3*x4+x2*x5+x3*x5+x4*x6+x3*x7+x4*x7+x6*x7+x5*x8+x7*x8。
21.如权利要求1所述的用来在通信系统中生成准正交码掩码的设备,其中所进行的运算是:x1*x2+x1*x3+x2*x3+x2*x4+x1*x5+x3*x5+x1*x6+x2*x6+x3*x6+x5*x6+x1*x7+x4*x7+x6*x7+x1*x8。
CNB998011673A 1998-07-20 1999-07-20 移动通信系统中的准正交码掩码生成设备 Expired - Fee Related CN1144436C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1998/29576 1998-07-20
KR19980029576 1998-07-20

Publications (2)

Publication Number Publication Date
CN1274498A true CN1274498A (zh) 2000-11-22
CN1144436C CN1144436C (zh) 2004-03-31

Family

ID=19544933

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB998011673A Expired - Fee Related CN1144436C (zh) 1998-07-20 1999-07-20 移动通信系统中的准正交码掩码生成设备

Country Status (9)

Country Link
US (1) US6751252B1 (zh)
EP (1) EP1012902B1 (zh)
CN (1) CN1144436C (zh)
AU (1) AU741394B2 (zh)
BR (1) BR9906605A (zh)
CA (1) CA2303237C (zh)
DE (1) DE69922137T2 (zh)
RU (1) RU2200366C2 (zh)
WO (1) WO2000005779A2 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011120429A1 (zh) * 2010-03-30 2011-10-06 电信科学技术研究院 正交覆盖码配置和跳频配置指示方法和装置
CN102123022B (zh) * 2010-01-08 2015-04-01 中兴通讯股份有限公司 一种解调参考符号的映射方法和装置
CN109154884A (zh) * 2016-05-09 2019-01-04 赛灵思公司 生成及检查四元伪随机二进制序列

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10100417A1 (de) * 2001-01-08 2002-07-11 Bosch Gmbh Robert Radareinrichtung und Verfahren zum Codieren einer Radareinrichtung

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2527104B2 (ja) * 1990-01-22 1996-08-21 三菱電機株式会社 直交系列発生器および直交系列発生器を備えたレ―ダ装置
US5103459B1 (en) * 1990-06-25 1999-07-06 Qualcomm Inc System and method for generating signal waveforms in a cdma cellular telephone system
US5353352A (en) * 1992-04-10 1994-10-04 Ericsson Ge Mobile Communications Inc. Multiple access coding for radio communications
FR2706704B1 (fr) * 1993-06-09 1995-07-13 Alcatel Telspace Système de transmission numérique à étalement de spectre obtenu par codage pseudo-aléatoire basse fréquence de l'information utile et procédé d'étalement et de compression de spectre utilisé dans un tel système.
JP2600580B2 (ja) * 1993-09-09 1997-04-16 日本電気株式会社 同期式pn符号系列発生回路
KR0150350B1 (ko) 1994-05-10 1998-10-15 모리시다 요이치 직교변환 프로세서
FR2742014B1 (fr) * 1995-12-04 1998-01-09 Commissariat Energie Atomique Circuit numerique pour recepteur differentiel de signaux a etalement de spectre par sequence directe
US6339646B1 (en) * 1998-11-03 2002-01-15 Telefonaktiebolaget Lm Ericsson Slotted mode code usage in a cellular communications system

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102123022B (zh) * 2010-01-08 2015-04-01 中兴通讯股份有限公司 一种解调参考符号的映射方法和装置
WO2011120429A1 (zh) * 2010-03-30 2011-10-06 电信科学技术研究院 正交覆盖码配置和跳频配置指示方法和装置
CN109154884A (zh) * 2016-05-09 2019-01-04 赛灵思公司 生成及检查四元伪随机二进制序列
CN109154884B (zh) * 2016-05-09 2023-06-23 赛灵思公司 生成及检查四元伪随机二进制序列

Also Published As

Publication number Publication date
AU741394B2 (en) 2001-11-29
AU4934699A (en) 2000-02-14
WO2000005779A3 (en) 2000-04-27
WO2000005779A2 (en) 2000-02-03
DE69922137D1 (de) 2004-12-30
RU2200366C2 (ru) 2003-03-10
CN1144436C (zh) 2004-03-31
DE69922137T2 (de) 2005-04-07
EP1012902B1 (en) 2004-11-24
US6751252B1 (en) 2004-06-15
CA2303237A1 (en) 2000-02-03
EP1012902A2 (en) 2000-06-28
BR9906605A (pt) 2000-09-19
CA2303237C (en) 2005-12-06

Similar Documents

Publication Publication Date Title
CN1122371C (zh) 用于通信系统的交织/解交织设备和方法
CN2722510Y (zh) 一种混码器
EP1763934B1 (en) Non-contiguous variable length orthogonal codes
CN1496038A (zh) 移动通信系统中用于产生扰频码的方法
CN1147883A (zh) 数据的防差错传输和接收方法以及传输数据的传输系统
CN1165446A (zh) 减少包分组干扰受限无线通信系统中的干扰变化的技术
CN1249090A (zh) 一种用来解扩展在通信系统中的编码序列的方法和装置
CN1138382A (zh) 进行快速阿达玛变换的方法和装置
CN1284306C (zh) 码分多址通信系统中的编码装置及其方法
CN1144436C (zh) 移动通信系统中的准正交码掩码生成设备
CN1753398A (zh) 用于解调恒幅多码双正交调制信号的改进方法
US8406117B2 (en) Transmission circuit and method for transmitting a bit sequence to be transmitted
KR100525799B1 (ko) 주파수도약수열 발생장치
CN1311653C (zh) 直接序列扩频通信中一种码片交错的方法
EP1287625B1 (en) Improved multi-level sequences for cdma data communcation
CN1278129A (zh) 用于双正交码跳变多址通信系统的设备和方法
CN1538629A (zh) 在移动通信系统中映射和扩展数据码元的装置
CN1287425A (zh) 一种多相正交扩频码设计及解扩方法
CN1109421C (zh) 正交变长扩频码产生方法及其装置
KR100444845B1 (ko) 코드 선택 코드 분할 다중 접속 통신 시스템에서 전송신호의 부호화 방법 및 그 장치
CN1251435C (zh) 在多载波直接序列码分多址通信系统中产生二维正交可变扩频系数码的方法
KR101090987B1 (ko) 통신 시스템에서 신호들을 전송하기 위한 방법
CN1531228A (zh) 使用同步码字的奇偶信息抑制直流分量的调制方法和装置
CN1171408C (zh) 一种wcdma系统中实时产生信道码序列的方法和装置
CN1717891A (zh) 在四相移键控调制的构象重组的分集通信系统中传送数据的方法和设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee