CN1215865A - 在便携式电子装置的动态存储器中保留数据的电路和方法 - Google Patents

在便携式电子装置的动态存储器中保留数据的电路和方法 Download PDF

Info

Publication number
CN1215865A
CN1215865A CN98123467.4A CN98123467A CN1215865A CN 1215865 A CN1215865 A CN 1215865A CN 98123467 A CN98123467 A CN 98123467A CN 1215865 A CN1215865 A CN 1215865A
Authority
CN
China
Prior art keywords
reset signal
dram
controller
signal
reset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN98123467.4A
Other languages
English (en)
Other versions
CN1109302C (zh
Inventor
拉尔福·斯诺登
温迪·里德
格林·詹姆斯·泽尼
关伟坚
朱安琪
姚庆良
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP USA Inc
Original Assignee
Motorola Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Motorola Inc filed Critical Motorola Inc
Publication of CN1215865A publication Critical patent/CN1215865A/zh
Application granted granted Critical
Publication of CN1109302C publication Critical patent/CN1109302C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)
  • Memory System (AREA)

Abstract

当从复位单元接收到的一个外部复位信号时,将其与内部时钟相同步以生成内部复位信号,将该信号加到CPU和电路中的其它模块以将它们复位。在将内部复位信号加到CPU的同时,提高由DRAM控制器所生成的用于刷新DRAM中数据的刷新信号的速率。然后,当使外部复位信号无效时,生成一个延迟的复位信号并将其加到DRAM控制器以将其复位。已经被复位的CPU能够很快重新配置DRAM控制器,使它刷新DRAM从而能保持DRAM中的数据。

Description

说明 书 在便携式电子装置的动态存储器 中保留数据的电路和方法
本发明关于便携式电子装置,例如个人数字助理(PDA)或组织器,它们利用动态随机存取存储器(DRAM)来存储数据,并关于在这样一个装置的DRAM中保留数据的电路和方法。
正如所知道的那样,手持式便携电子装置,例如PDA或电子组织器,通常是电池供电工作的,并将数据存储在电子存储器中。显而易见,对这样的装置的一个要求是当掉电时不会将存储在存储器中的数据丢失,同样在更换电池时,或在复位电子电路时,例如用户故意按下复位按钮,或电子电路本身识别到一个故障而需要复位时也有这样的要求。
在过去,防止数据丢失最普通的方式是通过使用静态随机存取存储器(SRAM)。但是目前DRAM要比SRAM便宜,并且这种便携式电子装置的价格在继续下跌,因此使用最便宜的可用存储器是理想的。DRAM的问题是它要求周期性的输入刷新信号以保持它的数据。如果刷新信号到达的太晚,那么存储数据的DRAM电池上的电压将衰减,数据将丢失。另一方面,在装置复位期间,生成刷新信号的DRAM控制器本身也将被复位,这样它就不能向DRAM提供所要求的刷新信号。
为了解决这个问题,已知在以前的技术中控制中央处理单元(CPU)将复位信号“再解释”为一个“中断”信号,这样CPU在复位发生之前将DRAM中的数据传送到一个硬盘或快速存储器。这样复位信号不是一个实际的复位,并且此外在该装置中或是在外部要求附加的存储器。同样,在主CPU复位时使用一个外部芯片来帮助保持DRAM中的数据将涉及到外部逻辑电路和CPU与外部逻辑电路之间的通信,这将是复杂的并将增加费用。
最后,尽管有可能在装置中将一些逻辑电路设计为不可复位的,该装置的运行也是非常危险的,因为在装置复位之后,由于逻辑电路的寄存器中的不可预期的值的缘故,有可能会发生死锁。
因此本发明的一个目标是提供一个电路和方法,克服或至少减少以前技术中的缺点。
因此,一方面本发明提供了用于在复位期间保持动态随机存取存储器(DRAM)中的数据的电路,该电路包括一个复位控制器,具有一个复位输入以接收一个外部复位信号,一个第一输出以提供一个内部复位信号来响应外部复位信号的接收,和一个第二输出以提供一个延迟的复位信号以响应外部复位信号的接收但是比内部复位信号延迟一段时间;一个中央处理单元(CPU),具有一个输入与复位控制器的第一输入相耦合;和一个DRAM控制器,具有一个第一个输入与复位控制器的第二输出相耦合,一个第二输入与CPU的一个输出相耦合,和一个输出与DRAM相耦合以向DRAM提供周期性的刷新信号以阻止所存储的数据丢失;其中仅仅在外部复位信号已经结束的时候才生成延迟的复位信号,这样在从复位控制器中接收到内部复位信号的时候将CPU复位,但是DRAM控制器继续生成刷新信号以刷新DRAM直到接收到延迟的复位信号,因此复位DRAM控制器,然后由CPU将其重新配置,使它能够开始再次生成复位信号。
在一种优选的实施方式中,复位控制器包括一个复位信号生成设备用于生成内部复位信号以响应所接收到的外部复位信号的开始,并生成一个延迟的复位信号以响应所接收到的外部复位信号的结束。
最好是,复位控制器还包括一个与DRAM控制器的控制输入相耦合的控制输出,这样当接收到外部复位信号时提高刷新信号的频率。刷新信号生成装置最好以第二频率生成周期性的刷新信号,第二频率高于,至少是等于第一频率,当从复位控制器接收到一个控制信号时表明接收到了一个外部复位信号。
在一种实施方式中,电路最好包括一个耦合在DRAM控制器和用于耦合到DRAM的端口之间的端口控制器,以选择是否使能了该端口,其中该端口控制器具有一个与复位控制器的延迟输出相耦合的输入,端口控制器使端口失效并被复位以响应延迟的复位信号的接收。
在第二个方面,本发明提供了一种在复位过程中保持存储在一个便携式电子装置的动态随机存取存储器(DRAM)中的数据的方法,该方法包括步骤由一个DRAM控制器生成刷新信号以保持存储在DRAM中的数据;生成一个内部复位信号以响应一个外部复位信号的接收;生成一个延迟的复位信号以响应外部复位信号的接收,但是与内部复位信号相延迟;至少复位便携式电子装置的中央处理单元(CPU)以响应CPU接收内部复位信号;至少复位便携式电子装置的DRAM控制器以响应DRAM控制器接收延迟的复位信号;这样DRAM控制器继续向DRAM生成刷新信号,同时复位CPU。
在一种优选的实施方式中,该方法还包括当接收外部复位信号时提高由DRAM控制器所生成的刷新信号的频率的步骤。
最好是,生成内部复位信号以响应所接收到的外部复位信号的一个开始,并生成延迟的复位信号以响应所接收到的外部复位信号的一个结束。
该电路最好被内装在一个具有一个动态随机存取存储器(DRAM)的便携式电子装置中,其中DRAM控制器的输出与DRAM相耦合。可以由装置的用户来生成外部复位信号。可以选择由装置中的其它电路来生成外部复位信号。
下面将通过例子,参考附图,更加详细的描述本发明的一种实施方式,其中:
图1表示的是内装在一个具有一个动态随机存取存储器(DRAM)的便携式电子装置中的一个电路的框图,用于在复位期间保持DRAM中的数据;
图2表示的是在图1中电路的不同点的信号的时序图;和
图3表示的是在图1中的电路的操作中所使用的方法的流程图。
如图1所示,一个便携式电子装置1包括一个处理电路2和一个动态随机存取存储器(DRAM)3用于在处理电路2的控制下存储数据。处理电路2包括一个中央处理单元(CPU)4,一个时钟生成器5,它接收一个系统时钟信号SYSCLK并生成适当的时钟信号,一个复位单元6,一个DRAM控制器7和一个端口控制器8,它控制DRAM控制器7和DRAM3之间的一个端口9是有效还是无效。
复位单元6接收一个外部复位信号EXRST,它可能来自一个用户生成的控制,例如装置上的一个复位按钮,或可能来自装置中的其它电路,并将外部复位信号EXRST与一个内部时钟信号INCLK相同步,信号INCLK可能是由时钟生成器从系统时钟生成的,并且可能例如为32kHz。在图2中最能看出,由于外部复位信号EXRST可以在与内部时钟INCLK相关的任意时间开始,所以同步是非常重要的,例如在内部时钟信号INCLK的下一个转换以产生一个内部复位信号INRST。这个内部复位信号INRST信号然后被相对于外部复位信号EXRST信号轻微的延迟,如箭头11所示,并将信号INRST提供给CPU4以及系统中其它一样也需要被复位的电路,但是在这个阶段并不送给DRAM控制器7和端口控制器8。
DRAM控制器7包括一个刷新控制电路10和其它相关的电路,并且完成生成必要的信号和为DRAM3定时的功能,以为CPU4和其它的外部设备执行读和写周期,例如一个液晶显示器(LCD)控制器(未显示)。端口控制器完成控制端口9的功能以将DRAM控制器7连接到外部DRAM3或将来自DRAM控制器的多路复用信号与其它的功能信号相连接。这个通常仅仅在应用不是需要所有的DRAM信号的时候才发生的,例如仅仅使用DRAM的一组的时候,并且对于其它的应用能够使用其它组的管脚。
这样,如图2所示,即使在生成了内部复位信号INRST之后,仍然由DRAM控制器生成DRAM刷新信号RFRSH,并将其传递到DRAM3以刷新它并保持存储在其中的数据。例如以15.6μs的间隔生成刷新脉冲,如箭头12所示。在这期间,系统时钟SYSCLK可能被关闭,或“睡眠”,如图2中的箭头17所示。但是,为了尽力确保在复位DRAM控制器7和端口控制器8之前刷新DRAM3,在生成内部复位信号INRST之后,提高刷新信号RFRSH的频率,如图1中所表示的是,这仅在复位单元接收外部复位信号EXRST时才发生,并生成一个控制信号FRQRFRSH,将该信号传递到DRAM控制器并表明应该提高刷新信号RFRSH的频率,例如直到正常频率的四或五倍。这个刷新DRAM的较高的频率将继续到外部复位信号EXRST结束后不久。外部复位信号的长度不是常量也不可预测,这取决于一个用户保持按钮按下多长时间。因此,如图2所示,内部复位信号INRST将在内部时钟信号INCLK的下一个转换处结束。
在这个时候,复位单元6,它包括一个延迟元件13,生成一个延迟的复位信号DLYRST,将该信号传递给DRAM控制器7和端口控制器8。这个延迟的复位信号DLYRST,在图2中的14所示,会引起DRAM控制器7停止生成刷新信号RFRSH并会引起如端口控制器8使端口9无效并复位两个控制器。CPU 4然后能够使用正确的地址,数据和选择信号和寄存器值来编程DRAM控制器7和端口控制器8并重新配置控制器的功能,如所要求的。这个重新配置仅仅需要一个相对较短的时间,如图2中的箭头15所示,这是在CPU 4能够再次使能端口控制器8和DRAM控制器7之前,这样DRAM控制器7能够生成刷新信号以刷新DRAM3,如图2中的箭头16所示。
在图2中可以看到,在复位DRAM控制器之前DRAM的最后的刷新和在再次重新配置和再次使能之后的第一个刷新脉冲之间的时间的周期大约是来自复位单元6脉冲的延迟复位信号DLYRST的长度,即CPU重新配置和使能DRAM控制器所需要的时间的长度。这个周期相对较短,有可能比“正常‘的刷新脉冲之间的间隔12要短,从而能保持DRAM中的数据。显然在内部复位信号INRST处于有效的周期期间如果没有提高刷新速率,依据外部复位信号到达结束的时间,在复位之前的最后的刷新脉冲和在使能之后的第一个刷新脉冲的之间的周期可能有大约两个“正常”间隔12。依据DRAM所要求的刷新速率以保持数据和“正常”间隔12,这可能是足够的,但是在内部复位信号INRST处于有效的周期期间提高刷新速率的频率将提高通过放松间隔15的要求来保持数据的机会。
图3表示了上述的用于在外部复位被确定之前,期间和之后保持数据的实施方式操作的流程图。初始状态假定,不论系统时钟在睡眠还是在完全运行,DRAM控制器都要刷新DRAM。
这样,从开始20,确定外部复位信号21,并这个外部复位信号与一个内部时钟相同步22以产成一个内部复位信号。内部复位信号被加到CPU和电路中的其它模块以复位它们23,但是这个内部复位信号不被应用到DRAM控制器和端口控制器。可以替代的是,当将内部复位信号应用到CPU和其它的模块的同时,将增加由DRAM控制器生成的用于刷新DRAM中数据的刷新信号的速率24。然后,当在使外部复位信号无效时25,跟随着内部复位信号,将生成一个延迟的复位信号并将其应用到DRAM控制器和端口控制器这样将它们复位26。已经被复位的CPU能够很快重新配置DRAM和端口控制器并再次使能它们27以恢复刷新DRAM,然后结束序列28。
尽管这里只详细的描述了本发明的一种特定的实施方式,但是不背离本发明的范围,本领域的熟练技术人员可以作出不同的修改和改进。

Claims (12)

1.一个电路,用于在复位期间保持动态随机存取存储器中的数据,该电路包括:
一个复位控制器具有:
一个复位输入用以接收一个外部复位信号,
一个第一输出用以提供一个内部复位信号以响应外部复位信号的接收,和
一个第二输出用以提供延迟的复位信号以响应外部复位信号的接收但是与内部复位信号相延迟;
一个中央处理单元(CPU)具有:
一个与复位控制器的第一输出相耦合的输入;
一个DRAM控制器具有:
一个与复位控制器的第二输出相耦合的第一输入,
一个与CPU的一个输出相耦合的第二输入,和
一个与DRAM相耦合的输出,用以向DRAM提供一个定期的刷新信号以阻止存储在其中的数据被丢失;
其中仅仅在外部复位信号已经结束的时候才生成延迟的复位信号,这样在从复位控制器中接收内部复位信号时复位CPU,但是DRAM控制器继续生成刷新信号以刷新DRAM直到接收到延迟的复位信号,其中复位DRAM控制器然后由CPU将其重新配置,以使它能够再次开始生成刷新信号。
2.依据权利要求1的一个电路,其中复位控制器包括一个复位信号生成设备用于生成内部复位信号以响应所接收到的外部复位信号的开始并且生成延迟的复位信号以响应接收到外部复位信号的结束。
3.依据权利要求1的一个电路,其中复位控制器还包括一个与DRAM控制器的一个控制输入相耦合的一个控制输出,以在接收到外部复位信号时提高刷新信号的频率。
4.依据权利要求1的一个电路,其中DRAM控制器包括一个刷新信号生成设备用于在第一个频率生成刷新DRAM所必须的周期性的刷新信号,这样存储在其中的数据不会被丢失。
5.依据权利要求4的一个电路,其中当从复位控制器接收到一个指示接收到了一个外部复位信号的控制信号时,刷新信号生成设备在一个第二频率生成周期性的刷新信号,第二频率要比第一频率高。
6.依据权利要求1的一个电路,还包括一个耦合在DRAM控制器和一个端口之间的端口控制器以耦合到DRAM,从而选择是否使能该端口,其中端口控制器具有一个输入与复位控制器的延迟输出相耦合,端口控制器使端口无效并被复位以响应延迟的复位信号的接收。
7.依据前面任何的权利要求,一个便携式的电子装置包括用于存储数据的动态随机存取存储器和一个电路,其中DRAM控制器输出与DRAM相耦合。
8.一种用于在复位期间保持存储在一个便携式电子装置中的动态随机存取存储器中数据的方法,该方法包括步骤:
由一个DRAM控制器生成刷新信号以保持存储在DRAM中的数据;
生成一个内部复位信号以响应一个外部复位信号的接收;
生成一个延迟的复位信号以响应外部复位信号的接收,但是比内部复位信号延迟一段时间;
至少复位该便携式电子装置的一个中央处理单元(CPU)以响应CPU接收到内部复位信号;
至少复位该便携式电子装置的一个DRAM控制器以响应DRAM控制器接收到延迟的复位信号;
这样DRAM控制器在CPU的复位期间能继续向DRAM生成刷新信号。
9.依据权利要求8的保持存储在DRAM中的数据的一种方法,其中还包括步骤;
在接收到外部复位信号时提高由DRAM控制器所生成的刷新信号的频率。
10.依据权利要求8的保持存储在DRAM中的数据的一种方法,其中生成内部复位信号以响应接收到的外部复位信号的开始,并生成延迟的复位信号以响应所接收到的外部复位信号的结束。
11.依据权利要求8的保持存储在DRAM中的数据的一种方法,其中由装置的用户来生成外部复位信号。
12.依据权利要求8的保持存储在DRAM中的数据的一种方法,其中由装置中的其它电路来生成外部复位信号。
CN98123467A 1997-10-27 1998-10-27 在便携式电子装置的动态存储器中保留数据的电路和方法 Expired - Fee Related CN1109302C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US958645 1997-10-27
US08/958,645 US5825706A (en) 1997-10-27 1997-10-27 Circuit and method for retaining data in DRAM in a portable electronic device

Publications (2)

Publication Number Publication Date
CN1215865A true CN1215865A (zh) 1999-05-05
CN1109302C CN1109302C (zh) 2003-05-21

Family

ID=25501144

Family Applications (1)

Application Number Title Priority Date Filing Date
CN98123467A Expired - Fee Related CN1109302C (zh) 1997-10-27 1998-10-27 在便携式电子装置的动态存储器中保留数据的电路和方法

Country Status (4)

Country Link
US (1) US5825706A (zh)
JP (1) JPH11265311A (zh)
CN (1) CN1109302C (zh)
TW (1) TW430813B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005064475A1 (fr) * 2003-12-31 2005-07-14 Netac Technology Co., Ltd. Appareil de traitement de donnees
CN104317728A (zh) * 2014-10-13 2015-01-28 大唐移动通信设备有限公司 一种安全复位存储设备的方法和装置
CN104866051A (zh) * 2014-02-24 2015-08-26 华为技术有限公司 一种预测狗复位发生的方法、微控制器及嵌入式系统
WO2015188732A1 (zh) * 2014-06-09 2015-12-17 华为技术有限公司 动态随机存取存储器dram的刷新方法、设备以及系统
CN105608023A (zh) * 2014-10-29 2016-05-25 梅特勒-托利多(常州)测量技术有限公司 嵌入式系统软件的dram存储数据保护方法及系统
CN109656854A (zh) * 2017-10-12 2019-04-19 光宝科技股份有限公司 固态储存装置的重置电路及其重置方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3493111B2 (ja) * 1997-02-25 2004-02-03 株式会社東芝 半導体集積回路装置
US6553481B1 (en) * 2000-04-18 2003-04-22 Swapcard.Com Inc. System and method for smart card with memory
US6829677B1 (en) * 2000-05-18 2004-12-07 International Business Machines Corporation Method and apparatus for preserving the contents of synchronous DRAM through system reset
US6611158B2 (en) * 2001-07-24 2003-08-26 Koninklijke Philips Electronics N.V. Method and system using a common reset and a slower reset clock
KR100434492B1 (ko) * 2001-09-27 2004-06-05 삼성전자주식회사 메모리를 제어하는 클럭 발생 장치를 구비하는 반도체메모리 장치 및 클럭 발생 방법
JP2005141845A (ja) * 2003-11-07 2005-06-02 Fujitsu Ltd 半導体装置
JP2006350889A (ja) * 2005-06-20 2006-12-28 Fujitsu Ltd 半導体集積回路
US8270228B2 (en) * 2009-02-18 2012-09-18 Elpida Memory, Inc. Semiconductor device having nonvolatile memory element and data processing system including the same
JP2010192042A (ja) * 2009-02-18 2010-09-02 Elpida Memory Inc 半導体装置及びこれを備えるデータ処理システム
CN104380266B (zh) * 2012-05-07 2017-07-18 密克罗奇普技术公司 具有复位条件跟踪能力的处理器装置
CN109918223A (zh) * 2019-05-06 2019-06-21 深圳市钮为通信技术有限公司 Cpu复位监控装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5321661A (en) * 1991-11-20 1994-06-14 Oki Electric Industry Co., Ltd. Self-refreshing memory with on-chip timer test circuit
JP2824712B2 (ja) * 1992-03-25 1998-11-18 三菱電機株式会社 半導体メモリ装置
US5402384A (en) * 1992-04-24 1995-03-28 Citizen Watch Co., Ltd. Dynamic ram
US5537564A (en) * 1993-03-08 1996-07-16 Zilog, Inc. Technique for accessing and refreshing memory locations within electronic storage devices which need to be refreshed with minimum power consumption
JPH06282985A (ja) * 1993-03-30 1994-10-07 Hitachi Ltd ダイナミック型ram

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005064475A1 (fr) * 2003-12-31 2005-07-14 Netac Technology Co., Ltd. Appareil de traitement de donnees
CN104866051A (zh) * 2014-02-24 2015-08-26 华为技术有限公司 一种预测狗复位发生的方法、微控制器及嵌入式系统
CN104866051B (zh) * 2014-02-24 2018-09-07 华为技术有限公司 一种预测狗复位发生的方法、微控制器及嵌入式系统
WO2015188732A1 (zh) * 2014-06-09 2015-12-17 华为技术有限公司 动态随机存取存储器dram的刷新方法、设备以及系统
CN105280215A (zh) * 2014-06-09 2016-01-27 华为技术有限公司 动态随机存取存储器dram的刷新方法、设备以及系统
CN105280215B (zh) * 2014-06-09 2018-01-23 华为技术有限公司 动态随机存取存储器dram的刷新方法、设备以及系统
US10007599B2 (en) 2014-06-09 2018-06-26 Huawei Technologies Co., Ltd. Method for refreshing dynamic random access memory and a computer system
CN104317728A (zh) * 2014-10-13 2015-01-28 大唐移动通信设备有限公司 一种安全复位存储设备的方法和装置
CN104317728B (zh) * 2014-10-13 2018-03-23 大唐移动通信设备有限公司 一种安全复位存储设备的方法和装置
CN105608023A (zh) * 2014-10-29 2016-05-25 梅特勒-托利多(常州)测量技术有限公司 嵌入式系统软件的dram存储数据保护方法及系统
CN109656854A (zh) * 2017-10-12 2019-04-19 光宝科技股份有限公司 固态储存装置的重置电路及其重置方法

Also Published As

Publication number Publication date
US5825706A (en) 1998-10-20
CN1109302C (zh) 2003-05-21
TW430813B (en) 2001-04-21
JPH11265311A (ja) 1999-09-28

Similar Documents

Publication Publication Date Title
CN1109302C (zh) 在便携式电子装置的动态存储器中保留数据的电路和方法
US5262998A (en) Dynamic random access memory with operational sleep mode
US6073223A (en) Memory controller and method for intermittently activating and idling a clock signal for a synchronous memory
JP6396515B2 (ja) 有向自動リフレッシュ同期
US4172282A (en) Processor controlled memory refresh
US7506110B2 (en) Memory controller having programmable initialization sequence
US6028804A (en) Method and apparatus for 1-T SRAM compatible memory
US5495491A (en) System using a memory controller controlling an error correction means to detect and correct memory errors when and over a time interval indicated by registers in the memory controller
US20030105933A1 (en) Programmable memory controller
EP1835506B1 (en) Semiconductor memory, memory system, and operation method of memory system
US6591323B2 (en) Memory controller with arbitration among several strobe requests
US20040027900A1 (en) Semiconductor memory device and system outputting refresh flag
US5379400A (en) Method and system for determining memory refresh rate
CN100369156C (zh) 半导体存储器及其控制方法
JP2003007054A (ja) 半導体記憶装置
GB2179183A (en) Memory refresh and parity checking circuit
EP0588250A2 (en) PSRAM refresh controller
US6173385B1 (en) Address generator for solid state disk drive
CN109767797A (zh) 伪静态随机存取存储器及其刷新的方法
US6078547A (en) Method and structure for controlling operation of a DRAM array
CN103632708B (zh) 同步动态随机存储器的自刷新控制装置及方法
US5915080A (en) Reprogramming device of a flash memory
US20050198542A1 (en) Method and apparatus for a variable memory enable deassertion wait time
US6178138B1 (en) Asynchronously addressable clocked memory device and method of operating same
KR100432700B1 (ko) 저전력 상태로부터 dram 을 출구하기 위한자기-동기화 방법 및 장치

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: FREEDOM SEMICONDUCTORS CO.

Free format text: FORMER OWNER: MOTOROLA, INC.

Effective date: 20040820

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20040820

Address after: Texas in the United States

Patentee after: FreeScale Semiconductor

Address before: Illinois Instrunment

Patentee before: Motorola, Inc.

C56 Change in the name or address of the patentee

Owner name: FISICAL SEMICONDUCTOR INC.

Free format text: FORMER NAME: FREEDOM SEMICONDUCTOR CORP.

CP01 Change in the name or title of a patent holder

Address after: Texas in the United States

Patentee after: FREESCALE SEMICONDUCTOR, Inc.

Address before: Texas in the United States

Patentee before: FreeScale Semiconductor

C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20030521

Termination date: 20131027