CN1186383A - 信号监控电路 - Google Patents
信号监控电路 Download PDFInfo
- Publication number
- CN1186383A CN1186383A CN97119574A CN97119574A CN1186383A CN 1186383 A CN1186383 A CN 1186383A CN 97119574 A CN97119574 A CN 97119574A CN 97119574 A CN97119574 A CN 97119574A CN 1186383 A CN1186383 A CN 1186383A
- Authority
- CN
- China
- Prior art keywords
- signal
- input signal
- resilience
- monitoring circuit
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/125—Discriminating pulses
- H03K5/1252—Suppression or limitation of noise or interference
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Nonlinear Science (AREA)
- Quality & Reliability (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Manipulation Of Pulses (AREA)
- Logic Circuits (AREA)
- Dc Digital Transmission (AREA)
Abstract
一种信号监控电路,用以在输入信号从第一系统急剧回弹输入第二系统时检测第二系列开始操作的时刻。所述电路包括:第一逻辑门部分,用以减小输入信号的回弹;和第二逻辑门部分,用以检测第一逻辑门部分的输出端开始转入低态的时刻,并通知第二系统输出信号的起始时刻已被检测。
Description
本发明涉及一种信号监控电路,更具体地说,涉及一种用以在输入信号从外面急剧回弹输入时检测初始操作时刻的信号监控电路。
按照信号不经过调制就在各系统之间传送的技术,如图1中所示,当输入信号从信号传送系统A2通过传输线3传送时,系统B4将收到的输入信号不经过抽样就直接加到内装的信号处理部分6。
但由于加到输入信号处理部分6的输入信号急剧回弹,因而不能精确检测出其初始操作时刻,从而促使系统B4误操作。这种误操作阻碍了系统B4与系统A2的配合工作。
图4示出了加到输入信号处理部分6的输入信号急剧回弹时的时间分配。参看图4,现在更详细地说明系统B4误操作的原因。在没有加上输入信号的不操作部分t1和t3期间,在系统A2与系统B4之间连接的传输线3保持逻辑高态。另一方面,在输入信号从系统A2加到传输线3的操作部分t2期间,传输线3的逻辑状态从高态转入低态。系统B4的输入信号处理部分6进行信号处理,将转折点以后的信号波形视为从系统A2输出的输入信号。然而,在图4的初始操作部分t1中,信号从高态转入低态的部分t4通常持续几十微秒,在此时段期间,产生回弹。这里,回弹表示甚高频分量的瞬时中心频率变化的情况。由于系统的操作速度为几十纳秒,因而逻辑状态从高态转入低态的部分t4中的回弹,使系统误操作。
因此,本发明的目的是提供一种信号监控电路,用以在输入信号从外面回弹输入时检测初始操作时刻。
按照本发明的一个方面,本发明的电路是在输入信号回弹之后从所保持的低电平回弹之后从高态转入低态时通过同步脉冲降低取样速度的,从而提高输入信号处理部分的输入信号的精确度。
图1是现有技术在各系统之间传送信号的方框图。
图2是本发明的一个实施例在各系统之间传送信号的方框图。
图3是图2信号监控电路的详细电路图。
图4示出了输入信号急剧回弹的时间分配情况。
下面参看附图详细说明本发明的一个最佳实施例。应该指出的是,各附图中,同样的元件尽量以相同的编号表示。
参看图2,系统B4中还配备了信号监控电路10,监控电路10的作用是检测急剧回弹的输入信号初始转入低态的时刻。这种信号监控电路通过往信号处理部分6加转入低态的检测信号LTDS来防止系统B4误操作,从而处理经传输线3在其回弹部分之后馈入的输入信号。
翻看图3,信号监控电路10由多个逻辑门22~34,38~46和两个触发器36和48组成。倒相器22和两个“与”门24和26的逻辑门部分叫做回弹减小电路20,供减小回弹用。减小回弹就是说使变化的瞬时频率尽可能一致。在回弹减小电路20中首先经过回弹减小处理的信号由逻辑门28~34,38~46和两个触发器36和38作为输入低态的检测信号LTDS抽样(定时抽样)。
加到信号监控电路10的信号有系统A2提供的输入信号、时钟信号CLK和控制信号CTS。从信号监控电路10输出的信号为LTDS。
图4中,在不操作部分t1期间,输入信号处于高态,控制信号CTS也处于高态。反馈的信号也处于高态。在操作部分t2期间,输入信号与和控制信号CTS都处于低态。
下面参看图3和图4说明信号监控电路10的操作过程。
在不操作部分t1期间各逻辑门的逻辑状态如下。控制信号CTS处于高态,“或”门42的输出处于低态,“或”门44的输出端处于高态,“与”门46的输出端处于低态,D触发器48的输出端处于高态。输入信号处于高态,倒相器22的输出端处于低态。反馈加到“与”门24的一个端口上的信号其逻辑状态为高态,因而其输出处于高态,“与非”门26的输出端处于低态。倒相器28的输出端处于高态,“或非”门32的输出端处于低态,倒相器40的输出端处于低态,从而使“与”门34的输出端处于低态。由于D触发器36按时钟CLK锁定的输出端处于低态,因而倒相器38的输出LTDS处于高态。
从不操作部分t1到操作部分t2,控制信号CTS从高态转入低态。通过四个部分t1至t4,无论输入信号如何变化(包括反弹在内),LTDS都转入低态。
在此情况下,系统B4的输入信号处理部分6根据LTDS的低态工作,因而初始低态信号只有一次从急剧回弹的输入信号检测出来。通过精确检测表示操作状态的信号,可以防止系统误操作。
综上所述,本发明提供了用以在输入信号急剧回弹输入时检测初始操作时刻的信号监控电路,消除了处理所收到的输入信号的系统的误操作。
因此,应该理解的是,本发明并不局限于本发明在这里所公开的认为是最佳的实施例,更确切地说,本发明不局限于本说明书中所述的一些具体实施例,但所附权利要求书中所述的例外。
Claims (1)
1.一种信号监控电路,用以在输入信号从第一系统急剧回弹输入第二系统时检测第二系统的初始操作时刻,其特征在于,所述电路包括:
第一逻辑门部分,用以减小输入信号的回弹;和
第二逻辑门部分,用以检测第一逻辑门的输出端开始转入低态时的时刻,并通知第二系统输出信号的起始时刻已被检测。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR70547/96 | 1996-12-23 | ||
KR1019960070547A KR19980051638A (ko) | 1996-12-23 | 1996-12-23 | 신호감시회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN1186383A true CN1186383A (zh) | 1998-07-01 |
Family
ID=19490388
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN97119574A Pending CN1186383A (zh) | 1996-12-23 | 1997-09-30 | 信号监控电路 |
Country Status (7)
Country | Link |
---|---|
JP (1) | JPH10200393A (zh) |
KR (1) | KR19980051638A (zh) |
CN (1) | CN1186383A (zh) |
DE (1) | DE19738346C2 (zh) |
FR (1) | FR2757724B1 (zh) |
GB (1) | GB2320630B (zh) |
RU (1) | RU2133978C1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103716020A (zh) * | 2012-10-05 | 2014-04-09 | Ls产电株式会社 | 用于检测脉冲信号的截止频率的方法和装置 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4373415B2 (ja) * | 2006-07-05 | 2009-11-25 | オリンパスメディカルシステムズ株式会社 | 生体内情報取得装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5711527A (en) * | 1980-06-26 | 1982-01-21 | Seiko Epson Corp | Chattering prevention circuit for electronic wrist watch |
US4443758A (en) * | 1981-04-10 | 1984-04-17 | Northern Telecom Inc. | Meter to printer coupling circuit |
DE3239935C2 (de) * | 1982-10-28 | 1986-10-30 | Philips Kommunikations Industrie AG, 8500 Nürnberg | Schaltungsanordnung zum Umwandeln eines mit Prellungen behafteten Eingangssignales in prellfreie Ausgangssignale |
DE3328540A1 (de) * | 1983-08-06 | 1985-02-14 | Robert Bosch Gmbh, 7000 Stuttgart | Vorrichtung zur messung der zeit zwischen zwei ereignissen |
IT1233424B (it) * | 1987-12-14 | 1992-03-31 | Sgs Microelettronica Spa | Circuito antirimbalzo per circuiti digitali. |
US5184032A (en) * | 1991-04-25 | 1993-02-02 | Texas Instruments Incorporated | Glitch reduction in integrated circuits, systems and methods |
US5198710A (en) * | 1991-05-30 | 1993-03-30 | Texas Instruments Incorporated | Bi-directional digital noise glitch filter |
US5329188A (en) * | 1991-12-09 | 1994-07-12 | Cray Research, Inc. | Clock pulse measuring and deskewing system and process |
DE4309351A1 (de) * | 1993-03-23 | 1994-09-29 | Nokia Deutschland Gmbh | Eine Übertragungsanordnung einer bestimmten Übertragungsbandbreite mit einer nachgeschalteten Entzerreranordnung |
-
1996
- 1996-12-23 KR KR1019960070547A patent/KR19980051638A/ko not_active Application Discontinuation
-
1997
- 1997-09-02 DE DE19738346A patent/DE19738346C2/de not_active Expired - Fee Related
- 1997-09-29 RU RU97116197A patent/RU2133978C1/ru not_active IP Right Cessation
- 1997-09-30 CN CN97119574A patent/CN1186383A/zh active Pending
- 1997-09-30 FR FR9712117A patent/FR2757724B1/fr not_active Expired - Fee Related
- 1997-10-17 GB GB9721972A patent/GB2320630B/en not_active Expired - Fee Related
- 1997-12-22 JP JP9352968A patent/JPH10200393A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103716020A (zh) * | 2012-10-05 | 2014-04-09 | Ls产电株式会社 | 用于检测脉冲信号的截止频率的方法和装置 |
CN103716020B (zh) * | 2012-10-05 | 2017-04-12 | Ls产电株式会社 | 用于检测脉冲信号的截止频率的方法和装置 |
Also Published As
Publication number | Publication date |
---|---|
KR19980051638A (ko) | 1998-09-25 |
DE19738346C2 (de) | 1999-09-02 |
JPH10200393A (ja) | 1998-07-31 |
GB2320630A (en) | 1998-06-24 |
RU2133978C1 (ru) | 1999-07-27 |
GB2320630A8 (en) | 1998-06-29 |
FR2757724A1 (fr) | 1998-06-26 |
FR2757724B1 (fr) | 2004-09-10 |
DE19738346A1 (de) | 1998-06-25 |
GB2320630B (en) | 1999-02-10 |
GB9721972D0 (en) | 1997-12-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO1999014876B1 (en) | Constant phase crossbar switch | |
US5555213A (en) | Interface circuit, system and method for interfacing an electronic device and a synchronous state machine having different clock speeds | |
CA2025848C (en) | Serial data rate detection systems | |
US4740891A (en) | Asynchronous state machine | |
US4965884A (en) | Data alignment method and apparatus | |
US6084934A (en) | Natural throttling of data transfer across asynchronous boundaries | |
EP0307166A3 (en) | Data processor | |
CN1933465B (zh) | 消除差分传输时延差的实现方法及装置 | |
US3946379A (en) | Serial to parallel converter for data transmission | |
CN100527267C (zh) | Ddr和ddr2内存控制器的读数据采样方法及装置 | |
US4737971A (en) | Synchronization detection circuit | |
EP1972058B1 (en) | Serial data communication system and method | |
CA1176716A (en) | Duty cycle monitor circuit | |
CN1870429B (zh) | 半导体集成电路和降低噪声的方法 | |
WO2002057891A1 (en) | Data bit-to-clock alignment circuit with first bit capture capability | |
CA2158150A1 (en) | Bit rate detection | |
JPH04222130A (ja) | 干渉検出回路 | |
CN1186383A (zh) | 信号监控电路 | |
US4933571A (en) | Synchronizing flip-flop circuit configuration | |
EP0389697A2 (en) | Serial data receiver | |
US6353341B1 (en) | Method and apparatus for discriminating against signal interference | |
US5825834A (en) | Fast response system implementing a sampling clock for extracting stable clock information from a serial data stream with defined jitter characeristics and method therefor | |
US6823466B2 (en) | Circuit and method for adjusting the clock skew in a communications system | |
US6990157B2 (en) | All-digital FSK demodulation with selectable data rate and adjustable resolution | |
CN221746565U (zh) | 一种磁轴键盘的按键控制电路及磁轴键盘 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C06 | Publication | ||
PB01 | Publication | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |