CN118116331A - 显示面板及其控制方法、显示装置 - Google Patents

显示面板及其控制方法、显示装置 Download PDF

Info

Publication number
CN118116331A
CN118116331A CN202410015872.9A CN202410015872A CN118116331A CN 118116331 A CN118116331 A CN 118116331A CN 202410015872 A CN202410015872 A CN 202410015872A CN 118116331 A CN118116331 A CN 118116331A
Authority
CN
China
Prior art keywords
electrically connected
signal line
voltage signal
node
initialization voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202410015872.9A
Other languages
English (en)
Inventor
龚庆
陆旭
高亮
石慧男
张仲瑞
关鑫娜
崔志新
付钰岚
周鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202410015872.9A priority Critical patent/CN118116331A/zh
Publication of CN118116331A publication Critical patent/CN118116331A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本公开的实施例提供了一种显示面板及其控制方法、显示装置,用于降低不同区域刷新频率不同导致的显示差异问题。显示面板包括多个像素电路、多条初始化电压信号线和多条扫描信号线。多条初始化电压信号线沿第一方向间隔排布,且多条初始化电压信号线均沿第二方向延伸。一条初始化电压信号线与一列像素电路电连接,且任意两条初始化电压信号线之间电绝缘。多条扫描信号线沿第二方向间隔排布,且多条扫描信号线均沿第一方向延伸,一条扫描信号线与一行像素电路电连接。像素电路被配置为在来自一条扫描信号线的扫描信号的控制下,将来自初始化电压信号线的初始化电压信号传输至像素电路的电路节点,对电路节点进行电压初始化。显示面板用于图像显示。

Description

显示面板及其控制方法、显示装置
技术领域
本公开涉及显示技术领域,尤其涉及一种显示面板及其控制方法、显示装置。
背景技术
随着显示技术的不断发展,有机发光二极管(Organic Light-Emitting Diode,简称:OLED)显示面板凭借其自发光、不需背光源、对比度高、厚度薄、视角广、反应速度快、可用于挠曲性面板、使用温度范围广、构造及制程较简单等优异性能,逐渐成为显示领域的主流产品之一,OLED显示面板可广泛应用于智能手机、平板电脑、电视和可穿戴设备(比如手表)等终端产品中。其中,显示面板的局部采用高刷新频率是当前的一个重要发展方向,如何降低因不同区域刷新频率不同导致的不同区域发生的显示差异问题,是当前亟需解决的一个技术问题。
发明内容
本公开的实施例的目的在于提供一种显示面板及其控制方法、显示装置,用于降低不同区域刷新频率不同导致的显示差异问题。
为达到上述目的,本公开的实施例提供了如下技术方案:
一方面,提供一种显示面板。所述显示面板包括多个像素电路、多条初始化电压信号线和多条扫描信号线。所述多个像素电路排列为多行和多列。所述多条初始化电压信号线沿第一方向间隔排布,且所述多条初始化电压信号线均沿第二方向延伸。一条初始化电压信号线与一列像素电路电连接,且任意两条初始化电压信号线之间电绝缘。所述多条扫描信号线沿所述第二方向间隔排布,且所述多条扫描信号线均沿所述第一方向延伸,一条扫描信号线与一行像素电路电连接。所述像素电路被配置为在来自一条扫描信号线的扫描信号的控制下,将来自初始化电压信号线的初始化电压信号传输至所述像素电路的电路节点,对所述电路节点进行电压初始化。所述第一方向为所述多个像素电路排列的行方向,所述第二方向为所述多个像素电路排列的列方向。
本公开的实施例提供的显示面板,一条初始化电压信号线与一列像素电路电连接,且任意两条初始化电压信号线之间电绝缘;也就是说,一条初始化电压信号线仅用于向与初始化电压信号线电连接的一列像素电路传输的初始化电压信号。这样,不同的初始化电压信号线可以传输电压值不同的初始化电压信号,并且可以配合扫描信号线,针对不同的像素电路的电路节点,传输电压值不同的初始化电压信号。基于此,可以针对刷新频率不同的子像素的像素电路,传输电压值不同的初始化电压信号,以使刷新频率不同的像素电路可以接收到电压值大小不同的初始化电压信号,进而对磁滞程度不同的驱动晶体管的进行电压大小不同的复位,也就是说,以对刷新频率不同的驱动晶体管做不同程度的修复,减小显示面板因为刷新频率不同和驱动晶体管磁滞程度不同导致的显示分屏问题,提升显示面板在局部高刷新频率显示场景下,不同刷新频率的子像素的显示均一性,提升显示面板的显示品质。
在一些实施例中,所述多条初始化电压信号线包括多条第一初始化电压信号线,任意两条第一初始化电压信号线之间电绝缘,一列像素电路与一条第一初始化电压信号线电连接。所述多条扫描信号线包括多条第一扫描信号线,一条第一扫描信号线与一行像素电路电连接。所述像素电路包括驱动晶体管、数据写入晶体管、补偿晶体管和第一复位晶体管。所述驱动晶体管的控制极与第一节点电连接,第一极与第二节点电连接,第二极与第三节点电连接。所述数据写入晶体管的控制极与第一栅线电连接,第一极与数据线电连接,第二极与所述第二节点电连接。所述补偿晶体管的控制极与第二栅线电连接,第一极与所述第三节点电连接,第二极与所述第一节点电连接。所述第一复位晶体管的控制极与一条所述第一扫描信号线电连接,第一极与一条所述第一初始化电压信号线电连接,第二极与所述第二节点电连接。所述第一复位晶体管被配置为在来自所述第一扫描信号线的第一扫描信号的控制下,将来自所述第一初始化电压信号线的第一初始化电压信号传输至所述第二节点。
在一些实施例中,所述第一初始化电压信号线被配置为在不同时段传输电压值不同的第一初始化电压信号。
在一些实施例中,所述多条初始化电压信号线还包括多条第二初始化电压信号线,任意两条第二初始化电压信号线之间电绝缘;一列像素电路与一条第二初始化电压信号线电连接。所述多条扫描信号线还包括多条第二扫描信号线,一条第二扫描信号线与一行像素电路电连接。所述像素电路还包括第一发光控制晶体管和第二复位晶体管。所述第一发光控制晶体管的控制极与发光控制信号线电连接,第一极与所述第三节点电连接,第二极与第四节点电连接。所述第二复位晶体管的控制极与一条所述第二扫描信号线电连接,第一极与一条所述第二初始化电压信号线电连接,第二极与所述第四节点电连接。所述第二复位晶体管被配置为在来自所述第二扫描信号线的第二扫描信号的控制下,将来自所述第二初始化电压信号线的第二初始化电压信号传输至所述第四节点。
在一些实施例中,所述第二初始化电压信号线被配置为在不同时段传输电压值不同的第二初始化电压信号。
在一些实施例中,与同一行像素电路电连接的第一扫描信号线和第二扫描信号线被配置为传输相同的扫描信号,与同一行像素电路电连接的第一扫描信号线和第二扫描信号线为同一条信号线。
在一些实施例中,与同一行像素电路电连接的第一扫描信号线和第二扫描信号线被配置为传输不同的扫描信号,所述第一扫描信号线和所述第二扫描信号线为不同的信号线。
在一些实施例中,所述像素电路还包括:第二发光控制晶体管、第三复位晶体管和存储电容器。所述第二发光控制晶体管的控制极与发光控制信号线电连接,第一极与第一电压信号线电连接,第二极与所述第二节点电连接。所述第三复位晶体管的控制极与第三栅线电连接,第一极与第二电压信号线电连接,第二极与第一节点电连接。所述存储电容器的一个极板与所述第一电压信号线电连接,另一个极板与所述第一节点电连接。
在一些实施例中,所述像素电路还包括第二发光控制晶体管、第三复位晶体管和存储电容器。所述第二发光控制晶体管的控制极与发光控制信号线线电连接,第一极与第一电压信号线电连接,第二极与所述第二节点电连接。所述第三复位晶体管的控制极与第三栅线电连接,第一极与第二电压信号线电连接,第二极与第二节点电连接。所述存储电容器的一个极板与所述第一电压信号线电连接,另一个极板与所述第一节点电连接。
在一些实施例中,所述第二电压信号线包括多条第一子线,所述多条第一子线沿所述第一方向间隔排布,且均沿所述第二方向延伸,一条第一子线与一列像素电路的第三复位晶体管电连接,且任意两条第一子线之间电绝缘。或者,所述第二电压信号线包括多条第二子线,所述多条第二子线沿所述第二方向间隔排布,且均沿所述第一方向延伸,一条第二子线与一行像素电路的第三复位晶体管电连接,且任意两条第二子线之间电绝缘。或者,所述第二电压信号线包括多条第一子线和多条第二子线,所述多条第一子线沿所述第一方向间隔排布,且均沿所述第二方向延伸,所述多条第二子线沿所述第二方向间隔排布,且均沿所述第一方向延伸,且所述多条第一子线和所述多条第二子线电连接,所述第三复位晶体管的第一极与所述第一子线或所述第二子线电连接。
在一些实施例中,所述显示面板包括第一显示模式,在所述第一显示模式下,所述多个像素电路包括至少一个第一像素电路和至少一个第二像素电路,所述第一像素电路的刷新频率,大于所述第二像素电路的刷新频率。所述多条初始化电压信号线传输至所述第一像素电路的初始化电压信号的电压值为第一电压,传输至所述第二像素电路的初始化电压信号的电压值为第二电压。所述第一电压的小于所述第二电压。
另一方面,提供一种显示面板的控制方法,用于控制上述任一实施例中所述的显示面板。所述显示面板包括第一显示模式,在所述第一显示模式下,所述显示面板包括多个第一像素电路和多个第二像素电路,所述多个第一像素电路的刷新频率,大于所述多个第二像素电路的刷新频率。所述控制方法包括:多条扫描信号线控制多条初始化电压信号线,向所述多个第一像素电路传输电压值为第一电压的初始化电压信号,且向所述第二像素电路传输电压值为第二电压的初始化电压信号。所述第一电压小于所述第二电压。
在一些实施例中,所述多条初始化电压信号线包括至少一条目标初始化电压信号线,所述目标初始化电压信号线与至少一个所述第二像素电路电连接。所述控制方法还包括:所述目标初始化电压信号线在所述扫描信号线的控制下向所述第二像素电路传输初始化电压信号时,所述初始化电压信号传输第二电压。所述初始化电压信号在所述扫描信号线的控制下向所述第一像素电路传输初始化电压信号时,所述目标初始化电压信号线传输第一电压。
在一些实施例中,所述多条初始化电压信号线包括多条第一初始化电压信号线,所述多条扫描信号线包括多条第一扫描信号线;所述像素电路包括驱动晶体管、数据写入晶体管、补偿晶体管和第一复位晶体管。一个帧周期包括数据写入阶段和位于所述数据写入阶段之后的第二复位阶段。所述控制方法还包括:在所述数据写入阶段,所述第一像素电路的数据写入晶体管和补偿晶体管将补偿后的数据信号传输至第一节点,所述第二像素电路的数据写入晶体管和补偿晶体管均处于截止状态。在所述第二复位阶段,所述第一像素电路的第一复位晶体管向第二节点传输第一电压的第一初始化电压信号,所述第二像素电路的第一复位晶体管向第二节点传输第二电压的第一初始化电压信号。
在一些实施例中,所述多条初始化电压信号线还包括多条第二初始化电压信号线,所述多条扫描信号线还包括多条第二扫描信号线;所述像素电路还包括第一发光控制晶体管和第二复位晶体管。所述控制方法还包括在所述第二复位阶段,所述第一像素电路的第二复位晶体管向第四节点传输电压值为第三电压的第二初始化电压信号,所述第二像素电路的第一复位晶体管向所述第四节点传输电压值为第四电压的第二初始化电压信号。第三电压小于第四电压。
在一些实施例中,所述像素电路还包括第二发光控制晶体管、第三复位晶体管和存储电容器。一个帧周期还包括位于所述数据写入阶段之前的第一复位阶段。所述控制方法还包括:在所述第一复位阶段,所述第一像素电路的第三复位晶体管向第一节点传输第二电压信号截;所述第二像素电路的第三复位晶体管处于止状态。
又一方面,提供一种显示装置。所述显示装置包括驱动电路板和如上述任一实施例所述的显示面板。所述驱动电路板与所述显示面板电连接,被配置为向所述显示面板传输控制信号。
附图说明
为了更清楚地说明本公开中的技术方案,下面将对本公开一些实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例的附图,对于本领域普通技术人员来讲,还可以根据这些附图获得其他的附图。此外,以下描述中的附图可以视作示意图,并非对本公开实施例所涉及的产品的实际尺寸、方法的实际流程、信号的实际时序等的限制。
图1为根据一些实施例的显示装置的结构图;
图2为根据一些实施例的显示装置组成框图;
图3为根据一些实施例的显示面板的一种结构示意图;
图4A为根据一些实施例的像素电路的一种等效电路图;
图4B为根据一些实施例的像素电路的另一种等效电路图;
图5A为根据一些实施例的像素电路的一种控制时序图;
图5B为根据一些实施例的像素电路的另一种控制时序图;
图6为根据一些实施例的显示面板的另一种结构示意图;
图7为根据一些实施例的显示面板的又一种结构示意图;
图8为根据一些实施例的显示面板的又一种结构示意图;
图9为根据一些实施例的显示面板的又一种结构示意图;
图10为根据一些实施例的显示面板的又一种结构示意图;
图11为根据一些实施例的显示面板的又一种结构示意图;
图12为根据一些实施例的显示面板的又一种结构示意图;
图13为根据一些实施例的第一初始化电压信号线和第二初始化电压信号线传输的电压信号的时序图。
具体实施方式
下面将结合附图,对本公开一些实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。基于本公开所提供的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本公开保护的范围。
除非上下文另有要求,否则,在整个说明书和权利要求书中,术语“包括(comprise)”及其其他形式例如第三人称单数形式“包括(comprises)”和现在分词形式“包括(comprising)”被解释为开放、包含的意思,即为“包含,但不限于”。在说明书的描述中,术语“一个实施例(one embodiment)”、“一些实施例(some embodiments)”、“示例性实施例(exemplary embodiments)”、“示例(example)”、“特定示例(specific example)”或“一些示例(some examples)”等旨在表明与该实施例或示例相关的特定特征、结构、材料或特性包括在本公开的至少一个实施例或示例中。上述术语的示意性表示不一定是指同一实施例或示例。此外,所述的特定特征、结构、材料或特点可以以任何适当方式包括在任何一个或多个实施例或示例中。
以下,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本公开实施例的描述中,除非另有说明,“多个”的含义是两个或两个以上。
在描述一些实施例时,可能使用了“耦接”和“连接”及其衍伸的表达。术语“连接”应做广义理解,例如,“连接”可以是固定连接,也可以是可拆卸连接,或成一体;可以是直接相连,也可以通过中间媒介间接相连连接。术语“耦接”例如表明两个或两个以上部件有直接物理接触或电接触。术语“耦接”或“通信耦合(communicatively coupled)”也可能指两个或两个以上部件彼此间并无直接接触,但仍彼此协作或相互作用。这里所公开的实施例并不必然限制于本文内容。
“A、B和C中的至少一个”与“A、B或C中的至少一个”具有相同含义,均包括以下A、B和C的组合:仅A,仅B,仅C,A和B的组合,A和C的组合,B和C的组合,及A、B和C的组合。
“A和/或B”,包括以下三种组合:仅A,仅B,及A和B的组合。
如本文中所使用,根据上下文,术语“如果”任选地被解释为意思是“当……时”或“在……时”或“响应于确定”或“响应于检测到”。
本文中“适用于”或“被配置为”的使用意味着开放和包容性的语言,其不排除适用于或被配置为执行额外任务或步骤的设备。
另外,“基于”的使用意味着开放和包容性,因为“基于”一个或多个所述条件或值的过程、步骤、计算或其他动作在实践中可以基于额外条件或超出所述的值。
如本文所使用的那样,“约”、“大致”或“近似”包括所阐述的值以及处于特定值的可接受偏差范围内的平均值,其中所述可接受偏差范围如由本领域普通技术人员考虑到正在讨论的测量以及与特定量的测量相关的误差(即,测量系统的局限性)所确定。
如本文所使用的那样,“平行”、“垂直”、“相等”包括所阐述的情况以及与所阐述的情况相近似的情况,该相近似的情况的范围处于可接受偏差范围内,其中所述可接受偏差范围如由本领域普通技术人员考虑到正在讨论的测量以及与特定量的测量相关的误差(即,测量系统的局限性)所确定。例如,“平行”包括绝对平行和近似平行,其中近似平行的可接受偏差范围例如可以是5°以内偏差;“垂直”包括绝对垂直和近似垂直,其中近似垂直的可接受偏差范围例如也可以是5°以内偏差。“相等”包括绝对相等和近似相等,其中近似相等的可接受偏差范围内例如可以是相等的两者之间的差值小于或等于其中任一者的5%。
应当理解的是,当层或元件被称为在另一层或基板上时,可以是该层或元件直接在另一层或基板上,或者也可以是该层或元件与另一层或基板之间存在中间层。
本文参照作为理想化示例性附图的剖视图和/或平面图描述了示例性实施方式。在附图中,为了清楚,放大了层的厚度和区域的面积。因此,可设想到由于例如制造技术和/或公差引起的相对于附图的形状的变动。因此,示例性实施方式不应解释为局限于本文示出的区域的形状,而是包括因例如制造而引起的形状偏差。例如,示为矩形的蚀刻区域通常将具有弯曲的特征。因此,附图中所示的区域本质上是示意性的,且它们的形状并非旨在示出设备的区域的实际形状,并且并非旨在限制示例性实施方式的范围。
本公开的实施例提供的像素电路中所采用的晶体管可以为薄膜晶体管(英文:Thin Film Transistor;简称TFT)、场效应晶体管(英文:metal oxide semiconductor;简称MOS)或其他特性相同的开关器件,其中,本公开的实施例中的晶体管均以薄膜晶体管为例进行说明。薄膜晶体管可以为P型晶体管或者N型晶体管,P型晶体管在低电平作用下导通,在高电平作用下截止;N型晶体管在高电平作用下导通,在低电平作用下截止。
像素电路所采用的各薄膜晶体管的控制极为薄膜晶体管的栅极,第一极为薄膜晶体管的源极和漏极中一者,第二极为薄膜晶体管的源极和漏极中另一者。由于薄膜晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在结构上可以是没有区别的,也就是说,本公开的实施例中的薄膜晶体管的第一极和第二极在结构上可以是没有区别的。示例性的,薄膜晶体管的第一极为源极,第二极为漏极。
像素电路中的各个电路节点,比如第一节点、第二节点等并非表示实际存在的部件,而是表示电路图中相关电连接的汇合点,也就是说,这些节点是由电路图中相关电连接的汇合点等效而成的节点。
参阅图1,本公开的实施例提供了一种显示装置1000,显示装置1000为具有图像显示功能的产品。示例性地,显示装置1000可以是显示不论运动(例如,视频)的还是固定(例如,静止图像)的且不论文字的还是图像的任何装置。
示例性地,显示装置1000可以为移动电话、无线装置、个人数据助理(英文:Personal Digital Assistant;简称:PDA)、可穿戴设备、增强现实(英文:AugmentedReality;简称:AR)设备、虚拟现实(英文:Virtual Reality;简称:VR)设备、手持式或便携式计算机、GPS接收器/导航器、相机、MP4视频播放器、摄像机、游戏控制台、手表、时钟、计算器、电视监视器、平板显示器、计算机监视器、汽车显示器(例如,里程表显示器等)、座舱控制器和/或显示器、相机视图的显示器(例如,车辆中后视相机的显示器)、电子相片、电子广告牌或指示牌、投影仪、包装和美学结构(例如,对于一件珠宝的图像的显示器)等。例如,如图1所示,显示装置1000可以为手机。
从显示装置1000的发光类型上看,上述显示装置1000可以是有机发光二极管显示装置或者量子点电致发光显示装置(Quantum Dot Light Emitting Diodes;简称:QLED)等。从显示装置1000的形态上看,上述显示装置1000可以是平面显示装置、曲面显示装置或者可折叠显示装置等。从显示装1000置的形状上看,上述显示装置1000可以是矩形或圆形等。下面以显示装置为矩形的、且为平面的有机发光二极管显示装置为例,对本公开的一些实施例进行示意性说明,但是本公开的实施方式不限于此,并且也可以考虑任何其它显示装置,只要应用相同的技术思想即可。
参阅图2,在一些实施例中,显示装置1000包括显示面板1100和驱动电路板1200。驱动电路板1200比如可以包括时序控制器(Timing Controller;简称:TCON),电源管理芯片DC/DC和可调电阻分压电路(生成Vcom)等驱动电路,驱动电路板1200还可以包括其他电路结构,本公开的实施例对此不再一一列举。驱动电路板1200与显示面板1100电连接,用于向显示面板1100传输控制信号,进而驱动显示面板1100实现图像显示。除此之外,显示装置1000还可以包括触控结构、屏下摄像头以及屏下指纹识别传感器等,使得显示装置1000能够实现触控、拍照、录像或者指纹识别等多种不同功能,此处不做具体限定。
继续参阅图2,显示面板1100具有显示区AA和周边区BB,周边区BB至少位于显示区AA的一侧,示例性地,周边区BB围绕显示区AA设置。显示区AA为显示面板1100上用于显示图像的区域,显示区AA设有多个子像素P,子像素P为显示面板1100上的最小发光单元,且子像素P用于显示图像。周边区BB比如可以用于设置栅极驱动电路(Gate Driver on Array;简称:GOA),以及控制信号线(比如时钟信号线、电源电压信号线等)等,当然,周边区BB的功能不限于此,不公开的实施例不再一一赘述。
其中,多个子像素P可以发射不同颜色的光线,比如,多个子像素P包括发射红色光线的红光子像素、发射绿色光线的绿光子像素和发射蓝色光线的蓝光子像素,以使显示面板能够实现彩色显示。当然,本公开的实施例不限于此,只要采用相同的技术思路即可。
在一些实施例中,随着显示技术的发展,可变刷新频率的显示面板1100以及局部高刷新频率的显示面板1100受到了越来越多的关注。可变刷新频率的显示面板1100可以根据显示需要,改变显示面板1100的刷新频率。比如,在显示静止画面的时候,可以将显示面板1100的刷新频率降低,以降低显示面板的功耗。在显示动态图像的情况下,可以将显示面板1100的刷新频率提高,以提升显示面板的显示品质。
采用局部高刷新频率的显示面板,可以包括至少两个刷新频率不同的显示区。示例性地,显示面板可以包括第一显示模式,在第一显示模式下,显示面板第一显示区和第二显示区,第一显示区的子像素P的刷新频率比如可以为第一刷新频率,第二显示区的子像素P的刷新频率比如可以为第二刷新频率。其中,第一显示区和第二显示区在显示面板中的区域可以根据需要任意选取和划分,且第一显示区和第二显示区的刷新频率也可以根据实际需求进行调整,本公开的实施例对此不做具体限定。
示例性地,第一刷新频率大于第二刷新频率,且第一刷新频率比如可以为120HZ,第二刷新频率比如可以为1HZ,这样,可以在第一显示区进行动态图像显示,并且在第二显示区内进行静态图像显示。相较于全部子像素P均采用高刷新频率进行图像显示,局部高刷新频率能够显著降低显示面板的功耗。当然,本公开的实施例不限于此,只要采用相同的技术思路即可。
可以理解的是,显示面板1100还可以包括其他显示模式,比如,显示面板1100还可以包括第二显示模式,在第二显示模式下,显示面板1100的显示区的刷新频率可以相同,也就是说,显示面板1100全部以相同的刷新频率进行显示。当然,本公开的实施例不限于此,显示面板1100的显示模式可以需求进行灵活设置。
每个子像素P包括像素电路100和发光器件200。多个子像素P所包括的多个像素电路100可以排列成多行和多列,多行像素电路100沿第一方向Y排布,且多行像素电路100均包括沿第二方向X排布的多个像素电路100,第一方向Y与第二方向X相交。多列像素电路100沿第二方向X排布,且多列像素电路100均包括沿第一方向Y排布的多个像素电路100。一行像素电路100可以包括沿第二方向X排列的多个像素电路100,一列像素电路100可以包括沿第一方向Y排列的多个像素电路。其中,第一方向X为多个像素电路100排列的行方向,第二方向Y为多个像素电路100排列的列方向。第一方向Y与第二方向X相交。示例性地,第一方向Y与第二方向X垂直。
像素电路100包括多个薄膜晶体管(Thin Film Transistor;简称:TFT)和至少一个电容器Cst,多个薄膜晶体管至少包括驱动晶体管。像素电路100可以用于驱动发光器件200进行发光。示例性地,像素电路100可以为“7T2C”电路、“7T1C”电路或“8T1C”电路等,本公开的实施方式不限于此,并且也可以考虑任何其它像素电路,只要应用相同的技术思想即可。其中,“T”是指TFT,“T”前面的数字是指TFT的数量;“C”是指电容器Cst,“C”前面的数字是指电容器Cst的数量。
像素电路100工作一段时间之后,驱动晶体管的特性会发生偏移,也就是说,驱动晶体管在工作一定时间之后会出现磁滞现象,并且该迟滞现象可能导致子像素P出现短期残像和响应速度下降等问题。
相关技术中公开了一些像素电路,通过增加复位晶体管,对驱动晶体管(栅极和/或源极)进行重置,以降低驱动晶体管的磁滞问题。但是,针对刷新频率不同的子像素,其驱动晶体管的磁滞程度(驱动晶体管的特性偏移程度)并不一致。比如,对于刷新频率相对较低的子像素,其像素电路的驱动晶体管处于同一偏置状态(驱动晶体管的栅极与源极的电压差Vgs)的时间更长,驱动晶体管的磁滞程度也会更严重。而对于刷新频率相对较高的子像素,其像素电路的驱动晶体管在相同时间内被重置的次数更多(在每一帧均可以被重置至少一次),且在不同显示帧,驱动晶体管的偏置状态可能不一致,因此其驱动晶体管的磁滞程度可能相对轻微。由于对刷新频率不同的子像素的磁滞程度不一致,还会导致刷新频率不同的子像素在显示相同灰阶时,显示的亮度和色度存在一定差异,也就是说,显示面板可能会出现显示分屏的问题,在不同刷新频率的区域,需要显示相同灰阶时显示出不同的亮度和色度。并且,对于刷新频率不同的子像素,像素电路的电路节点的漏电流也是不一样的,漏电流的差异,也会显示面板的显示分屏的问题产生不利影响。
为了解决上述技术问题,参阅图3,本公开的实施例提供的显示面板1100,还包括多条初始化电压信号线Vinit和多条扫描信号线GL。多条扫描信号线GL沿第二方向Y间隔排布,且均沿第一方向X延伸,一条扫描信号线GL与一行像素电路100电连接。扫描信号线GL可以用于控制像素电路100与扫描信号线GL电连接的薄膜晶体管的导通或者截止。多条初始化电压信号线Vinit沿第一方向X间隔排布,且均沿第二方向Y延伸,一条初始化电压信号线Vinit与一列像素电路100电连接,且任意两条初始化电压信号线Vinit之间电绝缘。也就是说,一条初始化电压信号线Vinit仅用于向与初始化电压信号线Vinit电连接的一列像素电路100传输的初始化电压信号。像素电路100被配置为在来自一条扫描信号线GL的扫描信号的控制下,将来自初始化电压信号线Vinit的初始化电压信号传输至像素电路100的电路节点,对像素电路100的电路节点的电压进行复位(初始化)。示例性地,不同的初始化电压信号线Vinit可以传输电压值不同的初始化电压信号,并且可以配合扫描信号线GL,针对不同的像素电路100的电路节点,传输电压值不同的初始化电压信号。基于此,可以针对刷新频率不同的子像素P的像素电路100,传输电压值不同的初始化电压信号,以使刷新频率不同的像素电路100可以接收到电压值大小不同的初始化电压信号,进而对磁滞程度不同的驱动晶体管的进行电压大小不同的复位,也就是说,以对刷新频率不同的驱动晶体管做不同程度的修复,减小显示面板1100因为刷新频率不同和驱动晶体管磁滞程度不同导致的显示分屏问题,提升显示面板1100在局部高刷新频率显示场景下,不同刷新频率的子像素的显示均一性,提升显示面板1100的显示品质。
其中,多条扫描信号线GL沿第二方向Y对多行像素电路100进行逐行扫描,在一条扫描信号线GL传输扫描信号的时候,与上述扫描信号线GL电连接一行像素电路100中,如果包括第一刷新频率的像素电路100(第一像素电路)和第二刷新频率的像素电路100(第二像素电路),则与第一像素电路电连接的初始化电压信号线Vinit,和与第二像素电路电连接的初始化电压信号线Vinit传输不同电压值的初始化电压信号。也就是说,不同的初始化电压信号线Vinit,在同一时间,可以传输不同的电压信号。
对于同一列像素电路100而言,如果同时存在第一像素电路和第二像素电路,则与该列像素电路100电连接的初始化电压信号线Vinit,在与第一像素电路电连接扫描信号线GL传输扫描信号的时候,初始化电压信号线Vinit可以传输电压值为V01的初始化电压信号,与第二像素电路电连接扫描信号线GL传输扫描信号的时候,初始化电压信号线Vinit可以传输电压值为V02的初始化电压信号,其中,V01和V02的值可以不相同。也就是说,同一条初始化电压信号线Vinit在不同的时间段,可以传输电压值不同的初始化电压信号。
示例性地,以刷新频率较高的子像素P所包括的像素电路100为第一像素电路,第一像素电路的驱动晶体管的磁滞程度相对较小,因此,可以对刷新频率较高的第一像素电路的驱动晶体管P,施加电压值(电压的绝对值)较小的初始化电压信号。反之,以刷新频率较低的子像素P所包括的像素电路100为第二像素电路,第二像素电路的驱动晶体管的因长期处于同一偏置状态,导致其磁滞程度更大,因此,可以对刷新频率较低的第二像素电路的驱动晶体管,施加电压值(电压的绝对值)更大的初始化电压信号,以使初始化电压信号可以更好(更大程度)的修复驱动晶体管的磁滞问题。从而均衡的修复过后的驱动晶体管的磁滞程度,有提升利于显示面板1100的显示均一性。
并且,还可以在显示阶段之前,分别对第一像素电路和第二像素电路的电路节点传输电压值不同的初始化电压信号,以降低第一像素电路和第二像素电路的电路节点的不同漏电流对显示均一性的影响。
在一些实施例中,多条扫描信号线GL包括多条第一扫描信号线GL1和多条第二扫描信号GL2,一条第一扫描信号线GL1与一行像素电路100电连接,且一条第二扫描信号线GL2与一行像素电路100电连接。多条初始化电压信号线Vinit包括多条第一初始化电压信号线Vinit1和多条第二初始化电压信号线Vinit2。
参阅图4A和图4B,本公开的实施例提供了一种“8T1C”的像素电路100,即像素电路100包括8个薄膜晶体管和一个电容器。具体而言,像素电路100可以包括驱动晶体管DT、第一复位晶体管T1、第二复位晶体管T2、第三复位晶体管T3、数据写入晶体管T4、补偿晶体管T5、第一发光控制晶体管T6、第二发光控制晶体管T7和存储电容器Cst。其中,一条第一扫描信号线GL1可以与一行像素电路100的第一复位晶体管T1电连接。一条第二扫描信号线GL2可以与一行像素电路100的第二复位晶体管T2电连接。一条第一初始化电压信号线Vinit1可以与一列像素电路100的第一复位晶体管T1电连接。一条第二初始化电压信号线Vinit2可以与一列像素电路100的第二复位晶体管T2电连接。
其中,第一初始化电压信号线Vinit1被配置为在不同的时段传输电压值不同的第一初始化电压信号,这样,在第一显示模式下,第一初始化电压信号线Vinit1可以对一列像素电路100中不同的像素电路100传输不同电压值的第一初始化电压信号,也就是说,第一初始化电压信号线Vinit1能够向不同像素电路传输电压值不同的第一初始化电压信号。
第二初始化电压信号线Vinit2被配置为在不同的时段传输电压值不同的第二初始化电压信号,这样,在第一显示模式下,第二初始化电压信号线Vinit2可以对一列像素电路100中不同的像素电路100传输不同电压值的第二初始化电压信号,也就是说,第二初始化电压信号线Vinit2能够向不同像素电路传输电压值不同的第二初始化电压信号。
需要说明的是,在显示面板处于其他显示模式,比如显示面板的全部子像素的刷新频率相同的岂可修,第一初始化电压信号线Vinit1也可以传输电压值相同的第一初始化电压信号,且第二初始化电压信号线Vinit2也可以传输电压值相同的第二初始化电压信号。
驱动晶体管DT的控制极与第一节点N1电连接,第一极(比如源极)与第二节点N2电连接,第二极(比如漏极)与第三节点N3电连接。驱动晶体管DT被配置为在驱动晶体管DT的栅极与源极的电压差Vgs的控制下产生驱动电流。如图4A或图4B所示,在驱动晶体管DT为P型晶体管的情况下,驱动晶体管DT的栅极与源极的电压差Vgs等于第一节点N1的电压减去第二节点N2的电压,此时,驱动晶体管DT在第一节点N1和第二节点N2的电压差(Vgs)的控制下产生驱动电流,并根据驱动电流驱动发光器件200进行发光。当然,在驱动晶体管DT采用N型晶体管的情况下,驱动晶体管DT的栅极与源极的电压差Vgs等于第一节点N1的电压减去第三节点N3的电压,也就是说,驱动晶体管DT在第一节点N1和第三节点N3的电压差(Vgs)的控制下产生驱动电流,并根据驱动电流驱动发光器件200进行发光。
数据写入晶体管T4的控制极与第一栅线G1电连接,第一极与数据线DL电连接,第二极与第二节点N2电连接。数据写入晶体管T4被配置为在来自第一栅线G1的第一控制信号的控制下导通,将来自数据线DL的数据信号Data传输至第二节点N2。
补偿晶体管T5的控制极与第二栅线G2电连接,第一极与第三节点N3电连接,第二极与第一节点N1电连接。补偿晶体管T5被配置为在来自第二栅线G2的第二控制信号的控制下导通,将来第一节点N1和第三节点N3之间的连接导通。
第一发光控制晶体管T6的控制极与发光控制信号线EM(在一些情况下发光控制信号线EM也可以称为使能信号线等)电连接,第一极与所述第三节点N3电连接,第二极与第四节点N4电连接。第一发光控制晶体管T6被配置为在来自发光控制信号线EM的发光控制信号的控制下导通,将第三节点N3和第四节点N4之间的连接导通。第四节点N4被配置为与发光器件200电连接。第二发光控制晶体管T7的控制极与发光控制信号线EM电连接,第一极与第一电压信号线VDD电连接,第二极与第二节点N2电连接。第二发光控制晶体管T7被配置为在来自发光控制信号线EM的发光控制信号的控制下,将来自第一电压信号线VDD的第一电压信号Vdd传输至第二节点N2。第一发光控制晶体管T6和第二发光控制晶体管T7被配置为在显示阶段导通,以将驱动晶体管DT产生的驱动电流传输至发光器件200,驱动发光器件200发光。
第一复位晶体管T1的控制级与第一扫描信号线GL1电连接,第一极与第一初始化电压信号线Vinit1电连接,第二极与第二节点N2电连接。第一复位晶体管T1被配置为在来自第一扫描信号线GL1的第一扫描信号的控制下,将来自第一初始化电压信号线Vinit1的初始化电压信号传输至第二节点N2,以对第二节点N2的电压进行复位(初始化)。
第二复位晶体管T2的控制极与第二扫描信号线GL2电连接,第一极与第二初始化电压信号线Vinit2电连接,第二极与第四节点N4电连接,第二复位晶体管T2被配置为在来自第二扫描信号线GL2的第二扫描信号的控制下,将来自第二初始化电压信号线Vinit2的初始化电压信号传输至第四节点N4,以对第四节点N2的电压进行复位。
在一些实施例中,如图4A所示,第三复位晶体管T3的控制极与第三栅线G3电连接,第一极与第二电压信号线VX电连接,第二极与第一节点N1电连接,第三复位晶体管T3被配置为在来自第三栅线G3的第三控制信号的控制下导通,将来自第二电压信号线VX的第二电压信号传输至第一节点N1,以对第一节点N1的电压进行复位。
如图4A所示,在第三复位晶体管T3的第二极与第一节点N1电连接的情况下,补偿晶体管T5和第三复位晶体管T3可以为N型晶体管,并且,补偿晶体管T5和第三复位晶体管T3可以为氧化物薄膜晶体管,也就是说,补偿晶体管T5和第三复位晶体管T3可以为N型氧化物薄膜晶体管。N型氧化物薄膜晶体管具有较小的漏电流,基于此,可以降低第一节点N1的漏电流,进而降低在发光阶段第一节点N1通过补偿晶体管T5和第三复位晶体管T3漏电。与此同时,驱动晶体管DT、第一复位晶体管T1、第二复位晶体管T2、数据写入晶体管T4、第一发光控制晶体管T6和第二发光控制晶体管T7均可以为P型晶体管,而且驱动晶体管DT、第一复位晶体管T1、第二复位晶体管T2、数据写入晶体管T4、第一发光控制晶体管T6和第二发光控制晶体管T7可以为低温多晶硅薄膜晶体管,也就是说,驱动晶体管DT、第一复位晶体管T1、第二复位晶体管T2、数据写入晶体管T4、第一发光控制晶体管T6和第二发光控制晶体管T7均可以为P型低温多晶硅薄膜晶体管。P型低温多晶硅薄膜晶体管具有较高的载流子迁移率,有利于实现高分辨率、高响应速度和高开口率的显示面板1100。
在另一些实施例中,如图4B所示,第三复位晶体管T3的控制极与第三栅线G3电连接,第一极与第二电压信号线VX电连接,第二极还可以与第三节点N3电连接,第三复位晶体管T3被配置为在来自第三栅线G3的第三控制信号的控制下导通,将来自第二电压信号线VX的第二电压信号传输至第三节点N3,以对第一节点N3的电压进行复位。
参阅图4B,在第三复位晶体管T3的第二极与第三节点N3电连接的情况下,第三复位晶体管T3可以为N型氧化物薄膜晶体管,可以降低第三复位晶体管T3的漏电流,进而降低在发光阶段第一节点N1通过第三复位晶体管T3漏电。与此同时,驱动晶体管DT、第一复位晶体管T1、第二复位晶体管T2、数据写入晶体管T4、补偿晶体管T5、第一发光控制晶体管T6和第二发光控制晶体管T7均可以为P型低温多晶硅薄膜晶体管。P型低温多晶硅薄膜晶体管具有较高的载流子迁移率,有利于实现高分辨率、高响应速度和高开口率的显示面板1100。
存储电容器Cst的一个极板与第一节点N1电连接,另一个极板与第一电压信号线VDD电连接,存储电容器Cst被配置为维持第一节点N1的电压。
在一些实施例中,如图4A所示,与同一行像素电路100电连接的第一扫描信号线GL1和第二扫描信号线GL2被配置为传输相同的扫描信号,这样,与同一行像素电路100电连接的第一扫描信号线GL1和第二扫描信号线GL2为同一信号线。基于此,可以减少显示面板的一个栅极驱动电路,有利于降低显示面板1100的边框宽度,并且能够简化显示面板1100的结构,降低显示面板1100的制备成本,此外,还有利于简化像素电路100的控制方法。
当然,在另一些实施例中,如图4B所示,与同一行像素电路100电连接的第一扫描信号线GL1和第二扫描信号线GL2被配置为传输不同的扫描信号,这样,第一扫描信号线GL1和第二扫描信号线GL2为不同的信号线。基于此,第一复位晶体管T1和第二复位晶体管T2可以进行独立控制,也就是说,第一复位晶体管T1和第二复位晶体管T2可以相同或者不同,有利于提升像素电路100的控制灵活性。
可以理解的是,第一扫描信号线GL1和第二扫描信号线GL2是否为同一信号线,与第三复位晶体管T3的第二极连接的电路节点没有必然关系。换言之,在无论第三复位晶体管T3与第三节点N3或者第一节点N1电连接,第一扫描信号线GL1和第二扫描信号线GL2都可以为相同信号线或者不同信号线。
本公开的一些实施例还提供了一种显示面板1100的控制方法。可以理解的是,在显示面板1100处于第一显示模式的情况下,若第一像素电路和第二像素电路均处于刷新帧,第一像素电路和第二像素电路的控制方法是相同的。但是,若第一像素电路处于刷新帧,且第二像素电路处于保持帧,第一像素电路的控制方法和第二像素电路的控制方法具有一定差异。以下,以第一像素电路处于刷新帧且第二像素电路处于保持帧为例,对像素电路的控制方法进行示例性描述。当然,在第二像素电路也处于刷新帧时,第二像素电路的控制方法开有参考第一像素电路的控制方法,本公开的实施例对此不再赘述。其中,一个帧周期可以包括依次设置的第一复位阶段D1、数据写入阶段D2、第二复位阶段D3和发光阶段D4。
在一些实施例中,在与同一行像素电路100连接的第一扫描信号线GL1和第二扫描信号线GL2为同一条信号线,且像素电路100采用如图4A所示的连接方式(第三复位晶体管T3的第二极与第一节点N1电连接)的情况下,显示面板1100的控制方法包括:
在第一复位阶段D1,参阅图5A,对于第一像素电路,第三栅线G3传输第三控制信号,第一像素电路的第三复位晶体管T3在第三控制信号的控制下导通,且第三复位晶体管T3将来自第二电压信号线VX的第二电压信号传输至第一节点N1,并对第一节点N1的电压进行复位。驱动晶体管DT的栅极(第一节点N1)和源极(第二节点N2)的电压差(Vgs)大于驱动晶体管DT的阈值电压Vth,其中,Vgs=第一节点N1的电压-第二节点N2的电压。此时驱动晶体管DT导通。
在第一复位阶段D1,对于第二像素电路,因为第二像素电路处于保持帧,与第二像素电路连接的第三栅线G3不传输第三控制信号,第二像素电路的第三复位晶体管T3处于截止状态。第一节点N1保持电压不变(图中未示出)。
在数据写入阶段D2,参阅图5A,对于第一像素电路,第一栅线G1传输第一控制信号,且第二栅线G2传输第二控制信号。数据写入晶体管T4在第一控制信号的控制下导通,补偿晶体管T5在第二控制信号的控制下导通,数据写入晶体管T4将数据线DL传输的数据信号Data传输至第二节点N2。驱动晶体管DT处于导通状态,且驱动晶体管DT从第二节点N2向第三节点N3漏电,直至第三节点N3的电压为Data-Vth,并且,补偿晶体管T5将第三节点N3的电压(Data-Vth)传输至第一节点N1。
在数据写入阶段D2,对于第二像素电路,因为第二像素电路处于保持帧,与第二像素电路电连接的第一栅线G1和第二栅线G2均不传输对应的控制信号,第二像素电路的数据写入晶体管T4和补偿晶体管T5均处于截止状态。第一节点N1、第二节点N2和第三节点N3的电压均保持不变。
在第二复位阶段D3,对于第一像素电路,第一扫描信号线GL1传输第一扫描信号,第一复位晶体管T1和第二复位晶体管T2在第一扫描信号的控制下导通,第一复位晶体管T1将第一初始化电压信号线Vinit1传输的第一初始化电压信号传输至第二节点N2,对第二节点N2的电压进行初始化。第二复位晶体管T2将来自第二初始化电压信号线Vinit2的第二初始化电压信号传输至第四节点N4,对第四节点N4的电压进行初始化。
在第二复位阶段D3,对于第二像素电路,第一扫描信号线GL1传输第一扫描信号,第一复位晶体管T1和第二复位晶体管T2在第一扫描信号的控制下导通,第一复位晶体管T1将第一初始化电压信号线Vinit1传输的第一初始化电压信号传输至第二节点N2,对第二节点N2的电压进行初始化。第二复位晶体管T2将来自第二初始化电压信号线Vinit2的第二初始化电压信号传输至第四节点N4,对第四节点N4的电压进行初始化。换言之,在第二复位阶段D3,第一像素电路和第二像素电路的控制方法相同。
示例性地,在第二复位阶段D3,可以分别对第一像素电路的第二节点N2和第二像素电路的第二节点N2传输电压值不同的第一初始化电压信号,以降低第一像素电路和第二像素电路的第二节点的漏电差异对显示均一性的影响。比如,第一像素电路的第二节点N2的漏电流,通常小于第二像素电路的第二节点N2的漏电流。基于此,可以对第一像素电路的第二节点N2施加电压值为第二电压V2的第一初始化电压信号,且可以对第二像素电路的第二节点N2施加电压值为第二电压V2的第一初始化电压信号。其中,第一电压V1小于第二电压V2。
在发光阶段D4,发光控制信号线EM传输发光控制信号,第一发光控制晶体管T6和第二发光控制晶体管T7在发光控制信号的控制下导通,第二发光控制晶体管T7将第一电压信号线VDD的第一电压信号传输至第二节点N2。驱动晶体管DT在第一节点N1与第二节点N2的作用下产生驱动电流。第一发光控制晶体管T6将驱动电流传输至第四节点N4,并进一步传输至发光器件200中,发光器件200在驱动电流的驱动下发光。
在另一些实施例中,在与同一行像素电路100连接的第一扫描信号线GL1和第二扫描信号线GL2为不同的信号线,且像素电路100采用如图4B所示的连接方式(第三复位晶体管T3的第二极与第三节点N3电连接)的情况下,显示面板的控制方法包括:
在第一复位阶段D1,参阅图5B,对于第一像素电路,第二栅线G2传输第二控制信号、第三栅线G3传输第三控制信号且第二扫描信号线GL2可以传输第二扫描信号,第一像素电路的第三复位晶体管T3在第三控制信号的控制下导通,第三复位晶体管T3将来自第二电压信号线VX的第二电压信号传输至第三节点N1。补偿晶体管T5在第二控制信号的控制下导通,并将第三节点N1的电压传输至第一节点N1。第二复位晶体管T2在第二扫描信号的控制下,将来自第二初始化电压信号线Vinit2的第二初始化信号传输至第四节点N4,对第四节点N4的电压进行初始化。
在第一复位阶段D1,对于第二像素电路,因为第二像素电路处于保持帧,第二像素电路的第三复位晶体管T3和补偿晶体管T5均处于截止状态。第一节点N1保持电压不变。第二复位晶体管T2可以在第二扫描信号的控制下导通,将第二初始化信号传输至第四节点N4,对第四节点N4的电压进行初始化。
在数据写入阶段D2,参阅图5B,对于第一像素电路,第一栅线G1传输第一控制信号,第二栅线G2继续传输第二控制信号,第二扫描信号线GL2继续传输第二扫描信号。数据写入晶体管T4在第一控制信号的控制下导通,补偿晶体管T5在第二控制信号的控制下继续保持导通,数据写入晶体管T4将数据线DL传输的数据信号Data传输至第二节点N2,驱动晶体管DT导通,且从第二节点N2向第三节点N3漏电,直至第三节点N3的电压为Data-Vth,并且,补偿晶体管T5将第三节点N3的电压传输至第一节点N1。
在数据写入阶段D2,对于第二像素电路,因为第二像素电路处于保持帧,第二像素电路的数据写入晶体管T4和补偿晶体管T5均处于截止状态。第一节点N1、第二节点N2和第三节点N3的电压均保持不变。第二复位晶体管T2保持导通。
在第二复位阶段D3,参阅图5B,对于第一像素电路,第一扫描信号线GL1传输第一扫描信号,第一复位晶体管T1在第一扫描信号GL1的控制下导通,第一复位晶体管T1将第一初始化电压信号线Vinit1传输的第一初始化电压信号传输至第二节点N2,对第二节点N2的电压进行初始化。第二扫描信号线GL2可以继续传输第二扫描信号,第二复位晶体管T2对第四节点N4的电压进行初始化。
在第二复位阶段D3,对于第二像素电路,第一扫描信号线GL1传输第一扫描信号,第一复位晶体管T1在第一扫描信号GL1的控制下导通,第一复位晶体管T1将第一初始化电压信号线Vinit1传输的第一初始化电压信号传输至第二节点N2,对第二节点N2的电压进行初始化。第二扫描信号线GL2可以继续传输第二扫描信号,第二复位晶体管T2对第四节点N4的电压进行初始化。也就是说,在第二复位阶段D3,第一像素电路和第二像素电路的控制方法相同。
示例性地,在第二复位阶段D3,可以分别对第一像素电路的第二节点N2和第二像素电路的第二节点N2传输电压值不同的第一初始化电压信号,以降低第一像素电路和第二像素电路的第二节点的漏电差异对显示均一性的影响。比如,第一像素电路的第二节点N2的漏电流,通常小于第二像素电路的第二节点N2的漏电流。基于此,可以对第一像素电路的第二节点N2施加电压值为第二电压V2的第一初始化电压信号,且可以对第二像素电路的第二节点N2施加电压值为第二电压V2的第一初始化电压信号。其中,第一电压V1小于第二电压V2。
在发光阶段D4,发光控制信号线EM传输发光控制信号,第一发光控制晶体管T6和第二发光控制晶体管T7在发光控制信号的控制下导通,第二发光控制晶体管T7将第一电压信号线VDD的第一电压信号传输至第二节点N2。驱动晶体管DT在第一节点N1与第二节点N2的作用下产生驱动电流。第一发光控制晶体管T6将驱动电流传输至第四节点N4,并进一步传输至发光器件200中,发光器件200在驱动电流的驱动下发光。
当然,本公开的实施例的显示面板的控制方法不限于此。示例性地,一个帧周期还可以包括位于第一复位阶段D1之前的偏置阶段,在偏置阶段可以通过第一复位晶体管对第二节点进行复位,以削弱甚至消除驱动晶体管在前一帧中的偏置状态,并且,可以分别对第一像素电路的第二节点N2和第二像素电路的第二节点N2传输电压值不同的第一初始化电压信号,进而对磁滞程度不同的驱动晶体管的进行电压大小不同的复位,也就是说,可以对刷新频率不同的驱动晶体管做不同程度的修复,减小显示面板1100因为刷新频率不同和驱动晶体管磁滞程度不同导致的显示分屏问题,提升显示面板1100在局部高刷新频率显示场景下,不同刷新频率的子像素的显示均一性,提升显示面板1100的显示品质。
在一些实施例中,参阅图6,多条第一初始化电压信号线Vinit1沿第一方向X间隔排布,且多条第一初始化电压信号线Vinit1均沿第二方向Y延伸。任意两条第一初始化电压信号线Vinit1之间电绝缘,且一列像素电路100与一条第一初始化电压信号线Vinit1电连接,具体而言,一条第一初始化电压信号线Vinit1与一列像素电路100的第一复位晶体管T1的第一极电连接。也就是说,每列像素电路100的第一复位晶体管T1的第一极与一条第一初始化电压信号线Vinit1电连接,且不同的第一初始化电压信号线Vinit1之间电绝缘,基于此,可以通过多条第一扫描信号线GL1控制第一复位晶体管T1向每个像素电路的第二节点N2传输电压值相同或者不同的第一初始化电压信号。
在显示面板1100以第一显示模式进行显示的情况下,也就是说,在多个像素电路100包括多个第一像素电路和多个第二像素电路,且第一像素电路的刷新频率大于第二像素电路的刷新频率的情况下,可以通过多条第一扫描信号线GL1控制第一复位晶体管T1分别向第一像素电路的第二节点N2传输电压值为第一电压V1的第一初始化电压信号,并且向第二像素电路的第二节点N2传输电压值为第二电压V2的第一初始化电压信号。
上述第一电压V1小于第二电压V2。示例性地,在驱动晶体管DT为P型低温多晶体管薄膜晶体管的情况下,第一初始化电压信号的值可以为正值,也就是说,第一电压V1和第二电压V2均大于0V(伏特),此时,第一电压V1小于第二电压V2。在其他实施例中,在驱动晶体管DT为N型薄膜晶体管的情况下,第一初始化电压信号的值可以为负值,此时,第一电压V1和第二电压V2均小于0V(伏特),此时,第一电压V1的绝对值小于第二电压V2的绝对值。
当然,在显示面板1100的全部像素电路100的刷新频率相同的情况下,也可以通过多条第一扫描信号线GL1控制第一复位晶体管T1向每个像素电路的第二节点N2传输电压值相同的第一初始化电压信号。
在一些实施例中,如图7所示,多条第二初始化电压信号线Vinit2可以沿第二方向Y间隔分布,且多条第二初始化电压信号线Vinit2均沿第一方向X延伸,一条第二初始化电压信号线Vinit2与一行像素电路100的第二复位晶体管T2的第一极电连接。这样,第二初始化电压信号线Vinit2和第一初始化电压信号线Vinit1可以设置于不同的导电层,有利于减小第一初始化电压信号线Vinit1所在的导电层的布线密度,进而降低显示面板1100的布线难度。其中,在图7中,为了区分不同的信号线,第一初始化电压信号线Vinit1、第二初始化电压信号线Vinit2、第一扫描信号线GL1和第二扫描信号线GL2采用了不同的线条类型(比如线宽、虚线和实现等)进行绘制,但是,不同的线条类型并不代表对应的信号线的线宽以及信号线的连续性,并且,在以下的多个说明书附图中,都采用了类似的绘图方式。
在另一些实施例中,如图8所示,多条第二初始化电压信号线Vinit2可以包括多条第三子线VL3和多条第四子线VL4,多条第三子线VL3可以沿第二方向Y间隔分布,且多条第三子线VL3均沿第一方向X延伸,一条第三子线VL3与一行像素电路100的第二复位晶体管T2的第一极电连接。多条第四子线VL4可以沿第一方向X间隔分布,且多条第四子线VL4均沿第一方向X延伸。也就是说,第二初始化电压信号线Vinit2通过多条第四子线VL4与多条第三子线VL3相互连接形成网状结构,以降低第二初始化电压信号线Vinit2的电阻。
研究发现,随着使用时间的延长,发光器件200的材料特性逐渐变差,导致发光器件200的亮度不断衰减,也就是说,发光器件200发生了老化。并且,对于不同的刷新频率的子像素而言,其老化程度也具有一定差异,而对第四节点N4的电压进行复位有利于改善发光器件的老化程度。
基于上述原因,在一些实施例中,参阅图9,与第一初始化电压信号线Vinit1相似的,多条第二初始化电压信号线Vinit2沿第一方向X间隔排布,且多条第二初始化电压信号线Vinit2均沿第二方向Y延伸。任意两条第二初始化电压信号线Vinit2之间电绝缘,且一列像素电路100与一条第二初始化电压信号线Vinit2电连接,具体而言,一条第二初始化电压信号线Vinit2与一列像素电路100的第二复位晶体管T2的第一极电连接。也就是说,每列像素电路100的第二复位晶体管T2的第一极与一条第二初始化电压信号线Vinit2电连接,且不同的第二初始化电压信号线Vinit2之间电绝缘,这样,可以通过多条第二扫描信号线GL2控制第二复位晶体管T2向不同的像素电路100的第四节点N2传输电压值相同或者不同的第二初始化电压信号。基于此,可以对第一像素电路和第二像素电路的第四节点N4传输电压值不同的第二初始化电压信号,以使老化程度不同的发光器件可以得到不同程度的改善,有利于降低不同刷新频率下发光器件200的老化程度对发光器件200的发光亮度的影响。
示例性地,刷新频率较低的子像素(第二像素电路对应的子像素),发光器件因长期显示同一灰阶,导致其老化程度更大,因此,可以对刷新频率较低的子像素的发光器件施加电压值(电压的绝对值)更大的第二初始化电压信号,以使第二初始化电压信号可以更好的修复发光器件的老化程度。反之,刷新频率较高的子像素(第一像素电路对应的子像素),发光器件在不同帧显示的亮度不同,导致其老化程度相对较小,因此,可以对刷新频率较高的子像素的第四节点N4施加电压值(电压的绝对值)较小的第二初始化电压信号。比如,可以通过多条第二扫描信号线GL2控制第二复位晶体管T2分别向第一像素电路的第四节点N4传输电压值为第三电压V3的第二初始化电压信号,并且向第二像素电路的第四节点N4传输电压值为第四电压V4的第二初始化电压信号。其中,第二初始化电压信号的电压通常为负电压,即第二初始化电压信号的电压的值通常为负值。第四电压V4的绝对值大于第三电压V3的绝对值。
在一些实施例中,参阅图10,第二电压信号线VX包括多条第一子线VX1,多条第一子线VX1沿第一方向X间隔排布,且均沿第二方向Y延伸,一条第一子线VX1与一列像素电路100的第三复位晶体管T3电连接,且任意两条第一子线之间电绝缘。换言之,第二电压信号线VX采用如第一初始化信号线Vinit1相似的布线方式,基于此,可以通过多条第三栅线G3控制第三复位晶体管T3向每个像素电路100的第一节点N1传输电压值相同或者不同的第一初始化电压信号,以对第一节点N1输入电压值相同或者不同的复位电压,进而对磁滞程度不同的驱动晶体管的进行不同电压大小的复位,也就是说,可以对刷新频率不同的驱动晶体管做不同程度的修复,减小显示面板1100因为刷新频率不同和驱动晶体管磁滞程度不同导致的显示分屏问题,提升显示面板1100在局部高刷新频率显示场景下,不同刷新频率的子像素的显示均一性,提升显示面板1100的显示品质。
当然,在另一些实施例中,如图11所示,第二电压信号线VX包括多条第二子线VX2,多条第二子线VX2沿第二方向Y间隔排布,且均沿第一方向X延伸,一条第二子线VX2与一行像素电路100的第三复位晶体管T3电连接,且任意两条第二子线VX2之间电绝缘。这样,第二子线VX2可以和第一初始化电压信号线Vinit1设置于不同的导电层,有利于减小第一初始化电压信号线Vinit1所在的导电层的布线密度,进而降低显示面板1100的布线难度。
或者,在另一些实施例中,参阅图12,第二电压信号线VX包括多条第一直线VX1和多条第二子线VX2。多条第一子线VX1沿第一方向X间隔排布,且均沿第二方向Y延伸,多条第二子线VX2沿第二方向Y间隔排布,且均沿第一方向X延伸。多条第一子线VX1和多条第二子线VX2电连接,第三复位晶体管T3的第一极与第一子线VX1或第二子线VX2电连接。多条第一直线VX1和多条第二子线VX2相互连接形成网状结构,以降低第二电压信号线VX的电阻。
本公开的一些实施例还提供了一种显示面板1100的控制方法,用于控制上述任一实施例的显示面板1100。显示面板1100包括第一显示模式,在第一显示模式下,显示面板1100包括多个第一像素电路和多个第二像素电路,多个第一像素电路的刷新频率,大于多个第二像素电路的刷新频率。
显示面板1100的控制方法包括:
多条扫描信号线GL控制多条初始化电压信号线Vinit1,向第一像素电路传输第一电压V1的初始化电压信号,且向第二像素电路传输第二电压V2的初始化电压信号。第一电压V1的值(第一电压的绝对值)小于第二电压V2的值(第一电压的绝对值)。
可以理解的是,上述显示面板1100的控制方法,可以在前文中的第二复位阶段D3。可以理解的是,前文中的控制方法仅仅为一种示例,本公开的实施例不限于此,比如,还可以在第一复位阶段D1之前增加一个偏置阶段,并在偏置阶段实施上述控制方法。或者,还可以以其他任何合适的控制时序,对第二节点N2进行电压值不同的复位,只要采用相同的技术思路即可。
以图4A和图4B所示的电路为例,如图13所示,上述显示面板的控制方法可以包括:
多条第一扫描信号线GL1通过多个第一复位晶体管T1控制多条第一初始化电压信号线Vinit1,向第一像素电路101传输电压值为第一电压V1的第一初始化电压信号,且向第二像素电路102传输第二电压V2的第一初始化电压信号。其中,第一电压V1小于第二电压V2。换言之,第一初始化电压信号线Vinit1在向第一像素电路101(保持帧)传输第一初始化电压信号的时候,第一初始化电压信号线Vinit1的电压值为第一电压V1,在向第二像素电路102传输第一初始化电压信号的时候,第一初始化电压信号线Vinit1的电压值为第二电压V2。
可以理解的是,在第一像素电路101处于刷新帧的时候,第一初始化电压信号线Vinit1可以分别向第一像素电路101和第二像素电路102传输电压值相同或者不相同的第一初始化电压信号。
如图13所示,多条第二扫描信号线GL2通过多个第二复位晶体管T2控制多条第二初始化电压信号线Vinit2,向第一像素电路101传输电压值为第三电压V3的第二初始化电压信号,且向第二像素电路102传输电压值为第四电压V4的第二初始化电压信号。其中,第三电压V3小于第四电压V4。换言之,第二初始化电压信号线Vinit2在向第一像素电路101(保持帧)传输第二初始化电压信号的时候,第二初始化电压信号线Vinit2的电压值为第三电压V3,在向第二像素电路102传输第二初始化电压信号的时候,第二初始化电压信号线Vinit2的电压值为第四电压V4。
可以理解的是,在第一像素电路101处于刷新帧的时候,第二初始化电压信号线Vinit2可以分别向第一像素电路101和第二像素电路102传输电压值相同或者不相同的第一初始化电压信号。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为准。

Claims (17)

1.一种显示面板,其特征在于,包括:
多个像素电路,所述多个像素电路排列为多行和多列;
多条初始化电压信号线,沿第一方向间隔排布,且均沿第二方向延伸,一条初始化电压信号线与一列像素电路电连接,且任意两条初始化电压信号线之间电绝缘;所述第一方向为所述多个像素电路排列的行方向,所述第二方向为所述多个像素电路排列的列方向;
多条扫描信号线,沿所述第二方向间隔排布,且均沿所述第一方向延伸,一条扫描信号线与一行像素电路电连接;
所述像素电路被配置为在来自一条扫描信号线的扫描信号的控制下,将来自初始化电压信号线的初始化电压信号传输至所述像素电路的电路节点,对所述电路节点进行电压初始化。
2.根据权利要求1所述的显示面板,其特征在于,
所述多条初始化电压信号线包括多条第一初始化电压信号线,任意两条第一初始化电压信号线之间电绝缘;一列像素电路与一条第一初始化电压信号线电连接;所述多条扫描信号线包括多条第一扫描信号线,一条第一扫描信号线与一行像素电路电连接;
所述像素电路包括:
驱动晶体管,所述驱动晶体管的控制极与第一节点电连接,第一极与第二节点电连接,第二极与第三节点电连接;
数据写入晶体管,所述数据写入晶体管的控制极与第一栅线电连接,第一极与数据线电连接,第二极与所述第二节点电连接;
补偿晶体管,所述补偿晶体管的控制极与第二栅线电连接,第一极与所述第三节点电连接,第二极与所述第一节点电连接;
第一复位晶体管,所述第一复位晶体管的控制极与一条所述第一扫描信号线电连接,第一极与一条所述第一初始化电压信号线电连接,第二极与所述第二节点电连接;所述第一复位晶体管被配置为在来自所述第一扫描信号线的第一扫描信号的控制下,将来自所述第一初始化电压信号线的第一初始化电压信号传输至所述第二节点。
3.根据权利要求2所述的显示面板,其特征在于,所述第一初始化电压信号线被配置为在不同时段传输电压值不同的第一初始化电压信号。
4.根据权利要求2所述的显示面板,其特征在于,
所述多条初始化电压信号线还包括多条第二初始化电压信号线,任意两条第二初始化电压信号线之间电绝缘;一列像素电路与一条第二初始化电压信号线电连接;所述多条扫描信号线还包括多条第二扫描信号线,一条第二扫描信号线与一行像素电路电连接;
所述像素电路还包括:
第一发光控制晶体管,所述第一发光控制晶体管的控制极与发光控制信号线电连接,第一极与所述第三节点电连接,第二极与第四节点电连接;
第二复位晶体管,所述第二复位晶体管的控制极与一条所述第二扫描信号线电连接,第一极与一条所述第二初始化电压信号线电连接,第二极与所述第四节点电连接;所述第二复位晶体管被配置为在来自所述第二扫描信号线的第二扫描信号的控制下,将来自所述第二初始化电压信号线的第二初始化电压信号传输至所述第四节点。
5.根据权利要求4所述的显示面板,其特征在于,所述第二初始化电压信号线被配置为在不同时段传输电压值不同的第二初始化电压信号。
6.根据权利要求4所述的显示面板,其特征在于,与同一行像素电路电连接的第一扫描信号线和第二扫描信号线被配置为传输相同的扫描信号,与同一行像素电路电连接的第一扫描信号线和第二扫描信号线为同一条信号线。
7.根据权利要求4所述的显示面板,其特征在于,与同一行像素电路电连接的第一扫描信号线和第二扫描信号线被配置为传输不同的扫描信号,所述第一扫描信号线和所述第二扫描信号线为不同的信号线。
8.根据权利要求2所述的显示面板,其特征在于,所述像素电路还包括:
第二发光控制晶体管,所述第二发光控制晶体管的控制极与发光控制信号线电连接,第一极与第一电压信号线电连接,第二极与所述第二节点电连接;
第三复位晶体管,所述第三复位晶体管的控制极与第三栅线电连接,第一极与第二电压信号线电连接,第二极与第一节点电连接;
存储电容器,所述存储电容器的一个极板与所述第一电压信号线电连接,另一个极板与所述第一节点电连接。
9.根据权利要求2所述的显示面板,其特征在于,所述像素电路还包括:
第二发光控制晶体管,所述第二发光控制晶体管的控制极与发光控制信号线线电连接,第一极与第一电压信号线电连接,第二极与所述第二节点电连接;
第三复位晶体管,所述第三复位晶体管的控制极与第三栅线电连接,第一极与第二电压信号线电连接,第二极与第二节点电连接;
存储电容器,所述存储电容器的一个极板与所述第一电压信号线电连接,另一个极板与所述第一节点电连接。
10.根据权利要求8或9所述的显示面板,其特征在于,第二电压信号线包括:
多条第一子线,所述多条第一子线沿所述第一方向间隔排布,且均沿所述第二方向延伸,一条第一子线与一列像素电路的第三复位晶体管电连接,且任意两条第一子线之间电绝缘;或者,
多条第二子线,所述多条第二子线沿所述第二方向间隔排布,且均沿所述第一方向延伸,一条第二子线与一行像素电路的第三复位晶体管电连接,且任意两条第二子线之间电绝缘;或者,
多条第一子线和多条第二子线,所述多条第一子线沿所述第一方向间隔排布,且均沿所述第二方向延伸,所述多条第二子线沿所述第二方向间隔排布,且均沿所述第一方向延伸,且所述多条第一子线和所述多条第二子线电连接,所述第三复位晶体管的第一极与所述第一子线或所述第二子线电连接。
11.根据权利要求1~9中任一项所述的显示面板,其特征在于,所述显示面板包括第一显示模式,在所述第一显示模式下,所述多个像素电路包括至少一个第一像素电路和至少一个第二像素电路,所述第一像素电路的刷新频率,大于所述第二像素电路的刷新频率;
所述多条初始化电压信号线传输至所述第一像素电路的初始化电压信号为第一电压,传输至所述第二像素电路的初始化电压信号为第二电压;所述第一电压小于所述第二电压。
12.一种显示面板的控制方法,被配置为控制如权利要求1~11中任一项所述的显示面板,其特征在于,所述显示面板包括第一显示模式,在所述第一显示模式下,所述显示面板包括多个第一像素电路和多个第二像素电路,所述多个第一像素电路的刷新频率,大于所述多个第二像素电路的刷新频率;
所述控制方法包括:
多条扫描信号线控制多条初始化电压信号线,向所述多个第一像素电路传输电压值为第一电压的初始化电压信号,且向所述第二像素电路传输电压值为第二电压的初始化电压信号;所述第一电压小于所述第二电压。
13.根据权利要求12所述的控制方法,其特征在于,所述控制方法包括:
所述初始化电压信号线在所述扫描信号线的控制下向所述第二像素电路传输初始化电压信号时,所述初始化电压信号线传输第二电压;
所述初始化电压信号线在所述扫描信号线的控制下向所述第一像素电路传输初始化电压信号时,所述初始化电压信号线传输第一电压。
14.根据权利要求12或13所述的控制方法,其特征在于,所述多条初始化电压信号线包括多条第一初始化电压信号线,所述多条扫描信号线包括多条第一扫描信号线;所述像素电路包括驱动晶体管、数据写入晶体管、补偿晶体管和第一复位晶体管;
一个帧周期包括数据写入阶段和位于所述数据写入阶段之后的第二复位阶段;所述控制方法还包括:
在所述数据写入阶段,所述第一像素电路的数据写入晶体管和补偿晶体管将补偿后的数据信号传输至第一节点,所述第二像素电路的数据写入晶体管和补偿晶体管均处于截止状态;
在所述第二复位阶段,所述第一像素电路的第一复位晶体管向第二节点传输第一电压的第一初始化电压信号,所述第二像素电路的第一复位晶体管向所述第二节点传输第二电压的第一初始化电压信号。
15.根据权利要求14所述的控制方法,其特征在于,所述多条初始化电压信号线还包括多条第二初始化电压信号线,所述多条扫描信号线还包括多条第二扫描信号线;所述像素电路还包括第一发光控制晶体管和第二复位晶体管;
所述控制方法还包括:
在所述第二复位阶段,所述第一像素电路的第二复位晶体管向第四节点传输第一电压的第二初始化电压信号,所述第二像素电路的第一复位晶体管向所述第四节点传输第二电压的第二初始化电压信号。
16.根据权利要求14所述的控制方法,其特征在于,所述像素电路还包括第二发光控制晶体管、第三复位晶体管和存储电容器;一个帧周期还包括位于所述数据写入阶段之前的第一复位阶段;
所述控制方法还包括:
在所述第一复位阶段,所述第一像素电路的第三复位晶体管向第一节点传输第二电压信号;所述第二像素电路的第三复位晶体管处于截止状态。
17.一种显示装置,其特征在于,包括:
如权利要求1~11中任一项所述的显示面板;
驱动电路板,与所述显示面板电连接,被配置为向所述显示面板传输控制信号。
CN202410015872.9A 2024-01-03 2024-01-03 显示面板及其控制方法、显示装置 Pending CN118116331A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202410015872.9A CN118116331A (zh) 2024-01-03 2024-01-03 显示面板及其控制方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202410015872.9A CN118116331A (zh) 2024-01-03 2024-01-03 显示面板及其控制方法、显示装置

Publications (1)

Publication Number Publication Date
CN118116331A true CN118116331A (zh) 2024-05-31

Family

ID=91215188

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202410015872.9A Pending CN118116331A (zh) 2024-01-03 2024-01-03 显示面板及其控制方法、显示装置

Country Status (1)

Country Link
CN (1) CN118116331A (zh)

Similar Documents

Publication Publication Date Title
US11875747B2 (en) Pixel driving circuit, driving method for the same, display panel, and display apparatus
US11475831B2 (en) Display panel, method of driving display panel, and display device
US11893936B2 (en) Pixel driving circuit, display panel, driving methods, and display apparatus
US20200243003A1 (en) Pixel circuit and driving method thereof, and display panel
US11393425B2 (en) Pixel circuit, display module and driving method thereof
US10643520B2 (en) Low power pixel circuit, an array substrate using the pixel circuit, a display device constructed with the array substrate, and a controlling method thereof
US20230397459A1 (en) Display module and display device
US11790850B2 (en) Pixel driving circuit and pixel driving method therefor, display panel, and display apparatus
US11837149B2 (en) Driving method for display panel, display panel and display apparatus
US20230260461A1 (en) Pixel circuit and driving method thereof, display panel and display apparatus
CN115911056A (zh) 阵列基板及显示装置
US11514865B2 (en) Driving circuit and driving method thereof, display panel, and display device
CN113628588B (zh) 显示驱动模组、显示装置及显示方法
US20220101779A1 (en) Light-emitting driving circuit and driving method thereof, and light-emitting apparatus
US20230130697A1 (en) Backlight driving circuit and liquid crystal display device
CN118116331A (zh) 显示面板及其控制方法、显示装置
CN113628587A (zh) 外部补偿侦测电路、驱动电路、显示装置及驱动方法
US20240071312A1 (en) Shift register circuit and driving method thereof, gate driving circuit, and display device
CN117935737A (zh) 像素电路的控制方法、显示面板及显示装置
CN117854441A (zh) 显示面板及显示装置
US20240194145A1 (en) Shift register and driving method thereof, scan driving circuit, display panel and display apparatus
US20240203361A1 (en) Display panel and sensing method and driving method therefor
WO2023159447A1 (zh) 显示模组的参数调节方法及系统、显示模组、显示装置
US20240212601A1 (en) Pixel Circuit, Driving Method therefor, and Display Apparatus
WO2024119503A1 (zh) 像素电路及其驱动方法、阵列基板、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination