CN113628587A - 外部补偿侦测电路、驱动电路、显示装置及驱动方法 - Google Patents
外部补偿侦测电路、驱动电路、显示装置及驱动方法 Download PDFInfo
- Publication number
- CN113628587A CN113628587A CN202110940679.2A CN202110940679A CN113628587A CN 113628587 A CN113628587 A CN 113628587A CN 202110940679 A CN202110940679 A CN 202110940679A CN 113628587 A CN113628587 A CN 113628587A
- Authority
- CN
- China
- Prior art keywords
- transistor
- node
- electrode
- period
- sub
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
Abstract
本申请实施例提供一种外部补偿侦测电路、驱动电路、显示装置及驱动方法,外部补偿侦测电路包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、第一电容、第一节点、第二节点、第三节点、第四节点。第一电容的第一极板与第二节点电连接,第二极板与第三节点电连接。相关技术中,由于阈值电压正偏,导致第二节点电位不足,进而造成随机k侦测的准确性不高。本申请实施例中由于第一电容的耦合作用,当第三节点的电压上升时,第二节点的电压也会上升,可以补偿由于阈值电压正偏而导致的第二节点和第三节点电位不足,进而提高随机k侦测的准确性,提高产品的寿命和品味。
Description
技术领域
本申请属于电子设备技术领域,尤其涉及一种外部补偿侦测电路、驱动电路、显示装置及驱动方法。
背景技术
相较于传统的LCD(Liquid Crystal Display,液晶显示器),AMOLED(Active-matrix Organic Light-emitting Diode,有源矩阵有机发光二极体)作为新一代的显示技术,具有更高的对比度、更快的反应速度和更广的视角,广泛应用在智能手机领域,并经过不断发展拓展至智能电视和可穿戴设备领域。
为了实现随机k的侦测,GOA电路通常设置有k值侦测模块。传统的3T1C像素外部补偿电路可以在消隐时间段内对驱动晶体管的迁移率进行侦测。但是现有的k值侦测模块中,晶体管的阈值电压容易产生正偏,在RA测试过程中,随着阈值电压的正偏,输出信号的幅值减小,最终导致随机k侦测不准确。
发明内容
本申请实施例提供一种外部补偿侦测电路、驱动电路、显示装置及驱动方法,能够提高随机k侦测的准确性。
第一方面,本申请实施例提供一种外部补偿侦测电路,应用于显示装置,外部补偿侦测电路包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、第一电容、第一节点、第二节点、第三节点、第四节点;
所述第一晶体管的栅极接收触发信号,第一电极接收第n+2级级传信号,第二电极与所述第一节点电连接,其中,n为正整数;
所述第二晶体管的栅极接收触发信号,第一电极与所述第一节点电连接,第二电极与所述第二节点电连接;
所述第三晶体管的栅极与所述第二节点电连接,第一电极接入高电位信号,第二电极与所述第一节点电连接;
所述第四晶体管的栅极与第二节点电连接,第一电极接入高电位信号,第二电极与第五晶体管的第一电极电连接;
所述第五晶体管的栅极接入重置信号,第二电极与所述第三节点电连接;
所述第六晶体管的栅极接入第n-1行扫描信号,第一电极与所述第二节点电连接,第二电极与所述第四节点电连接,所述第四节点与所述第一节点电连接;
所述第七晶体管的栅极接入第n-1行扫描信号,第一电极与所述第四节点电连接,第二电极接入低电位信号;
所述第八晶体管的栅极接入第n-1行扫描信号,第一电极接入第n-1行扫描信号,第二电极与所述第三节点连接;
所述第一电容的第一极板与所述第二节点电连接,第二极板与所述第三节点电连接。
第二方面,本申请实施例提供一种驱动电路,包括第九晶体管、如上所述的外部补偿侦测电路,所述第九晶体管的栅极接入第n+1行扫描信号,第一电极与所述第三节点电连接,第二电极接入低电位信号,在所述第二子时间段内,所述第九晶体管打开。
第三方面,本申请实施例提供一种显示装置,包括如上所述的驱动电路。
第四方面,本申请实施例提供一种驱动方法,应用于如上所述的显示装置,所述显示装置显示画面的一帧时间包括正常时间段和消隐时间段,正常时间段包括第一子时间段、第二子时间段以及第三子时间段,所述消隐时间段包括第四子时间段和第五子时间段;
在所述第一子时间段内,所述第三节点写入高电平并上拉,所述第一节点与所述第二节点初始化;
在所述第二子时间段内,所述第三节点复位;
在所述第三子时间段内,所述第一节点写入高电平,所述第二节点写入高电平;
在所述第四子时间段内,所述第三节点写入高电平并上拉,所述第二节点的电压上拉;
在所述第五时间段内,所述第一节点与所述第二节点初始化。
本申请实施例中,第一电容的第一极板与第二节点电连接,第二极板与第三节点电连接。相关技术中,由于阈值电压正偏,导致第二节点电位不足,进而造成随机k侦测的准确性不高。本申请实施例中由于第一电容的耦合作用,当第三节点的电压上升时,第二节点的电压也会上升,可以补偿由于阈值电压正偏而导致的第二节点及第三节点电位不足,进而提高随机k侦测的准确性,提高产品的寿命和品味。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其有益效果显而易见。
图1为本申请实施例中提供的一种外部补偿侦测电路。
图2为相关技术中外部补偿侦测电路。
图3为本申请实施例中提供的一种驱动电路。
图4本申请实施例中的时序图。
图5为本申请实施例中驱动电路在第一子时间段的示意图。
图6为本申请实施例中驱动电路在第三子时间段的示意图。
图7为本申请实施例中驱动电路在第四子时间段的示意图。
图8为本申请实施例提供的一种显示装置的结构示意图。
图9为本申请实施例中提供的一种驱动方法。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
机发光二极管(Organic Light Emitting Display,OLED)显示面板具有自发光、驱动电压低、发光效率高、响应时间短、清晰度与对比度高、宽视角、使用温度范围宽、可实现柔性显示与大面积全色显示等诸多优点,被业界公认为是最有发展潜力的显示装置。OLED按照驱动方式可以分为无源矩阵OLED(Passive matrix,PM)和有源矩阵OLED(ActiveMatrix,AM)两大类,即直接寻址和薄膜晶体管矩阵寻址两类。AMOLED中包括呈阵列式排布的多个像素单元,显示像素受控于扫描线(gate)与数据线(data),扫描线接收栅极控制信号以控制显示像素的开启和关闭,数据线通过向显示像素施加不同的数据信号,以使显示像素显示不同的灰阶,从而实现全彩画面的显示。
在驱动方式上,AMOLED属于电流驱动型器件,对薄膜晶体管(Thin filmTransistor,简称TFT)的电性变异比较敏感,TFT的阈值电压(Vth)的漂移会影响画面显示的均匀性和准确性。AMOLED会补偿采用外部补偿来改善TFT的阈值电压的漂移。外部补偿的种方式是实时补偿,即利用扫描信号的消隐时间(blanking time),随机开启一行的扫描信号G(n),系统开始侦测驱动晶体管的阈值电压值,进而进行补偿。
请参阅图1为本申请实施例中提供的一种外部补偿侦测电路。本申请实施例提供一种外部补偿侦测电路13,可以侦测随机k值。包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第一电容C1、第一节点P、第二节点M、第三节点Q、第四节点W。
所述第一晶体管T1的栅极接收触发信号LSP,第一电极接收第n+2级级传信号Cout(n+2),第二电极与所述第一节点P电连接,其中,n为正整数;
所述第二晶体管T2的栅极接收触发信号LSP,第一电极与所述第一节点P电连接,第二电极与所述第二节点M电连接;
所述第三晶体管T3的栅极与所述第二节点M电连接,第一电极接入高电位信号VGH,第二电极与所述第一节点P电连接;
所述第四晶体管T4的栅极与第二节点M电连接,第一电极接入高电位信号VGH,第二电极与第五晶体管T5的第一电极电连接;
所述第五晶体管T5的栅极接入重置信号Reset,第二电极与所述第三节点Q电连接;
所述第六晶体管T6的栅极接入第n-1行扫描信号G(n-1),第一电极与所述第二节点M电连接,第二电极与所述第四节点W电连接,所述第四节点W与所述第一节点P电连接;
所述第七晶体管T7的栅极接入第n-1行扫描信号G(n-1),第一电极与所述第四节点W电连接,第二电极接入低电位信号VGL;
所述第八晶体管T8的栅极接入第n-1行扫描信号G(n-1),第一电极接入第n-1行扫描信号G(n-1),第二电极与所述第三节点Q连接;
所述第一电容C1的第一极板与所述第二节点M电连接,第二极板与所述第三节点Q电连接。
需要说明的是,所述显示装置100显示画面的一帧时间包括正常时间段和消隐时间段,所述正常时间段包括第一子时间段、第二子时间段以及第三子时间段,所述消隐时间段包括第四子时间段和第五子时间段。
在所述第一子时间段内,所述第三节点Q写入高电平并上拉,所述第一节点P与所述第二节点M初始化;
在所述第二子时间段内,所述第三节点Q复位;
在所述第三子时间段内,所述第一节点P写入高电平,所述第二节点M写入高电平;
在所述第四子时间段内,所述第三节点Q写入高电平并上拉,所述第二节点M的电压上拉;
在所述第五子时间段内,所述第一节点P与所述第二节点M初始化。
请参阅图2,图2为相关技术中外部补偿侦测电路。第三子时间段内,当晶体管阈值电压正偏时,第二节点M写入的电位会偏低。在消隐时间段内,写入第三节点Q的电位也相应更低,电位不足会影响随机k的侦测信号,进而造成随机k侦测的准确性不高。
本申请实施例中由于第一电容C1的耦合作用,在第四子时间段A14内,当第三节点Q的电压上升时,第二节点M的电压也会上升,可以补偿由于阈值电压正偏而导致的第二节点M和第三节点Q电位不足,进而提高随机k侦测的准确性,提高产品的寿命和品味。
请参阅图3,图3为本申请实施例中提供的一种驱动电路。驱动电路1还包括外部补偿侦测电路13和第九晶体管T9,需要说明的是,第九晶体管T9的设置用于实现第三节点Q在第二子时间段内的复位。所述第九晶体管T9的栅极接入第n+1行扫描信号G(n+1),第一电极与所述第三节点Q电连接,第二电极接入低电位信号VGL。
驱动电路1还包括第十晶体管T10和第十一晶体管T11,所述第十晶体管T10的栅极与所述第三节点Q电连接,第一电极接入第一时钟信号CKa,第二电极用于输出第n级级传信号Cout(n);所述第十一晶体管T11的栅极与所述第十晶体管T10的栅极电连接,第一电极接入第二时钟信号CKb,第二电极用于输出第n行扫描信号G(n)。其中,所述第十晶体管T10可以通过所述第十二晶体管T12与所述第三节点Q连接,所述第十二晶体管T12的栅极接入高电位信号VGH。
驱动电路1还包括第二电容C2、第三电容C3、第十三晶体管T13以及第十四晶体管T14。所述第二电容C2的第一极板与所述第十晶体管T10的栅极电连接,第二极板与所述第十晶体管T10的第二电极电连接;所述第三电容C3的第一极板与所述第十一晶体管T11的栅极电连接,第二电极与所述第十一晶体管T11的第二电极电连接。
所述第十三晶体管T13的栅极接入第n+1行扫描信号G(n+1),第一电极与所述第十晶体管T10的第二极电连接,第二电极接入低电位电压;所述第十四晶体管T14的栅极接入第n+1行扫描信号G(n+1),第一电极与所述第十一晶体管T11的第二电极电连接,第二电极接入低电位信号VGL。
可以理解的是,当第n行扫描信号G(n)输出为高电平,或者第n级级传信号Cout(n)输出为高电平时,由于第二电容C2、第三电容C3的存在,第三节点Q的电压将会被上拉。
需要说明的是,各晶体管可以为低温多晶硅薄膜晶体管、氧化物半导体薄膜晶体管或非晶硅薄膜晶体管,此处不做限制。各晶体管的第一电极为漏极,第二电极为源极。
请结合参阅图4、图5、图6和图7,图4本申请实施例中的时序图,图5为本申请实施例中驱动电路在第一子时间段的示意图,图6为本申请实施例中驱动电路在第三子时间段的示意图,图7为本申请实施例中驱动电路在第四子时间段的示意图。
显示画面的一帧时间包括正常时间段A1和消隐时间段A2,所述正常时间段包括第一子时间段A11、第二子时间段A12以及第三子时间段A13,所述消隐时间段A2包括第四子时间段A14和第五子时间段A15。
所述第一子时间段A11内,所述第n-1行扫描信号G(n-1)为高电平,所述第六晶体管T6、所述第七晶体管T7、所述第八晶体管T8打开。以使第三节点Q写入高电平,第十二晶体管T12打开,以使第十晶体管T10和第十一晶体管T11打开。第一时钟信号CKa为高电平,则第十晶体管T10的第二电极输出第n级级传信号Cout(n)为高电平;第二时钟信号CKb为高电平,则第十一晶体管T11的第二电极输出第n行扫描信号G(n)为高电平。在第二电容C2和第三电容C3的耦合作用下,第n行扫描信号G(n)为高电平、第n级级传信号Cout(n)为高电平将会进一步拉高第三节点Q的电位。
触发信号LSP为低电平,重置信号Reset为低电平,第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5关闭,在第三节点Q的电压上拉的同时,第一节点P和第二节点M进行初始化。
第二子时间段A12内,所述第n+1行扫描信号G(n+1)为高电平,第九晶体管T9打开,第九晶体管T9的第二电极接入低电位信号VGL,以使第三节点Q复位。触发信号LSP为低电平,重置信号Reset为低电平,所述第n-1行扫描信号G(n-1)为低电平,第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8关闭。
第三子时间段A13内,触发信号LSP为高电平,第一晶体管T1、第二晶体管T2打开。第n+2级级传信号Cout(n+2)为高电平,第二节点M写入高电平,第三晶体管T3和第四晶体管T4打开。第一节点P保持高电平,防止第二节点M的漏电,第二节点M维持高电平。第n-1行扫描信号G(n-1)为低电平,重置信号Reset为低电平,所述第五晶体管T5、所述第六晶体管T6、所述第七晶体管T7、所述第八晶体管T8关闭。
第四子时间段A14内,重置信号Reset为高电平,第五晶体管T5打开,第五晶体管T5的第一电极接入高电位信号VGH,第二节点M的电位上拉。第四晶体管T4和第五晶体管T5打开,第三节点Q写入高电位。第三节点Q为高电位使得第十一晶体管T11打开,第二时钟信号CKb为高电平,第十二晶体管T12的第二电极输出第n行扫描信号G(n)为高电平,在第三电容C3的耦合作用下,第三节点Q的电压进一步上拉。
所述第n-1行扫描信号G(n-1)为低电平,所述触发信号LSP为低电平,所述第一晶体管T1、所述第二晶体管T2、所述第六晶体管T6、所述第七晶体管T7、所述第八晶体管T8关闭。
第五子时间段A15内,触发信号LSP为高电平,所述第n-1行扫描信号G(n-1)为低电平,所述重置信号Reset为低电平。所述第一晶体管T1、所述第二晶体管T2打开,所述第三晶体管T3、所述第四晶体管T4、所述第五晶体管T5、所述第六晶体管T6、所述第七晶体管T7、所述第八晶体管T8关闭,第一节点P和第二节点M初始化。
请参阅图8,图8为本申请实施例提供的一种显示装置的结构示意图。显示装置100包括驱动电路1,显示装置100可以为手机、平板电脑、电视机、显示器、笔记本脑、数码相框、导航仪等任何具有显示功能的产品或部件,此处不作限制。
请参阅图9,图9为本申请实施例中提供的一种驱动方法,所述显示装置显示画面的一帧时间包括正常时间段和消隐时间段,正常时间段包括第一子时间段、第二子时间段以及第三子时间段,所述消隐时间段包括第四子时间段和第五子时间段;
101、在第一子时间段内,第三节点写入高电平并上拉,第一节点与第二节点初始化;
102、在第二子时间段内,第三节点复位;
103、在第三子时间段内,第一节点写入高电平,第二节点写入高电平;
104、在第四子时间段内,第三节点写入高电平并上拉,第二节点的电压上拉;
105、在第五时间段内,第一节点与第二节点初始化。
以上对本申请实施例所提供一种外部补偿侦测电路、驱动电路、显示装置及驱动方法,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上,本说明书内容不应理解为对本申请的限制。
Claims (10)
1.一种外部补偿侦测电路,应用于显示装置,其特征在于,所述外部补偿侦测电路包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、第一电容、第一节点、第二节点、第三节点、第四节点;
所述第一晶体管的栅极接收触发信号,第一电极接收第n+2级级传信号,第二电极与所述第一节点电连接,其中,n为正整数;
所述第二晶体管的栅极接收触发信号,第一电极与所述第一节点电连接,第二电极与所述第二节点电连接;
所述第三晶体管的栅极与所述第二节点电连接,第一电极接入高电位信号,第二电极与所述第一节点电连接;
所述第四晶体管的栅极与第二节点电连接,第一电极接入高电位信号,第二电极与第五晶体管的第一电极电连接;
所述第五晶体管的栅极接入重置信号,第二电极与所述第三节点电连接;
所述第六晶体管的栅极接入第n-1行扫描信号,第一电极与所述第二节点电连接,第二电极与所述第四节点电连接,所述第四节点与所述第一节点电连接;
所述第七晶体管的栅极接入第n-1行扫描信号,第一电极与所述第四节点电连接,第二电极接入低电位信号;
所述第八晶体管的栅极接入第n-1行扫描信号,第一电极接入第n-1行扫描信号,第二电极与所述第三节点连接;
所述第一电容的第一极板与所述第二节点电连接,第二极板与所述第三节点电连接。
2.根据权利要求1所述的外部补偿侦测电路,其特征在于,所述显示装置显示画面的一帧时间包括正常时间段和消隐时间段,所述正常时间段包括第一子时间段、第二子时间段以及第三子时间段,所述消隐时间段包括第四子时间段和第五子时间段;
在所述第一子时间段内,所述第三节点写入高电平并上拉,所述第一节点与所述第二节点初始化;
在所述第二子时间段内,所述第三节点复位;
在所述第三子时间段内,所述第一节点写入高电平,所述第二节点写入高电平;
在所述第四子时间段内,所述第三节点写入高电平并上拉,所述第二节点的电位上拉;
在所述第五子时间段内,所述第一节点与所述第二节点初始化。
3.根据权利要求2所述的外部补偿侦测电路,其特征在于,在所述第一子时间段内,所述第六晶体管、所述第七晶体管、所述第八晶体管打开,所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管关闭;
在所述第三子时间段内,所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管打开,所述第五晶体管、所述第六晶体管、所述第七晶体管、所述第八晶体管关闭;
在所述第四子时间段,所述第三晶体管、所述第四晶体管、所述第五晶体管打开,所述第一晶体管、所述第二晶体管、所述第六晶体管、所述第七晶体管、所述第八晶体管关闭;
在所述第五子时间段,所述第一晶体管、所述第二晶体管打开,所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管、所述第八晶体管关闭。
4.根据权利要求3所述的外部补偿侦测电路,其特征在于,
所述第一子时间段内,所述第n-1行扫描信号为高电平,所述触发信号为低电平,所述重置信号为低电平;
所述第二子时间段内,所述第n-1行扫描信号为低电平,所述触发信号为低电平,所述重置信号为低电平;
所述第三子时间段内,所述触发信号为高电平,所述第n-1行扫描信号为低电平,所述重置信号为低电平;
所述第四子时间段内,所述重置信号为高电平,所述第n-1行扫描信号为低电平,所述触发信号为低电平;
所述第五时间段内,所述触发信号为高电平,所述第n-1行扫描信号为低电平,所述重置信号为低电平。
5.一种驱动电路,其特征在于,包括第九晶体管、如权利要求1至4中任一项所述的外部补偿侦测电路,所述第九晶体管的栅极接入第n+1行扫描信号,第一电极与所述第三节点电连接,第二电极接入低电位信号,在所述第二子时间段内,所述第九晶体管打开。
6.根据权利要求5所述的驱动电路,其特征在于,还包括第十晶体管和第十一晶体管,所述第十晶体管的栅极与所述第三节点电连接,第一电极接入第一时钟信号,第二电极用于输出第n级级传信号;
所述第十一晶体管的栅极与所述第十晶体管的栅极电连接,第一电极接入第二时钟信号,第二电极用于输出第n行扫描信号。
7.根据权利要求6所述的驱动电路,其特征在于,还包括第十二晶体管,所述第十晶体管通过所述第十二晶体管与所述第三节点连接,所述第十二晶体管的栅极接入高电位信号。
8.根据权利要求6或7所述的驱动电路,其特征在于,还包括第二电容、第三电容、第十三晶体管以及第十四晶体管;
所述第二电容的第一极板与所述第十晶体管的栅极电连接,第二极板与所述第十晶体管的第二电极电连接;所述第十三晶体管的栅极接入第n+1行扫描信号,第一电极与所述第十晶体管的第二极电连接,第二电极接入低电位电压;
所述第三电容的第一极板与所述第十一晶体管的栅极电连接,第二电极与所述第十一晶体管的第二电极电连接;所述第十四晶体管的栅极接入第n+1行扫描信号,第一电极与所述第十一晶体管的第二电极电连接,第二电极接入低电位信号。
9.一种显示装置,其特征在于,包括如权利要求5至8中任一项所述的驱动电路。
10.一种驱动方法,应用于如权利要求9所述的显示装置,其特征在于,所述显示装置显示画面的一帧时间包括正常时间段和消隐时间段,正常时间段包括第一子时间段、第二子时间段以及第三子时间段,所述消隐时间段包括第四子时间段和第五子时间段;
在所述第一子时间段内,所述第三节点写入高电平并上拉,所述第一节点与所述第二节点初始化;
在所述第二子时间段内,所述第三节点复位;
在所述第三子时间段内,所述第一节点写入高电平,所述第二节点写入高电平;
在所述第四子时间段内,所述第三节点写入高电平并上拉,所述第二节点的电压上拉;
在所述第五时间段内,所述第一节点与所述第二节点初始化。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110940679.2A CN113628587B (zh) | 2021-08-17 | 2021-08-17 | 外部补偿侦测电路、驱动电路、显示装置及驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110940679.2A CN113628587B (zh) | 2021-08-17 | 2021-08-17 | 外部补偿侦测电路、驱动电路、显示装置及驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113628587A true CN113628587A (zh) | 2021-11-09 |
CN113628587B CN113628587B (zh) | 2022-07-12 |
Family
ID=78385911
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110940679.2A Active CN113628587B (zh) | 2021-08-17 | 2021-08-17 | 外部补偿侦测电路、驱动电路、显示装置及驱动方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113628587B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115359756A (zh) * | 2022-08-30 | 2022-11-18 | Tcl华星光电技术有限公司 | 侦测补偿电路及显示面板 |
CN115359756B (zh) * | 2022-08-30 | 2024-05-10 | Tcl华星光电技术有限公司 | 侦测补偿电路及显示面板 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006013542A2 (en) * | 2004-07-31 | 2006-02-09 | Koninklijke Philips Electronics N.V. | A shift register circuit |
CN102708824A (zh) * | 2012-05-31 | 2012-10-03 | 京东方科技集团股份有限公司 | 薄膜晶体管阈值电压偏移补偿电路及goa电路、显示器 |
WO2020015641A1 (zh) * | 2018-07-18 | 2020-01-23 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 |
CN111192550A (zh) * | 2020-02-26 | 2020-05-22 | 深圳市华星光电半导体显示技术有限公司 | Goa电路和显示面板 |
CN112908259A (zh) * | 2021-03-24 | 2021-06-04 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN113066432A (zh) * | 2021-03-22 | 2021-07-02 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN113160766A (zh) * | 2021-03-03 | 2021-07-23 | 福建华佳彩有限公司 | 一种gip补偿电路及其控制方法 |
CN113223471A (zh) * | 2021-04-21 | 2021-08-06 | 福建华佳彩有限公司 | 一种具有补偿功能的gip电路及补偿方法 |
-
2021
- 2021-08-17 CN CN202110940679.2A patent/CN113628587B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006013542A2 (en) * | 2004-07-31 | 2006-02-09 | Koninklijke Philips Electronics N.V. | A shift register circuit |
CN102708824A (zh) * | 2012-05-31 | 2012-10-03 | 京东方科技集团股份有限公司 | 薄膜晶体管阈值电压偏移补偿电路及goa电路、显示器 |
WO2020015641A1 (zh) * | 2018-07-18 | 2020-01-23 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 |
CN111192550A (zh) * | 2020-02-26 | 2020-05-22 | 深圳市华星光电半导体显示技术有限公司 | Goa电路和显示面板 |
CN113160766A (zh) * | 2021-03-03 | 2021-07-23 | 福建华佳彩有限公司 | 一种gip补偿电路及其控制方法 |
CN113066432A (zh) * | 2021-03-22 | 2021-07-02 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN112908259A (zh) * | 2021-03-24 | 2021-06-04 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN113223471A (zh) * | 2021-04-21 | 2021-08-06 | 福建华佳彩有限公司 | 一种具有补偿功能的gip电路及补偿方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115359756A (zh) * | 2022-08-30 | 2022-11-18 | Tcl华星光电技术有限公司 | 侦测补偿电路及显示面板 |
CN115359756B (zh) * | 2022-08-30 | 2024-05-10 | Tcl华星光电技术有限公司 | 侦测补偿电路及显示面板 |
Also Published As
Publication number | Publication date |
---|---|
CN113628587B (zh) | 2022-07-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11631369B2 (en) | Pixel circuit and driving method thereof, display panel | |
US10657894B2 (en) | Pixel circuit, method for driving the same, display panel, and display device | |
US20230042966A1 (en) | Pixel driving circuit, driving method for the same, display panel, and display apparatus | |
US10762823B2 (en) | Display panel and display method thereof, and display device | |
US10902781B2 (en) | Pixel circuit, driving method, organic light emitting display panel, and display device | |
US11380261B2 (en) | Pixel circuit, pixel driving method and display device | |
US20190096322A1 (en) | Pixel driving circuit and method thereof, and display device | |
CN109712565B (zh) | 一种像素电路、其驱动方法及电致发光显示面板 | |
US11132951B2 (en) | Pixel circuit, pixel driving method and display device | |
US10643535B2 (en) | Driving method for preventing image sticking of display panel upon shutdown, and display device | |
KR101581147B1 (ko) | 외부 보상용 감지 회로, 이의 감지 방법 및 표시 장치 | |
US11804184B2 (en) | Source driver, display panel and control method therefor, and display apparatus with adjustable number of data output channels | |
CN112992070B (zh) | 像素电路及其驱动方法、显示面板及显示装置 | |
US10311783B2 (en) | Pixel circuit, method for driving the same, display panel and display device | |
CN110021273B (zh) | 像素电路及其驱动方法、显示面板 | |
US20220310020A1 (en) | Shift registers, gate driving circuits and driving methods thereof, and display devices | |
US20190197948A1 (en) | Pixel circuit, driving method thereof, display device | |
US11238789B2 (en) | Pixel circuit having a data line for sensing threshold and mobility characteristics of the circuit | |
CN111613178A (zh) | 像素电路及其驱动方法、显示基板和显示装置 | |
US10643520B2 (en) | Low power pixel circuit, an array substrate using the pixel circuit, a display device constructed with the array substrate, and a controlling method thereof | |
CN113628587B (zh) | 外部补偿侦测电路、驱动电路、显示装置及驱动方法 | |
US11568797B2 (en) | Light-emitting driving circuit and driving method thereof, and light-emitting apparatus | |
US20240153571A1 (en) | Shift register and method of driving the same, scan driving circuit and display apparatus | |
US20230397459A1 (en) | Display module and display device | |
CN116312378A (zh) | 像素电路、显示基板及像素驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |