CN118101090A - 射频接收机的iq通道校准方法、射频接收机和电子设备 - Google Patents
射频接收机的iq通道校准方法、射频接收机和电子设备 Download PDFInfo
- Publication number
- CN118101090A CN118101090A CN202410224568.5A CN202410224568A CN118101090A CN 118101090 A CN118101090 A CN 118101090A CN 202410224568 A CN202410224568 A CN 202410224568A CN 118101090 A CN118101090 A CN 118101090A
- Authority
- CN
- China
- Prior art keywords
- channel
- signal
- calibration
- analog
- input end
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 29
- 230000010355 oscillation Effects 0.000 claims abstract description 42
- 238000012545 processing Methods 0.000 claims description 47
- 230000008030 elimination Effects 0.000 claims description 22
- 238000003379 elimination reaction Methods 0.000 claims description 22
- 230000003321 amplification Effects 0.000 claims description 17
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 17
- 238000006243 chemical reaction Methods 0.000 claims description 12
- 239000000284 extract Substances 0.000 claims description 4
- 238000004891 communication Methods 0.000 abstract description 8
- 238000012935 Averaging Methods 0.000 abstract description 3
- 230000006870 function Effects 0.000 description 11
- 238000004590 computer program Methods 0.000 description 3
- 238000001914 filtration Methods 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 238000004458 analytical method Methods 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000005284 excitation Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000009877 rendering Methods 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
Landscapes
- Noise Elimination (AREA)
Abstract
本申请实施例公开了一种射频接收机的IQ通道校准方法、射频接收机和电子设备,涉及通信领域。本申请利用相位差为90度的振荡信号对射频接收机的IQ通道进行校准,不需要使用两个振荡器,可以降低射频接收机的硬件成本。以及利用两个不同频点的振荡信号分两次比较射频接收机的IQ通道的幅度差和相位差,将两次的幅度差和相位差进行平均后得到当前增益档位的校准量,从而提高IQ通道校准的精度。另外,本申请只需要对射频接收机内置的硬件结构进行改动就能实现IQ通道的校准,不需要使用外部的射频信号源,因此可以进一步降低IQ校准的硬件成本。
Description
技术领域
本申请涉及通信领域,尤其涉及一种射频接收机的IQ通道校准方法、电子设备和计算机存储介质。
背景技术
射频接收机的IQ通道由于镜像分量的问题,需要进行校准,现有技术一般使用外部的射频信号源产生校准所需的激励信号,对芯片内部的IQ通道进行正交校准。正交误差检测模块选定基带频率送入校准波形发生装置,产生覆盖整个接收带宽的测试信号,正交误差检测模块采集来自校准波形发生装置的正负频率的测试信号,从接收基带信号中提取正交误差模型中的本振误差、基带误差宽带化参数估计值,通过误差分析模块引入正交误差校准模块;正交误差校准模块分析频域幅相数据,综合生成基带误差校准滤波器与直接加权系数,校准IQ通道在整个频段范围内的增益和相位相对误差。
发明内容
本申请实施例提供了射频接收机的IQ通道校准方法、电子设备和计算机存储介质,可以解决现有技术中利用外部的射频信号源校准IQ通道造成硬件成本较高的问题。所述技术方案如下:
第一方面,本申请提供一种射频接收机的IQ通道校准方法,包括:
处理器指示时钟电路输出方波信号;
选频网络根据目标工作频段在所述方波信号中提取谐波信号,以及将提取的谐波信号作为第一校准信号;
可调放大器对所述第一校准信号进行放大处理后输出第二校准信号;
可调衰减器根据射频接收机的当前增益档位对所述第二校准信号进行衰减处理后输出第三校准信号;
所述信号选择器将所述第三校准信号输出至低噪声放大器;
所述低噪声放大器将所述第三校准信号进行放大处理输出第四校准信号;
所述处理器指示本地振荡器根据所述第一校准信号的频率生成第一本振信号;所述第一本振信号的频率为f+△f,f为所示第一校准信号的频率,△f为预设的频率偏移量;
移相器将所述第一本振信号将进行90度移相后输出第二本振信号;
I通道乘法器将所述第四校准信号和所述第二本振信号进行相乘后输出第一I通道模拟信号;
Q通道乘法器将所述第四校准信号和所述第一本振信号进行相乘后输出第一Q通道模拟信号;
I通道滤波放大器将所述第一I通道模拟信号进行滤波处理和放大处理,Q通道滤波放大器将所述第一Q通道模拟信号进行滤波处理和放大处理;
I通道模数转换器将所述I通道滤波放大器输出的模拟信号进行模数转换后输出第一I通道数字信号,Q通道模数转换器将所述Q通道滤波放大器输出的模拟信号进行模数转换后输出第一Q通道数字信号;
直流分量消除模块将所述第一I通道数字信号和所述第一Q通道数字信号分别进行直流消除处理;
幅度和相位失配校准模块对直流消除后的第一I通道数字信号和第一Q通道数字信号进行对比得到第一幅度校准量和第一相位校准量;
所述处理器指示所述本地振荡器根据所述第一校准信号的频率生成第三本振信号,所述第三本振信号的频率为f-△f;
所述移相器将所述第三本振信号进行90度移相后输出第四本振信号;
所述I通道乘法器将所述第四校准信号和所述第四本振信号进行相乘后输出第二I通道模拟信号;
所述Q通道乘法器将所述第四校准信号和所述第三本振信号进行相乘后输出第二Q通道模拟信号;
所述I通道滤波放大器将所述第二I通道模拟信号进行滤波处理和放大处理,所述Q通道滤波放大器将所述第二Q通道模拟信号进行滤波处理和放大处理;
所述I通道模数转换器将所述I通道滤波放大器输出的模拟信号进行模数转换后输出第二I通道数字信号,所述Q通道模数转换器将所述Q通道滤波放大器输出的模拟信号进行模数转换后输出第二Q通道数字信号;
所述直流分量消除模块将所述第二I通道数字信号和所述第二Q通道数字信号分别进行直流消除处理;
所述幅度和相位失配校准模块对直流消除后的第二I通道数字信号和第二Q通道数字信号进行对比得到第二幅度校准量和第二相位校准量;
所述处理器将所述第一幅度校准量和所述第二幅度校准量进行平均后得到当前增益档位的幅度校准量,以及将所述第一相位校准量和所述第二相位校准量进行平均后得到当前增益档位的相位校准量。
第二方面,本申请实施例提供了一种射频接收机,包括:
处理器、时钟电路、选频网络、可调放大器、可调衰减器、信号选择器、低噪声放大器、I通道乘法器、Q通道乘法器、I通道滤波放大器、Q通道滤波放大器、I通道模数转换器、Q通道模数转换器、直流分量消除模块、幅度和相位失配校准模块;
其中,处理器分别与所述时钟电路、所述可调放大器、所述可调衰减器、所述信号选择器、所述本地振荡器以及幅度和相位失配校准模块的控制端相连;
所述时钟电路的输出端与所述选频网络的输入端相连,所述选频网络的输出端与所述可调放大器的输入端相连,所述可调放大器的输出端与所述可调衰减器的输入端相连,所述信号选择器的第一输入端与接收天线相连,所述信号选择器的第二输入端与所述可调衰减器的输出端相连,所述信号选择器的输出端与所述低噪声放大器的输入端相连,所述低噪声放大器的输出端分别与I通道乘法器的第一输入端和Q通道乘法器的第一输入端相连;
所述本地振荡器的输出端与所述移相器的输入端和所述Q通道乘法器的第二输入端相连,所述移相器的输出端与所述I通道乘法器的第二输入端相连;
所述I通道乘法器的输出端与所述I通道滤波放大器的输入端相连,所述I通道滤波放大器的输出端与所述I通道模数转换器的输入端相连,所述I通道模数转换器的输出端与所述直流分量消除模块的第一输入端相连;
所述Q通道乘法器的输出端与所述Q通道滤波放大器的输入端相连,所述Q通道滤波放大器的输出端与所述Q通道模数转换器的输入端相连,所述Q通道模数转换器的输出端与所述直流分量消除模块的第二输入端相连;
所述直流分量消除模块的第一输出端与所述幅度和相位失配校准模块的第一输入端相连,所述直流分量消除模块的第二输出端与所述幅度和相位失配校准模块的第二输入端相连。
第三方面,本申请实施例提供一种计算机存储介质,所述计算机存储介质存储有多条指令,所述指令适于由处理器加载并执行上述的方法步骤。
第四方面,本申请实施例提供一种电子设备,可包括:处理器和存储器;其中,所述存储器存储有计算机程序,所述计算机程序适于由所述处理器加载并执行上述的方法步骤。
本申请一些实施例提供的技术方案带来的有益效果至少包括:
通过本地振荡器和移相器产生两路本振信号,利用相位差为90度的振荡信号对射频接收机的IQ通道进行校准,不需要使用两个振荡器,可以降低射频接收机的硬件成本。以及利用两个不同频点的振荡信号分两次比较射频接收机的IQ通道的幅度差和相位差,将两次的幅度差和相位差进行平均后得到当前增益档位的校准量,从而提高IQ通道校准的精度。另外,本申请只需要对射频接收机内置的硬件结构进行改动就能实现IQ通道的校准,不需要使用外部的射频信号源,因此可以进一步降低IQ校准的硬件成本。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1是本申请实施例提供的射频接收机的结构示意图;
图2是本申请实施例提供的射频接收机的IQ通道校准方法的流程示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施例方式作进一步地详细描述。
图1示出了可以应用于本申请的射频接收机的结构示意图。
如图1所示,射频接收机可以包括:处理器、时钟电路、选频网络、可调放大器、可调衰减器、信号选择器、低噪声放大器、I通道乘法器、Q通道乘法器、I通道滤波放大器、Q通道滤波放大器、I通道模数转换器、Q通道模数转换器、直流分量消除模块、幅度和相位失配校准模块、解调模块。
其中,处理器分别与时钟电路、可调放大器、可调衰减器、信号选择器、本地振荡器以及幅度和相位失配校准模块的控制端相连。处理器起控制作用,处理器向上述部件的控制端输出控制信号,实现配置时钟电路输出的方波信号的频率,配置可调放大器的放大系数,配置可调衰减器的衰减系数,配置信号选择器的两个输入端的导通状态,配置本地振荡器输出的本振信号的频率,以及计算I通道和Q通道的当前增益档位的相位校准量和幅度校准量,以及将各个增益档位的相位校准量和幅度校准量写入到存储器中,存储器可以设置在处理器或幅度和相位失配校准模块中,本申请不作限制。
时钟电路的输出端与选频网络的输入端相连,选频网络的输出端与可调放大器的输入端相连,可调放大器的输出端与可调衰减器的输入端相连,信号选择器的第一输入端与接收天线相连,信号选择器的第二输入端与可调衰减器的输出端相连,信号选择器的输出端与低噪声放大器的输入端相连,低噪声放大器的输出端分别与I通道乘法器的第一输入端和Q通道乘法器的第一输入端相连。信号选择器在校准模式下,将第一输入端和输出端之间进行导通;在工作模式下,将第二输入端与输出端之间进行导通。
本地振荡器的输出端与移相器的输入端和Q通道乘法器的第二输入端相连,移相器的输出端与I通道乘法器的第二输入端相连。
I通道乘法器的输出端与I通道滤波放大器的输入端相连,I通道滤波放大器的输出端与I通道模数转换器的输入端相连,I通道模数转换器的输出端与直流分量消除模块的第一输入端相连。
Q通道乘法器的输出端与Q通道滤波放大器的输入端相连,Q通道滤波放大器的输出端与Q通道模数转换器的输入端相连,Q通道模数转换器的输出端与直流分量消除模块的第二输入端相连。
直流分量消除模块的第一输出端与幅度和相位失配校准模块的第一输入端相连,直流分量消除模块的第二输出端与幅度和相位失配校准模块的第二输入端相连,幅度和相位失配校准模块与解调模块进行相连。
其中,处理器可以包括一个或者多个处理核心。处理器利用各种接口和线路连接整个电子设备内的各个部分,通过运行或执行存储在存储器内的指令、程序、代码集或指令集,以及调用存储在存储器内的数据,执行电子设备的各种功能和处理数据。可选的,处理器可以采用数字信号处理(Digital Signal Processing,DSP)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)、可编程逻辑阵列(Programmable Logic Array,PLA)中的至少一种硬件形式来实现。处理器可集成中央处理器(Central Processing Unit,CPU)、图像处理器(Graphics Processing Unit,GPU)和调制解调器等中的一种或几种的组合。
下面将结合附图2,对本申请实施例提供的射频接收机的IQ通道校准方法进行详细介绍。其中,本申请实施例中的IQ通道的校准装置可以是图1所示的射频接收机。
请参见图2,为本申请实施例提供了一种射频接收机的IQ通道校准方法的流程示意图。如图2所示,本申请实施例的所述方法可以包括以下步骤:
S201、处理器指示时钟电路输出方波信号。
其中,射频接收机在接收到校准指令时,启动对IQ通道的校准模式,在校准模式下,处理器指示时钟电路输出指定频率的方波信号,方波信号的频率小于射频接收机的工作频段。例如:射频接收机为WiFi射频接收机,工作频段为2.400GHz~2.4835GHz,方波信号的频率为40MHz。
S202、选频网络根据射频接收机的工作频段在方波信号中提取目标谐波信号,以及将提取的目标谐波信号作为第一校准信号。
其中,目标谐波信号是指频率最接近射频接收机的工作频段的谐波信号,例如,根据上面的例子,方波信号的频率为40MHz,方波信号的1次谐波信号的频率为40MHz,2次谐波信号的频率为80MHz,以此类推,n次谐波信号的频率为40×n兆赫兹,那么n=61时,目标谐波信号的频率为40×61=2440MHz,该61次谐波信号为最接近视频接收机的工作频段的目标谐波信号,将目标谐波信号作为第一校准信号。目标谐波信号为正弦波信号,选频网络可以采用滤波器来实现。
S203、可调放大器对第一校准信号进行放大处理后输出第二校准信号。
其中,第一校准信号是方波信号的谐波信号,谐波信号的次数越大,幅度越小,例如:第一校准信号为61次谐波信号,那么第一校准信号的幅度很小,需要进行放大处理,以满足数字信号处理的要求。可调放大器对选频网络输出的第一校准信号进行放大处理,输出第二校准信号,可调放大器的放大系数可以根据需求进行调节,处理器向可调放大器发送调节指令,可调放大器根据调节指令设置放大系数。
S204、可调衰减器根据射频接收机的当前增益档位对第二校准信号进行衰减处理后输出第三校准信号。
其中,射频接收机设置有多个增益档位,不同的增益档位具有不同的增益系数,在对当前增益档位进行IQ通道校验时,可调衰减器的衰减系数是可调节的,根据当前增益档位的要求将第二校准信号进行衰减处理后输出第三校准信号。处理器向可调衰减器发送调节指令,可调衰减器根据调节指令设置衰减系数。
S205、信号选择器将第三校准信号输出至低噪声放大器。
其中,信号选择器有两个输入端,一个输入端连接接收天线,另一个输入端连接可调衰减器的输出端,信号选择器会两个输入端中的一个与输出端进行导通,实现信号选择的作用。在校准模式下,信号选择器基于处理器的选择信号将可调衰减器的输出端进行导通;在工作模式下,信号选择器基于处理器的选择信号将接收天线进行导通。
S206、低噪声放大器将第三校准信号进行放大处理输出第四校准信号。
其中,低噪声放大器(Low NoiseAmplifier,LNA)将信号选择器输出的第三校准信号进行放大处理,将放大处理后的第四校准信号输出至I通道乘法器和Q通道乘法器。
S207、处理器指示本地振荡器根据第一校准信号的频率生成第一本振信号。
其中,第一本振信号的频率为f+△f,f表示第一校准信号的频率,△f表示预设的频率偏移量,频率偏移量△f远远小于f,例如:根据上面的例子,第一校准信号的频率为2440MHz,那么f=2440MHz,△f=100MHz,第一本振信号的频率为2540MHz。处理器获取第一校准信号的频率后,根据f+△f指示本地振荡器生成第一本振信号,第一本振信号为正弦波信号,本地振荡器将第一本振信号输出至Q通道乘法器。
S208、移相器将第一本振信号将进行90度移相后输出第二本振信号。
其中,第二本振信号和第一本振信号的相位差为90度。
S209、I通道乘法器将第四校准信号和第二本振信号进行相乘后输出第一I通道模拟信号。
其中,I通道乘法器用于进行乘法运算,将低噪声放大器输入的第四校准信号和移相器输入的第二本振信号进行相乘得到第一I通道模拟信号。
S210、Q通道乘法器将第四校准信号和第一本振信号进行相乘后输出第一Q通道模拟信号。
其中,Q通道乘法器用于进行乘法运算,将低噪声放大器输入的第四校准信号和本地振荡器输入的第一本振信号进行相乘后输出第一Q通道模拟信号。
S211、I通道滤波放大器将第一I通道模拟信号进行滤波处理和放大处理,Q通道滤波放大器将第一Q通道模拟信号进行滤波处理和放大处理。
其中,I通道滤波放大器和Q通道滤波放大器设置有滤波器和放大器,即具有滤波功能和放大功能,滤波器为带通滤波器,带通滤波器的频段为射频接收机的工作频段。
S212、I通道模数转换器将I通道滤波放大器输出的模拟信号进行模数转换后输出第一I通道数字信号,Q通道模数转换器将Q通道滤波放大器输出的模拟信号进行模数转换后输出第一Q通道数字信号。
S213、直流分量消除模块将第一I通道数字信号和第一Q通道数字信号分别进行直流消除处理。
其中,直流消除处理即消除第一I通道数字信号和第一Q通道数字信号中的直流分量。
S214、幅度和相位失配校准模块对直流消除后的第一I通道数字信号和第一Q通道数字信号进行对比得到第一幅度校准量和第一相位校准量。
其中,直流分量消除模块向幅度和相位失配校准模块输出直流消除后的第一I通道数字信号和第一Q通道数字信号,然后幅度和相位失配校准模块对比两路数字信号的相位差和幅度差,根据相位差确定第一相位校准量,根据幅度差计算第一幅度校准量。
S215、处理器指示本地振荡器根据第一校准信号的频率生成第三本振信号。
其中,第三本振信号的频率为f-△f,f表示第一校准信号的频率,△f表示预设的频率偏移量,频率偏移量△f远远小于f,例如:根据上面的例子,第一校准信号的频率为2440MHz,那么f=2440MHz,△f=100MHz,第三本振信号的频率为2330MHz。处理器获取第一校准信号的频率后,根据f-△f指示本地振荡器生成第三本振信号,第三本振信号为正弦波信号,本地振荡器将第三本振信号输出至Q通道乘法器。
S216、移相器将第三本振信号进行90度移相后输出第四本振信号。
其中,第三本振信号和第四本振信号之间的相位差是90度,移相器将第四本振信号输出至I通道乘法器。
S217、I通道乘法器将第四校准信号和第四本振信号进行相乘后输出第二I通道模拟信号。
其中,I通道乘法器用于进行乘法运算,将低噪声放大器输入的第四校准信号和移相器输入的第四本振信号进行相乘得到第二I通道模拟信号。
S218、Q通道乘法器将第四校准信号和第三本振信号进行相乘后输出第二Q通道模拟信号。
其中,Q通道乘法器用于进行乘法运算,将低噪声放大器输入的第四校准信号和本地振荡器输入的第三本振信号进行相乘后输出第二Q通道模拟信号。
S219、I通道滤波放大器将第二I通道模拟信号进行滤波处理和放大处理,Q通道滤波放大器将第二Q通道模拟信号进行滤波处理和放大处理。
其中,I通道滤波放大器和Q通道滤波放大器设置有滤波器和放大器,即具有滤波功能和放大功能,滤波器为带通滤波器,带通滤波器的频段为射频接收机的工作频段。
S220、I通道模数转换器将I通道滤波放大器输出的模拟信号进行模数转换后输出第二I通道数字信号,Q通道模数转换器将Q通道滤波放大器输出的模拟信号进行模数转换后输出第二Q通道数字信号。
S221、直流分量消除模块将第二I通道数字信号和第二Q通道数字信号分别进行直流消除处理。
S222、幅度和相位失配校准模块对直流消除后的第二I通道数字信号和第二Q通道数字信号进行对比得到第二幅度校准量和第二相位校准量。
其中,直流分量消除模块向幅度和相位失配校准模块输出直流消除后的第二I通道数字信号和第二Q通道数字信号,然后幅度和相位失配校准模块对比两路数字信号的相位差和幅度差,根据相位差确定第二相位校准量,根据幅度差计算第二幅度校准量。
S223、将第一幅度校准量和第二幅度校准量进行平均后得到当前增益档位的幅度校准量,以及将第一相位校准量和第二相位校准量进行平均后得到当前增益档位的相位校准量。
其中,处理器将第一幅度校准量和第二幅度校准量取平均后得到当前增益档位的幅度校准量,以及根据第一相位校准量和第二相位校准量取平均后得到当前增益档位的相位校准量。处理器在完成射频接收机的所有增益档位的幅度校准量和相位校准量后,将各个增益档位的校准量发送给幅度和相位失配校准模块。当射频接收机切换到工作模式时,处理器确定射频接收机使用的增益档位,根据增益档位在查找表中查询对应的幅度校准量和相位校准量,根据查询结果指示幅度和相位失配校准模块对I通道和Q通道进行校准。
本申请的实施例在对射频接收机的I通道和Q通道进行幅度和相位校准时,通过本地振荡器和移相器产生两路本振信号,利用相位差为90度的振荡信号对射频接收机的IQ通道进行校准,不需要使用两个振荡器,可以降低射频接收机的硬件成本。以及利用两个不同频点的振荡信号分两次比较射频接收机的IQ通道的幅度差和相位差,将两次的幅度差和相位差进行平均后得到当前增益档位的校准量,从而提高IQ通道校准的精度。另外,本申请只需要对射频接收机内置的硬件结构进行改动就能实现IQ通道的校准,不需要使用外部的射频信号源,因此可以进一步降低IQ校准的硬件成本。
本申请实施例还提供了一种计算机存储介质,所述计算机存储介质可以存储有多条指令,所述指令适于由处理器加载并执行如上述图2所示实施例的方法步骤,具体执行过程可以参见图2所示实施例的具体说明,在此不进行赘述。
本申请还提供了一种计算机程序产品,该计算机程序产品存储有至少一条指令,所述至少一条指令由所述处理器加载并执行以实现如上各个实施例所述的射频接收机的IQ通道校准方法。
进一步的,为本申请实施例提供了一种电子设备,电子设备包括射频接收机、射频发射机、至少一个处理器,至少一个网络接口,用户接口,存储器,至少一个通信总线,处理器、存储器和至少一个通信总线位于校准装置中。
其中,通信总线用于实现这些组件之间的连接通信。
其中,可选的,电子设备还包括用户接口,用户接口可以包括显示屏(Display)、摄像头(Camera),可选用户接口还可以包括标准的有线接口、无线接口。
其中,网络接口包括本申请的射频发射机和射频接收机。
其中,处理器可以包括一个或者多个处理核心。处理器利用各种接口和线路连接整个电子设备内的各个部分,通过运行或执行存储在存储器内的指令、程序、代码集或指令集,以及调用存储在存储器内的数据,执行电子设备的各种功能和处理数据。可选的,处理器可以采用数字信号处理(Digital Signal Processing,DSP)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)、可编程逻辑阵列(Programmable Logic Array,PLA)中的至少一种硬件形式来实现。处理器可集成中央处理器(Central Processing Unit,CPU)、图像处理器(Graphics Processing Unit,GPU)和调制解调器等中的一种或几种的组合。其中,CPU主要处理操作系统、用户界面和应用程序等;GPU用于负责显示屏所需要显示的内容的渲染和绘制;调制解调器用于处理无线通信。可以理解的是,上述调制解调器也可以不集成到处理器中,单独通过一块芯片进行实现。
其中,存储器可以包括随机存储器(RandomAccess Memory,RAM),也可以包括只读存储器(Read-Only Memory)。可选的,该存储器包括非瞬时性计算机可读介质(non-transitory computer-readable storage medium)。存储器可用于存储指令、程序、代码、代码集或指令集。存储器可包括存储程序区和存储数据区,其中,存储程序区可存储用于实现操作系统的指令、用于至少一个功能的指令(比如触控功能、声音播放功能、图像播放功能等)、用于实现上述各个方法实施例的指令等;存储数据区可存储上面各个方法实施例中涉及到的数据等。存储器可选的还可以是至少一个位于远离前述处理器的存储装置。作为一种计算机存储介质的存储器中可以包括操作系统、网络通信模块、用户接口模块以及应用程序。
电子设备中的用户接口主要用于为用户提供输入的接口,获取用户输入的数据;而处理器可以用于调用存储器中存储的应用程序,并具体执行如图2所示的方法,具体过程可参照图2所示,此处不再赘述。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,所述的存储介质可为磁碟、光盘、只读存储记忆体或随机存储记忆体等。
以上所揭露的仅为本申请较佳实施例而已,当然不能以此来限定本申请之权利范围,因此依本申请权利要求所作的等同变化,仍属本申请所涵盖的范围。
Claims (6)
1.一种射频接收机的IQ通道校准方法,其特征在于,所述方法包括:
处理器指示时钟电路输出方波信号;
选频网络根据目标工作频段在所述方波信号中提取谐波信号,以及将提取的谐波信号作为第一校准信号;
可调放大器对所述第一校准信号进行放大处理后输出第二校准信号;
可调衰减器根据射频接收机的当前增益档位对所述第二校准信号进行衰减处理后输出第三校准信号;
所述信号选择器将所述第三校准信号输出至低噪声放大器;
所述低噪声放大器将所述第三校准信号进行放大处理输出第四校准信号;
所述处理器指示本地振荡器根据所述第一校准信号的频率生成第一本振信号;所述第一本振信号的频率为f+△f,f为所示第一校准信号的频率,△f为预设的频率偏移量;
移相器将所述第一本振信号将进行90度移相后输出第二本振信号;
I通道乘法器将所述第四校准信号和所述第二本振信号进行相乘后输出第一I通道模拟信号;
Q通道乘法器将所述第四校准信号和所述第一本振信号进行相乘后输出第一Q通道模拟信号;
I通道滤波放大器将所述第一I通道模拟信号进行滤波处理和放大处理,Q通道滤波放大器将所述第一Q通道模拟信号进行滤波处理和放大处理;
I通道模数转换器将所述I通道滤波放大器输出的模拟信号进行模数转换后输出第一I通道数字信号,Q通道模数转换器将所述Q通道滤波放大器输出的模拟信号进行模数转换后输出第一Q通道数字信号;
直流分量消除模块将所述第一I通道数字信号和所述第一Q通道数字信号分别进行直流消除处理;
幅度和相位失配校准模块对直流消除后的第一I通道数字信号和第一Q通道数字信号进行对比得到第一幅度校准量和第一相位校准量;
所述处理器指示所述本地振荡器根据所述第一校准信号的频率生成第三本振信号,所述第三本振信号的频率为f-△f;
所述移相器将所述第三本振信号进行90度移相后输出第四本振信号;
所述I通道乘法器将所述第四校准信号和所述第四本振信号进行相乘后输出第二I通道模拟信号;
所述Q通道乘法器将所述第四校准信号和所述第三本振信号进行相乘后输出第二Q通道模拟信号;
所述I通道滤波放大器将所述第二I通道模拟信号进行滤波处理和放大处理,所述Q通道滤波放大器将所述第二Q通道模拟信号进行滤波处理和放大处理;
所述I通道模数转换器将所述I通道滤波放大器输出的模拟信号进行模数转换后输出第二I通道数字信号,所述Q通道模数转换器将所述Q通道滤波放大器输出的模拟信号进行模数转换后输出第二Q通道数字信号;
所述直流分量消除模块将所述第二I通道数字信号和所述第二Q通道数字信号分别进行直流消除处理;
所述幅度和相位失配校准模块对直流消除后的第二I通道数字信号和第二Q通道数字信号进行对比得到第二幅度校准量和第二相位校准量;
所述处理器将所述第一幅度校准量和所述第二幅度校准量进行平均后得到当前增益档位的幅度校准量,以及将所述第一相位校准量和所述第二相位校准量进行平均后得到当前增益档位的相位校准量。
2.根据权利要求1所述的方法,其特征在于,所述目标谐波信号为最接近所述射频接收机的工作频段的谐波信号。
3.根据权利要求2所述的方法,其特征在于,所述射频接收机的工作频段为2.400GHz~2.4835GHz,方波信号的频率为40MHz,所述目标谐波信号为所述方波信号的61次谐波信号。
4.一种射频接收机,其特征在于,包括:处理器、时钟电路、选频网络、可调放大器、可调衰减器、信号选择器、低噪声放大器、I通道乘法器、Q通道乘法器、I通道滤波放大器、Q通道滤波放大器、I通道模数转换器、Q通道模数转换器、直流分量消除模块、幅度和相位失配校准模块;
其中,处理器分别与所述时钟电路、所述可调放大器、所述可调衰减器、所述信号选择器、所述本地振荡器以及幅度和相位失配校准模块的控制端相连;
所述时钟电路的输出端与所述选频网络的输入端相连,所述选频网络的输出端与所述可调放大器的输入端相连,所述可调放大器的输出端与所述可调衰减器的输入端相连,所述信号选择器的第一输入端与接收天线相连,所述信号选择器的第二输入端与所述可调衰减器的输出端相连,所述信号选择器的输出端与所述低噪声放大器的输入端相连,所述低噪声放大器的输出端分别与I通道乘法器的第一输入端和Q通道乘法器的第一输入端相连;
所述本地振荡器的输出端与所述移相器的输入端和所述Q通道乘法器的第二输入端相连,所述移相器的输出端与所述I通道乘法器的第二输入端相连;
所述I通道乘法器的输出端与所述I通道滤波放大器的输入端相连,所述I通道滤波放大器的输出端与所述I通道模数转换器的输入端相连,所述I通道模数转换器的输出端与所述直流分量消除模块的第一输入端相连;
所述Q通道乘法器的输出端与所述Q通道滤波放大器的输入端相连,所述Q通道滤波放大器的输出端与所述Q通道模数转换器的输入端相连,所述Q通道模数转换器的输出端与所述直流分量消除模块的第二输入端相连;
所述直流分量消除模块的第一输出端与所述幅度和相位失配校准模块的第一输入端相连,所述直流分量消除模块的第二输出端与所述幅度和相位失配校准模块的第二输入端相连。
5.根据权利要求4所述的射频接收机,其特征在于,所述信号选择器、所述低噪声放大器、所述I通道乘法器、所述Q通道乘法器、所述I通道滤波放大器、所述Q通道滤波放大器、所述I通道模数转换器、所述Q通道模数转换器、所述直流分量消除模块、所述幅度和相位失配校准模块集成在同一个芯片中。
6.一种电子设备,其特征在于,包括:如权利要求4或5所述射频接收机。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202410224568.5A CN118101090A (zh) | 2024-02-29 | 2024-02-29 | 射频接收机的iq通道校准方法、射频接收机和电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202410224568.5A CN118101090A (zh) | 2024-02-29 | 2024-02-29 | 射频接收机的iq通道校准方法、射频接收机和电子设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN118101090A true CN118101090A (zh) | 2024-05-28 |
Family
ID=91162994
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202410224568.5A Pending CN118101090A (zh) | 2024-02-29 | 2024-02-29 | 射频接收机的iq通道校准方法、射频接收机和电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN118101090A (zh) |
-
2024
- 2024-02-29 CN CN202410224568.5A patent/CN118101090A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8411730B2 (en) | Semiconductor integrated communication circuit and operation method thereof | |
US8619916B2 (en) | Apparatus for receiving signal and method of compensating phase mismatch thereof | |
US20090310711A1 (en) | Transmitter and receiver capable of reducing in-phase/quadrature-phase (I/Q) mismatch and an adjusting method thereof | |
JP4381945B2 (ja) | 受信機、受信方法及び携帯無線端末 | |
US10742370B2 (en) | IQ mismatch compensation method and apparatus, compensation device, communication device and storage medium | |
CN110708084B (zh) | 一种基于包络检测的发端的iq校正电路及方法 | |
JP2011530227A (ja) | Ofdmfdd通信システムにおける送信経路および受信経路のi/q較正 | |
JP6611441B2 (ja) | 周波数変換ユニット、計測システム及び計測方法 | |
CN101548520A (zh) | I/q不平衡的补偿 | |
US8374210B2 (en) | Wide band transceiver and data receiving method using a tunable notch filter and pre-estimated optimal notch filter parameters | |
EP1248395A2 (en) | Reference frequency spur cancellation in synthesized measurement receivers | |
JP5211787B2 (ja) | レーダ模擬信号発生器 | |
CN118101090A (zh) | 射频接收机的iq通道校准方法、射频接收机和电子设备 | |
WO2008106534A1 (en) | Systems and methods for performing external correction | |
CN107819720B (zh) | Iq不平衡补偿方法和装置、时域补偿器及通信设备 | |
JP4941822B2 (ja) | 受信装置、及び送信装置 | |
JP2004147082A (ja) | 通信装置 | |
JP2010021889A (ja) | 受信装置 | |
IL261857A (en) | System and method for reducing interfering signal in received signal | |
CN102469055B (zh) | 零中频接收机的直流偏移校准方法和装置 | |
CN111510174B (zh) | 针对一级超外差接收机实现镜频抑制处理的方法 | |
CN115242256B (zh) | Iq通道的校正方法、电子设备和计算机存储介质 | |
CN114844579B (zh) | 基于窄带滤波器的时域统计qec校准方法及装置 | |
GB2345230A (en) | Image rejection filters for quadrature radio receivers | |
JP7077926B2 (ja) | 通信装置、制御方法、および制御プログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |