CN118072681A - 源极驱动器集成电路及其驱动方法、以及定时控制器 - Google Patents

源极驱动器集成电路及其驱动方法、以及定时控制器 Download PDF

Info

Publication number
CN118072681A
CN118072681A CN202311560650.7A CN202311560650A CN118072681A CN 118072681 A CN118072681 A CN 118072681A CN 202311560650 A CN202311560650 A CN 202311560650A CN 118072681 A CN118072681 A CN 118072681A
Authority
CN
China
Prior art keywords
circuit
clock signal
source driver
output
low power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311560650.7A
Other languages
English (en)
Inventor
郑熙润
吴雄镇
崔正珉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LX Semicon Co Ltd
Original Assignee
LX Semicon Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LX Semicon Co Ltd filed Critical LX Semicon Co Ltd
Publication of CN118072681A publication Critical patent/CN118072681A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请涉及源极驱动器集成电路及其驱动方法、以及定时控制器。提供了一种源极驱动器IC,该源极驱动器IC在以低功率模式操作时能够通过从定时控制器接收单独的时钟信号来消除输出偏移,该源极驱动器IC包括接收电路、控制电路、以及输出缓冲器电路,该输出缓冲器电路被配置为在以正常模式操作时输出与图像数据相关的数据电压,并且在以低功率模式操作时维持数据电压的输出,其中,该输出缓冲器电路被配置为在以正常模式操作时根据第一时钟信号输出数据电压,而在以低功率模式操作时根据第二时钟信号输出数据电压。

Description

源极驱动器集成电路及其驱动方法、以及定时控制器
技术领域
本公开涉及显示装置。更具体地,涉及源极驱动器集成电路(IC)。
背景技术
随着信息社会的发展,对显示图像的显示装置的需求正以各种形式增加。根据这些需求,利用了诸如有机发光二极管(OLED)显示装置以及现有的液晶显示器(LCD)装置之类的各种类型的显示装置。
这样的显示装置包括:用于向显示面板的数据线供应数据电压的源极驱动器集成电路(IC)、用于向显示面板的选通线(或扫描线)依次提供选通脉冲(或扫描脉冲)的选通驱动器IC、用于控制源极驱动器IC和选通驱动器IC的定时控制器等。
在这种情况下,根据显示面板的尺寸等,显示装置可以包括多个源极驱动器IC,并且由于包括在各个源极驱动器IC中的输出缓冲器电路之间的输出偏移,导致可能出现源极驱动器IC之间的输出偏移。
当源极驱动器IC根据时钟信号输出从定时控制器接收到的图像数据时,对应图像数据的数据电压可以根据时钟信号从输出缓冲器电路输出,使得可以实现在各个源极驱动器IC中的输出缓冲器电路之间的输出偏移消除。
然而,如果维持先前的图像数据,则定时控制器通过关闭发送电路来以低功率模式操作,从而不向源极驱动器IC发送图像数据和时钟信号,因此源极驱动器IC的输出缓冲器电路可以维持先前图像数据的数据电压的输出,但是不能从定时控制器接收时钟信号,由此无法执行输出偏移消除,这可能导致在相应源极驱动器IC之间可能产生输出偏移的问题。
发明内容
因此,本公开基本上消除了因现有技术的限制和缺点而造成的一个或更多个问题。本公开的一个目的是,提供一种在以低功率模式操作时能够通过从定时控制器接收单独的时钟信号来消除源极驱动器IC的输出偏移的源极驱动器IC、驱动源极驱动器IC的方法及其定时控制器。
本公开的另一目的是,提供一种在以低功率模式操作时能够通过EPI线从定时控制器接收时钟信号的源极驱动器IC、驱动源极驱动器IC的方法及其控制器。
本公开的另一目的是,提供一种能够从定时控制器接收第一电压电平的时钟信号并将其升压成具有高于第一电压电平的第二电压电平的时钟信号的源极驱动器IC、驱动源极驱动器IC的方法及其控制器。
为了实现这些目的和其它优点,并且根据本公开的目的,如本文中具体实施和广泛描述的,根据本公开的一个方面的源极驱动器集成电路(IC)可以包括:接收电路,该接收电路被配置为在以正常模式操作时从定时控制器接收输入数据分组,并从该输入数据分组获得图像数据和第一时钟信号;控制电路,该控制电路被配置为在以正常模式操作时,从接收电路接收并输出图像数据和第一时钟信号,该控制电路被配置为在以低功率模式操作时,从定时控制器接收并输出第二时钟信号;以及输出缓冲器电路,该输出缓冲器电路被配置为在以正常模式操作时输出与图像数据相关的数据电压,而在以低功率模式操作时维持数据电压的输出,其中,该输出缓冲器电路可以被配置为在以正常模式操作时根据第一时钟信号输出数据电压,而在以低功率模式操作时根据第二时钟信号输出数据电压。
为了实现这些目的和其它优点,并且根据本公开的目的,如本文中具体实施和广泛描述的,根据本公开的另一方面的定时控制器可以包括:发送电路,该发送电路被配置为在以正常模式操作时通过预定类型的接口向源极驱动器集成电路(IC)输出包括图像数据和第一时钟信号的输入数据分组,并且在以低功率模式操作时被关闭;以及定时发生电路,该定时发生电路被配置为在以低功率模式操作时,生成第二时钟信号并向源极驱动器IC输出第二时钟信号。
为了实现这些目的和其它优点,并且根据本公开的目的,如本文中具体实施和广泛描述的,根据本公开的另一方面的驱动源极驱动器集成电路(IC)的方法可以包括以下步骤:在正常模式区间期间,由接收电路从定时控制器接收输入数据分组,并且从该输入数据分组获得图像数据和第一时钟信号;在正常模式区间期间,由控制电路从接收电路接收并输出图像数据和第一时钟信号;在正常模式区间期间,根据第一时钟信号,由输出缓冲器电路放大并输出与图像数据相关的数据电压;在低功率模式区间期间,由控制电路从定时控制器接收并输出第二时钟信号;以及在低功率模式区间期间,由输出缓冲器电路根据第二时钟信号输出被用于与第一时钟信号一起输出的数据电压。
根据本公开,即使在低功率模式操作期间关闭定时控制器的发送电路,也可以使用由定时控制器单独生成的时钟信号来消除源极驱动器IC的输出偏移,从而即使在以低功率模式操作期间也可消除源极驱动器IC之间的输出偏移。
另外,根据本公开,在以低功率模式操作时,可以通过EPI线从定时控制器接收用于源极驱动器IC之间的输出偏移消除的时钟信号,由此简化源极显示装置的配置,这是因为不单独地需要用于发送和接收时钟信号的附加线,而这可以降低显示装置的制造成本。
另外,根据本公开,由于第一电压电平的时钟信号被接收并升压成具有高于第一电压电平的第二电压电平的时钟信号,从而减少在第二时钟信号的传输期间可能产生的噪声。
可从本公开获得的效果可以不受上面所提及的效果的限制。并且,本公开所属技术领域的普通技术人员可以从以下描述中清楚地理解其它未提及的效果。
附图说明
本公开根据下面给出的详细描述和附图将被更充分地理解,附图仅通过例示给出并由此不对本公开构成限制。
图1是示出根据本公开的一个实施方式的应用了源极驱动器IC的显示装置的配置的图。
图2是示意性地示出根据本公开的第一实施方式的源极驱动器IC和定时控制器的配置的框图。
图3是示出图2所示的源极驱动器IC和定时控制器之间的接口线的示例的图。
图4是描述图2所示的源极驱动器IC和定时控制器的操作的定时图。
图5是示意性地示出根据本公开的第二实施方式的源极驱动器IC和定时控制器的配置的框图。
图6是示出图5所示的源极驱动器IC和定时控制器之间的接口线的示例的图。
图7是示出图5所示的接收电路和输出偏移控制电路的详细配置的框图。
图8是描述图5和图7所示的源极驱动器IC和定时控制器的操作的定时图。
图9是示出根据本公开的一个实施方式的驱动源极驱动器IC的方法的流程图。
具体实施方式
贯穿本说明书,使用相同的附图标号来指基本上相同的组件。在下面的描述中,如果所属领域中已知的组件和特征与本公开的核心配置不相关,那么可以省略这些组件和特征的详细描述。本说明书中使用的术语的含义应理解如下。
本公开的优点和特征、以及实现它们的方法将从实施方式的详细描述以及附图中变得显而易见。然而,本公开不限于本文所公开的实施方式,并且将以许多不同的形式实现。提供这些实施方式仅是为了使本发明的公开内容是透彻的并向本公开所属领域的普通技术人员充分传达本公开的范围。要注意的是,本公开的范围仅通过权利要求书来限定。
附图中给出的元件的图形、尺寸、比例、角度、数量仅是例示性的而不是限制性的。贯穿本说明书,相同的附图标号指代相同的元件。此外,在描述本公开方面,可以省略对公知技术的描述,以避免模糊本公开的要点。
如本文所使用的,除非另外具体声明,否则术语“包括”、“具有”、“包含”等不应被解释为限于其后列出的装置(means)。针对在提到单数名词时使用不定冠词或定冠词(例如,“一”或“一个”、“该(所述)”)的情况,除非另外具体声明,否则包括该名词的复数形式。
即使没有另外明确声明,元件也被解释误差的容限。
在描述位置关系方面,例如,如果两个部件的位置关系被描述为“在…上”、“在…上方”、“在…下”、“紧邻…”等,除非使用“正好”或“直接”,否则一个或更多个其它部件可以位于这两个部件之间。
在描述时间关系方面,除非明确使用术语“立即”或“直接地”,否则诸如“之后”、“随后”、“紧随其后”、“之前”等的术语可以包括任何两个事件不连续的情况。
虽然术语第一、第二等被用于描述各种元件,但是这些元件不受这些术语的限制。这些术语仅被用于将一个元件与另一元件区分开。因此,在本公开的技术思想内,本文所提到的第一元件可以是第二元件。
“X轴方向”、“Y轴方向”、以及“Z轴方向”不应仅被解释为彼此的关系垂直形成的几何关系,而可以是指在本公开的配置可以在功能上起作用的范围内具有更宽的方向性。
应理解,术语“至少一个”包括一个或更多个相关项的所有可能组合。例如,短语“第一项、第二项和第三项中的至少一个”可以是指第一项、第二项和第三项中的每一个、以及第一项、第二项和第三项中的两个或更多个的任何可能组合。
本公开的各种实施方式的特征可以部分地或完全地组合。如本领域技术人员清楚地意识到,各种交互和操作在技术上是可能的。实施方式可以彼此独立地或者彼此结合地实践。
下文中,参照附图,将详细描述本公开的实施方式。
图1是示出根据本公开的一个实施方式的应用了源极驱动器IC的显示装置的配置的图。
图1所示的显示装置10是包括定时控制器400和根据本公开的源极驱动器IC SDIC的电子装置,并且例如可以包括使用电池或外部电源的电压作为工作电压的各种显示装置。具体地,显示装置10可以包括:电视机、移动电话、监视器、笔记本电脑等。
参照图1,根据本公开的显示装置10包括显示面板100、用于驱动显示面板100的选通驱动装置200、源极驱动装置300、以及定时控制器400。
显示面板100包括数据线DL1至DLm、与数据线DL1至DLm交叉的选通线GL1至GLn、以及以由数据线DL1至DLm和选通线GL1至GLn限定的矩阵形式布置的像素P。
数据线DL1至DLm向像素P供应从源极驱动装置300输入的数据信号(也被称为数据电压)。选通线GL1至GLn向像素P供应从选通驱动装置200输入的选通信号。
在一个实施方式中,根据本公开的显示面板100可以包括液晶显示器(LCD)面板。在这种情况下,所述像素P中的各个像素皆可以包括至少一个开关晶体管(TFT)、至少一个电容器、以及玻璃基板之间的液晶层。
在另一实施方式中,根据本公开的显示面板100可以包括有机发光二极管(OLED)显示面板。
选通驱动装置200通过选通线GL1至GLn向像素P供应选通信号。选通驱动装置200包括移位寄存器,该移位寄存器响应于从定时控制器400输入的选通定时控制信号而输出与数据信号同步的选通脉冲。
选通定时控制信号包括选通起始脉冲和选通移位时钟。移位寄存器根据选通移位时钟的定时使选通起始脉冲移位,使得选通脉冲被依次供应给选通线GL。
分别被包括在显示面板100的像素P中的开关晶体管根据选通脉冲而导通,以选择显示面板100的数据信号被输入至的数据线DL。这里,包括在选通驱动装置200中的移位寄存器可以与像素阵列的晶体管阵列一起,在同一工艺中直接形成在显示面板100的基板上。
源极驱动装置300向数据线DL供应要通过显示面板100显示的图像的数据电压。为此,源极驱动装置300可以包括多个源极驱动器IC(SDIC)。
被包括在源极驱动装置300中的多个源极驱动器IC(SDIC)将从定时控制器400输入的每通道图像数据(RGB DATA或RGB)转换成模拟类型的数据电压,并且根据从定时控制器400输入的数据定时控制信号,通过数据线DL向显示面板100的各个像素P供应经转换的数据电压。
定时控制器(TCON)400控制选通驱动装置200和源极驱动装置300的操作。在一个实施方式中,定时控制器400可以根据包括垂直同步信号Vsync、水平同步信号Hsync、时钟信号CLK、数据使能信号DE等的定时信号,来生成用于控制源极驱动装置300的操作的数据定时控制信号DCS或者用于控制选通驱动装置200的操作的选通定时控制信号GCS。
数据定时控制信号可以包括源极起始脉冲(SSP)、源极采样时钟(SSC)、源极输出使能信号(SOE)等;并且选通定时控制信号可以包括选通起始脉冲(GSP)、选通移位时钟(GSC)、选通输出使能信号(GOE)等。
这里,源极起始脉冲控制源极驱动装置300的数据采样起始定时。源极采样时钟是控制源极驱动装置300中的数据的采样定时的时钟信号。源极输出使能信号(SOE)控制数据电压的输出定时。
选通起始脉冲控制选通驱动装置200的操作驱动定时。选通移位时钟是被输入至选通驱动装置200的时钟信号,并且控制选通脉冲的移位定时。选通输出使能信号指定选通驱动装置200的定时信息。
具体地,在以低功率模式操作时,根据本公开的定时控制器400生成用于消除源极驱动器IC SDIC的输出偏移的时钟信号并将其发送至源极驱动器IC SDIC,并且源极驱动器IC SDIC可以使用该时钟信号来消除源极驱动器IC SDIC的输出偏移。通过这种方式,可以消除源极驱动器IC SDIC之间的输出偏移。
另外,根据本公开的定时控制器400确定经外部输入的第一帧的第一图像数据和与第一帧连续的第二帧的第二图像数据是相同还是不同,从而确定定时控制器400和源极驱动器IC SDIC的操作模式。具体地,当第二图像数据和第一图像数据彼此不同时,定时控制器400将定时控制器400和源极驱动器IC SDIC的操作模式确定为正常模式。另外,当第二图像数据和第一图像数据相同时,定时控制器400将定时控制器400和源极驱动器IC SDIC的操作模式确定为低功率模式。当将定时控制器400和源极驱动器IC SDIC的操作模式确定为低功率模式时,定时控制器400将用于消除源极驱动器IC SDIC的输出偏移的时钟信号发送至源极驱动器IC SDIC。即使以低功率模式操作,源极驱动器IC SDIC也可以使用从定时控制器400发送的时钟信号来消除输出偏移。
在一个实施方式中,定时控制器400可以通过单独的线向源极驱动器IC SDIC发送用于消除源极驱动器IC SDIC的输出偏移的时钟信号,或者通过现有的EPI接口线向源极驱动器IC SDIC发送用于消除源极驱动器IC SDIC的输出偏移的时钟信号。
另外,当定时控制器400和源极驱动器IC SDIC的操作模式被确定为低功率模式时,根据本公开的定时控制器400可以在输入数据分组中包括用于启用源极驱动器IC以按低功率模式操作的操作模式设定位并将其发送至源极驱动器IC SDIC。源极驱动器IC SDIC对操作模式设定位的值进行解码,以确定是否以低功率模式操作。当确定以低功率模式操作时,源极驱动器IC SDIC可以使用从定时控制器400发送的时钟信号来消除源极驱动器IC的输出偏移。
下文中,将参照图2至图8,更详细地描述根据本公开的源极驱动器IC SDIC和定时控制器400的特性。
在下面的描述中,定时控制器400和源极驱动器IC是通过嵌入式时钟点对点接口(EPI)类型的接口或者时钟嵌入式差分信令(CEDS)类型的接口来连接的,但是源极驱动器IC SDIC和定时控制器400可以通过各种类型的接口连接,而不限于此。
图2是示意性地示出根据本公开的第一实施方式的源极驱动器IC和定时控制器的配置的框图。
参照图2,根据本公开的第一实施方式的定时控制器400包括发送电路410、分组生成电路415、定时发生电路420、以及操作模式确定电路450。
当由操作模式确定电路450将定时控制器400的操作模式确定为正常模式时,发送电路410通过EPI接口EPI_P和EPI_N向源极驱动器IC SDIC输出由分组生成电路415生成的输入数据分组(例如,根据EPI系统的分组)。当由操作模式确定电路450将定时控制器400的操作模式确定为低功率模式时,发送电路410关闭。因此,由于在以低功率模式操作时,发送电路410不向源极驱动器IC SDIC发送图像数据和第一时钟信号1st Clock,因此可以降低定时控制器400的功耗。
在一个实施方式中,发送电路410可以通过一对第一EPI线EPI_P和第二EPI线EPI_N来以差分信号形式发送输入数据分组。
当由操作模式确定电路450将定时控制器400的操作模式确定为正常模式时,分组生成电路415生成用于源极驱动器IC SDIC的操作的、包括图像数据和第一时钟信号1stClock的输入数据分组。分组生成电路415将该输入数据分组输出至发送电路410。
在一个实施方式中,输入数据分组可以包括前导分组、包括第一时钟信号1stClock的控制分组、以及图像数据(RGB)分组。
在这种情况下,分组生成电路415可以在输入数据分组中附加地包括操作模式设定位,该操作模式设定位被提供以按低功率模式操作源极驱动器IC。例如,当由操作模式确定电路450将定时控制器400的操作模式确定为低功率模式时,分组生成电路415可以在输入数据分组中包括具有第一值(例如,“0”)的操作模式设定位。当由操作模式确定电路450将定时控制器400的操作模式确定为正常模式时,分组生成电路415可以在输入数据分组中包括具有第二值(例如,“1”)的操作模式设定位。
当由操作模式确定电路450将定时控制器400的操作模式确定为低功率模式时,定时发生电路420生成用于源极驱动器IC SDIC的输出偏移消除的第二时钟信号2nd Clock,并将其输出至源极驱动器IC SDIC。在一个实施方式中,第二时钟信号2nd Clock可以是具有第二电压电平的PWM信号。在这种情况下,第二电压电平可以是被用于源极驱动器ICSDIC的内部电路的操作的系统电源的电压电平。
在一个实施方式中,定时控制器400可以包括用于传输第二时钟信号2nd Clock的单独的第一引脚P1,并且定时发生电路420可以通过第一引脚P1向源极驱动器IC SDIC发送第二时钟信号2nd Clock。
操作模式确定电路450通过对第一帧的第一图像数据和与第一帧连续的第二帧的第二图像数据进行比较,来确定定时控制器400和源极驱动器IC SDIC的操作模式。具体地,当第一图像数据和第二图像数据相同时,操作模式确定电路450将定时控制器400和源极驱动器IC SDIC的操作模式确定为低功率模式。
根据本公开的第一实施方式的源极驱动器IC SDIC包括接收电路310、控制电路320、移位寄存器电路330、锁存器电路340、电平移位器电路350、数模转换电路360、输出缓冲器电路370、以及MUX电路380。
在以正常模式操作时,接收电路310从定时控制器400接收包括图像数据RGB和第一时钟信号1st Clock的输入数据分组。在一个实施方式中,接收电路310可以接收输入数据分组,该输入数据分组包括前导分组、包括第一时钟信号的控制分组、以及图像数据(RGB)分组。在这种情况下,输入数据分组可以另外地包括用于控制源极驱动器IC SDIC的操作的各种控制信号。
具体地,接收电路310可以检查被包括在输入数据分组中的操作模式设定位,以确定源极驱动器IC SDIC将在下一帧中是以低功率模式还是以正常模式操作。例如,如果输入数据分组包括具有第一值的操作模式设定位,则接收电路310可以确定在下一帧中以低功率模式操作。如果输入数据分组包括具有第二值的操作模式设定位,则接收电路310可以确定在下一帧中以正常模式操作。根据第一实施方式,接收电路310可以在以低功率模式操作时保持开启状态。
在以正常模式操作时,控制电路320从接收电路310接收图像数据RGB和第一时钟信号1st Clock并且输出图像数据RGB和第一时钟信号1st Clock。在以低功率模式操作时,控制电路320从定时控制器400接收用于消除输出偏移的第二时钟信号2nd Clock并且输出第二时钟信号2nd Clock。
在一个实施方式中,源极驱动器IC SDIC可以包括用于从定时控制器400接收第二时钟信号2nd Clock的第二引脚P2,并且控制电路320可以通过第二引脚P2从定时控制器400接收第二时钟信号2nd Clock。在这种情况下,可以将第二引脚P2通过单独的控制线L1连接至定时控制器400的第一引脚P1。
如上所述,当第二时钟信号2nd Clock具有第二电压电平(即,用于源极驱动器ICSDIC的内部电路操作的电压电平)时,控制电路320不需要对第二时钟信号2nd Clock的电压电平进行升压,因此可以简化控制电路320的逻辑实现。
图3是示出图2所示的源极驱动器IC和定时控制器之间的接口线的示例的图。
如图3所示,显示装置10可以包括多个源极驱动器IC SDIC,并且每个源极驱动器IC SDIC可以通过第一EPI线EPI_P、第二EPI线EPI_N、锁定线(LOCK)、以及用于发送和接收第二时钟信号2nd Clock的控制线L1连接至定时控制器(未示出)。另外,第一EPI线EPI_N和第二EPI线EPI_P可以以1:1的方式连接定时控制器和源极驱动器IC SDIC,并且锁定线LOCK和控制线L1可以以1:N的方式连接定时控制器和n个源极驱动器IC SDIC。
返回参照图2,移位寄存器电路330由多个移位寄存器(未示出)组成。被包括在移位寄存器电路330中的每个移位寄存器使用源极采样时钟(SSC)将源极起始脉冲(SSP)依次移位,并将其输入至锁存器电路340。
在以正常模式操作时,锁存器电路340锁存从控制电路320输出的图像数据并将其输出至电平移位器电路350。为此,锁存器电路340可以包括第一锁存器电路(未示出)和第二锁存器电路(未示出)。第一锁存器电路可以由多个采样锁存器(未示出)组成。被包括在第一锁存器电路中的多个采样锁存器与从连接至每个采样锁存器的移位寄存器电路330输入的源极起始脉冲(SSP)同步地对从控制电路320串行输入的图像数据RGB进行采样。
第二锁存器电路可以由多个保持锁存器(未示出)组成。被包括在第二锁存器电路中的每个保持锁存器锁存从第一锁存器电路为各个通道输出的图像数据,然后将其输出至电平移位器电路350。
电平移位器电路350可以包括多个电平移位器(未示出)。在以正常模式操作时,被包括在电平移位器电路350中的每个电平移位器将从第二锁存器电路输出的图像数据的电压电平移位到预定电压电平。
在以正常模式操作时,数模转换电路360使用由伽玛电压生成电路(未示出)生成的参考伽玛电压,将其电压电平已经移位的每通道图像数据转换成模拟数据电压。
在一个实施方式中,在以低功率模式操作时,上述移位寄存器电路330、锁存器电路340、电平移位器电路350以及数模转换电路360可以关闭。
在以正常模式操作时,输出缓冲器电路370对从数模转换电路360输出的数据电压进行放大,然后根据从控制电路320输出的第一时钟信号1st Clock、或基于第一时钟信号1st Clock生成的内部时钟信号(下文中被称为第一时钟信号1st Clock)将其输出。以此方式,在以正常模式操作时,输出缓冲器电路370可以通过根据第一时钟信号1st Clock切换数据电压来消除输出缓冲器电路370的输出偏移,由此消除源极驱动器IC SDIC之间的输出偏移。
此外,在以低功率模式操作时,输出缓冲器电路370相对于先前帧的图像数据维持数据电压的输出。在典型的源极驱动器IC(SDIC)的情况下,由于在以低功率模式操作时没有从定时控制器400接收到第一时钟信号1st Clock,因此先前帧的数据电压不可避免地在没有被切换的情况下输出,从而因源极驱动器IC(SDIC)的输出缓冲器电路370之间的输出偏移差而导致源极驱动器IC SDIC之间的输出偏移。
与此相反,由于即使在以低功率模式操作,本公开的输出缓冲器电路370也可以从控制电路320接收第二时钟信号2nd Clock,因此先前帧的数据电压根据第二时钟信号2ndClock或基于第二时钟信号2nd Clock生成的内部时钟信号(下文中,第二时钟信号2ndClock)切换,由此可以消除源极驱动器IC(SDIC)的输出缓冲器电路370之间的输出偏移差,并因此可以消除源极驱动器IC(SDIC)之间的输出偏移。
MUX电路380通过数据线DL向显示面板100的像素输出通过输出缓冲器电路370输出的数据电压。在一个实施方式中,MUX电路380可以由多个开关元件(未示出)组成,并且控制开关元件以选择要向其输出数据电压的数据线DL。
图4是描述图2所示的源极驱动器IC和定时控制器的操作的定时图。
如图4所示,根据本公开的第一实施方式的源极驱动器IC SDIC和定时控制器400可以以正常模式和低功率模式中的任一模式操作。在下文中,定时控制器以正常模式操作的时间区间将被称为正常模式区间,而定时控制器以低功率模式操作的时间区间将被称为低功率模式区间。
图4中的(a)是示出根据本公开的当定时发生电路Timing Generator(定时发生器)在低功率模式区间期间输出第二时钟信号2nd Clock时,源极驱动器IC SDIC的输出SDIC Output的示例的图。图4中的(b)示出了当定时发生电路Timing Generator在低功率模式区间期间不输出第二时钟信号2nd Clock时,源极驱动器IC SDIC的SDIC输出的示例。
在正常模式区间期间,定时控制器TCON的发送电路TX和源极驱动器IC SDIC的接收电路RX开启,并且定时发生电路Timing Generator不输出第二时钟信号2nd Clock。另外,可以通过第一EPI线EPI_P和第二EPI线EPI_N,以相反的相位发送图像数据RGB和第一时钟信号1st Clock。另外,由于源极驱动器IC SDIC的输出(即,数据电压)是根据第一时钟信号1st Clock切换的,因此可以看出,可以执行源极驱动器IC SDIC的SDIC输出偏移消除操作。
此外,在低功率模式区间期间,定时控制器TCON的发送电路TX关闭,但是源极驱动器IC SDIC的接收电路RX开启。这样做时,如图4中的(a)所示,不通过第一EPI线EPI_P和第二EPI线EPI_N传输图像数据RGB和第一时钟信号1st Clock,而是定时发生电路TimingGenerator向源极驱动器IC SDIC输出第二时钟信号2nd Clock。因此,由于被用于根据第一时钟信号1st Clock切换的源极驱动器IC SDIC的输出SDIC Output是根据第二时钟信号2nd Clock切换的,因此可以执行源极驱动器IC SDIC的SDIC输出偏移消除操作。
另一方面,如图4中的(b)所示,如果定时发生电路Timing Generator在低功率模式区间期间不生成第二时钟并输出第二时钟,则源极驱动器IC SDIC的输出SDIC Output不被切换,因而可能不执行源极驱动器IC SDIC的SDIC输出偏移消除,这不可避免地导致源极驱动器IC SDIC之间的输出偏移。
如上所述,根据本公开,当定时控制器400和源极驱动器IC SDIC以低功率模式操作时,即使定时控制器400的发送电路TX关闭,定时发生电路420也生成单独的第二时钟信号2nd Clock并将其发送至源极驱动器IC SDIC,使得源极驱动器IC SDIC可以通过使用第二时钟信号2nd Clock来消除源极驱动器IC SDIC的输出偏移。
图5是示意性地示出根据本发明的第二实施方式的源极驱动器IC和定时控制器的配置的框图。
如图5所示,根据本公开的第二实施方式的定时控制器400包括发送电路410、分组生成电路415、定时发生电路420、第一开关元件431、第二开关元件432、第三开关元件433、以及操作模式确定电路450。
除了包括第一开关元件431、第二开关元件432以及第三开关元件433以外,根据图5所示的第二实施方式的定时控制器400与根据图2所示的第一实施方式的定时控制器400相似。因此,在下文中,将主要描述与图2所示的定时控制器400的不同之处。
当由操作模式确定电路450将定时控制器400的操作模式确定为正常模式时,发送电路410通过EPI接口EPI_P和EPI_N,以差分信号的形式输出由分组生成电路415生成的输入数据分组(例如,根据EPI系统的分组)。在这种情况下,为了便于描述,通过第一EPI线EPI_P发送的输入数据分组将被称为第一EPI信号,而通过第二EPI线EPI_N发送的输入数据分组将被称为第二EPI信号。第一EPI信号和第二EPI信号具有相反的相位。
具体地,当连接至第一EPI线EPI_P的第一开关元件431接通时,以正常模式操作的发送电路410通过第一EPI线EPI_P向源极驱动器IC SDIC发送第一EPI信号。另外,当连接至第二EPI线EPI_N的第二开关元件432接通时,通过第二EPI线EPI_N向源极驱动器IC SDIC发送第二EPI信号。在这种情况下,第一开关元件431和第二开关元件432可以由操作模式确定电路450来控制。
此外,在以低功率模式操作时,发送电路410关闭。
当由操作模式确定电路450将定时控制器400和源极驱动器IC SDIC的操作模式确定为正常模式时,分组生成电路415生成用于源极驱动器IC SDIC的操作的、包括图像数据和第一时钟信号1st Clock的输入数据分组。
另外,当操作模式确定电路450在驱动第二帧时确定定时控制器400和源极驱动器IC(SDIC)以低功率模式驱动时,分组生成电路415将包括在第一帧的输入数据分组中的操作模式设定位的值设定成第一值。当第二帧的操作模式被确定为以正常模式驱动时,分组生成电路415将包括在第一帧的输入数据分组中的操作模式设定位的值设定成第二值。
当由操作模式确定电路450将定时控制器400和源极驱动器IC SDIC的操作模式确定为低功率模式时,定时发生电路420生成用于源极驱动器IC SDIC的输出偏移消除的第二时钟信号2nd Clock,并将其输出至第三开关元件433。第二时钟信号2nd Clock可以通过第三开关元件433经由第一EPI线EPI_P或第二EPI线EPI_N发送至源极驱动器IC SDIC。这种情况下,第二时钟信号2nd Clock可以被生成为具有第一电压电平。第一电压电平可以低于第二电压电平,该第二电压电平是源极驱动器IC SDIC的内部电路的操作所需的电压电平。这样,如果以低电压电平发送第二时钟信号2nd Clock,则可以减少在发送和接收第二时钟信号2nd Clock期间产生的噪声。
在一个实施方式中,当由操作模式确定电路450将操作模式从低功率模式改变成正常模式时,定时发生电路420可以生成指示低功率模式的结束的低功率模式关闭信号OFFCODE,并通过锁定线LOCK将其发送至源极驱动器IC SDIC。
第一开关元件431在以正常模式操作时接通,连接至第一EPI线EPI_P,并且通过第一EPI线EPI_P输出第一相位的第一EPI信号。
第二开关元件432在以低功率模式操作时接通,连接至第二EPI线EPI_N,并且通过第二EPI线EPI_N输出与第一相位相反的第二相位的第二EPI信号。
第三开关元件433在以低功率模式操作时接通,使得第二时钟信号2nd Clock可以被发送至源极驱动器IC SDIC。在一个实施方式中,第三开关元件433可以包括第一开关、第二开关和第三开关。
第一开关选择性地将定时发生电路420连接至第一节点N1T,第一发送电阻器411和第一EPI线EPI_P连接至该第一节点N1T。第二开关选择性地将定时发生电路420连接至第二节点N2T,第二发送电阻器412和第二EPI线EPI_N连接至该第二节点N2T。第三开关选择性地将定时发生电路420连接至第三节点N3T,第一发送电阻器411和第二发送电阻器412连接至该第三节点N3T。因此,第二时钟信号2nd Clock可以通过第一节点N1T、第二节点N2T、以及第三节点N3T中的任一节点输出至源极驱动器IC SDIC。
在图5中,第三开关元件433包括三个开关,但这仅是一个示例,并且在另一实施方式中,第三开关元件433可以仅包括一个开关以用于将定时发生电路420连接至第一节点至第三节点中的任一节点。
在上述实施方式中,在以低功率模式操作时,第一开关元件431和第二开关元件432断开,而在以正常模式操作时,第三开关元件433断开。操作模式确定电路450控制第一开关元件431、第二开关元件432、以及第三开关元件433中的各个开关元件以接通/断开。
因此,根据本公开的第二实施方式,与第一实施方式不同,由于定时控制器400可以通过第一EPI线EPI_P和第二EPI线EPI_N向源极驱动器IC SDIC输出第二时钟信号2ndClock,因此不额外需要用于发送第二时钟信号2nd Clock的单独的线,并因此可以简化显示装置的配置并且可以降低制造成本。
图6是示出图5所示的源极驱动器IC和定时控制器之间的接口布线的示例的图。
如图6所示,显示装置10包括多个源极驱动器IC SDIC,并且每个源极驱动器ICSDIC通过第一EPI线EPI_P、第二EPI线EPI_N、以及锁定线LOCK连接至定时控制器(未示出)。
在这种情况下,与第一实施方式不同,由于第二时钟信号2nd Clock通过第一EPI线EPI_P或第二EPI线EPI_N被发送至源极驱动器IC SDIC,因此可以观察到不需要单独的控制线。
返回参照图5,根据本公开的第二实施方式的源极驱动器IC SDIC包括接收电路310、控制电路320、输出偏移控制电路325、移位寄存器电路330、锁存器电路340、电平移位器电路350、数模转换电路360、输出缓冲器电路370、以及MUX电路380。
根据图5所示的第二实施方式的源极驱动器IC SDIC除了包括输出偏移控制电路325以外与根据图2所示的第一实施方式的源极驱动器IC SDIC相似。因此,在下文中,将主要描述与图2所示的源极驱动器IC SDIC的不同之处。
图7是示出图5所示的接收电路和输出偏移控制电路的详细配置的框图。
如图5和图7所示,包括在源极驱动器IC SDIC中的接收电路310包括分组提取电路313和使能信号生成电路315。
分组提取电路313从输入数据分组中提取图像数据、第一时钟信号1st Clock、以及指示低功率模式的开始的操作模式设定位Mode Setting Bit。
使能信号生成电路315对操作模式设定位Mode Setting Bit进行解码,以生成并输出用于启用输出偏移控制电路325的使能信号EN。
在实施方式中,如果确认操作模式设定位具有第一值,则使能信号生成电路315可以输出第一电平(例如,低电平)的使能信号,即,第一使能信号,如果确认操作模式设定位具有第二值,则该使能信号生成电路315输出第二电平(例如,高电平)的使能信号,即,第二使能信号。
例如,如果操作模式设定位指示“0”,则使能信号生成电路315可以通过确定操作模式是低功率模式来输出低电平L的使能信号EN,如果操作模式设定位指示“1”,则使能信号生成电路315可以通过确定操作模式是正常模式来输出高电平H的使能信号EN。
此外,如果在以正常模式操作时从第一帧的输入数据分组获得的操作模式设定位是第一值,则接收电路310可以通过确定与第一帧连续的第二帧应当以低功率模式操作而关闭。
例如,如果在以正常模式操作时接收到的第一帧的输入数据分组中包括的操作模式设定位指示“0”,则接收电路310确定与第一帧连续的第二帧应当以低功率模式操作,并且在驱动第二帧时关闭。
另外,接收电路310在以低功率模式操作时监测是否接收到由稍后描述的唤醒信号生成电路3257生成的唤醒信号WAKEUP。当接收到唤醒信号WAKEUP时,接收电路310开启并以正常模式操作。
在以正常模式操作时,控制电路320从接收电路310接收并输出图像数据RGB和第一时钟信号1st Clock,而在以低功率模式操作时,该控制电路320接收并输出由升压电路3253升压的第二时钟信号Boosted 2nd Clock。
当从接收电路310接收到低电平L的使能信号时,输出偏移控制电路325被启用并接收第二时钟信号2nd Clock。然后,输出偏移控制电路325对所接收到的第二时钟信号2ndClock的电压电平升压,并将其输出至控制电路320。在一个实施方式中,当接收到高电平H的使能信号EN或者接收到低功率模式关闭信号OFF CODE时,输出偏移控制电路325可以被禁用。
输出偏移控制电路325包括检测电路3251、升压电路3253、关闭信号输入电路3255、以及唤醒信号生成电路3257。
检测电路3251检测是否从定时控制器400接收到第二时钟信号2nd Clock。在一个实施方式中,检测电路3251可以通过第一节点N1R、第二节点N2R、以及第三节点N3R中的任一节点来检测第二时钟信号2nd Clock,第一节点与第一接收电阻器311和第一EPI线EPI_P连接,第二节点与第二接收电阻器312和第二EPI线EPI_N连接,第三节点与第一接收电阻器311和第二接收电阻器312连接。
当通过第一节点N1R、第二节点N2R、以及第三节点N3R中的任一节点检测到第二时钟信号2nd Clock时,检测电路3251向升压电路3253发送第二时钟信号2nd Clock。
升压电路3253将具有第一电压电平的第二时钟信号2nd Clock升压成具有高于第一电压电平的第二电压电平的第二时钟信号Boosted 2nd Clock。
例如,当由检测电路321检测到具有0.4V到0.8V的电压电平的第二时钟信号2ndClock时,升压电路3253可以将所检测到的第二时钟信号2nd Clock升压成具有系统上的电源电压电平VCC(例如,1.8V的电压电平)的第二时钟信号Boosted 2nd Clock。
关闭信号输入电路3255通过锁定线LOCK从定时控制器400接收指示低功率模式的结束的低功率模式关闭信号OFF CODE。
当通过关闭信号输入电路3255接收到低功率模式关闭信号OFF CODE时,唤醒信号生成电路3257生成用于进入正常模式的唤醒信号WAKEUP,并将其输出至接收电路310。这是因为,由于接收电路310在低功率模式时段期间仍保持关闭并且不能接收包括指示切换成正常模式的操作模式设定位的输入数据分组,因此必需紧接在从低功率模式切换成正常模式之前提前开启接收电路310。为此,根据本公开的源极驱动器IC SDIC可以通过锁定线接收低功率模式关闭信号OFF CODE,并且通过使用低功率模式关闭信号OFF CODE生成的唤醒信号来开启接收电路310。
图8是描述图5和图7所示的源极驱动器IC和定时控制器的操作的定时图。
如图8所示,根据本公开的第二实施方式的源极驱动器IC SDIC和定时控制器400可以以正常模式和低功率模式中的任一模式操作。在下文中,定时控制器以正常模式操作的时间区间将被称为正常模式区间,而定时控制器以低功率模式操作的时间区间将被称为低功率模式区间。
在正常模式区间期间,定时控制器TCON的发送电路TX和源极驱动器IC SDIC的接收电路RX开启,并且定时发生电路Timing Generator不输出第二时钟信号2nd Clock。
另外,第一开关元件和第二开关元件在正常模式区间期间由控制所述开关元件中的每一个的接通/断开的第一控制信号Switch 1和第二控制信号Switch 2接通,并且第三开关元件由控制对应开关元件的接通/断开的第三控制信号Switch 3断开。
另外,可以通过第一EPI线EPI_P和第二EPI线EPI_N,以相反的相位发送图像数据RGB和第一时钟信号1st Clock。另外,可以看出,在根据第一时钟信号1st Clock切换源极驱动器IC SDIC的输出SDIC Output的同时,执行源极驱动器IC(SDIC)的输出偏移消除操作SDIC Output Offset Cancellation(输出偏移消除)。
如果在正常模式区间接收到的第一帧的输入数据分组中所包括的操作模式设定位Mode Setting Bit对应于值“0”,则源极驱动器IC(SDIC)的接收电路RX进入低功率模式,并且在驱动与第一帧连续的第二帧时关闭。
因此,在低功率模式区间期间,定时控制器TCON的发送电路TX和源极驱动器ICSDIC的接收电路RX二者关闭。另外,在低功率模式区间期间,定时控制器TCON的第一开关元件和第二开关元件通过第一控制信号Switch 1和第二控制信号Switch 2断开,并且第三开关元件通过第三控制信号Switch 3接通。因此,定时发生电路Timing Generator通过第一EPI线EPI_P和第二EPI线EPI_N向源极驱动器IC SDIC输出第二时钟信号2nd Clock。这种情况下,第二时钟信号2nd Clock可以被生成为具有第一电压电平。
另外,在低功率模式区间期间,源极驱动器IC SDIC的输出偏移控制电路通过低电平L的使能信号EN而被启用,以检测具有第一电压电平的第二时钟信号2nd Clock,并且将所检测到的第二时钟信号2nd Clock的电压电平升压成第二电压电平,以生成经升压的第二时钟信号Boosted 2nd Clock。随后,当经升压的第二时钟信号Boosted2nd Clock被提供给输出缓冲器电路时,通过经升压的第二时钟信号Boosted 2nd Clock来切换源极驱动器IC SDIC的输出SDIC Output,并由此执行源极驱动器IC(SDIC)的输出偏移消除操作SDICOutput Offset Cancellation。
在低功率模式区间期间,源极驱动器IC SDIC的接收电路RX关闭并且不能接收输入数据分组,因此在切换成正常模式之前需要开启接收电路RX。因此,定时控制器TCON生成用于指示进入正常模式的低功率模式关闭信号OFF CODE,并且通过锁定线将其发送至源极驱动器IC SDIC。当从定时控制器TCON接收到低功率模式关闭信号OFF CODE时,输出偏移控制电路生成用于开启接收电路RX的唤醒信号,并将其发送至接收电路RX。
下文中,将参照图9描述根据本公开的驱动源极驱动器IC的方法。
图9是示出根据本公开的一个实施方式的源极驱动器IC驱动方法的流程图。
首先,在正常模式区间期间,接收电路从定时控制器接收输入数据分组(S900),并且从输入数据分组获得图像数据和第一时钟信号(S910)。在一个实施方式中,接收电路可以通过包括第一EPI线和第二EPI线的EPI型接口,从定时控制器接收输入数据分组。
此后,在正常模式区间期间,控制电路从接收电路接收并输出图像数据和第一时钟信号(S920)。
此后,在正常模式区间期间,输出缓冲器电路对与图像数据相对应的数据电压进行放大,并且根据第一时钟信号输出经放大的数据电压(S930)。这样,在正常模式区间期间,输出缓冲器电路可以输出根据与图像数据一起发送的第一时钟信号而切换的数据电压,使得可以消除输出缓冲器电路的输出偏移。
此外,在正常模式区间期间,接收电路从在S910中接收到的输入数据分组获得操作模式设定位(S935),对所获得的操作模式设定位进行解码,以确认操作模式设定位的值(S937)。如果确认操作模式设定位具有第二值,则接收电路确定在驱动下一帧时它应当以正常模式操作。如果确定它应当以正常模式操作,则接收电路重复S910之后的步骤。
另一方面,当确认操作模式设定位具有第一值时,接收电路确定在驱动下一帧时它应当以低功率模式操作,生成用于以低功率模式操作的低电平的使能信号并将其输出至输出偏移控制电路,并且接收电路关闭(S937)。
此后,输出偏移控制电路通过使能信号而被启用,并从定时控制器接收第二时钟信号(S940)。在一个实施方式中,如图5所示,输出偏移控制电路可以监测第一接收电阻器和第一EPI线所连接至的第一节点、第二接收电阻器和第二EPI线所连接至的第二节点、以及第一接收电阻器和第二接收电阻器所连接至的第三节点中的任一节点,由此从对应节点接收具有第一电压电平的第二时钟信号。
随后,输出偏移控制电路将具有第一电压电平的第二时钟信号升压成具有第二电压电平的第二时钟信号,然后将经升压的第二时钟信号输出至控制电路(S950)。
然后,在低功率模式区间期间,控制电路向输出缓冲器电路输出第二时钟信号(S960),并且输出缓冲器电路输出在先前帧中输出的数据电压同时根据第二时钟信号对其进行切换(S970)。这样,在低功率模式区间期间,输出缓冲器电路可以输出根据单独发送的第二时钟信号切换的数据电压,使得可以消除输出缓冲器电路的输出偏移。
此后,在低功率模式区间期间,如果从定时控制器接收到指示低功率模式的结束的低功率模式关闭信号(S980),则输出偏移控制电路确定在驱动下一帧时它应当以正常模式操作,生成用于进入正常模式的唤醒信号,并将其输出至接收电路(S990)。在一个实施方式中,输出偏移控制电路可以通过锁定线从定时控制器接收低功率模式关闭信号,该锁定线用于发送指示获得第一时钟信号的完成的锁定信号。
随后,通过从输出偏移控制电路接收到的唤醒信号开启接收电路(S1000),并且在步骤S900之后执行处理,由此恢复正常模式的操作。
此外,在上述实施方式中,将源极驱动器IC描述为使用单独的输出偏移控制电路从定时控制器接收第二时钟信号。然而,在另一实施方式中,源极驱动器IC可以通过单独的附加线从定时控制器接收第二时钟信号,而不需要输出偏移控制电路。在这种情况下,源极驱动器IC可以直接接收具有第二电压电平的第二时钟信号,由此跳过对第二时钟信号进行升压的步骤。
本公开所属领域的技术人员应意识到,上述公开可以以其它特定形式实践而不改变其技术思想或必要特征。
另外,本文所描述的方法可以至少部分地使用一个或更多个计算机程序或组件来实现。这些组件可以通过包含易失性存储器和非易失性存储器的计算机可读或机器可读介质作为一系列计算机指令来提供。所述指令可以作为软件或固件提供,并且可以整体或部分地以硬件配置(诸如ASIC、FPGA、DSP、或其它类似装置)来实现。所述指令可以被配置为由一个或更多个处理器或其它硬件配置来执行,并且该处理器或其它硬件配置执行本说明书中公开的方法和过程的全部或一些,或者使它们能够在执行一系列计算机指令时被执行。
因此应理解,上述实施方式在所有方面都是示例性的而非限制性的。本公开的范围由所附权利要求限定,而不是由以上详细描述限定,并且应当被解释为覆盖从所附权利要求及其等同物的含义和范围导出的所有修改或变化。

Claims (15)

1.一种源极驱动器集成电路IC,所述源极驱动器IC包括:
接收电路,所述接收电路被配置为在以正常模式操作时从定时控制器接收输入数据分组,并从所述输入数据分组获得图像数据和第一时钟信号;
控制电路,所述控制电路被配置为在以所述正常模式操作时,从所述接收电路接收并输出所述图像数据和所述第一时钟信号,所述控制电路被配置为在以低功率模式操作时,从所述定时控制器接收并输出第二时钟信号;以及
输出缓冲器电路,所述输出缓冲器电路被配置为在以所述正常模式操作时输出与所述图像数据相关的数据电压,并且在以所述低功率模式操作时维持所述数据电压的输出,
其中,所述输出缓冲器电路被配置为在以所述正常模式操作时根据所述第一时钟信号输出所述数据电压,并且在以所述低功率模式操作时根据所述第二时钟信号输出所述数据电压。
2.根据权利要求1所述的源极驱动器IC,所述源极驱动器IC还包括输出偏移控制电路,所述输出偏移控制电路被配置为在以所述低功率模式操作时通过被启用来从所述定时控制器接收所述第二时钟信号,并且对所接收到的第二时钟信号的电压电平进行升压以将其输出至所述控制电路,
其中,所述接收电路包括使能信号生成电路,所述使能信号生成电路被配置为通过对包括在所述输入数据分组中的指示所述低功率模式的开始的操作模式设定位进行解码,来生成用于启用所述输出偏移控制电路的使能信号,并且将所述使能信号输出至所述输出偏移控制电路。
3.根据权利要求2所述的源极驱动器IC,其中,所述接收电路通过包括第一嵌入式时钟点对点接口EPI线和第二EPI线的EPI型的接口,从所述定时控制器接收所述输入数据分组,并且
其中,所述输出偏移控制电路包括:检测电路,所述检测电路通过第一节点、第二节点和第三节点中的任一节点来检测所述第二时钟信号,第一接收电阻器和所述第一EPI线连接至所述第一节点,第二接收电阻器和所述第二EPI线连接至所述第二节点,所述第一接收电阻器和所述第二接收电阻器连接至所述第三节点;以及升压电路,所述升压电路将具有第一电压电平的所述第二时钟信号升压成具有高于所述第一电压电平的第二电压电平的所述第二时钟信号。
4.根据权利要求2所述的源极驱动器IC,其中,所述使能信号生成电路基于接收到具有第一值的所述操作模式设定位来输出第一使能信号,并且基于接收到具有第二值的所述操作模式设定位来输出第二使能信号,并且其中,所述输出偏移控制电路通过所述第一使能信号被启用并且通过所述第二使能信号被禁用。
5.根据权利要求2所述的源极驱动器IC,其中,基于在以所述正常模式操作时从第一帧的所述输入数据分组获得具有第一值的所述操作模式设定位,所述接收电路在驱动与所述第一帧连续的第二帧时通过被关闭而以所述低功率模式操作。
6.根据权利要求2所述的源极驱动器IC,其中,所述输出偏移控制电路包括:
关闭信号输入电路,所述关闭信号输入电路从所述定时控制器接收指示所述低功率模式的结束的低功率模式关闭信号;以及
唤醒信号生成电路,所述唤醒信号生成电路基于接收到所述低功率模式关闭信号来生成用于进入所述正常模式的唤醒信号并且将所述唤醒信号输出至所述接收电路,
其中,所述接收电路通过根据所述唤醒信号被启用而以所述正常模式操作。
7.根据权利要求6所述的源极驱动器IC,其中,所述关闭信号输入电路通过锁定线从所述定时控制器接收所述低功率模式关闭信号,所述锁定线用于传输指示所述第一时钟信号的获得完成的锁定信号。
8.根据权利要求1所述的源极驱动器IC,所述源极驱动器IC还包括引脚,具有第二电压电平的所述第二时钟信号输入至所述引脚,
其中,所述控制电路在以所述低功率模式操作时通过所述引脚接收所述第二时钟信号,并且将所接收到的第二时钟信号输出至所述输出缓冲器电路。
9.一种定时控制器,所述定时控制器包括:
发送电路,所述发送电路被配置为在以正常模式操作时通过预定类型的接口向源极驱动器集成电路IC输出包括图像数据和第一时钟信号的输入数据分组,并且在以低功率模式操作时被关闭;以及
定时发生电路,所述定时发生电路被配置为在以所述低功率模式操作时生成第二时钟信号并将所述第二时钟信号输出至所述源极驱动器IC。
10.根据权利要求9所述的定时控制器,所述定时控制器还包括:
分组生成电路,所述分组生成电路生成所述输入数据分组;以及
操作模式确定电路,所述操作模式确定电路被配置为将第一帧的第一图像数据和与所述第一帧连续的第二帧的第二图像数据进行比较,并且基于所述第一图像数据和所述第二图像数据彼此相同,确定在驱动所述第二帧时以所述低功率模式来操作所述源极驱动器IC,
其中,基于将所述源极驱动器IC的操作模式确定为所述低功率模式,由所述分组生成电路将用于以所述低功率模式操作所述源极驱动器IC的操作模式设定位包括在所述第一帧的所述输入数据分组中。
11.根据权利要求10所述的定时控制器,其中,所述操作模式确定电路基于在驱动所述第二帧时以所述低功率模式操作所述源极驱动器IC,将所述第二帧的所述第二图像数据和与所述第二帧连续的第三帧的第三图像数据进行比较,并且基于所述第二图像数据和所述第三图像数据彼此不同,确定在驱动所述第三帧时以所述正常模式来操作所述源极驱动器IC,并且
其中,所述定时发生电路生成指示所述低功率模式的结束的低功率模式关闭信号并且通过锁定线将所述低功率模式关闭信号发送至所述源极驱动器IC。
12.根据权利要求9所述的定时控制器,其中,所述发送电路和所述源极驱动器IC的接收电路是通过包括第一EPI线和第二EPI线的EPI型的接口连接在一起的,并且
其中,所述定时控制器还包括第一开关元件,所述第一开关元件被配置为当以所述低功率模式操作时通过被接通来将第一发送电阻器和所述第一EPI线所连接至的第一节点、第二发送电阻器和所述第二EPI线所连接至的第二节点、以及所述第一发送电阻器和所述第二发送电阻器所连接至的第三节点中的任一节点连接至所述定时发生电路,并且向所述第一节点、所述第二节点和所述第三节点中的任一节点输出所述第二时钟信号。
13.根据权利要求12所述的定时控制器,所述定时控制器还包括:
第二开关元件,所述第二开关元件被配置为当以所述正常模式操作时通过被接通来连接至所述第一EPI线,并且通过所述第一EPI线输出第一相位的第一EPI信号;以及
第三开关元件,所述第三开关元件被配置为当以所述正常模式操作时通过被接通来连接至所述第二EPI线,并且通过所述第二EPI线输出与所述第一相位相反的第二相位的第二EPI信号。
14.一种驱动源极驱动器集成电路IC的方法,所述方法包括以下步骤:
在正常模式区间期间,由接收电路从定时控制器接收输入数据分组,并且从所述输入数据分组获得图像数据和第一时钟信号;
在所述正常模式区间期间,由控制电路从所述接收电路接收并输出所述图像数据和所述第一时钟信号;
在所述正常模式区间期间,由输出缓冲器电路根据所述第一时钟信号放大并输出与所述图像数据相关的数据电压;
在低功率模式区间期间,由所述控制电路从所述定时控制器接收并输出第二时钟信号;以及
在所述低功率模式区间期间,由所述输出缓冲器电路根据所述第二时钟信号输出用于与所述第一时钟信号一起输出的所述数据电压。
15.根据权利要求14所述的方法,所述方法还包括以下步骤:
在接收并输出所述第二时钟信号之前,在所述正常模式区间期间,由使能信号生成电路对包括在所述输入数据分组中的指示所述低功率模式的开始的操作模式设定位进行解码,并且基于确认所述操作模式设定位具有第一值来输出第一使能信号;
由根据所述第一使能信号启用的输出偏移控制电路从所述定时控制器接收所述第二时钟信号;以及
由所述输出偏移控制电路对所述第二时钟信号的电压电平进行升压并且将其输出至所述控制电路。
CN202311560650.7A 2022-11-23 2023-11-21 源极驱动器集成电路及其驱动方法、以及定时控制器 Pending CN118072681A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020220157896A KR20240075966A (ko) 2022-11-23 2022-11-23 소스 드라이버 ic 및 그 구동 방법과, 타이밍 컨트롤러
KR10-2022-0157896 2022-11-23

Publications (1)

Publication Number Publication Date
CN118072681A true CN118072681A (zh) 2024-05-24

Family

ID=88965375

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311560650.7A Pending CN118072681A (zh) 2022-11-23 2023-11-21 源极驱动器集成电路及其驱动方法、以及定时控制器

Country Status (4)

Country Link
US (1) US20240169887A1 (zh)
EP (1) EP4375978A1 (zh)
KR (1) KR20240075966A (zh)
CN (1) CN118072681A (zh)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100971216B1 (ko) * 2008-08-25 2010-07-20 주식회사 동부하이텍 디스플레이
KR20120065840A (ko) * 2010-12-13 2012-06-21 삼성전자주식회사 디스플레이 구동 회로, 그것의 동작 방법, 및 그것을 포함하는 사용자 장치
TWI443968B (zh) * 2011-04-08 2014-07-01 Raydium Semiconductor Corp 源極驅動器及其接收器
KR102098010B1 (ko) * 2013-08-30 2020-04-07 주식회사 실리콘웍스 디스플레이 패널을 구동하는 소스 드라이버 집적회로
US10297232B2 (en) * 2014-03-10 2019-05-21 Silicon Works Co., Ltd. Source driver
KR102232915B1 (ko) * 2014-09-01 2021-03-29 삼성디스플레이 주식회사 표시 장치
KR102280939B1 (ko) * 2015-01-29 2021-07-27 삼성디스플레이 주식회사 표시 장치 및 그것의 휘도 제어 방법
KR102424434B1 (ko) * 2015-10-30 2022-07-25 삼성디스플레이 주식회사 타이밍 컨트롤러를 포함하는 표시 장치 및 타이밍 컨트롤러의 양방향 통신 방법

Also Published As

Publication number Publication date
US20240169887A1 (en) 2024-05-23
KR20240075966A (ko) 2024-05-30
EP4375978A1 (en) 2024-05-29

Similar Documents

Publication Publication Date Title
EP3591644B1 (en) Shift register, driving method therefor, gate driver device, and display device
US8971479B2 (en) Gate driving circuit
US20190222123A1 (en) Power supply apparatus and display apparatus including the same
KR101337897B1 (ko) 표시장치의 구동 제어회로
US10249234B2 (en) Data driving apparatus and display device using the same
US9159282B2 (en) Display device and method of canceling offset thereof
US20080204388A1 (en) Liquid crystal display device having time controller and source driver
CN107665675B (zh) 显示装置、栅极驱动器和驱动栅极驱动器的方法
US9349344B2 (en) Flat panel display device
US20100328237A1 (en) Touch control system for controlling touch panel
US20110292028A1 (en) Device and method for driving image display device
CN110264971B (zh) 防闪屏电路及方法、驱动电路、显示装置
US7719509B2 (en) Driver for liquid crystal display
US20100177089A1 (en) Gate driver and display driver using thereof
KR20130009120A (ko) 평판표시장치 및 이의 구동회로
US10192515B2 (en) Display device and data driver
US8411011B2 (en) Method and apparatus to generate control signals for display-panel driver
CN118072681A (zh) 源极驱动器集成电路及其驱动方法、以及定时控制器
US20140375617A1 (en) Semiconductor device, display device, and signal loading method
US20070236434A1 (en) Display drive device and liquid crystal display device
KR20170079338A (ko) 게이트 구동회로 및 이를 포함하는 표시장치
US10600348B2 (en) Scan driver and a driving method of scan driver
US11495189B1 (en) Source driver and output buffer thereof of liquid crystal display
US12062342B2 (en) Power supply system for display apparatus
US10026376B2 (en) Power management integrated circuit and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication