CN117854438A - 显示装置的像素及显示装置 - Google Patents

显示装置的像素及显示装置 Download PDF

Info

Publication number
CN117854438A
CN117854438A CN202311272260.XA CN202311272260A CN117854438A CN 117854438 A CN117854438 A CN 117854438A CN 202311272260 A CN202311272260 A CN 202311272260A CN 117854438 A CN117854438 A CN 117854438A
Authority
CN
China
Prior art keywords
signal
node
transistor
light emitting
terminal connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311272260.XA
Other languages
English (en)
Inventor
金京镐
李起昌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN117854438A publication Critical patent/CN117854438A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明公开了显示装置的像素及显示装置,显示装置的像素包括:第一电容器;第一晶体管;第二晶体管;第三晶体管,包括接收补偿信号的栅极、连接于第三节点的第一端子以及连接于第四节点的第二端子;第四晶体管,包括接收初始化信号的栅极、连接于第四节点的第一端子以及连接于初始化电压线的第二端子;第五晶体管,包括接收第一发光信号的栅极、连接于第一电源电压线的第一端子以及连接于第二节点的第二端子;发光元件,包括连接于第三节点的阳极以及连接于第二电源电压线的阴极;以及第八晶体管,包括接收具有与第一发光信号的相位不同的相位的第二发光信号的栅极、连接于第一节点的第一端子以及连接于第四节点的第二端子。

Description

显示装置的像素及显示装置
技术领域
本发明涉及一种显示装置,更详细地涉及一种显示装置的像素及包括所述像素的显示装置。
背景技术
有机发光显示装置之类显示装置的像素的驱动晶体管可以通过工艺偏差、劣化等具有彼此不同的阈值电压。通过这样的驱动晶体管的阈值电压偏差,所述显示装置的所述像素可能无法以均匀的亮度发光。
开发了执行补偿驱动晶体管的阈值电压的补偿工作的像素,以防止这样的亮度不均匀。但是,这样的像素可能需要用于执行所述补偿工作的追加信号,可能发生存储于所述像素的数据电压在所述信号的边沿处变更的现象(例如,反冲(Kickback)现象)。另外,当所述数据电压不期望地变更时,可能增加所述数据电压的摆动范围,并可能增加显示装置的电耗。
发明内容
本发明的一目的是提供一种可以减小电耗的显示装置的像素。
本发明的另一目的是提供一种可以减小电耗的显示装置。
但是,本发明要解决的课题不限于所述提及的课题,可以在不脱离本发明的构思以及领域的范围中进行各种扩展。
为了达成本发明的一目的,可以是,根据本发明的实施例的显示装置的像素包括:第一电容器,连接于第一电源电压线和第一节点之间;第一晶体管,包括连接于所述第一节点的栅极、连接于第二节点的第一端子以及连接于第三节点的第二端子;第二晶体管,包括接收写入信号的栅极、连接于数据线的第一端子以及连接于所述第二节点的第二端子;第三晶体管,包括接收补偿信号的栅极、连接于所述第三节点的第一端子以及连接于第四节点的第二端子;第四晶体管,包括接收初始化信号的栅极、连接于所述第四节点的第一端子以及连接于初始化电压线的第二端子;第五晶体管,包括接收第一发光信号的栅极、连接于所述第一电源电压线的第一端子以及连接于所述第二节点的第二端子;发光元件,包括连接于所述第三节点的阳极以及连接于第二电源电压线的阴极;以及第八晶体管,包括接收具有与所述第一发光信号的相位不同的相位的第二发光信号的栅极、连接于所述第一节点的第一端子以及连接于所述第四节点的第二端子。
在一实施例中,可以是,所述第二发光信号在所述数据线的数据电压通过所述第二晶体管、所述第一晶体管、所述第三晶体管以及所述第八晶体管施加于所述第一节点之后以及当所述发光元件发光时或者在所述发光元件发光之前具有上升沿,所述第一节点的电压在所述第二发光信号的所述上升沿处增加。
在一实施例中,可以是,所述第二发光信号是所述第一发光信号的反转信号。
在一实施例中,可以是,所述像素还包括:第六晶体管,包括接收所述第一发光信号的栅极、连接于所述第三节点的第一端子以及连接于所述发光元件的所述阳极的第二端子。
在一实施例中,可以是,所述像素还包括:第七晶体管,包括接收旁路信号的栅极、连接于阳极初始化电压线的第一端子以及连接于所述发光元件的所述阳极的第二端子。
在一实施例中,可以是,所述旁路信号是针对配置有所述像素的行的前一行的像素的所述写入信号。
在一实施例中,可以是,所述第一晶体管、所述第二晶体管、所述第五晶体管以及所述第八晶体管由PMOS(P型金属氧化物半导体;P-type Metal Oxide Semiconductor)晶体管实现,所述第三晶体管以及所述第四晶体管由NMOS(N型金属氧化物半导体;N-typeMetal Oxide Semiconductor)晶体管实现。
在一实施例中,可以是,针对所述像素的帧区间包括所述发光元件不发光的非发光区间以及所述发光元件发光的发光区间,所述非发光区间包括初始化所述第一节点的初始化区间以及所述数据线的数据电压施加于所述第一节点的数据写入及补偿区间。
在一实施例中,可以是,在所述初始化区间中,所述初始化信号以及所述第二发光信号具有激活电平,所述写入信号、所述补偿信号以及所述第一发光信号具有不激活电平,所述第四晶体管响应于具有所述激活电平的所述初始化信号而导通,所述第八晶体管响应于具有所述激活电平的所述第二发光信号而导通,所述初始化电压线的初始化电压通过所述第四晶体管以及所述第八晶体管施加于所述第一节点。
在一实施例中,可以是,在所述数据写入及补偿区间中,所述写入信号、所述补偿信号以及所述第二发光信号具有激活电平,所述初始化信号以及所述第一发光信号具有不激活电平,所述第二晶体管响应于具有所述激活电平的所述写入信号而导通,所述第三晶体管响应于具有所述激活电平的所述补偿信号而导通,所述第八晶体管响应于具有所述激活电平的所述第二发光信号而导通,所述数据线的所述数据电压通过所述第二晶体管、所述第一晶体管、所述第三晶体管以及所述第八晶体管施加于所述第一节点。
在一实施例中,可以是,所述非发光区间在所述数据写入及补偿区间之后还包括:偏置区间,向所述第二节点施加偏置电压。
在一实施例中,可以是,在所述偏置区间中,所述写入信号以及所述第二发光信号具有激活电平,所述补偿信号、所述初始化信号以及所述第一发光信号具有不激活电平,所述第二晶体管响应于具有所述激活电平的所述写入信号而导通,所述数据线的所述偏置电压通过所述第二晶体管施加于所述第二节点。
在一实施例中,可以是,在所述发光区间中,所述第一发光信号具有激活电平,所述写入信号、所述补偿信号、所述初始化信号以及所述第二发光信号具有不激活电平,所述第五晶体管响应于具有所述激活电平的所述第一发光信号而导通,所述第一晶体管基于所述第一节点的电压生成驱动电流,所述发光元件基于所述驱动电流发光。
在一实施例中,可以是,所述第二发光信号当所述第一发光信号不激活时激活,并当所述第一发光信号激活时不激活。
在一实施例中,可以是,所述第二发光信号在所述第一发光信号不激活之后以及在所述写入信号、所述初始化信号以及所述补偿信号中的至少一个激活之前激活,并在所述第一发光信号激活之前以及在所述写入信号、所述初始化信号以及所述补偿信号全部不激活之后不激活。
在一实施例中,可以是,所述像素还包括:第二电容器,连接于所述第一电源电压线和所述第二节点之间。
在一实施例中,可以是,所述第二电容器保持通过所述数据线以及所述第二晶体管施加于所述第二节点的数据电压。
为了达成本发明的一目的,根据本发明的实施例的显示装置的像素包括:第一电容器,连接于第一电源电压线和第一节点之间;第二电容器,连接于所述第一电源电压线和第二节点之间;第一晶体管,包括连接于所述第一节点的栅极、连接于所述第二节点的第一端子以及连接于第三节点的第二端子;第二晶体管,包括接收写入信号的栅极、连接于数据线的第一端子以及连接于所述第二节点的第二端子;第三晶体管,包括接收补偿信号的栅极、连接于所述第三节点的第一端子以及连接于第四节点的第二端子;第四晶体管,包括接收初始化信号的栅极、连接于所述第四节点的第一端子以及连接于初始化电压线的第二端子;第五晶体管,包括接收发光信号的栅极、连接于所述第一电源电压线的第一端子以及连接于所述第二节点的第二端子;第六晶体管,包括接收所述发光信号的栅极、连接于所述第三节点的第一端子以及连接于第五节点的第二端子;第七晶体管,包括接收旁路信号的栅极、连接于阳极初始化电压线的第一端子以及连接于所述第五节点的第二端子;发光元件,包括连接于所述第五节点的阳极以及连接于第二电源电压线的阴极;以及第八晶体管,包括接收所述发光信号的反转信号的栅极、连接于所述第一节点的第一端子以及连接于所述第四节点的第二端子。
为了达成本发明的另一目的,根据本发明的实施例的显示装置包括:显示面板,包括多个像素;数据驱动器,将数据电压提供于所述多个像素的每一个;扫描驱动器,将写入信号、补偿信号以及初始化信号提供于所述多个像素的每一个;以及发光驱动器,将具有彼此不同相位的第一发光信号以及第二发光信号提供于所述多个像素的每一个。所述多个像素的每一个包括:第一电容器,连接于第一电源电压线和第一节点之间;第一晶体管,包括连接于所述第一节点的栅极、连接于第二节点的第一端子以及连接于第三节点的第二端子;第二晶体管,包括接收所述写入信号的栅极、连接于数据线的第一端子以及连接于所述第二节点的第二端子;第三晶体管,包括接收所述补偿信号的栅极、连接于所述第三节点的第一端子以及连接于第四节点的第二端子;第四晶体管,包括接收所述初始化信号的栅极、连接于所述第四节点的第一端子以及连接于初始化电压线的第二端子;第五晶体管,包括接收所述第一发光信号的栅极、连接于所述第一电源电压线的第一端子以及连接于所述第二节点的第二端子;发光元件,包括连接于所述第三节点的阳极以及连接于第二电源电压线的阴极;以及第八晶体管,包括接收所述第二发光信号的栅极、连接于所述第一节点的第一端子以及连接于所述第四节点的第二端子。
在一实施例中,可以是,所述第二发光信号在所述数据线的所述数据电压通过所述第二晶体管、所述第一晶体管、所述第三晶体管以及所述第八晶体管施加于所述第一节点之后以及当所述发光元件发光时或者在所述发光元件发光之前具有上升沿,所述第一节点的电压在所述第二发光信号的所述上升沿处增加。
根据本发明的实施例的显示装置的像素可以包括响应于具有与第一发光信号不同相位的第二发光信号(例如,所述第一发光信号的反转信号)而将第一节点(例如,连接于第一晶体管的栅极的栅极节点)和第四节点彼此连接的第八晶体管。所述第一节点的电压可以在所述第二发光信号的上升沿处增加。由此,可以减小数据电压的摆动范围,并减小所述显示装置的电耗。
另外,根据本发明的实施例的显示装置的像素可以还包括连接于第一电源电压线(例如,高电源电压线)和第二节点(例如,连接于第一晶体管的源极的源极节点)之间的第二电容器。通过保持施加于所述第二节点的数据电压的所述第二电容器,数据写入及补偿区间增加,即使所述显示装置以高频率(例如,约240Hz)驱动,也可以正常执行数据写入及补偿工作。
但是,本发明的效果不限于所述提及的效果,可以在不脱离本发明的构思以及领域的范围中进行各种扩展。
附图说明
图1是示出根据本发明的一实施例的像素的电路图。
图2是用于说明根据本发明的一实施例的像素的工作的时序图。
图3是用于说明在初始化区间中的像素的工作的一例的电路图。
图4是用于说明在栅极写入及补偿区间中的像素的工作的一例的电路图。
图5是用于说明在偏置区间中的像素的工作的一例的电路图。
图6是用于说明在发光区间中的像素的工作的一例的电路图。
图7是用于说明根据本发明的另一实施例的像素的工作的时序图。
图8是示出根据本发明的另一实施例的像素的电路图。
图9是用于说明根据本发明的另一实施例的像素的工作的时序图。
图10是示出根据本发明的实施例的显示装置的框图。
图11是示出包括根据本发明的实施例的显示装置的电子设备的框图。
图12是示出根据本发明的实施例的电子设备的一例的框图。
(附图标记说明)
100、200、PX:像素
T1、T2、T3、T4、T5、T6、T7、T8:晶体管
Cst:第一电容器
Chold:第二电容器
EL:发光元件
600:显示装置
610:显示面板
620:数据驱动器
630:扫描驱动器
640:发光驱动器
650:控制器
具体实施方式
以下,参照所附的附图,更详细地说明本发明的优选实施例。针对附图上的相同的构成要件使用相同的附图标记,针对相同的构成要件省略重复说明。
图1是示出根据本发明的一实施例的像素的电路图。
参照图1,根据本发明的实施例的像素100可以包括第一电容器Cst、第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、发光元件EL以及第八晶体管T8。在一实施例中,像素100可以还包括第六晶体管T6以及第七晶体管T7。
第一电容器Cst可以连接于第一电源电压线ELVDDL和第一节点N1之间。在一实施例中,第一电源电压线ELVDDL可以是用于传输高电源电压ELVDD的高电源电压线。另外,第一节点N1可以是连接于第一晶体管T1的栅极的栅极节点。在一实施例中,第一电容器Cst可以称为用于存储数据电压的存储电容器。另外,在一实施例中,第一电容器Cst可以包括连接于第一电源电压线ELVDDL的第一电极以及连接于第一节点N1的第二电极。
第一晶体管T1可以基于第一节点N1的电压生成驱动电流。在一实施例中,第一晶体管T1可以称为用于驱动发光元件EL的驱动晶体管。另外,在一实施例中,第一晶体管T1可以包括连接于第一节点N1的栅极、连接于第二节点N2的第一端子(例如,源极)以及连接于第三节点N3的第二端子(例如,漏极)。
第二晶体管T2可以响应于写入信号GW[n]而将数据线DL连接于第二节点N2。第二节点N2可以是连接于第一晶体管T1的源极的源极节点。在一实施例中,第二晶体管T2可以称为用于将数据线DL的数据电压传输于第二节点N2的扫描晶体管或开关晶体管。另外,在一实施例中,第二晶体管T2可以包括接收写入信号GW[n]的栅极、连接于数据线DL的第一端子以及连接于第二节点N2的第二端子。
第三晶体管T3可以响应于补偿信号GC而将第三节点N3和第四节点N4彼此连接。第三节点N3可以是连接于第一晶体管T1的漏极的漏极节点。在一实施例中,第三晶体管T3可以称为用于使第一晶体管T1二极管连接的补偿晶体管。另外,在一实施例中,第三晶体管T3可以包括接收补偿信号GC的栅极、连接于第三节点N3的第一端子以及连接于第四节点N4的第二端子。
第四晶体管T4可以响应于初始化信号GI而将初始化电压线VINITL连接于第四节点N4。在一实施例中,第四晶体管T4可以称为用于将初始化电压VINIT提供于第一节点N1(即,所述栅极节点)的栅极初始化晶体管。另外,在一实施例中,第四晶体管T4可以包括接收初始化信号GI的栅极、连接于第四节点N4的第一端子以及连接于初始化电压线VINITL的第二端子。
可以是,第五晶体管T5响应于第一发光信号EM1而将第一电源电压线ELVDDL和第二节点N2彼此连接,第六晶体管T6响应于第一发光信号EM1而将第三节点N3和第五节点N5彼此连接。在一实施例中,第五晶体管T5以及第六晶体管T6可以称为用于形成从第一电源电压线ELVDDL到第二电源电压线ELVSSL的所述驱动电流的路径的发光晶体管。另外,在一实施例中,可以是,第五晶体管T5包括接收第一发光信号EM1的栅极、连接于第一电源电压线ELVDDL的第一端子以及连接于第二节点N2的第二端子,第六晶体管T6包括接收第一发光信号EM1的栅极、连接于第三节点N3的第一端子以及连接于第五节点N5(即,发光元件EL的阳极)的第二端子。
第七晶体管T7可以响应于旁路信号GB而将阳极初始化电压线AVINITL连接于第五节点N5。在一实施例中,第七晶体管T7可以称为用于将阳极初始化电压AVINIT提供于第五节点N5(即,发光元件EL的所述阳极)的阳极初始化晶体管。在一实施例中,初始化电压线VINITL和阳极初始化电压线AVINITL可以是彼此不同的线。在另一实施例中,初始化电压线VINITL和阳极初始化电压线AVINITL可以是单个的一个线。在此情况下,初始化电压VINIT和阳极初始化电压AVINIT可以是彼此相同的电压。另外,在一实施例中,旁路信号GB可以是针对配置有像素100的行的前一行的像素的写入信号GW[n-1]。例如,当像素100配置于第N行(N是2以上的整数)时,针对像素100的旁路信号GB可以是施加于第N-1行的像素的写入信号GW[n-1]。在另一实施例中,旁路信号GB可以是与写入信号GW[n-1]不同的信号。另外,在一实施例中,第七晶体管T7可以包括接收旁路信号GB的栅极、连接于阳极初始化电压线AVINITL的第一端子以及连接于第五节点N5(即,发光元件EL的所述阳极)的第二端子。
发光元件EL可以响应于通过第一晶体管T1生成的所述驱动电流而发光。在一实施例中,发光元件EL可以是有机发光二极管(Organic Light Emitting Diode;OLED),但不限于此。例如,发光元件EL可以是纳米发光二极管(Nano light Emitting Diode;NED)、量子点(Quantum Dot;QD)发光二极管、微型发光二极管、无机发光二极管或其它任意合适的发光元件。另外,在一实施例中,发光元件EL可以包括连接于第五节点N5(即,通过第六晶体管T6连接于第三节点N3)的阳极以及连接于第二电源电压线ELVSSL的阴极。在一实施例中,第二电源电压线ELVSSL可以是用于传输低电源电压ELVSS的低电源电压线。
第八晶体管T8可以响应于第二发光信号EM2而将第一节点N1和第四节点N4彼此连接。第二发光信号EM2可以具有与第一发光信号EM1的相位不同的相位。在一实施例中,第二发光信号EM2可以是第一发光信号EM1的反转信号EM1B。例如,第二发光信号EM2可以在第一发光信号EM1不激活时激活,并在第一发光信号EM1激活时不激活。即,第二发光信号EM2可以在第一发光信号EM1具有不激活电平的非发光区间中具有激活电平,并在第一发光信号EM1具有激活电平的发光区间中具有不激活电平。因此,第八晶体管T8可以在所述非发光区间中导通,并在所述发光区间中截止。另外,在一实施例中,第八晶体管T8可以包括接收第二发光信号EM2的栅极、连接于第一节点N1的第一端子以及连接于第四节点N4的第二端子。
在一实施例中,像素100的第一至第八晶体管T1~T8的至少一部分可以由具有小泄漏电流的NMOS(N型金属氧化物半导体;N-type Metal Oxide Semiconductor)晶体管实现。例如,可以是,如图1所示,第一、第二、第五至第八晶体管T1、T2、T5~T8由PMOS(P型金属氧化物半导体;P-type Metal Oxide Semiconductor)晶体管实现,第三以及第四晶体管T3、T4由所述NMOS晶体管实现。在另一实施例中,第一至第八晶体管T1~T8的全部可以由所述PMOS晶体管实现,或者由所述NMOS晶体管实现。
以下,参照图1至图6后述根据本发明的一实施例的像素100的工作。
图2是用于说明根据本发明的一实施例的像素的工作的时序图,图3是用于说明在初始化区间中的像素的工作的一例的电路图,图4是用于说明在栅极写入及补偿区间中的像素的工作的一例的电路图,图5是用于说明在偏置区间中的像素的工作的一例的电路图,图6是用于说明在发光区间中的像素的工作的一例的电路图。
参照图1以及图2,针对像素100的帧区间FP可以包括发光元件EL不发光的非发光区间NEP以及发光元件EL发光的发光区间EP。在一实施例中,第二发光信号EM2可以是具有与第一发光信号EM1的相位相反的相位的第一发光信号EM1的反转信号EM1B。在此情况下,第二发光信号EM2可以在发光区间EP的结束时间点(即,非发光区间NEP的开始时间点)处具有下降沿,并在非发光区间NEP的结束时间点(即,发光区间EP的开始时间点)处具有上升沿RE。
另外,非发光区间NEP可以包括初始化第一节点N1的初始化区间IP以及数据线DL的数据电压(或者从所述数据电压减去第一晶体管T1的阈值电压的电压)施加于第一节点N1的数据写入及补偿区间DWCP。在一实施例中,如图2所示,非发光区间NEP可以在数据写入及补偿区间DWCP之后还包括向第二节点N2施加偏置电压的偏置区间BP。另一方面,尽管在图2中未示出,非发光区间NEP可以在针对像素100的激活写入信号GW[n]的数据写入及补偿区间DWCP之前及/或偏置区间BP之前还包括激活旁路信号GB或针对前一像素行的写入信号GW[n-1]的阳极初始化区间。可以是,在所述阳极初始化区间中,第七晶体管T7响应于旁路信号GB而导通,阳极初始化电压线AVINITL的阳极初始化电压AVINIT提供于第五节点N5(即,发光元件EL的阳极),因此可以初始化发光元件EL的所述阳极。
可以是,在初始化区间IP中,第一发光信号EM1具有不激活电平(例如,高电平),第二发光信号EM2具有激活电平(例如,低电平),初始化信号GI具有激活电平(例如,高电平),补偿信号GC具有不激活电平(例如,低电平),写入信号GW[n]具有不激活电平(例如,高电平)。如图3所示,可以是,第四晶体管T4响应于具有所述激活电平(例如,高电平)的初始化信号GI而导通,第八晶体管T8响应于具有所述激活电平(例如,低电平)的第二发光信号EM2而导通。可以是,初始化电压线VINITL的初始化电压VINIT通过第四晶体管T4以及第八晶体管T8施加于第一节点N1(即,栅极节点),因此初始化第一节点N1(即,所述栅极节点)。
可以是,在数据写入及补偿区间DWCP中,第一发光信号EM1具有不激活电平(例如,高电平),第二发光信号EM2具有激活电平(例如,低电平),初始化信号GI具有不激活电平(例如,低电平),补偿信号GC具有激活电平(例如,高电平),写入信号GW[n]具有激活电平(例如,低电平)。如图4所示,可以是,第二晶体管T2响应于具有所述激活电平(例如,低电平)的写入信号GW[n]而导通,第三晶体管T3响应于具有所述激活电平(例如,高电平)的补偿信号GC而导通,第八晶体管T8响应于具有所述激活电平(例如,低电平)的第二发光信号EM2而导通。数据线DL的数据电压VDAT可以通过第二晶体管T2、第一晶体管T1、第三晶体管T3以及第八晶体管T8施加于第一节点N1。在此情况下,第一晶体管T1通过第三晶体管T3以及第八晶体管T8二极管连接,数据电压VDAT通过二极管连接的第一晶体管T1施加于第一节点N1,因此第一节点N1的电压V_N1可以成为从数据电压VDAT减去第一晶体管的阈值电压(VTH)的电压(VDAT-VTH)。
但是,虽然在数据写入及补偿区间DWCP中第一节点N1的电压V_N1成为从数据电压VDAT减去阈值电压(VTH)的电压(VDAT-VTH),但是在数据写入及补偿区间DWCP之后的补偿信号GC的下降沿FE处第一节点N1的电压V_N1可能减小。即,由于第三晶体管T3的栅极和第三晶体管T3的第二端子之间的寄生电容器或者补偿信号GC的线与第一节点N1(或者第一电容器Cst的第二电极)之间的寄生电容器,可能发生在补偿信号GC的下降沿FE处第一节点N1的电压V_N1减小相当于反冲电压的反冲现象。当第一节点N1的电压V_N1减小时,应增加数据电压VDAT,以使得在发光区间EP中的第一节点N1的电压V_N1具有期望的电压电平。另外,这样的反冲电压(即,数据电压VDAT的增加量)可能相对于用于最高灰度级(例如,255灰度级)的最低数据电压(即,白色数据电压)(第一晶体管T1导通而)相对小,但是相对于用于最低灰度级(例如,0灰度级)的最高数据电压(即,黑色数据电压)(第一晶体管T1截止而)相对大。因此,可能是,由于通过补偿信号GC产生的所述反冲现象,数据电压VDAT的摆动范围增加,由于数据电压VDAT的所述摆动范围的增加,显示装置的电耗增加。
可以是,在偏置区间BP中,第一发光信号EM1具有不激活电平(例如,高电平),第二发光信号EM2具有激活电平(例如,低电平),初始化信号GI具有不激活电平(例如,低电平),补偿信号GC具有不激活电平(例如,低电平),写入信号GW[n]具有激活电平(例如,低电平)。可以是,如图5所示,第二晶体管T2响应于具有所述激活电平(例如,低电平)的写入信号GW[n]而导通,数据线DL的偏置电压VBIAS通过第二晶体管T2施加于第二节点N2。基于施加于第二节点N2的偏置电压VBIAS,可以消除或减小第一晶体管T1的滞后。在一实施例中,偏置电压VBIAS可以是针对位于与像素100的行不同的行的像素的数据电压,但不限于此。在另一实施例中,偏置电压VBIAS可以是具有预先确定的电压电平的恒定的电压。
可以是,在发光区间EP中,第一发光信号EM1具有激活电平(例如,低电平),第二发光信号EM2具有不激活电平(例如,高电平),初始化信号GI具有不激活电平(例如,低电平),补偿信号GC具有不激活电平(例如,低电平),写入信号GW[n]具有不激活电平(例如,高电平)。可以是,如图6所示,第一晶体管T1基于第一节点N1的电压V_N1而生成驱动电流IDR,第五晶体管T5以及第六晶体管T6响应于具有所述激活电平(例如,低电平)的第一发光信号EM1而导通。因此,可以是,向发光元件EL提供通过第一晶体管T1生成的驱动电流IDR,发光元件EL基于驱动电流IDR发光。
另一方面,当像素100不包括第八晶体管T8时,由于在发光区间EP的开始时间点处(即,在第一发光信号EM1的下降沿处)通过第一发光信号EM1产生的反冲现象,第一节点N1的电压V_N1'可能进一步降低。因此,可能是,当像素100不包括第八晶体管T8时,由于通过第一发光信号EM1产生的所述反冲现象,数据电压VDAT的摆动范围进一步增加,所述显示装置的电耗进一步增加。
但是,在根据本发明的实施例的像素100中,当在第一节点N1的电压V_N1成为从数据电压VDAT减去阈值电压(VTH)的电压(VDAT-VTH)之后发光元件EL发光时(即,在发光区间EP的开始时间点处)第二发光信号EM2可以具有上升沿RE。另外,第一节点N1的电压V_N1可以在发光区间EP的开始时间点处(即,在第二发光信号EM2的上升沿RE处)增加。即,通过第八晶体管T8的栅极和第八晶体管T8的第一端子之间的寄生电容器,或者第二发光信号EM2的线和第一节点N1之间的寄生电容器,可以产生在第二发光信号EM2的上升沿RE处第一节点N1的电压V_N1增加相当于反冲电压的反冲现象。因此,可以通过在第二发光信号EM2的上升沿RE处的所述反冲现象来增加或补偿由于通过补偿信号GC产生的所述反冲现象而减小的第一节点N1的电压V_N1。由此,在根据本发明的实施例的像素100中,利用在第二发光信号EM2的上升沿RE处的所述反冲现象,可以减小数据电压VDAT的摆动范围,并减小包括像素100的显示装置的功耗。
图7是用于说明根据本发明的另一实施例的像素的工作的时序图。
图7的时序图除了第二发光信号EM2的下降沿FE'以及上升沿RE'的时序与图2所示的时序不同之外,可以与图2的时序图实质上相同。
参照图7,第二发光信号EM2可以在第一发光信号EM1不激活之后以及在写入、初始化以及补偿信号GW[n]、GI、GC中的至少一个激活之前激活,并在第一发光信号EM1激活之前以及在写入、初始化以及补偿信号GW[n]、GI、GC全部不激活之后不激活。即,第二发光信号EM2可以在非发光区间NEP的开始时间点和初始化区间IP的开始时间点之间具有下降沿FE',并在偏置区间BP的结束时间点和非发光区间NEP的结束时间点之间具有上升沿RE'。如此,第二发光信号EM2在数据电压通过第二、第一、第三以及第八晶体管施加于第一节点之后以及在发光元件EL(参照图1)发光之前具有上升沿RE',可以通过在第二发光信号EM2的上升沿RE'处的反冲现象来增加所述第一节点的电压。由此,可以减小数据电压的摆动范围,并减小显示装置的功耗。
图8是示出根据本发明的另一实施例的像素的电路图,图9是用于说明根据本发明的另一实施例的像素的工作的时序图。
参照图8,根据本发明的另一实施例的像素200可以包括第一电容器Cst、第二电容器Chold、第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、发光元件EL以及第八晶体管T8。图8的像素200除了还包括连接于第一电源电压线ELVDDL和第二节点N2之间的第二电容器Chold之外,可以具有与图1的像素100实质上相同的结构以及工作。另外,图9的时序图除了数据写入及补偿区间DWCP'比图2所示的数据写入及补偿区间DWCP增加之外,可以与图2的时序图实质上相同。
第二电容器Chold可以在数据写入及补偿区间DWCP'中保持通过数据线DL以及第二晶体管T2施加于第二节点N2的数据电压。在一实施例中,第二电容器Chold可以称为用于保持所述数据电压的保持电容器。另外,在一实施例中,第二电容器Chold可以包括连接于第一电源电压线ELVDDL的第一电极以及连接于第二节点N2的第二电极。
如图9所示,即使向像素200施加与图2所示的信号EM1、EM2、GI、GC、GW[n]相同的信号EM1、EM2、GI、GC、GW[n],针对像素200的数据写入及补偿区间DWCP'也可以比针对图1所示的像素100的数据写入及补偿区间DWCP增加。在一实施例中,针对像素200的数据写入及补偿区间DWCP'可以最大地延长至补偿信号GC的下降沿FE。第二电容器Chold可以在写入信号GW[n]具有激活电平的期间存储所述数据电压,并在写入信号GW[n]不激活之后也在第二节点N2处保持所述数据电压。由此,在写入信号GW[n]不激活之后,也可以执行通过二极管连接的第一晶体管T1向第一节点N1施加所述数据电压的数据写入及补偿工作。如此,针对像素200的数据写入及补偿区间DWCP'增加,因此即使包括像素200的显示装置以高频率(例如,约240Hz)驱动,也可以正常执行所述数据写入及补偿工作。
图10是示出根据本发明的实施例的显示装置的框图。
参照图10,根据本发明的实施例的显示装置600可以包括:显示面板610,包括多个像素PX;数据驱动器620,将数据电压VDAT提供于多个像素PX的每一个;扫描驱动器630,将写入信号GW、补偿信号GC、初始化信号GI及/或旁路信号GB提供于多个像素PX的每一个;发光驱动器640,将具有彼此不同相位的第一发光信号EM1以及第二发光信号EM2提供于多个像素PX的每一个;以及控制器650,控制数据驱动器620、扫描驱动器630以及发光驱动器640。
显示面板610可以包括多个像素PX。根据实施例,显示面板610的各像素PX可以是图1的像素100、图8的像素200或与此类似的像素。各像素PX可以包括响应于第二发光信号EM2而将第一节点和第四节点彼此连接的第八晶体管。所述第一节点的电压可以在所述第二发光信号的上升沿处增加。由此,可以减小数据电压VDAT的摆动范围,并减小显示装置600的电耗。在一实施例中,各像素PX可以还包括连接于第一电源电压线和第二节点之间的第二电容器。通过保持施加于所述第二节点的数据电压VDAT的所述第二电容器,数据写入及补偿区间增加,因此即使显示装置600以高频率(例如,约240Hz)驱动,各像素PX也可以正常执行数据写入及补偿工作。
数据驱动器620可以基于从控制器650接收的数据控制信号DCTRL以及输出图像数据ODAT而将数据电压VDAT提供于多个像素PX。在一实施例中,数据控制信号DCTRL可以包括输出数据使能信号、水平起始信号以及负载信号,但不限于此。在一实施例中,数据驱动器620以及控制器650可以由单个集成电路实现,这种集成电路可以称为时序控制器嵌入式数据驱动器(Timing controller Embedded Data driver;TED)。在另一实施例中,数据驱动器620以及控制器650可以由单独的集成电路实现。
扫描驱动器630可以基于从控制器650接收的扫描控制信号SCTRL而将写入信号GW、补偿信号GC、初始化信号GI及/或旁路信号GB提供于多个像素PX。在一实施例中,扫描控制信号SCTRL可以包括扫描开始信号以及扫描时钟信号,但不限于此。在一实施例中,扫描驱动器630可以集成或形成于显示面板610的周边区域。在另一实施例中,扫描驱动器630可以集成或形成于显示面板610的显示区域。在又另一实施例中,扫描驱动器630可以由一个或其以上的集成电路实现。
发光驱动器640可以基于从控制器650接收的发光控制信号EMCTRL而将第一发光信号EM1以及第二发光信号EM2提供于多个像素PX。发光控制信号EMCTRL可以包括发光开始信号以及发光时钟信号,但不限于此。第二发光信号EM2可以具有与第一发光信号EM1的相位不同的相位(例如,相反的相位)。在一实施例中,第二发光信号EM2可以是第一发光信号EM1的反转信号。例如,第二发光信号EM2可以当第一发光信号EM1不激活时激活,并当第一发光信号EM1激活时不激活。在另一实施例中,第二发光信号EM2可以在第一发光信号EM1不激活之后以及在写入、初始化以及补偿信号GW、GI、GC中的至少一个激活之前激活,并在第一发光信号EM1激活之前以及在写入、初始化以及补偿信号GW、GI、GC全部不激活之后不激活。另外,在一实施例中,发光驱动器640可以集成或形成于显示面板610的周边区域。在另一实施例中,发光驱动器640可以集成或形成于显示面板610的显示区域。在又另一实施例中,发光驱动器640可以由一个或其以上的集成电路实现。
控制器650(例如,时序控制器(Timing Controller;T-CON))可以从外部的主机处理器(例如,图形处理部(Graphics Processing Unit;GPU)、应用程序处理器(ApplicationProcessor;AP)或图形卡(Graphics Card)接收输入图像数据IDAT以及控制信号CTRL。在一实施例中,控制信号CTRL可以包括垂直同步信号、水平同步信号、输入数据使能信号、主时钟信号等,但不限于此。控制器650可以基于输入图像数据IDAT以及控制信号CTRL生成输出图像数据ODAT、数据控制信号DCTRL、扫描控制信号SCTRL以及发光控制信号EMCTRL。控制器650可以将输出图像数据ODAT以及数据控制信号DCTRL提供于数据驱动器620来控制数据驱动器620,并将扫描控制信号SCTRL提供于扫描驱动器630来控制扫描驱动器630,并将发光控制信号EMCTRL提供于发光驱动器640来控制发光驱动器640。
图11是示出包括根据本发明的实施例的显示装置的电子设备的框图。
参照图11,电子设备1100可以包括处理器1110、内存装置1120、存储装置1130、输入输出装置1140、电源1150以及显示装置1160。电子设备1100可以还包括能够与视频卡、声卡、内存卡、USB装置等通信或者与其它系统通信的各种端口(port)。
处理器1110可以执行特定计算或者任务(task)。根据实施例,处理器1110可以是微处理器(microprocessor)、中央处理装置(CPU)等。处理器1110可以通过地址总线(address bus)、控制总线(control bus)以及数据总线(data bus)等与其它构成要件连接。根据实施例,处理器1110也可以与外设组件互连(Peripheral ComponentInterconnect;PCI)总线之类扩展总线连接。
内存装置1120可以存储电子设备1100的工作所需的数据。例如,内存装置1120可以包括EPROM(可擦可编程只读存储器;Erasable Programmable Read-Only Memory)、EEPROM(带电可擦可编程只读存储器;Electrically Erasable Programmable Read-OnlyMemory)、闪速存储器(Flash Memory)、PRAM(相变随机存取存储器;Phase Change RandomAccess Memory)、RRAM(电阻随机存取存储器;Resistance Random Access Memory)、NFGM(纳米浮栅存储器;Nano Floating Gate Memory)、PoRAM(聚合物随机存取存储器;PolymerRandom Access Memory)、MRAM(磁性随机存取存储器;Magnetic Random Access Memory)、FRAM(铁电随机存取存储器;Ferroelectric Random Access Memory)等之类非挥发性内存装置及/或DRAM(动态随机存取存储器;Dynamic Random Access Memory)、SRAM(静态随机存取存储器;Static Random Access Memory)、移动DRAM等之类挥发性内存装置。
存储装置1130可以包括固态驱动器(Solid State Drive;SSD)、硬盘驱动器(HardDisk Drive;HDD)、光盘只读存储器(CD-ROM)等。输入输出装置1140可以包括键盘、小键盘、触摸板、触摸屏、鼠标等之类输入部件以及扬声器、打印机等之类输出部件。电源1150可以供应电子设备1100的工作所需的电力。显示装置1160可以通过所述总线或者其它通信链路与其它构成要件连接。
在显示装置1160中,各像素可以包括响应于第二发光信号而将第一节点和第四节点彼此连接的第八晶体管。所述第一节点的电压可以在所述第二发光信号的上升沿处增加。由此,可以减小数据电压的摆动范围,并减小显示装置1160的电耗。在一实施例中,各像素可以还包括连接于第一电源电压线和第二节点之间的第二电容器。通过保持施加于所述第二节点的数据电压的所述第二电容器,数据写入及补偿区间增加,因此即使显示装置1160以高频率(例如,约240Hz)驱动,各像素也可以正常执行数据写入及补偿工作。
根据实施例,电子设备1100可以是数字电视(Digital Television)、3D电视、移动电话(Cellular Phone)、智能电话(Smart Phone)、平板计算机(Tablet Computer)、VR(虚拟现实;Virtual Reality)设备、个人用计算机(Personal Computer;PC)、家用电子设备、笔记本计算机(Laptop Computer)、个人信息终端(personal digital assistant;PDA)、便携式多媒体播放器(portable multimedia player;PMP)、数码相机(Digital Camera)、音乐播放器(Music Player)、便携式游戏机(portable game console)、导航仪(Navigation)等之类包括显示装置1160的任意的电子设备。
图12是示出根据本发明的实施例的电子设备的一例的框图。
电子装置2101在操作系统内通过显示模组2140输出各种信息。若处理器2110运行存储于存储器2120的应用程序,则显示模组2140通过显示面板2141向用户提供应用程序信息。
处理器2110通过输入模组2130或传感器模组2161获得外部输入,并运行与外部输入对应的应用程序。例如,当用户选择显示在显示面板2141的相机图标时,处理器2110通过输入传感器2161-2获得用户输入,并激活相机模组2171。处理器2110将与通过相机模组2171获得的拍摄图像对应的图像数据传输于显示模组2140。显示模组2140可以将与拍摄图像对应的图像通过显示面板2141进行显示。
作为又另一例,当在显示模组2140中运行个人信息认证时,指纹传感器2161-1获得输入的指纹信息作为输入数据。处理器2110将通过指纹传感器2161-1获得的输入数据与存储于存储器2120的认证数据进行比较,根据比较结果运行应用程序。显示模组2140可以将根据应用程序的逻辑运行的信息通过显示面板2141进行显示。
作为又另一例,当选择显示在显示模组2140的音乐流媒体图标时,处理器2110通过输入传感器2161-2获得用户输入,并激活存储于存储器2120的音乐流媒体应用程序。若在音乐流媒体应用程序中输入音乐运行命令,则处理器2110激活音响输出模组2163而向用户提供符合音乐运行命令的音响信息。
以上,简略说明了电子装置2101的工作。以下,详细说明电子装置2101的结构。后述的电子装置2101的结构中的一部分可以一体化而提供为一个结构,一个结构也可以分离为两个以上的结构而提供。
参照图12,电子装置2101可以通过网络(例如,近距离无线通信网络或远距离无线通信网络)与外部电子装置2102通信。根据一实施例,电子装置2101可以包括处理器2110、存储器2120、输入模组2130、显示模组2140、电源模组2150、内置型模组2160以及外置型模组2170。根据一实施例,电子装置2101可以省略上述构成要件中的至少一个,或者追加一个以上的其它构成要件。根据一实施例,上述构成要件中的一部分构成要件(例如,传感器模组2161、天线模组2162或音响输出模组2163)可以整合到另一构成要件(例如,显示模组2140)。
处理器2110可以运行软件而控制连接于处理器2110的电子装置2101的至少一个其它构成要件(例如,硬件或软件构成要件),并可以执行各种数据处理或运算。根据一实施例,作为数据处理或运算的至少一部分,处理器2110可以将从其它构成要件(例如,输入模组2130、传感器模组2161或通信模组2173)接收的命令或数据存储于挥发性存储器2121,并处理存储于挥发性存储器2121的命令或数据,结果数据存储于非挥发性存储器2122。
处理器2110可以包括主处理器2111和辅助处理器2112。主处理器2111可以包括中央处理装置2111-1(CPU:central processing unit)以及应用程序处理器(AP:application processor)中的一个以上。主处理器2111也可以还包括图形处理部2111-2(GPU:graphics processing unit),通信处理器(CP:communication processor)以及图像信号处理器(ISP:image signal processor)中的任一个以上。主处理器2111也可以还包括神经网络处理装置2111-3(NPU:neural processing unit)。神经网络处理装置2111-3是对人工智能模型的处理特殊化的处理器,人工智能模型可以通过机器学习生成。人工智能模型可以包括多个人工神经网络层。人工神经网络可以是深度神经网络(DNN:deep neuralnetwork)、CNN(convolutional neural network;卷积神经网络)、RNN(循环神经网络;recurrent neural network)、RBM(受限玻尔兹曼机;restricted boltzmann machine)、DBN(深度置信网络;deep belief network)、BRDNN(双向循环深度神经网络;bidirectional recurrent deep neural network)、深度Q网络(deep Q-networks)以及上述中两个以上的组合中的一个,但是不限于前述的例子。人工智能模型可以除了硬件结构之外,追加地或替代地包括软件结构。上述的处理装置(processing unit)以及处理器中的至少两个可以由一个整合的结构(例如,单个芯片)实现,或者各自由独立的结构(例如,多个芯片)实现。
辅助处理器2112可以包括控制器。所述控制器可以包括接口变换电路以及时序控制电路。所述控制器从主处理器2111接收图像信号,并将图像信号的数据格式变换为与显示模组2140的接口规格匹配而输出图像数据。所述控制器可以输出显示模组2140的驱动所需的各种控制信号。
辅助处理器2112可以还包括数据变换电路2112-2、伽马校正电路2112-3、渲染电路2112-4等。数据变换电路2112-2可以从所述控制器接收图像数据,并根据电子装置2101的特性或用户的设定等补偿图像数据以使得以期望的亮度显示图像,或者为了降低电耗或补偿残像等而变换图像数据。伽马校正电路2112-3可以变换图像数据或伽马基准电压等以使得显示在电子装置2101的图像具有期望的伽马特性。渲染电路2112-4可以从所述控制器接收图像数据,并考虑在电子装置2101中采用的显示面板2141的像素配置等而渲染图像数据。数据变换电路2112-2、伽马校正电路2112-3、渲染电路2112-4中的至少一个可以整合到其它构成要件(例如,主处理器2111或所述控制器)。数据变换电路2112-2、伽马校正电路2112-3、渲染电路2112-4中的至少一个也可以整合到后述的数据驱动器2143。
存储器2120可以存储与通过电子装置2101的至少一个构成要件(例如,处理器2110或传感器模组2161)使用的各种数据以及针对与此相关的命令的输入数据或输出数据。存储器2120可以包括挥发性存储器2121以及非挥发性存储器2122中的一个以上。
输入模组2130可以从电子装置2101的外部(例如,用户或外部电子装置2102)接收用于电子装置2101的构成要件(例如,处理器2110、传感器模组2161或音响输出模组2163)的命令或数据。
输入模组2130可以包括从用户输入命令或数据的第一输入模组2131以及从外部电子装置2102输入命令或数据的第二输入模组2132。第一输入模组2131可以包括麦克风、鼠标、键盘、键(例如,按钮)或笔(例如,无源笔或有源笔)。第二输入模组2132可以支持能够与外部电子装置2102以有线或无线连接的指定的协议。根据一实施例,第二输入模组2132可以包括HDMI(高清晰度多媒体接口;high definition multimedia interface)、USB(通用串行总线;universal serial bus)接口、SD卡接口或音频接口。第二输入模组2132可以包括能够与外部电子装置2102物理连接的连接器,例如,HDMI连接器、USB连接器、SD卡连接器或音频连接器(例如,头戴式耳机连接器)。
显示模组2140在视觉上向用户提供信息。显示模组2140可以包括显示面板2141、扫描驱动器2142以及数据驱动器2143。显示模组2140可以还包括用于保护显示面板2141的窗体、底座、支架。
显示面板2141可以包括液晶显示面板、有机发光显示面板或者无机发光显示面板,显示面板2141的种类不特别限制。显示面板2141可以是刚性类型,或者可卷曲或可折叠的柔性类型。显示模组2140可以还包括支承显示面板2141的支承件、支架或散热部件等。
扫描驱动器2142可以作为驱动芯片安装于显示面板2141。另外,扫描驱动器2142可以集成于显示面板2141。例如,扫描驱动器2142可以包括内置化于显示面板2141的ASG(非晶硅薄膜晶体管栅极驱动器电路;Amorphous Silicon TFT Gate driver circuit)、LTPS(低温多晶硅薄膜晶体管栅极驱动电路;Low Temperature Polycrystalline SiliconTFT Gate driver circuit)或OSG(氧化物半导体薄膜晶体管栅极驱动电路;OxideSemiconductor TFT Gate driver circuit)。扫描驱动器2142从所述控制器接收控制信号,并响应于控制信号而将扫描信号输出于显示面板2141。
显示面板2141可以还包括发光驱动器。发光驱动器响应于从所述控制器接收的控制信号而将发光控制信号输出于显示面板2141。发光驱动器可以与扫描驱动器2142区分开而形成,或者整合到扫描驱动器2142。
数据驱动器2143从所述控制器接收控制信号,并响应于控制信号而将图像数据变换为模拟电压(例如,数据电压)之后,将数据电压输出于显示面板2141。
数据驱动器2143可以整合到其它构成要件(例如,所述控制器)。上述控制器的接口变换电路以及时序控制电路的功能也可以整合到数据驱动器2143。
显示模组2140可以还包括发光驱动器以及电压发生电路等。电压发生电路可以输出显示面板2141的驱动所需的各种电压。
电源模组2150将电力供应于电子装置2101的构成要件。电源模组2150可以包括对电源电压进行充电的电池。电池可以包括不可再充电的一次电池、可再充电的二次电池或者燃料电池。电源模组2150可以包括PMIC(电源管理集成电路;power managementintegrated circuit)。PMIC将优化的电源供应于上述的模组以及后述的模组的每一个。电源模组2150可以包括与电池电连接的无线电力收发部件。无线电力收发部件可以包括线圈形式的多个天线辐射体。
电子装置2101可以还包括内置型模组2160和外置型模组2170。内置型模组2160可以包括传感器模组2161、天线模组2162以及音响输出模组2163。外置型模组2170可以包括相机模组2171、光源模组2172以及通信模组2173。
传感器模组2161可以感测通过用户的身体的输入或者通过第一输入模组2131中的笔的输入,并生成与所述输入对应的电信号或数据值。传感器模组2161可以包括指纹传感器2161-1、输入传感器2161-2以及数字化仪2161-3中的任一种以上。
指纹传感器2161-1可以生成与用户的指纹对应的数据值。指纹传感器2161-1可以包括光方式以及电容方式的指纹传感器中的任一种。
输入传感器2161-2可以生成与通过用户的身体的输入或通过笔的输入的坐标信息对应的数据值。输入传感器2161-2将通过输入的电容变化量生成为数据值。输入传感器2161-2可以感测通过无源笔的输入,或者与有源笔收发数据。
输入传感器2161-2也可以测量血压、水分或体脂之类生物体信号。例如,当用户将身体一部分接触于传感器层或感测面板且在一定的时间期间不动时,基于通过身体一部分的电场(electric field)变化,输入传感器2161-2可以感测生物体信号而将用户期望的信息输出到显示模组2140。
数字化仪2161-3可以生成与通过笔的输入的坐标信息对应的数据值。数字化仪2161-3将通过输入的电磁变化量生成为数据值。数字化仪2161-3可以感测通过无源笔的输入,或者与有源笔收发数据。
指纹传感器2161-1、输入传感器2161-2以及数字化仪2161-3中的至少一个也可以由通过连续工艺形成在显示面板2141上的传感器层实现。指纹传感器2161-1、输入传感器2161-2以及数字化仪2161-3可以配置于显示面板2141的上侧,指纹传感器2161-1、输入传感器2161-2以及数字化仪2161-3中的任一个(例如,数字化仪2161-3)可以配置于显示面板2141的下侧。
指纹传感器2161-1、输入传感器2161-2以及数字化仪2161-3中的两个以上可以通过相同的工艺以一体化为一个感测面板的方式形成。当一体化为一个感测面板时,感测面板可以配置于显示面板2141和配置于显示面板2141的上侧的窗体之间。根据一实施例,感测面板也可以配置于窗体上,感测面板的位置不特别限制。
指纹传感器2161-1、输入传感器2161-2以及数字化仪2161-3中的至少一个可以内置于显示面板2141。即,可以通过形成包括在显示面板2141中的元件(例如,发光元件,晶体管等)的工艺,同时形成指纹传感器2161-1、输入传感器2161-2以及数字化仪2161-3中的至少一个。
除此之外,传感器模组2161可以生成与电子装置2101的内部状态或外部状态对应的电信号或数据值。传感器模组2161可以还包括例如手势传感器、陀螺传感器、气压传感器、磁传感器、加速度传感器、握力传感器、接近传感器、颜色传感器、IR(红外;infrared)传感器、生物体传感器、温度传感器、湿度传感器或者照明传感器。
天线模组2162可以包括用于将信号或电力发送到外部或者从外部接收信号或电力的一个以上的天线。根据一实施例,通信模组2173可以通过适合于通信方式的天线将信号发送到外部电子装置2102,或者从外部电子装置2102接收信号。天线模组2162的天线图案也可以一体化于显示模组2140的一个结构(例如,显示面板2141)或输入传感器2161-2等。
音响输出模组2163是用于将音响信号输出到电子装置2101的外部的装置,可以包括例如多媒体播放或录音播放之类用作通常用途的扬声器和用作电话接收专用的接收器。根据一实施例,接收器可以与扬声器一体形成或单独形成。音响输出模组2163的音响输出图案也可以一体化于显示模组2140。
相机模组2171可以拍摄静态图像以及动态图像。根据一实施例,相机模组2171可以包括一个以上的透镜、图像传感器或图像信号处理器。相机模组2171可以还包括能够测定用户的有无、用户的位置、用户的视线等的红外线相机。
光源模组2172可以提供光。光源模组可以包括发光二极管或氙气灯(xenonlamp)。光源模组2172可以与相机模组2171联动工作或独立工作。
通信模组2173可以支持电子装置2101和外部电子装置2102之间的有线或无线通信信道的建立以及通过建立的通信信道的通信执行。通信模组2173可以包括蜂窝通信模组、近距离无线通信模组或GNSS(全球导航卫星系统;global navigation satellitesystem)通信模组之类无线通信模组和LAN(局域网;local area network)通信模组或者电力线通信模组之类有线通信模组中的任一个或者将其全部包括。通信模组2173可以通过蓝牙、WiFi Direct(WiFi直连)或IrDA(红外数据协会;infrared data association)之类近距离通信网络或蜂窝网络、互联网或计算机网络(例如,LAN或WAN)之类远距离通信网络与外部电子装置2102进行通信。上述多个种类的通信模组2173可以由一个芯片实现,或者各自由单独的芯片实现。
输入模组2130、传感器模组2161、相机模组2171等可以与处理器2110联动而应用于控制显示模组2140的工作。
处理器2110根据从输入模组2130接收的输入数据,将命令或数据输出于显示模组2140、音响输出模组2163、相机模组2171或光源模组2172。例如,可以是,处理器2110对应于通过鼠标或有源笔等施加的输入数据而生成图像数据,并将其输出于显示模组2140,或者对应于输入数据而生成命令数据,并将其输出于相机模组2171或光源模组2172。当在一定时间期间没有从输入模组2130接收输入数据时,处理器2110可以将电子装置2101的工作模式转换为低电力模式或睡眠模式(sleep mode)而减少在电子装置2101中消耗的电力。
处理器2110根据从传感器模组2161接收的感测数据,将命令或数据输出于显示模组2140、音响输出模组2163、相机模组2171或光源模组2172。例如,处理器2110可以将通过指纹传感器2161-1施加的认证数据与存储于存储器2120的认证数据进行比较之后,根据比较结果运行应用程序。处理器2110可以根据通过输入传感器2161-2或数字化仪2161-3感测的感测数据,运行命令或者将对应的图像数据输出于显示模组2140。当在传感器模组2161中包括温度传感器时,处理器2110可以从传感器模组2161接收针对测定的温度的温度数据,并根据温度数据还实施针对图像数据的亮度校正等。
处理器2110可以从相机模组2171接收针对用户的有无、用户的位置、用户的视线等的测定数据。处理器2110可以根据测定数据还实施针对图像数据的亮度校正等。例如,通过来自相机模组2171的输入判断用户的有无的处理器2110可以通过数据变换电路2112-2或伽马校正电路2112-3将亮度得到校正的图像数据输出于显示模组2140。
所述构成要件中的一部分构成要件可以通过周边设备间通信方式(例如,总线、GPIO(通用输入/输出;general purpose input/output)、SPI(串行外设接口;serialperipheral interface)、MIPI(移动产业处理器接口;mobile industry processorinterface)或UPI(超路径互连;Ultra path interconnect)链路)彼此连接而在相互之间交换信号(例如,命令或数据)。处理器2110可以与显示模组2140用彼此约定的接口进行通信,例如,可以利用上述通信方式中的任一种,并不限于上述通信方式。
根据本文中公开的各种实施例的电子装置2101可以是各种形式的装置。电子装置2101可以包括例如便携式通信装置(例如,智能电话)、计算机装置、便携式多媒体装置、便携式医疗装置、相机、可穿戴装置以及家电装置中的至少一种。根据本文的实施例的电子装置2101不限于前述的设备。
本发明可以适用于任意的显示装置及包括其的电子设备。例如,本发明可以适用于数字TV、3D TV、移动电话、智能电话、平板计算机、VR设备、PC、家用电子设备、笔记本计算机、PDA、PMP、数码相机、音乐播放器、便携式游戏机、导航仪等。
以上,参照本发明的实施例进行了说明,但是本技术领域的熟练的技术人员将可以理解的是,在不脱离所附的权利要求书中记载的本发明的构思以及领域的范围内可以对本发明进行各种修改以及变更。

Claims (20)

1.一种显示装置的像素,其特征在于,包括:
第一电容器,连接于第一电源电压线和第一节点之间;
第一晶体管,包括连接于所述第一节点的栅极、连接于第二节点的第一端子以及连接于第三节点的第二端子;
第二晶体管,包括接收写入信号的栅极、连接于数据线的第一端子以及连接于所述第二节点的第二端子;
第三晶体管,包括接收补偿信号的栅极、连接于所述第三节点的第一端子以及连接于第四节点的第二端子;
第四晶体管,包括接收初始化信号的栅极、连接于所述第四节点的第一端子以及连接于初始化电压线的第二端子;
第五晶体管,包括接收第一发光信号的栅极、连接于所述第一电源电压线的第一端子以及连接于所述第二节点的第二端子;
发光元件,包括连接于所述第三节点的阳极以及连接于第二电源电压线的阴极;以及
第八晶体管,包括接收具有与所述第一发光信号的相位不同的相位的第二发光信号的栅极、连接于所述第一节点的第一端子以及连接于所述第四节点的第二端子。
2.根据权利要求1所述的显示装置的像素,其特征在于,
所述第二发光信号在所述数据线的数据电压通过所述第二晶体管、所述第一晶体管、所述第三晶体管以及所述第八晶体管施加于所述第一节点之后以及当所述发光元件发光时或者在所述发光元件发光之前具有上升沿,
所述第一节点的电压在所述第二发光信号的所述上升沿处增加。
3.根据权利要求1所述的显示装置的像素,其特征在于,
所述第二发光信号是所述第一发光信号的反转信号。
4.根据权利要求1所述的显示装置的像素,其特征在于,
所述像素还包括:
第六晶体管,包括接收所述第一发光信号的栅极、连接于所述第三节点的第一端子以及连接于所述发光元件的所述阳极的第二端子。
5.根据权利要求1所述的显示装置的像素,其特征在于,
所述像素还包括:
第七晶体管,包括接收旁路信号的栅极、连接于阳极初始化电压线的第一端子以及连接于所述发光元件的所述阳极的第二端子。
6.根据权利要求5所述的显示装置的像素,其特征在于,
所述旁路信号是针对配置有所述像素的行的前一行的像素的所述写入信号。
7.根据权利要求1所述的显示装置的像素,其特征在于,
所述第一晶体管、所述第二晶体管、所述第五晶体管以及所述第八晶体管由P型金属氧化物半导体晶体管实现,
所述第三晶体管以及所述第四晶体管由N型金属氧化物半导体晶体管实现。
8.根据权利要求1所述的显示装置的像素,其特征在于,
针对所述像素的帧区间包括所述发光元件不发光的非发光区间以及所述发光元件发光的发光区间,
所述非发光区间包括初始化所述第一节点的初始化区间以及所述数据线的数据电压施加于所述第一节点的数据写入及补偿区间。
9.根据权利要求8所述的显示装置的像素,其特征在于,
在所述初始化区间中,
所述初始化信号以及所述第二发光信号具有激活电平,所述写入信号、所述补偿信号以及所述第一发光信号具有不激活电平,
所述第四晶体管响应于具有所述激活电平的所述初始化信号而导通,所述第八晶体管响应于具有所述激活电平的所述第二发光信号而导通,
所述初始化电压线的初始化电压通过所述第四晶体管以及所述第八晶体管施加于所述第一节点。
10.根据权利要求8所述的显示装置的像素,其特征在于,
在所述数据写入及补偿区间中,
所述写入信号、所述补偿信号以及所述第二发光信号具有激活电平,所述初始化信号以及所述第一发光信号具有不激活电平,
所述第二晶体管响应于具有所述激活电平的所述写入信号而导通,所述第三晶体管响应于具有所述激活电平的所述补偿信号而导通,所述第八晶体管响应于具有所述激活电平的所述第二发光信号而导通,
所述数据线的所述数据电压通过所述第二晶体管、所述第一晶体管、所述第三晶体管以及所述第八晶体管施加于所述第一节点。
11.根据权利要求8所述的显示装置的像素,其特征在于,
所述非发光区间在所述数据写入及补偿区间之后还包括:
偏置区间,向所述第二节点施加偏置电压。
12.根据权利要求11所述的显示装置的像素,其特征在于,
在所述偏置区间中,
所述写入信号以及所述第二发光信号具有激活电平,所述补偿信号、所述初始化信号以及所述第一发光信号具有不激活电平,
所述第二晶体管响应于具有所述激活电平的所述写入信号而导通,
所述数据线的所述偏置电压通过所述第二晶体管施加于所述第二节点。
13.根据权利要求8所述的显示装置的像素,其特征在于,
在所述发光区间中,
所述第一发光信号具有激活电平,所述写入信号、所述补偿信号、所述初始化信号以及所述第二发光信号具有不激活电平,
所述第五晶体管响应于具有所述激活电平的所述第一发光信号而导通,
所述第一晶体管基于所述第一节点的电压生成驱动电流,所述发光元件基于所述驱动电流发光。
14.根据权利要求8所述的显示装置的像素,其特征在于,
所述第二发光信号当所述第一发光信号不激活时激活,并当所述第一发光信号激活时不激活。
15.根据权利要求8所述的显示装置的像素,其特征在于,
所述第二发光信号在所述第一发光信号不激活之后以及在所述写入信号、所述初始化信号以及所述补偿信号中的至少一个激活之前激活,
并在所述第一发光信号激活之前以及在所述写入信号、所述初始化信号以及所述补偿信号全部不激活之后不激活。
16.根据权利要求1所述的显示装置的像素,其特征在于,
所述像素还包括:
第二电容器,连接于所述第一电源电压线和所述第二节点之间。
17.根据权利要求16所述的显示装置的像素,其特征在于,
所述第二电容器保持通过所述数据线以及所述第二晶体管施加于所述第二节点的数据电压。
18.一种显示装置的像素,其特征在于,包括:
第一电容器,连接于第一电源电压线和第一节点之间;
第二电容器,连接于所述第一电源电压线和第二节点之间;
第一晶体管,包括连接于所述第一节点的栅极、连接于所述第二节点的第一端子以及连接于第三节点的第二端子;
第二晶体管,包括接收写入信号的栅极、连接于数据线的第一端子以及连接于所述第二节点的第二端子;
第三晶体管,包括接收补偿信号的栅极、连接于所述第三节点的第一端子以及连接于第四节点的第二端子;
第四晶体管,包括接收初始化信号的栅极、连接于所述第四节点的第一端子以及连接于初始化电压线的第二端子;
第五晶体管,包括接收发光信号的栅极、连接于所述第一电源电压线的第一端子以及连接于所述第二节点的第二端子;
第六晶体管,包括接收所述发光信号的栅极、连接于所述第三节点的第一端子以及连接于第五节点的第二端子;
第七晶体管,包括接收旁路信号的栅极、连接于阳极初始化电压线的第一端子以及连接于所述第五节点的第二端子;
发光元件,包括连接于所述第五节点的阳极以及连接于第二电源电压线的阴极;以及
第八晶体管,包括接收所述发光信号的反转信号的栅极、连接于所述第一节点的第一端子以及连接于所述第四节点的第二端子。
19.一种显示装置,其特征在于,包括:
显示面板,包括多个像素;
数据驱动器,将数据电压提供于所述多个像素的每一个;
扫描驱动器,将写入信号、补偿信号以及初始化信号提供于所述多个像素的每一个;以及
发光驱动器,将具有彼此不同相位的第一发光信号以及第二发光信号提供于所述多个像素的每一个,
所述多个像素的每一个包括:
第一电容器,连接于第一电源电压线和第一节点之间;
第一晶体管,包括连接于所述第一节点的栅极、连接于第二节点的第一端子以及连接于第三节点的第二端子;
第二晶体管,包括接收所述写入信号的栅极、连接于数据线的第一端子以及连接于所述第二节点的第二端子;
第三晶体管,包括接收所述补偿信号的栅极、连接于所述第三节点的第一端子以及连接于第四节点的第二端子;
第四晶体管,包括接收所述初始化信号的栅极、连接于所述第四节点的第一端子以及连接于初始化电压线的第二端子;
第五晶体管,包括接收所述第一发光信号的栅极、连接于所述第一电源电压线的第一端子以及连接于所述第二节点的第二端子;
发光元件,包括连接于所述第三节点的阳极以及连接于第二电源电压线的阴极;以及
第八晶体管,包括接收所述第二发光信号的栅极、连接于所述第一节点的第一端子以及连接于所述第四节点的第二端子。
20.根据权利要求19所述的显示装置,其特征在于,
所述第二发光信号在所述数据线的所述数据电压通过所述第二晶体管、所述第一晶体管、所述第三晶体管以及所述第八晶体管施加于所述第一节点之后以及当所述发光元件发光时或者在所述发光元件发光之前具有上升沿,
所述第一节点的电压在所述第二发光信号的所述上升沿处增加。
CN202311272260.XA 2022-10-06 2023-09-28 显示装置的像素及显示装置 Pending CN117854438A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020220128184A KR20240048630A (ko) 2022-10-06 2022-10-06 표시 장치의 화소 및 표시 장치
KR10-2022-0128184 2022-10-06

Publications (1)

Publication Number Publication Date
CN117854438A true CN117854438A (zh) 2024-04-09

Family

ID=90535488

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311272260.XA Pending CN117854438A (zh) 2022-10-06 2023-09-28 显示装置的像素及显示装置

Country Status (3)

Country Link
US (1) US20240119899A1 (zh)
KR (1) KR20240048630A (zh)
CN (1) CN117854438A (zh)

Also Published As

Publication number Publication date
KR20240048630A (ko) 2024-04-16
US20240119899A1 (en) 2024-04-11

Similar Documents

Publication Publication Date Title
KR20210057277A (ko) 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
KR20210149944A (ko) 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
US11955077B2 (en) Electronic device comprising display, and method for driving display
CN113971927A (zh) 执行多频率驱动的显示装置及操作显示装置的方法
US20200294448A1 (en) Display having hole area and electronic device comprising same
CN117854438A (zh) 显示装置的像素及显示装置
US11416100B2 (en) Display device
US20240221647A1 (en) Display device and method of operating a display device
US20240105134A1 (en) Display device, a method of operating a display device and a display driver
CN118280299A (zh) 显示装置和操作显示装置的方法
US11996026B1 (en) Scan driver and display device
KR20210009899A (ko) 디스플레이 패널의 문턱 전압 센싱 방법 및 이를 수행하는 디스플레이 구동 집적 회로
US12008956B2 (en) Electronic device and method capable of reducing afterimage of display
US20240161704A1 (en) Display device, method of driving the same, and electronic device including the same
US20240135858A1 (en) Display device and method of driving the same
US20240135855A1 (en) Display device and driving method thereof
US20240135863A1 (en) Display device and method of driving the same
US20240144860A1 (en) Display device and driving method thereof
CN118155544A (zh) 设置面板电压的方法
CN118197205A (zh) 伽马电压控制电路、显示装置和电子装置
KR20240039979A (ko) 표시 장치, 이의 구동 방법, 및 전자 기기
CN117727262A (zh) 显示装置、驱动显示装置的方法和电子装置
CN117789658A (zh) 源极驱动器、显示装置、驱动显示装置的方法和电子装置
KR20230149688A (ko) 픽셀의 방전을 위해 감마 전압을 스왑하는 전자 장치 및 방법
KR20230123556A (ko) 표시 장치의 화소, 및 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication