CN117852472A - 芯片版图的空桥布设方法、装置、设备及存储介质 - Google Patents
芯片版图的空桥布设方法、装置、设备及存储介质 Download PDFInfo
- Publication number
- CN117852472A CN117852472A CN202211230964.6A CN202211230964A CN117852472A CN 117852472 A CN117852472 A CN 117852472A CN 202211230964 A CN202211230964 A CN 202211230964A CN 117852472 A CN117852472 A CN 117852472A
- Authority
- CN
- China
- Prior art keywords
- cpw
- arc
- line segments
- segments
- straight line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 64
- 239000004020 conductor Substances 0.000 claims abstract description 22
- 238000004590 computer program Methods 0.000 claims description 18
- 239000011800 void material Substances 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 15
- 101100537937 Caenorhabditis elegans arc-1 gene Proteins 0.000 description 14
- 238000013461 design Methods 0.000 description 11
- 238000012545 processing Methods 0.000 description 6
- 238000005070 sampling Methods 0.000 description 6
- 230000003071 parasitic effect Effects 0.000 description 5
- 230000006870 function Effects 0.000 description 4
- 238000005452 bending Methods 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 239000007787 solid Substances 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 2
- 230000005610 quantum mechanics Effects 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000005284 excitation Effects 0.000 description 1
- 230000000977 initiatory effect Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/392—Floor-planning or layout, e.g. partitioning or placement
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/394—Routing
Abstract
本申请公开了一种芯片版图的空桥布设方法、装置、设备及存储介质,特别涉及芯片技术领域。所述方法包括:获取芯片版图对应的CPW点集,CPW点集中包括用于定义芯片版图中布设的CPW的n个点的位置信息,n为大于1的整数(210);根据CPW点集中包含的n个点的位置信息,确定CPW的骨架线,CPW的骨架线是指CPW的中心导体的中心线(220);根据CPW的骨架线,在芯片版图上布设空桥(230)。本申请实现了CPW的骨架线的自动识别以及空桥的自动布设,提升了芯片版图的空桥布设方法的通用性。
Description
技术领域
本申请实施例涉及芯片技术领域,特别涉及一种芯片版图的空桥布设方法、装置、设备及存储介质。
背景技术
超导量子芯片中CPW(Co-Planar Waveguide,共面波导)的不对称、不连续及弯曲会使电路中产生寄生模式,影响线路传输特性。而在CPW中最常用的抑制寄生模式的方法就是沿CPW铺设空桥。
相关技术提供了一种芯片版图的空桥布设方法,可以沿用户输入的CPW骨架线布设空桥,其特点是依靠用户给出的CPW骨架线的坐标信息完成空桥的布设。用户输入一条或多条CPW骨架线,保存后使用一键生成空桥功能,版图设计工具即可沿着CPW骨架线自动放置空桥。
由于上述方法需要用户输入CPW骨架线,因此通用性受一定限制。
发明内容
本申请实施例提供了一种芯片版图的空桥布设方法、装置、设备及存储介质。所述技术方案如下:
根据本申请实施例的一个方面,提供了一种芯片版图的空桥布设方法,所述方法包括:
获取芯片版图对应的CPW点集,所述CPW点集中包括用于定义所述芯片版图中布设的CPW的n个点的位置信息,n为大于1的整数;
根据所述CPW点集中包含的所述n个点的位置信息,确定所述CPW的骨架线,所述CPW的骨架线是指所述CPW的中心导体的中心线;
根据所述CPW的骨架线,在所述芯片版图上布设空桥。
根据本申请实施例的一个方面,提供了一种芯片版图的空桥布设装置,所述装置包括:
获取模块,用于获取芯片版图对应的CPW点集,所述CPW点集中包括用于定义所述芯片版图中布设的CPW的n个点的位置信息,n为大于1的整数;
确定模块,用于根据所述CPW点集中包含的所述n个点的位置信息,确定所述CPW的骨架线,所述CPW的骨架线是指所述CPW的中心导体的中心线;
布设模块,用于根据所述CPW的骨架线,在所述芯片版图上布设空桥。
根据本申请实施例的一个方面,提供了一种计算机设备,所述计算机设备包括处理器和存储器,所述存储器中存储有计算机程序,所述处理器用于执行所述计算机程序以实现上述方法。
根据本申请实施例的一个方面,提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有计算机程序,所述计算机程序由处理器加载并执行以实现上述方法。
根据本申请实施例的一个方面,提供了一种计算机程序产品,所述计算机程序产品包括计算机程序,所述计算机程序由处理器加载并执行以实现上述方法。
本申请实施例提供的技术方案可以带来如下有益效果:
针对已布设好CPW的芯片版图,通过根据芯片版图对应的CPW点集中包含的点的位置信息,自动化地确定CPW的骨架线,然后根据CPW的骨架线在芯片版图上布设空桥,从而无需手动输入CPW的骨架线的位置信息,实现了CPW的骨架线的自动识别以及空桥的自动布设,提升了芯片版图的空桥布设方法的通用性。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请一个实施例提供的CPW的弯曲、不连续、不对称的示意图;
图2是本申请一个实施例提供的芯片版图的空桥布设方法的流程图;
图3是本申请一个实施例提供的CPW的结构示意图;
图4是本申请一个实施例提供的CPW点集的示意图;
图5是本申请另一个实施例提供的CPW点集的示意图;
图6是本申请一个实施例提供的CPW的骨架线的示意图;
图7是本申请一个实施例提供的根据骨架线布设空桥的示意图;
图8是本申请一个实施例提供的布设好空桥的芯片版图的结构示意图;
图9是本申请另一个实施例提供的芯片版图的空桥布设方法的流程图;
图10是本申请一个实施例提供的点的类型的示意图;
图11是本申请一个实施例提供的CPW直线段组和CPW弧线段组的示意图;
图12是本申请一个实施例提供的空桥的结构示意图;
图13是本申请一个实施例提供的CPW的骨架线段的确定方法的流程图;
图14是本申请一个实施例提供的根据点的类型和位置信息确定CPW直线段组和CPW弧线段组的示意图;
图15是本申请另一个实施例提供的根据点的类型和位置信息确定CPW直线段组和CPW弧线段组的示意图;
图16是本申请一个实施例提供的确定起始的CPW弧线段的示意图;
图17是本申请一个实施例提供的芯片版图的空桥布设装置的框图;
图18是本申请另一个实施例提供的芯片版图的空桥布设装置的框图;
图19是本申请一个实施例提供的计算机设备的结构框图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施方式作进一步地详细描述。
在对本申请实施例进行介绍说明之前,首先对本申请中涉及的一些名词进行解释说明。
1.超导量子芯片(superconducting quantum chip):是超导量子计算机的中央处理器。量子计算机是利用量子力学原理来进行计算的一种机器。基于量子力学的叠加原理和量子纠缠,量子计算机具有较强的并行处理能力,可以解决一些经典计算机难以计算的问题。超导量子比特的零电阻特性及与集成电路接近的制造工艺,使得利用超导量子比特构建的量子计算体系是目前最有希望实现实用量子计算的体系之一。
2.共面波导(CPW):由衬底上一个中央导体(中心导体)和其两侧的共面接地层组成,是一种性能优越、加工方便的微波平面传输线,用于传输微波信号。超导量子芯片中使用大量的共面波导技术。
3.空桥(airbridge):是一种电路结构,是以三维桥形结构实现平面电路跨接的一种方式,使得中心导体两侧的地等电势,并抑制寄生模式的激发。适应于各种芯片上,特别适用于倒装焊芯片和超导量子芯片等。由于桥与电路之间的介质为空气或者真空,所以称为空气桥或者真空桥,一般也会简称为空桥。
4.自动布线(automatic routing):使用软件,自动化地完成电路、芯片设计中线路的布置,将元器件间按照规则和要求连接起来,多用于大规模、超大规模集成电路设计,是其中的一个环节,通常在版图布局完成后进行。
5.版图(layout):又称为电路版图,是描述电路中的元器件如何布局、摆放和连接的设计图,是真实电路物理情况的平面几何形状描述。版图的设计遵守制造工艺、时序、面积、功耗等约束条件。版图设计文件包含了各个硬件单元在芯片上的形状、面积和位置等信息。
6.骨架线:本申请中用于描述CPW中心导体的中心线。
超导量子芯片中CPW的不对称、不连续及弯曲会使电路中产生寄生模式,影响线路传输特性。图1示出了上述几种情况的示意图,在图1中,两条平行的带宽度的黑色线条,即为CPW缝隙(或简称为缝隙)。CPW的弯曲是指CPW发生了弯曲,并非沿一条直线进行铺设的,如图1(a)所示,CPW发生了弯曲,CPW110部分与CPW120部分是垂直的。CPW的不连续是指CPW的末端未连接在一起,而是断开的,如图1(b)所示,CPW130与CPW140未连接在一起。CPW的不对称是指CPW两侧的地平面不对称,如图1(c)所示,地平面150与地平面160不对称。而在CPW中最常用的抑制寄生模式的方法就是沿CPW布设空桥。
相关技术中,用户在使用版图设计工具设计芯片版图时,需要先输入CPW骨架线,然后使用空桥布设功能,版图设计工具基于用户输入的CPW骨架线的位置信息实现芯片版图的空桥布设,这种芯片版图的空桥布设方法的无法处理不包含预设骨架线的芯片版图。
基于此,本申请提出了一种芯片版图的空桥布设方法,无需用户输入CPW骨架线,仅基于芯片版图即可实现CPW骨架线的自动识别以及空桥的自动布设,实现了芯片版图的空桥布设的高度自动化,能适用于更多使用场景。
请参考图2,其示出了本申请一个实施例提供的芯片版图的空桥布设方法的流程图。该方法可以由计算机设备执行,该计算机设备可以是任何具备计算和存储能力的电子设备,如PC(Personal Computer,个人计算机)、平板电脑、服务器等。示例性地,计算机设备中可以运行有用于执行本方法的计算机程序,通过该计算机程序实现本实施例提供的芯片版图的空桥布设方法。如图2所示,该方法可以包括如下步骤210~230中的至少一个步骤。
步骤210,获取芯片版图对应的CPW点集,CPW点集中包括用于定义芯片版图中布设的CPW的n个点的位置信息,n为大于1的整数。
芯片版图是描述电路中的元器件如何布局、摆放和连接的设计图,是真实电路物理情况的平面几何形状描述。芯片版图可以是量子芯片的芯片版图,如超导量子芯片的芯片版图。超导量子芯片中使用大量的共面波导技术来传输微波信号。
芯片版图的版图设计文件包含了各个硬件单元在芯片上的形状、面积和位置等信息。经过自动布线,可以在版图设计文件中添加连接各个点位的布线信息,最终生成一个带有布线信息的版图设计文件。上述布线信息中可以包括CPW点集,其用于定义芯片版图中布设的CPW的多个点的位置信息。
在介质基片的一个面上制作出中心导体,并在紧邻中心导体的两侧制作出地平面,这样就构成了CPW,又叫共面微带传输线。CPW包含两条平行的具有宽度的缝隙。在芯片版图中,通常绘制的是中心导体与两侧地平面之间的凹槽(即,缝隙)。一般来说,中心导体与两侧地平面之间的间距相同,这意味着芯片版图中绘制的两条缝隙的宽度相同。
如图3所示,介质基片310的一个面上存在一条中心导体320,以及中心导体320的两侧地平面330,中心导体320、中心导体320与两侧地平面330之间的两个缝隙(凹槽)340和两侧地平面340,共同构成CPW。
CPW点集中包括用于定义芯片版图中布设的CPW的n个点的位置信息。上述n个点是沿CPW进行采样得到的点,因此通过上述n个点的位置信息可以将CPW线勾画出来。可选地,可以沿CPW等距离采样,得到CPW的n个点的位置信息。例如,沿CPW以1微米的距离等距离采样得到CPW的n个点的位置信息。可选地,也可以沿CPW非等距离采样,得到CPW的n个点的位置信息。其中,CPW的直线部分的采样距离,可以大于弧线部分的采样距离。例如,CPW的直线部分以2微米的距离进行采样,而弧线部分以1微米的距离进行采样,得到CPW的n个点的位置信息。
在一些实施例中,上述CPW的n个点的位置信息可以以坐标的形式表示。例如,以芯片版图的中心为原点建立二维坐标系,以二维坐标(x,y)的形式表示CPW的n个点的位置信息。
在一个示例中,CPW点集中的点位于具有宽度的缝隙的边缘。缝隙的边缘是指具有宽度的缝隙的边界。示例性地,如图4所示,CPW包含的2条平行的缝隙420,图中的黑色小圆点为CPW点集中的点410,位于具有宽度的缝隙420的两侧边缘。
在另一个示例中,CPW点集中的点位于具有宽度的缝隙的中心线上。缝隙的中心线是指用以标识具有宽度的缝隙的中心的线条,缝隙的两侧边缘上的任意一点到缝隙的中心线的距离都是相同的。示例性地,如图5所示,CPW包含的2条平行的缝隙520,图中的黑色小圆点为CPW点集中的点510,位于具有宽度的缝隙520的中心线上。
步骤220,根据CPW点集中包含的n个点的位置信息,确定CPW的骨架线,CPW的骨架线是指CPW包含的2条平行的信号传输线缝隙的中心线。
根据CPW点集中包含的n个点的位置信息,即可确定CPW包括的两条平行的缝隙的位置,进而可以确定CPW的骨架线。
2条平行的缝隙的中心线是指用以标识2条平行的缝隙的中心的线条,每一条缝隙的中心线上的任意一点到2条平行的缝隙的中心线的距离都是相同的。示例性地,如图6所示,CPW的骨架线610是指CPW的中心导体620的中心线。
步骤230,根据CPW的骨架线,在芯片版图上布设空桥。
在一些实施例中,以CPW的骨架线为中心线,在CPW上布设连接CPW两侧的地平面的空桥。示例性地,如图7所示,根据CPW710的骨架线720,在芯片版图730上布设空桥740。空桥布设完成的芯片版图如图8所示,其中810为CPW,820为空桥。
在一些实施例中,沿CPW的骨架线,等距离地在芯片版图上布设空桥。示例性地,以CPW的骨架线为中心线,每隔一段相同距离在CPW上布设空桥。例如,以CPW的骨架线为中心线,每隔20微米在CPW上布设一个空桥。
在一些实施例中,沿CPW的骨架线,不等距离的在芯片版图上布设空桥。示例性地,以CPW的骨架线为中心线,每隔一段随机距离在CPW上布设空桥。例如,以CPW的骨架线为中心线,隔20微米在CPW上布设一个空桥,然后再隔40微米在CPW上布设另一个空桥。
在一些实施例中,沿CPW的骨架线,按照第一距离在CPW的直线段上布设空桥,按照第二距离在CPW的弧线段上布设空桥,第一距离可以大于第二距离。例如,沿CPW的骨架线,每隔40微米在CPW的直线段上布设一个空桥,每隔20微米在CPW的弧线段上布设一个空桥。
本申请实施例提供的技术方案,针对已布设好CPW的芯片版图,通过根据芯片版图对应的CPW点集中包含的点的位置信息,自动化地确定CPW的骨架线,然后根据CPW的骨架线在芯片版图上布设空桥,从而无需手动输入CPW的骨架线的位置信息,实现了CPW的骨架线的自动识别以及空桥的自动布设,提升了芯片版图的空桥布设方法的通用性。
请参考图9,其示出了本申请另一个实施例提供的芯片版图的空桥布设方法的流程图。该方法可以由计算机设备执行。该方法可以包括如下步骤910~960中的至少一个步骤。
步骤910,获取芯片版图对应的CPW点集,CPW点集中包括用于定义芯片版图中布设的CPW的n个点的位置信息,n为大于1的整数。
步骤910与上述实施例中的步骤210相同,此处不再赘述。
步骤920,根据各个点的位置信息,分别确定各个点的类型;其中,类型为以下之一:转角点、直线点、弧点。
对于每一个点,可以根据该点的位置信息和相邻两点的位置信息,确定该点的类型。相邻两点是指CPW点集中与该点相邻的两个点。例如图10(a)中,点B与点C即为点A的相邻两点。
直线点是指位于CPW的直线段上的点,即当前点与相邻两点的连线构成的夹角为平角的点。如图10(b)所示,点A与相邻两点(点B、点C)的连线构成的夹角为180度,则点A为直线点。
转角点是指位于CPW的转角上的点,即当前点为非直线点,而当前点的相邻两点为直线点的点。如图10(a)所示,点A与相邻两点(点B、点C)的连线构成的夹角不是180度,而点B与相邻两点(点A、点D)的连线构成的夹角为180度,点C与相邻两点(点A、点E)的连线构成的夹角为180度,则点A为转角点。
弧点是指位于CPW的弧线段上的点,即当前点与相邻两点均为非直线点的点。如图10(c)所示,点B与相邻两点(点A、点C)的连线构成的夹角显然小于180度,点C与相邻两点(点B、点D)的连线构成的夹角小于180度,点D与相邻两点(点C、点E)的连线构成的夹角同样小于180度,则点C为弧点。
步骤930,根据各个点的类型和位置信息,确定至少一组CPW直线段以及至少一组CPW弧线段;其中,每一组CPW直线段对应于2条平行且呈直线的CPW直线段,每一组CPW弧线段对应于2条平行且呈弧线的CPW弧线段。
示例性地,如图11所示,根据各个点的类型和位置信息,确定两组CPW直线段1110和1120以及一组CPW弧线段1130。
在一些实施例中,根据各个点的类型和位置信息,将多个连续的直线点确定为一个直线段,以及将多个连续的弧点确定为一个弧线段;根据各个直线段的位置和平行关系,确定至少一组CPW直线段;以及,根据各个弧线段的位置和平行关系,确定至少一组CPW弧线段。
示例性地,根据各个直线段的平行关系,以及互相平行的直线段之间的距离,确定至少一组CPW直线段;以及,根据各个弧线段的平行关系,以及互相平行的弧线段之间的距离(即互相平行的弧线段对应的半径的差)和互相平行的弧线段的圆心位置(一组CPW弧线段中的各条弧线段具有相同的圆心位置),确定至少一组CPW弧线段。
步骤940,分别确定各组CPW直线段的骨架线段,以及各组CPW弧线段的骨架线段。
在一些实施例中,对于每一组CPW直线段,将该组CPW直线段对应的2条平行且呈直线的CPW直线段的中心线,确定为该组CPW直线段的骨架线段;对于每一组CPW弧线段,将该组CPW弧线段对应的2条平行且呈弧线的CPW弧线段的中心线,确定为该组CPW弧线段的骨架线段。
步骤950,将各组CPW直线段的骨架线段以及各组CPW弧线段的骨架线段按序连接,得到CPW的骨架线。
在一些实施例中,根据各组CPW直线段以及各组CPW弧线段的顺序,将各组CPW直线段的骨架线段以及各组CPW弧线段的骨架线段按序连接,得到CPW的骨架线。
在一些实施例中,根据各条CPW弧线段的参数信息,确定骨架线段的连接顺序;其中,CPW弧线段的参数信息包括弧参数和圆心参数,弧参数用于指示CPW弧线段中包含的各个点的排列顺序,圆心参数用于指示CPW弧线段对应的圆心位置;根据连接顺序,将各组CPW直线段的骨架线段以及各组CPW弧线段的骨架线段按序连接,得到CPW的骨架线。
可选地,确定骨架线段的连接顺序,首先要确定起始的骨架线段。可选地,根据各条CPW弧线段的参数信息,确定起始的CPW弧线段;根据起始的CPW弧线段,以及各条CPW弧线段之间的排列顺序,确定骨架线段的连接顺序。起始的骨架线段是指骨架线段的连接顺序的起点,由于芯片版图中CPW铺设会比较复杂,骨架线段的连接顺序很容易判断错误,因此需要确定起始的CPW弧线段。
步骤960,根据空桥的布设参数,在芯片版图上沿着CPW的骨架线布设至少一个空桥。
在一些实施例中,根据空桥的布设参数,在芯片版图上沿着CPW的骨架线布设至少一个空桥,空桥的布设参数用于定义空桥的桥面的尺寸、桥墩的尺寸,以及桥面和桥墩的相对位置关系。空桥的桥面是指横跨在CPW上以连接CPW两侧地平面的导体,空桥的桥墩是指连接空桥的桥面与CPW两侧地平面的导体,空桥的桥面与桥墩的材质不同。
可选地,空桥的布设参数包括:桥面的宽度、桥墩的宽度、桥墩的长度、桥面与缝隙间的距离、桥面与桥墩间的距离。桥面的宽度是指横跨在CPW上的桥面部分的宽度。桥墩的宽度是指桥墩与CPW平行的边的边长。桥墩的长度是指桥墩与CPW垂直的边的边长。桥面与缝隙间的距离是指桥面靠近CPW的一侧与靠近的CPW的边缘之间的距离。桥面与桥墩间的距离是指与桥墩靠近的桥面的边与桥墩的边之间的距离。
示例性地,如图12所示,空桥包括桥墩1220和桥面1210两部分,空桥的布设参数包括:桥面1210的宽度1240、桥墩1220的宽度1250、桥墩1220的长度1260、桥面1210与缝隙1230间的距离1270、桥面1210与桥墩1220间的距离1280。
可选地,空桥的布设参数可以是用户自定义的,也可以是自动生成的,本申请对此不作限定。
示例性地,用户可以通过protobuf协议对空桥的布设参数进行自定义。
例如,用户可以采用如下程序自定义空桥的布设参数。
需要说明的一点是,对于空桥的桥面与桥墩之间的大小关系,本申请不作限定。在一个示例中,如图7所示,空桥的桥面750的尺寸小于桥墩760的尺寸;在另一个示例中,如图12所示,空桥的桥面1210的尺寸大于桥墩1220的尺寸。
本申请实施例提供的技术方案,通过对CPW点集中的点进行分类,并根据各个点的类型和位置信息,确定至少一组CPW直线段和至少一组CPW弧线段,分别确定各组CPW直线段和各组CPW弧线段的骨架线,然后将各组CPW直线段和各组CPW弧线段的骨架线按序连接得到CPW的骨架线。分别确定直线段与弧线段的骨架线,然后按序连接,避免在CPW的走线复杂的情况下,骨架线确定出现错误,提升了自动识别骨架线的准确性。
请参考图13,其示出了本申请一个实施例提供的CPW的骨架线段的确定方法的流程图。该方法可以包括如下步骤1310~1360中的至少一个步骤。
步骤1310,根据各个点的位置信息,分别确定各个点的类型;其中,类型为以下之一:转角点、直线点、弧点。
步骤1320,根据各个点的类型和位置信息,将多个连续的直线点确定为一个直线段,以及将多个连续的弧点确定为一个弧线段。
步骤1330,根据各个直线段的位置和平行关系,确定至少一组CPW直线段;以及,根据各个弧线段的位置和平行关系,确定至少一组CPW弧线段。
在一个示例中,CPW点集中的点位于具有宽度的缝隙的边缘。
每一组CPW直线段包括互相平行的4个直线段,4个直线段中的2个直线段位于一条缝隙的两个边缘,4个直线段中的另外2个直线段位于另一条缝隙的两个边缘。
每一组CPW弧线段包括互相平行且圆心相同的4个弧线段,4个弧线段中的2个弧线段位于一条缝隙的两个边缘,4个弧线段中的另外2个弧线段位于另一条缝隙的两个边缘。
示例性地,如图14所示,两组CPW直线段1410,每一组CPW直线段包括互相平行的4个直线段,分别构成两条CPW缝隙;一组CPW弧线段1420,每一组CPW弧线段包括互相平行且圆心相同的4个弧线段,分别构成两条CPW缝隙。可选地,根据各个直线段之间的距离和平行关系,确定至少一组CPW直线段。示例性地,根据各个平行的直线段之间的距离关系确定至少一对直线段,每对直线段包含2个直线段,且这2个直线段属于同一条缝隙。每对直线段中的2个直线段是平行的,且每对直线段中的2个直线段之间的距离相同。然后根据每对平行的直线段的中心线之间的距离确定至少一组CPW直线段,每对直线段的中心线是指该对直线段所属的缝隙的中心线。例如,根据各个平行的直线段之间的距离关系确定四对直线段(对1、对2、对3和对4),分别对应四条缝隙(线1、线2、线3和线4),每对直线段中的2个直线段均为平行的,且对1、对2、对3和对4中的2个直线段之间的距离(即线1、线2、线3和线4的宽度)均为5微米,线1、线2、线3和线4均为平行的,但线1与线2的中心线之间的最距离为15微米,线3与线4的中心线之间的距离为15微米,但线1与线3的中心线之间的距离为15微米,线2与线4的中心线中的距离为345微米,则将对1与对2中的直线段确定为一组CPW直线段,将对3和对4中的直线段确定为一组CPW直线段。需要说明的是,本申请实施例中仅以CPW缝隙与中心导体的宽度比例为1:2:1举例,在电磁环境不同时,CPW缝隙与中心导体的宽度比例也会根据阻抗要求发生变化。
可选地,根据各个弧线段之间的距离和平行关系,以及各个弧线段的圆心位置,确定至少一组CPW弧线段。示例性地,根据各个平行的弧线段之间的距离关系确定至少一对弧线段,每对弧线段包含2个弧线段,且这2个弧线段属于同一条缝隙。每对弧线段中的2个弧线段均为平行的,且每对弧线段中的2个弧线段之间的距离相同。然后根据每对平行的弧线段的中心线之间的距离和圆心位置确定至少一组CPW弧线段。例如,根据各个平行的弧线段之间的距离关系确定四对弧线段(对1、对2、对3和对4),分别对应四条缝隙(弧1、弧2、弧3和弧4),每对弧线段中的2个弧线段均为平行的,且对1、对2、对3和对4中的2个弧线段之间的距离(即弧1、弧2、弧3和弧4的宽度)均为5微米,弧1、弧2、弧3和弧4的中心线的圆心位置也相同,但弧1与弧2是平行的,弧3与弧4是平行的,且弧1与弧2的中心线之间的距离,与弧3与弧4的中心线之间的距离相等,均为15微米,则将对1与对2中的弧线段确定为一组CPW弧线段,将对3和对4中的弧线段确定为一组CPW弧线段。
在另一个示例中,CPW点集中的点位于具有宽度的缝隙的中心线上。
每一组CPW直线段包括互相平行的2个直线段,2个直线段中的1个直线段位于一条缝隙的中心线上,2个直线段中的另外1个直线段位于另一条缝隙的中心线上。
每一组CPW弧线段包括互相平行且圆心相同的2个弧线段,2个弧线段中的1个弧线段位于一条缝隙的中心线上,2个弧线段中的另外1个弧线段位于另一条缝隙的中心线上。
可选地,根据各个直线段之间的距离和平行关系,确定至少一组CPW直线段。示例性地,根据各个平行的直线段之间的距离关系,确定至少一组CPW直线段。例如,4条直线段(直1、直2、直3和直4)互相平行,直1与直2之间的距离为5微米,直3与直4之间的距离也为5微米,但直1与直3之间的距离为15微米,直2与直4之间的距离为25微米,则将直1与直2确定为一组CPW直线段,直3与直4确定为一组CPW直线段。
可选地,根据各个弧线段之间的距离和平行关系,以及各个弧线段的圆心位置,确定至少一组CPW直线段。示例性地,根据各个平行的弧线段之间的距离关系和圆心位置确定至少一组CPW弧线段。例如,4个弧线段(弧1、弧2、弧3和弧4)互相平行,弧1与弧2的圆心位置相同,弧3与弧4的圆心位置相同,弧1与弧3的圆心位置不同,则将弧1与弧2确定为一组CPW弧线段,弧3与弧4确定为一组CPW弧线段。
需要说明的一点是,对于未能归类为任何一组CPW直线段中的直线段,与未能归类为任何一组CPW弧线段中的弧线段,在确定各组CPW直线段的骨架线段与各组CPW弧线段的骨架线段时是不考虑的,即将其排除在外。
步骤1340,分别确定各组CPW直线段的骨架线段,以及各组CPW弧线段的骨架线段。
可选地,根据各组CPW直线段的点的位置信息,确定CPW直线段的骨架线段。示例性地,以一组CPW直线段为例,其中包括4个互相平行的CPW直线段,在一个直线段的任意两个位置做两条与该直线段垂直的直线,两条直线与4个直线段的交点,构成两个点集组。对于每个点集组中的点,取其横坐标的平均值作为横坐标,纵坐标的平均值作为纵坐标,得到一个新的坐标点,两个新的坐标点的连线,即为CPW直线段的骨架线段所在的直线。例如在一个直线段的首端做一条垂直于该CPW直线段的直线,该直线与4个直线段的交点构成第一点集组,包括{(x1,y1)、(x2,y2)、(x3、y3)、(x4,y4)};在每一个直线段的末端做一条垂直于该直线段的直线,该直线与4个直线段的交点构成第二点集组,包括{(x5,y5)、(x6,y6)、(x7、y7)、(x8,y8)}。例如,对于第一点集组,取(x1+x2+x3+x4)/4作为横坐标,(y1+y2+y3+y4)/4作为纵坐标,得到点A((x1+x2+x3+x4)/4,(y1+y2+y3+y4)/4);对于第二点集组,取(x5+x6+x7+x8)/4作为横坐标,(y5+y6+y7+y8)/4作为纵坐标,得到点B((x5+x6+x7+x8)/4,(y5+y6+y7+y8)/4),点A与点B构成的线段即为CPW直线段的骨架线段。
在一些实施例中,根据各组CPW弧线段的参数信息,确定各组CPW弧线段的骨架线段。可选地,CPW弧线段的弧参数可以包括CPW弧线段的点的排列顺序和CPW弧线段的圆心角的角度;CPW弧线段的圆心参数可以包括CPW弧线段对应的圆心位置和CPW弧线段对应的半径长度。
示例性地,根据各组CPW弧线段对应的半径长度和圆心位置确定各组CPW弧线段的骨架线段。例如,以一组CPW弧线段为例,包括4个弧线段,以4个弧线段对应的半径的平均值作为骨架线段的半径,以4个弧线段的圆心位置为圆心,构建的与4个弧线段互相平行的弧线段即为CPW弧线段的骨架线段。例如,4个弧线段的半径分别为r1、r2、r3、r4,对应的圆心位置为点O(x,y),则,以点O(x,y)为圆心,(r1+r2+r3+r4)/4为半径构建的与4个弧线段互相平行的弧线段即为CPW弧线段的骨架线段。
可选地,根据各组CPW直线段的点的位置信息,确定CPW直线段的骨架线段。示例性地,以一组CPW直线段为例,其中包括2个互相平行的直线段,在每一个直线段的任意两个位置做两条垂直于该直线段的直线,两条直线与2个直线段的交点,构成两个点集组。对于每个点集组中的点,取其横坐标的平均值作为横坐标,纵坐标的平均值作为纵坐标,得到一个新的坐标点,两个新的坐标点的连线,即为CPW直线段的骨架线段所在的直线。例如在每一个直线段的首端做一条垂直于该直线段的直线,该直线与2个直线段的交点构成第一点集组,包括{(x1,y1)、(x2,y2)};在每一个直线段的末端做一条垂直于该直线段的直线,该直线与2个直线段的交点构成第二点集组,包括{(x3,y3)、(x4,y4)}。例如,对于第一点集组,取(x1+x2)/2作为横坐标,(y1+y2)/2作为纵坐标,得到点A((x1+x2)/2,(y1+y2)/2);对于第二点集组,取(x3+x4)/2作为横坐标,(y3+y4)/2作为纵坐标,得到点A((x3+x4)/2,(y3+y4)/2),点A与点B构成的线段即为CPW直线段的骨架线段。
可选地,根据各组CPW弧线段的参数信息,确定各组CPW弧线段的骨架线段。示例性地,根据各组CPW弧线段对应的半径长度和圆心位置确定各组CPW弧线段的骨架线段。例如,以一组CPW弧线段为例,包括2个弧线段,以2个弧线段对应的半径的平均值作为骨架线段的半径,以2个弧线段的圆心位置为圆心,构建的与2个弧线段互相平行的弧线段即为CPW弧线段的骨架线段。例如,2个弧线段的半径分别为r1、r2,对应的圆心位置为点O(x,y),则,以点O(x,y)为圆心,(r1+r2)/2为半径构建的与4条CPW弧线段互相平行的弧线段即为CPW弧线段的骨架线段。
需要说明的一点是,对于确定各组CPW直线段的骨架线段的方法,和确定各组CPW弧线段的骨架线段的方法,本申请不作限定,上文仅是示例性说明。
步骤1350,根据各条CPW弧线段的参数信息,确定骨架线段的连接顺序;其中,CPW弧线段的参数信息包括弧参数和圆心参数,弧参数用于指示CPW弧线段中包含的各个点的排列顺序,圆心参数用于指示CPW弧线段对应的圆心位置。
可选地,根据起始的CPW骨架线段和各条CPW骨架线段之间的排列顺序,确定骨架线段的连接顺序。可选地,各条CPW骨架线段之间的排列顺序可以根据CPW点集中的各个点的排列顺序确定。对于起始的CPW骨架线段的确定方法,本申请不作限定。
可选地,根据各条CPW弧线段的参数信息,确定起始的CPW弧线段;根据起始的CPW弧线段,以及各条CPW弧线段之间的排列顺序,确定骨架线段的连接顺序。
具体地,可以根据CPW弧线段的各个点的排列顺序和CPW弧线段的圆心位置确定起始的CPW弧线段。
可选地,从各条CPW弧线段中,确定3条连续的CPW弧线段,3条连续的CPW弧线段包括按序排列的第一CPW弧线段、第二CPW弧线段和第三CPW弧线段;若第二CPW弧线段满足条件,则将第二CPW弧线段确定为起始的CPW弧线段;其中,上述条件包括:第二CPW弧线段中包含的各个点的排列顺序与第一CPW弧线段中包含的各个点的排列顺序相反,第二CPW弧线段中包含的各个点的排列顺序与第三CPW弧线段中包含的各个点的排列顺序相同,第一CPW弧线段与第二CPW弧线段平行且具有相同的圆心位置,第一CPW弧线段和第二CPW弧线段位于两条不同的缝隙,第三CPW弧线段和第二CPW弧线段位于同一条缝隙。
示例性地,如图16所示,从各条CPW弧线段中,确定3条连续的CPW弧线段,3条连续的CPW弧线段包括按序排列的第一CPW弧线段(弧1)、第二CPW弧线段(弧2)和第三CPW弧线段(弧3),其中,弧1、弧2和弧3中包含的各点的排列顺序如箭头所示。可以看出,弧1中各点的排列顺序与弧2中各点的排列顺序相反,弧2中各点的排列顺序与弧3中各点的排列顺序相同,且弧1与弧2的圆心位置相同,但弧3的圆心位置与弧1和弧2的圆心位置不同,弧1和弧2分别位于两条不同的缝隙上,弧2和弧3位于一条相同的缝隙上,因此弧2为起始的CPW弧线段。
需要说明的是,对于图16中1610所示的拐角处的CPW弧线段,由于两条缝隙上的CPW弧线段对应的圆心位置并不相同,因此在对CPW弧线段进行分组时,并不考虑此类弧线段,即各组CPW弧线段中不包括如图16中1610所示的拐角处的CPW弧线段;确定起始的CPW弧线段时也不考虑此类弧线段,即上述3条连续的CPW弧线段中不包括如图16中1610所示的拐角处的CPW弧线段,而是各组CPW弧线段中的CPW弧线段按序排列后的3条连续的CPW弧线段。
可选地,由起始的CPW弧线段所在的该组CPW弧线段对应的骨架线段为起点,按照CPW弧线段和CPW直线段的排列顺序,确定骨架线段的连接顺序。
示例性地,如图16所示,由起始的CPW弧线段(弧2)所在的该组CPW弧线段对应的骨架线段为起点,按照弧2、直1、弧3、直2、弧4的排列顺序,确定骨架线段的连接顺序。
步骤1360,根据连接顺序,将各组CPW直线段的骨架线段以及各组CPW弧线段的骨架线段按序连接,得到CPW的骨架线。
本申请实施例提供的技术方案,通过CPW弧线段的参数信息确定骨架线段的连接顺序,避免因CPW布线复杂造成CPW的骨架线连接错误,从而导致空桥布设出错,提升了芯片版图的空桥布设的准确性。
下述为本申请装置实施例,可以用于执行本申请方法实施例。对于本申请装置实施例中未披露的细节,请参照本申请方法实施例。
请参考图17,其示出了本申请一个实施例提供的芯片版图的空桥布设装置的框图。该装置具有实现上述方法示例的功能,所述功能可以通过硬件实现,也可以通过硬件执行相应的软件实现。该装置可以是上文介绍的计算机设备,也可以设置在计算机设备中。如图17所示,该装置1700包括:获取模块1710、确定模块1720和布设模块1730。
获取模块1710,用于获取芯片版图对应的CPW点集,所述CPW点集中包括用于定义所述芯片版图中布设的CPW的n个点的位置信息,n为大于1的整数。
确定模块1720,用于根据所述CPW点集中包含的所述n个点的位置信息,确定所述CPW的骨架线,所述CPW的骨架线是指所述CPW包含的2条平行的缝隙的中心线。
布设模块1730,用于根据所述CPW的骨架线,在所述芯片版图上布设空桥。
在一些实施例中,如图18所示,所述确定模块1720,包括点分类单元1721、线段分类单元1722、确定单元1723和连接单元1724。
点分类单元1721,用于根据各个所述点的位置信息,分别确定各个所述点的类型;其中,所述类型为以下之一:转角点、直线点、弧点。
线段分类单元1722,用于根据各个所述点的类型和位置信息,确定至少一组CPW直线段以及至少一组CPW弧线段;其中,每一组CPW直线段对应于2条平行且呈直线的CPW直线段,每一组CPW弧线段对应于2条平行且呈弧线的CPW弧线段。
确定单元1723,用于分别确定各组所述CPW直线段的骨架线段,以及各组所述CPW弧线段的骨架线段。
连接单元1724,用于将各组所述CPW直线段的骨架线段以及各组所述CPW弧线段的骨架线段按序连接,得到所述CPW的骨架线。
在一些实施例中,连接单元1724,用于根据各条所述CPW弧线段的参数信息,确定所述骨架线段的连接顺序;其中,所述CPW弧线段的参数信息包括弧参数和圆心参数,所述弧参数用于指示所述CPW弧线段中包含的各个点的排列顺序,所述圆心参数用于指示所述CPW弧线段对应的圆心位置;根据所述连接顺序,将各组所述CPW直线段的骨架线段以及各组所述CPW弧线段的骨架线段按序连接,得到所述CPW的骨架线。
在一些实施例中,连接单元1724,用于根据各条所述CPW弧线段的参数信息,确定起始的CPW弧线段;根据所述起始的CPW弧线段,以及各条所述CPW弧线段之间的排列顺序,确定所述骨架线段的连接顺序。
在一些实施例中,连接单元1724,用于从各条所述CPW弧线段中,确定3条连续的CPW弧线段,所述3条连续的CPW弧线段包括按序排列的第一CPW弧线段、第二CPW弧线段和第三CPW弧线段;若所述第二CPW弧线段满足条件,则将所述第二CPW弧线段确定为所述起始的CPW弧线段;其中,所述条件包括:所述第二CPW弧线段中包含的各个点的排列顺序与所述第一CPW弧线段中包含的各个点的排列顺序相反,所述第二CPW弧线段中包含的各个点的排列顺序与所述第三CPW弧线段中包含的各个点的排列顺序相同,所述第一CPW弧线段与所述第二CPW弧线段平行且具有相同的圆心位置,所述第一CPW弧线段和所述第二CPW弧线段位于两条不同的CPW缝隙,所述第三CPW弧线段和所述第二CPW弧线段位于同一条CPW缝隙。
在一些实施例中,线段分类单元1722,用于根据各个所述点的类型和位置信息,将多个连续的直线点确定为一个直线段,以及将多个连续的弧点确定为一个弧线段;根据各个所述直线段的位置和平行关系,确定所述至少一组CPW直线段;以及,根据各个所述弧线段的位置和平行关系,确定所述至少一组CPW弧线段。
在一些实施例中,所述CPW点集中的点位于具有宽度的CPW缝隙的边缘;每一组所述CPW直线段包括互相平行的4个直线段,所述4个直线段中的2个直线段位于一条CPW缝隙的两个边缘,所述4个直线段中的另外2个直线段位于另一条CPW缝隙的两个边缘;每一组所述CPW弧线段包括互相平行且圆心相同的4个弧线段,所述4个弧线段中的2个弧线段位于一条CPW缝隙的两个边缘,所述4个弧线段中的另外2个弧线段位于另一条CPW缝隙的两个边缘。
在一些实施例中,所述CPW点集中的点位于具有宽度的CPW缝隙的中心线上;每一组所述CPW直线段包括互相平行的2个直线段,所述2个直线段中的1个直线段位于一条CPW缝隙的中心线上,所述2个直线段中的另外1个直线段位于另一条CPW缝隙的中心线上;每一组所述CPW弧线段包括互相平行且圆心相同的2个弧线段,所述2个弧线段中的1个弧线段位于一条CPW缝隙的中心线上,所述2个弧线段中的另外1个弧线段位于另一条CPW缝隙的中心线上。
在一些实施例中,确定单元1723,用于对于每一组CPW直线段,将该组CPW直线段对应的2条平行且呈直线的CPW直线段的中心线,确定为该组CPW直线段的骨架线段;对于每一组CPW弧线段,将该组CPW弧线段对应的2条平行且呈弧线的CPW弧线段的中心线,确定为该组CPW弧线段的骨架线段。
在一些实施例中,布设模块1730,用于根据所述空桥的布设参数,在所述芯片版图上沿着所述CPW的骨架线布设至少一个所述空桥,所述空桥的布设参数用于定义所述空桥的桥面的尺寸、桥墩的尺寸,以及所述桥面和所述桥墩的相对位置关系。
在一些实施例中,所述空桥的布设参数包括:所述桥面的宽度、所述桥墩的宽度、所述桥墩的长度、所述桥面与CPW缝隙间的距离、所述桥面与所述桥墩间的距离。
本申请实施例提供的技术方案,针对已布设好CPW的芯片版图,通过根据芯片版图对应的CPW点集中包含的点的位置信息,自动化地确定CPW的骨架线,然后根据CPW的骨架线在芯片版图上布设空桥,从而无需手动输入CPW的骨架线的位置信息,实现了CPW的骨架线的自动识别以及空桥的自动布设,提升了芯片版图的空桥布设方法的通用性。
请参考图19,其示出了本申请一个实施例提供的计算机设备的结构框图。该计算机设备用于实施上述实施例中提供的芯片版图的空桥布设方法。具体来讲:
所述计算机设备1900包括CPU(Central Processing Unit,中央处理单元)1901、包括RAM(Random Access Memory,随机存取存储器)1902和ROM(Read-Only Memory,只读存储器)1903的系统存储器1904,以及连接系统存储器1904和中央处理单元1901的系统总线1905。所述计算机设备1900还包括帮助计算机内的各个器件之间传输信息的基本I/O(Input/Output,输入/输出)系统1906,和用于存储操作系统1913、应用程序1914和其他程序模块1915的大容量存储设备1907。
所述基本输入/输出系统1906包括有用于显示信息的显示器1908和用于用户输入信息的诸如鼠标、键盘之类的输入设备1909。其中所述显示器1908和输入设备1909都通过连接到系统总线1905的输入输出控制器1910连接到中央处理单元1901。所述基本输入/输出系统1906还可以包括输入输出控制器1910以用于接收和处理来自键盘、鼠标、或电子触控笔等多个其他设备的输入。类似地,输入输出控制器1910还提供输出到显示屏、打印机或其他类型的输出设备。
所述大容量存储设备1907通过连接到系统总线1905的大容量存储控制器(未示出)连接到中央处理单元1901。所述大容量存储设备1907及其相关联的计算机可读介质为计算机设备1900提供非易失性存储。也就是说,所述大容量存储设备1907可以包括诸如硬盘或者CD-ROM(Compact Disc Read-Only Memory,只读光盘)驱动器之类的计算机可读介质(未示出)。
不失一般性,所述计算机可读介质可以包括计算机存储介质和通信介质。计算机存储介质包括以用于存储诸如计算机可读指令、数据结构、程序模块或其他数据等信息的任何方法或技术实现的易失性和非易失性、可移动和不可移动介质。计算机存储介质包括RAM、ROM、EPROM(Erasable Programmable Read Only Memory,可擦除可编程只读存储器)、EEPROM(Electrically Erasable Programmable Read Only Memory,可擦除可编程只读存储器)、闪存或其他固态存储器,CD-ROM、DVD(Digital Video Disc,高密度数字视频光盘)或其他光学存储、磁带盒、磁带、磁盘存储或其他磁性存储设备。当然,本领域技术人员可知所述计算机存储介质不局限于上述几种。上述的系统存储器1904和大容量存储设备1907可以统称为存储器。
根据本申请的各种实施例,所述计算机设备1900还可以通过诸如因特网等网络连接到网络上的远程计算机运行。也即计算机设备1900可以通过连接在所述系统总线1905上的网络接口单元1911连接到网络1912,或者说,也可以使用网络接口单元1911来连接到其他类型的网络或远程计算机系统(未示出)。
在示例性实施例中,还提供了一种计算机可读存储介质,所述存储介质中存储有计算机程序,所述计算机程序在被处理器执行时以实现上述芯片版图的空桥布设方法。
可选地,该计算机可读存储介质可以包括:ROM(Read-Only Memory,只读存储器)、RAM(Random-Access Memory,随机存储器)、SSD(Solid State Drives,固态硬盘)或光盘等。其中,随机存取记忆体可以包括ReRAM(Resistance Random Access Memory,电阻式随机存取记忆体)和DRAM(Dynamic Random Access Memory,动态随机存取存储器)。
在示例性实施例中,还提供了一种计算机程序产品,该计算机程序产品包括计算机程序,该计算机程序存储在计算机可读存储介质中。计算机设备的处理器从计算机可读存储介质读取该计算机程序,处理器执行该计算机指令,使得该计算机设备执行上述芯片版图的空桥布设方法。
应当理解的是,在本文中提及的“多个”是指两个或两个以上。“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。字符“/”一般表示前后关联对象是一种“或”的关系。
以上所述仅为本申请的示例性实施例,并不用以限制本申请,凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。
Claims (15)
1.一种芯片版图的空桥布设方法,其特征在于,所述方法包括:
获取芯片版图对应的共面波导CPW点集,所述CPW点集中包括用于定义所述芯片版图中布设的CPW的n个点的位置信息,n为大于1的整数;
根据所述CPW点集中包含的所述n个点的位置信息,确定所述CPW的骨架线,所述CPW的骨架线是指所述CPW的中心导体的中心线;
根据所述CPW的骨架线,在所述芯片版图上布设空桥。
2.根据权利要求1所述的方法,其特征在于,所述根据所述CPW点集中包含的所述n个点的位置信息,确定所述CPW的骨架线,包括:
根据各个所述点的位置信息,分别确定各个所述点的类型;其中,所述类型为以下之一:转角点、直线点、弧点;
根据各个所述点的类型和位置信息,确定至少一组CPW直线段以及至少一组CPW弧线段;其中,每一组CPW直线段对应于2条平行且呈直线的CPW直线段,每一组CPW弧线段对应于2条平行且呈弧线的CPW弧线段;
分别确定各组所述CPW直线段的骨架线段,以及各组所述CPW弧线段的骨架线段;
将各组所述CPW直线段的骨架线段以及各组所述CPW弧线段的骨架线段按序连接,得到所述CPW的骨架线。
3.根据权利要求2所述的方法,其特征在于,所述将各组所述CPW直线段的骨架线段以及各组所述CPW弧线段的骨架线段按序连接,得到所述CPW的骨架线,包括:
根据各条所述CPW弧线段的参数信息,确定所述骨架线段的连接顺序;其中,所述CPW弧线段的参数信息包括弧参数和圆心参数,所述弧参数用于指示所述CPW弧线段中包含的各个点的排列顺序,所述圆心参数用于指示所述CPW弧线段对应的圆心位置;
根据所述连接顺序,将各组所述CPW直线段的骨架线段以及各组所述CPW弧线段的骨架线段按序连接,得到所述CPW的骨架线。
4.根据权利要求3所述的方法,其特征在于,所述根据各条所述CPW弧线段的参数信息,确定所述骨架线段的连接顺序,包括:
根据各条所述CPW弧线段的参数信息,确定起始的CPW弧线段;
根据所述起始的CPW弧线段,以及各条所述CPW弧线段之间的排列顺序,确定所述骨架线段的连接顺序。
5.根据权利要求4所述的方法,其特征在于,所述根据各条所述CPW弧线段的参数信息,确定起始的CPW弧线段,包括:
从各条所述CPW弧线段中,确定3条连续的CPW弧线段,所述3条连续的CPW弧线段包括按序排列的第一CPW弧线段、第二CPW弧线段和第三CPW弧线段;
若所述第二CPW弧线段满足条件,则将所述第二CPW弧线段确定为所述起始的CPW弧线段;其中,所述条件包括:所述第二CPW弧线段中包含的各个点的排列顺序与所述第一CPW弧线段中包含的各个点的排列顺序相反,所述第二CPW弧线段中包含的各个点的排列顺序与所述第三CPW弧线段中包含的各个点的排列顺序相同,所述第一CPW弧线段与所述第二CPW弧线段平行且具有相同的圆心位置,所述第一CPW弧线段和所述第二CPW弧线段位于两条不同的CPW缝隙,所述第三CPW弧线段和所述第二CPW弧线段位于同一条CPW缝隙。
6.根据权利要求2所述的方法,其特征在于,所述根据各个所述点的类型和位置信息,确定至少一组CPW直线段以及至少一组CPW弧线段,包括:
根据各个所述点的类型和位置信息,将多个连续的直线点确定为一个直线段,以及将多个连续的弧点确定为一个弧线段;
根据各个所述直线段的位置和平行关系,确定所述至少一组CPW直线段;以及,根据各个所述弧线段的位置和平行关系,确定所述至少一组CPW弧线段。
7.根据权利要求6所述的方法,其特征在于,所述CPW点集中的点位于具有宽度的CPW缝隙的边缘;
每一组所述CPW直线段包括互相平行的4个直线段,所述4个直线段中的2个直线段位于一条CPW缝隙的两个边缘,所述4个直线段中的另外2个直线段位于另一条CPW缝隙的两个边缘;
每一组所述CPW弧线段包括互相平行且圆心相同的4个弧线段,所述4个弧线段中的2个弧线段位于一条CPW缝隙的两个边缘,所述4个弧线段中的另外2个弧线段位于另一条CPW缝隙的两个边缘。
8.根据权利要求6所述的方法,其特征在于,所述CPW点集中的点位于具有宽度的CPW缝隙的中心线上;
每一组所述CPW直线段包括互相平行的2个直线段,所述2个直线段中的1个直线段位于一条CPW缝隙的中心线上,所述2个直线段中的另外1个直线段位于另一条CPW缝隙的中心线上;
每一组所述CPW弧线段包括互相平行且圆心相同的2个弧线段,所述2个弧线段中的1个弧线段位于一条CPW缝隙的中心线上,所述2个弧线段中的另外1个弧线段位于另一条CPW缝隙的中心线上。
9.根据权利要求2所述的方法,其特征在于,所述分别确定各组所述CPW直线段的骨架线段,以及各组所述CPW弧线段的骨架线段,包括:
对于每一组CPW直线段,将该组CPW直线段对应的2条平行且呈直线的CPW直线段的中心线,确定为该组CPW直线段的骨架线段;
对于每一组CPW弧线段,将该组CPW弧线段对应的2条平行且呈弧线的CPW弧线段的中心线,确定为该组CPW弧线段的骨架线段。
10.根据权利要求1所述的方法,其特征在于,所述根据所述CPW的骨架线,在所述芯片版图上布设空桥,包括:
根据所述空桥的布设参数,在所述芯片版图上沿着所述CPW的骨架线布设至少一个所述空桥,所述空桥的布设参数用于定义所述空桥的桥面的尺寸、桥墩的尺寸,以及所述桥面和所述桥墩的相对位置关系。
11.根据权利要求10所述的方法,其特征在于,所述空桥的布设参数包括:所述桥面的宽度、所述桥墩的宽度、所述桥墩的长度、所述桥面与CPW缝隙间的距离、所述桥面与所述桥墩间的距离。
12.一种芯片版图的空桥布设装置,其特征在于,所述装置包括:
获取模块,用于获取芯片版图对应的共面波导CPW点集,所述CPW点集中包括用于定义所述芯片版图中布设的CPW的n个点的位置信息,n为大于1的整数;
确定模块,用于根据所述CPW点集中包含的所述n个点的位置信息,确定所述CPW的骨架线,所述CPW的骨架线是指所述CPW的中心导体的中心线;
布设模块,用于根据所述CPW的骨架线,在所述芯片版图上布设空桥。
13.一种计算机设备,其特征在于,所述计算机设备包括处理器和存储器,所述存储器中存储有计算机程序,所述处理器用于执行所述计算机程序以实现如权利要求1至11任一项所述的方法。
14.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机程序,所述计算机程序由处理器加载并执行以实现如权利要求1至11任一项所述的方法。
15.一种计算机程序产品,其特征在于,所述计算机程序产品包括计算机程序,所述计算机程序由处理器加载并执行以实现如权利要求1至11任一项所述的方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211230964.6A CN117852472A (zh) | 2022-09-30 | 2022-09-30 | 芯片版图的空桥布设方法、装置、设备及存储介质 |
PCT/CN2023/094968 WO2024066398A1 (zh) | 2022-09-30 | 2023-05-18 | 芯片版图的空桥布设方法、装置、设备及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211230964.6A CN117852472A (zh) | 2022-09-30 | 2022-09-30 | 芯片版图的空桥布设方法、装置、设备及存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117852472A true CN117852472A (zh) | 2024-04-09 |
Family
ID=90475841
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211230964.6A Pending CN117852472A (zh) | 2022-09-30 | 2022-09-30 | 芯片版图的空桥布设方法、装置、设备及存储介质 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN117852472A (zh) |
WO (1) | WO2024066398A1 (zh) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4542117B2 (ja) * | 2007-04-27 | 2010-09-08 | 富士通株式会社 | 可変フィルタ素子、可変フィルタモジュール、およびこれらの製造方法 |
JP7022711B2 (ja) * | 2019-01-31 | 2022-02-18 | アンリツ株式会社 | 伝送線路及びエアブリッジ構造 |
CN113745790A (zh) * | 2020-05-29 | 2021-12-03 | 合肥本源量子计算科技有限责任公司 | 在矩形约束框内确定共面波导传输线路径的方法、系统 |
CN115441147B (zh) * | 2020-05-29 | 2023-10-10 | 本源量子计算科技(合肥)股份有限公司 | 共面波导谐振器布图的构建方法、空气桥图层的构建方法 |
CN113745792B (zh) * | 2020-05-29 | 2022-05-24 | 合肥本源量子计算科技有限责任公司 | 共面波导谐振器布图的构建方法、系统 |
-
2022
- 2022-09-30 CN CN202211230964.6A patent/CN117852472A/zh active Pending
-
2023
- 2023-05-18 WO PCT/CN2023/094968 patent/WO2024066398A1/zh active Application Filing
Also Published As
Publication number | Publication date |
---|---|
WO2024066398A1 (zh) | 2024-04-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3710710B2 (ja) | Icレイアウトにおけるポリゴン表現 | |
AU2022221381B2 (en) | Method and apparatus for routing wires on chain quantum chip, and storage medium | |
Yu et al. | Interchangeable pin routing with application to package layout | |
US20040233191A1 (en) | Robust tetrahedralization and triangulation method with applications in VLSI layout design and manufacturability | |
Niedermeier et al. | Towards optimal locality in mesh-indexings | |
CN113745791B (zh) | 共面波导谐振器布图的构建方法、空气桥图层的构建方法 | |
TWI762561B (zh) | 用於插入電網之設備及方法以及非暫時性電腦可讀媒體 | |
Yu et al. | Fast and Incremental Routability Check of a Topological Routing Using a Cut-Based Encoding | |
Raghavan et al. | The complexity of single row routing | |
CN117852472A (zh) | 芯片版图的空桥布设方法、装置、设备及存储介质 | |
US20060150130A1 (en) | Integrated circuit yield enhancement using voronoi diagrams | |
Messner | Cost-density analysis of interconnections | |
WO2023160556A1 (zh) | 量子芯片版图的构建方法和装置及存储介质 | |
Eppstein | Limitations on realistic hyperbolic graph drawing | |
KR20100118934A (ko) | T-커넥션, t-커넥션의 설계 방법 및 t-커넥션의 콤팩트 모델링 | |
JP2023156224A (ja) | 量子チップ構造、決定方法、装置、デバイス、量子チップ、量子コンピュータ、記憶媒体、及びプログラム | |
US20050246671A1 (en) | Method and apparatus for determining worst case coupling within a differential pair group | |
CN114330214B (zh) | 一种包含走线的集成电路快速高精度计算的方法及装置 | |
CN111797587B (zh) | 共面波导传输线的路径显示方法、装置及存储介质 | |
CN114997096A (zh) | 半导体量子比特版图的布图构建方法、系统、介质及设备 | |
JPH0517594B2 (zh) | ||
CN115422882A (zh) | 集成电路产品布线区域等效导热系数的批量化计算方法 | |
CN111226323A (zh) | 限制平面量子器件中的垂直连接的超导谐振器 | |
CN117993349A (zh) | 电路版图中的空桥布设方法、装置、设备、介质及产品 | |
EP1661141B1 (en) | A polymer memory having a ferroelectric polymer memory material with cell sizes that are asymmetric |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |