CN117729668A - 服务器网口指示灯的控制电路、方法和服务器 - Google Patents
服务器网口指示灯的控制电路、方法和服务器 Download PDFInfo
- Publication number
- CN117729668A CN117729668A CN202311576072.6A CN202311576072A CN117729668A CN 117729668 A CN117729668 A CN 117729668A CN 202311576072 A CN202311576072 A CN 202311576072A CN 117729668 A CN117729668 A CN 117729668A
- Authority
- CN
- China
- Prior art keywords
- field effect
- effect transistor
- output
- server
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 14
- 230000005669 field effect Effects 0.000 claims description 93
- 230000005540 biological transmission Effects 0.000 claims description 18
- 230000002159 abnormal effect Effects 0.000 abstract description 9
- 238000010586 diagram Methods 0.000 description 11
- 230000005856 abnormality Effects 0.000 description 5
- 238000006243 chemical reaction Methods 0.000 description 3
- 230000006870 function Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供一种服务器网口指示灯的控制电路、方法和服务器,所述电路包括:第一输入单元,第一逻辑单元和第一控制单元,第一输入单元的第一输入端和第二输入端连接物理层PHY芯片,第一输入单元的第一输出端和第二输出端连接第一逻辑单元的输入端;第一逻辑单元用于对第一输入单元的第一输出端输出的第三信号和第一输入单元的第二输出端输出的第四信号进行第一逻辑运算,输出第五信号;第一控制单元,用于根据微控制器MCU的通用输入输出引脚输出的第六信号和所述第五信号,控制第一指示灯的状态。本发明可以实现对服务器网口指示灯状态的有效控制,避免开机瞬间出现点灯异常。
Description
技术领域
本发明涉及服务器硬件技术领域,尤其涉及一种服务器网口指示灯的控制电路、方法和服务器。
背景技术
目前服务器的网口灯一般是由PHY芯片直接输出LED控制信号控制,常规的设计是两个信号控制速率双色灯,一个信号控制Link and ACT灯,图1为相关技术中服务器网口灯的控制电路示意图,如图1所示,以10G和1G设计为例,PHY芯片直出LED控制信号:Link_1G、Link_10G、Link/ACT,默认低有效,当10G高速电缆连接时,Link_1G=H,Link_10G=L,Link/ACT=L,速率双色灯亮绿灯,Link/ACT灯常亮;当有数据传输时,Link/ACT=H/L,Link/ACT灯闪烁,这样可以实现网口灯的控制。但是,通过PHY引脚直接点灯有个问题,在开机瞬间,PHY芯片尚未上电完成,输出的LED控制信号处于高阻状态,电平可能不是默认的低电平,导致LED点灯异常。
发明内容
本发明提供一种服务器网口指示灯的控制电路、方法和服务器,用以解决现有技术中在开机瞬间,PHY芯片尚未上电完成,输出的LED控制信号处于高阻状态,导致LED点灯异常的缺陷。
第一方面,本发明提供一种服务器网口指示灯的控制电路,包括:第一输入单元,第一逻辑单元和第一控制单元,
所述第一输入单元的第一输入端连接物理层PHY芯片,用于接收PHY芯片输出的第一信号,所述第一输入单元的第二输入端连接PHY芯片,用于接收PHY芯片输出的第二信号,所述第一输入单元的第一输出端和第二输出端连接所述第一逻辑单元的输入端;
所述第一逻辑单元用于对所述第一输入单元的第一输出端输出的第三信号和所述第一输入单元的第二输出端输出的第四信号进行第一逻辑运算,输出第五信号;
所述第一控制单元,用于根据微控制器MCU的通用输入输出引脚输出的第六信号和所述第五信号,控制第一指示灯的状态;
其中,所述第一指示灯为服务器网口的link指示灯;
在所述服务器开机时,所述MCU的通用输入输出引脚输出的第六信号为高电平,在所述服务器开机后,所述MCU的通用输入输出引脚输出的第六信号为低电平。
根据本发明提供的一种服务器网口指示灯的控制电路,还包括:第二输入单元,第二逻辑单元和第二控制单元,其中,
所述第二输入单元的输入端连接PHY芯片,用于接收PHY芯片输出的第七信号;
所述第二输入单元的输出端连接所述第二逻辑单元的第一输入端,所述第二逻辑单元的第二输入端连接所述第一逻辑单元的输出端;
所述第二逻辑单元用于对所述第五信号和所述第二输入单元输出的第八信号进行第二逻辑运算,输出第九信号;
所述第二控制单元,用于根据所述第九信号和所述MCU的通用输入输出引脚输出的第六信号,控制第二指示灯的状态;
其中,所述第二指示灯为所述服务器网口的active指示灯;
在插入所述服务器网口的电缆上有数据传输时,所述PHY芯片输出的第七信号在高低电平之间切换。
根据本发明提供的一种服务器网口指示灯的控制电路,所述第一输入单元包括:第一电阻、第一场效应管、第二电阻和第二场效应管;
所述第一电阻的第一端连接电压输入端,所述第一电阻的第二端连接所述第一场效应管的漏极;
所述第一场效应管的漏极连接所述第一逻辑单元的第一输入端;
所述第一场效应管的栅极连接所述PHY芯片,用于接收所述PHY芯片输出的第一信号;
所述第一场效应管的源极接地;
所述第二电阻的第一端连接所述电压输入端,所述第二电阻的第二端连接所述第二场效应管的漏极;
所述第二场效应管的漏极连接所述第一逻辑单元的第二输入端;
所述第二场效应管的源极接地;
所述第二场效应管的栅极连接所述PHY芯片,用于接收所述PHY芯片输出的第二信号。
根据本发明提供的一种服务器网口指示灯的控制电路,所述第一逻辑单元用于实现或运算。
根据本发明提供的一种服务器网口指示灯的控制电路,所述第一控制单元,包括:第三电阻、第四电阻、第三场效应管和第四场效应管,
所述第三电阻的第一端连接所述第一逻辑单元的输出端;
所述第三电阻的第二端连接所述第四电阻的第一端和所述第四场效应管的栅极;
所述第三场效应管的漏极连接所述第四电阻的第二端;
所述第三场效应管的源极接地;
所述第三场效应管的栅极连接所述MCU的通用输入输出引脚;
所述第四场效应管的源极接地;
所述第四场效应管的漏极连接所述第一指示灯的负极。
根据本发明提供的一种服务器网口指示灯的控制电路,所述第二输入单元,包括:第六电阻和第五场效应管,
所述第六电阻的第一端连接电压输入端;
所述第六电阻的第二端连接所述第五场效应管的漏极;
所述第五场效应管的漏极连接所述第二逻辑单元的第一输入端;
所述第五场效应管的源极接地;
所述第五场效应管的栅极连接所述PHY芯片,用于接收所述PHY芯片输出的第七信号。
根据本发明提供的一种服务器网口指示灯的控制电路,所述第二逻辑单元用于实现异或运算。
根据本发明提供的一种服务器网口指示灯的控制电路,所述第二控制单元,包括:第七电阻、第八电阻、第六场效应管和第七场效应管,
其中,所述第七电阻的第一端连接所述第二逻辑单元的输出端;
所述第七电阻的第二端连接所述第八电阻的第一端和所述第七场效应管的栅极;
所述第八电阻的第二端连接所述第六场效应管的漏极;
所述第六场效应管的源极接地;
所述第六场效应管的栅极连接所述MCU的通用输入输出引脚;
所述第七场效应管的源极接地;
所述第七场效应管的漏极连接所述第二指示灯的负极。
第二方面,本发明提供一种服务器网口指示灯的控制方法,应用于如第一方面所述的服务器网口指示灯的控制电路,包括:在所述服务器开机时,控制MCU的通用输入输出引脚输出高电平;在所述服务器开机后,控制所述MCU的通用输入输出引脚输出低电平。
第三方面,本发明提供一种服务器,包括如第一方面所述的服务器网口指示灯的控制电路。
本发明提供的服务器网口指示灯的控制电路、方法和服务器,通过在所述服务器开机时,控制MCU的通用输入输出引脚输出高电平,以及在所述服务器开机后,控制所述MCU的通用输入输出引脚输出低电平,可以实现对服务器网口指示灯状态的有效控制,避免开机瞬间出现点灯异常。
附图说明
为了更清楚地说明本发明或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为相关技术中服务器网口灯的控制电路示意图;
图2为本发明实施例提供的服务器网口指示灯的控制电路的结构示意图之一;
图3为本发明实施例提供的服务器网口指示灯的控制电路的结构示意图之二;
图4为本发明实施例提供的服务器网口指示灯的控制电路的结构示意图之三;
图5为本发明实施例提供的服务器网口指示灯的控制电路的结构示意图之四;
图6为本发明实施例提供的服务器网口指示灯的控制方法的流程示意图;
图7为本发明实施例提供的服务器的结构示意图;
附图标记说明:
10:第一输入单元;20:第一逻辑单元;30:第一控制单元;
40:第二输入单元;50:第二逻辑单元;60:第二控制单元;
R1:第一电阻;R2:第二电阻;R3:第三电阻;R4:第四电阻;
R5:第五电阻;R6:第六电阻;R7:第七电阻;R8:第八电阻;
R9:第九电阻;M1:第一场效应管;M2:第二场效应管;
M3:第三场效应管;M4:第四场效应管;M5:第五场效应管;
M6:第六场效应管;M7:第七场效应管;LED1:第一指示灯;
LED2:第二指示灯。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合本发明中的附图,对本发明中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供服务器网口指示灯的控制电路。
图2为本发明实施例提供的服务器网口指示灯的控制电路的结构示意图之一。如图2所示,服务器网口指示灯的控制电路包括:第一输入单元10,第一逻辑单元20和第一控制单元30,
所述第一输入单元10的第一输入端连接物理层PHY芯片,用于接收PHY芯片输出的第一信号,所述第一输入单元10的第二输入端连接PHY芯片,用于接收PHY芯片输出的第二信号,所述第一输入单元10的第一输出端和第二输出端连接所述第一逻辑单元20的输入端;
所述第一逻辑单元20用于对所述第一输入单元10的第一输出端输出的第三信号和所述第一输入单元10的第二输出端输出的第四信号进行第一逻辑运算,输出第五信号;
所述第一控制单元30,用于根据微控制器(Micro Controller Unit,MCU)的通用输入输出引脚MCU_GPIO输出的第六信号和所述第五信号,控制第一指示灯LED1的状态;
其中,所述第一指示灯LED1为服务器网口的link指示灯;
在第一速率电缆插入所述服务器网口时所述PHY芯片输出的第一信号为低电平,在第二速率电缆插入所述服务器网口时所述PHY芯片输出的第二信号为低电平;
在所述服务器开机时,所述MCU的通用输入输出引脚输出的第六信号为高电平,在所述服务器开机后,所述MCU的通用输入输出引脚输出的第六信号为低电平。
为了便于直观地描述本发明实施例提供的服务器网口指示灯的控制电路,下面以第一速率电缆为10G电缆、第二速率电缆为1G电缆为例进行说明,但这并不构成对本发明的限定。
第一输入单元10的第一输入端连接物理层PHY芯片,用于接收PHY芯片输出的第一信号Link_10G,所述第一输入单元10的第二输入端连接PHY芯片,用于接收PHY芯片输出的第二信号Link_1G。
在第一速率电缆插入服务器网口时所述PHY芯片输出的第一信号为低电平,在第二速率电缆插入服务器网口时所述PHY芯片输出的第二信号为低电平,即低电平有效,Link_10G=L,Link_1G=L。相应地,当未有电缆连接时,Link_1G=H,Link_10G=H。
其中,PHY芯片,用于数据信号的编码和解码、端口协商、数据的串并转换等。
所述第一输入单元10用于对第一信号Link_10G和第二信号Link_1G进行电平转换,若第一信号为高电平,则第一输入单元的第一输出端输出低电平;若第二信号为高电平,则第一输入单元的第二输出端输出低电平。反之,若第一信号为低电平,则第一输入单元的第一输出端输出高电平;若第二信号为低电平,则第一输入单元的第二输出端输出高电平。
第一输入单元10的第一输出端和第二输出端连接第一逻辑单元20的输入端,具体地,第一输入单元10的第一输出端连接第一逻辑单元20的第一输入端,第一输入单元10的第二输出端连接第一逻辑单元20的第二输入端。
第一逻辑单元20用于对所述第一输入单元10的第一输出端输出的第三信号Link_10G_M和所述第一输入单元10的第二输出端输出的第四信号Link_1G_M进行第一逻辑运算,输出第五信号Link_OR;
具体地,第一逻辑单元用于实现或运算,即,第一逻辑单元可以是或门。
第一控制单元30,用于根据微控制器MCU的通用输入输出(MCU_GPIO)引脚输出的第六信号和所述第五信号Link_OR,控制第一指示灯LED1的状态;
其中,所述第一指示灯LED1为服务器网口的link指示灯;
在所述服务器开机时,MCU的电压输入端P3V3会直接上电,所述MCU的通用输入输出引脚输出的第六信号为高电平,即MCU_GPIO=H,第一控制单元30内部的部件导通,使得控制第一指示灯LED1的信号Link_LED是低电平,LED1负极电压为高电平,即使Link_OR输出异常为高电平,第一指示灯在服务器开机过程中始终是熄灭的。
在所述服务器开机后,控制所述MCU的通用输入输出引脚输出的第六信号为低电平,即MCU_GPIO=L,从而使得Link_OR与控制第一指示灯的信号Link_LED电平相同,当第一速率电缆和第二速率电缆均未接入时,Link_1G=H、Link_10G=H,Link_1G_M=L、Link_10G_M=L,经过或运算后,Link_OR=L,从而Link_LED=L,第一指示灯一直处于熄灭状态。
当第一速率电缆和第二速率电缆中至少一个接入时,Link_1G=L,和/或,Link_10G=L,则Link_1G_M=H,和/或,Link_10G_M=H,则经过或运算后,Link_OR=H,从而Link_LED=H,则第一指示灯处于常亮状态。
如此,便实现了对第一速率电缆和第二速率电缆是否插入的指示功能。并且,在服务器开机瞬间,可以保证第一指示灯处于熄灭状态,不会出现点灯异常。
本发明实施例提供的服务器网口指示灯的控制电路,通过在所述服务器开机时,控制MCU的通用输入输出引脚输出高电平,以及在所述服务器开机后,控制所述MCU的通用输入输出引脚输出低电平,实现了服务器网口的link灯在有电缆插入时处于常亮状态,服务器开机瞬间则处于熄灭状态,从而实现了对服务器网口link指示灯状态的有效控制,避免开机瞬间出现点灯异常。
需要说明的是,本申请每一个实施方式可以自由组合、调换顺序或者单独执行,并不需要依靠或依赖固定的执行顺序。
图3为本发明实施例提供的服务器网口指示灯的控制电路的结构示意图之二。如图3所示,服务器网口指示灯的控制电路还包括:第二输入单元40,第二逻辑单元50和第二控制单元60,其中,
所述第二输入单元40的输入端连接PHY芯片,用于接收PHY芯片输出的第七信号;
所述第二输入单元40的输出端连接所述第二逻辑单元50的第一输入端,所述第二逻辑单元50的第二输入端连接所述第一逻辑单元20的输出端;
所述第二逻辑单元50用于对所述第五信号和所述第二输入单元40输出的第八信号进行第二逻辑运算,输出第九信号;
所述第二控制单元60,用于根据所述第九信号和所述MCU的通用输入输出引脚输出的第六信号,控制第二指示灯LED2的状态;
其中,所述第二指示灯为所述服务器网口的active指示灯;
在插入所述服务器网口的电缆上有数据传输时,所述PHY芯片输出的第七信号在高低电平之间切换。
下面仍然以第一速率电缆为10G电缆、第二速率电缆为1G电缆为例进行说明。
第二输入单元40的输入端连接PHY芯片,用于接收PHY芯片输出的第七信号Link/ACT,在插入所述服务器网口的电缆上有数据传输时,所述PHY芯片输出的第七信号在高低电平之间切换。
所述第二输入单元40用于对所述第七信号进行电平转换。若第七信号为高电平,则第二输入单元40的输出端输出低电平;反之,若第七信号为低电平,则第二输入单元40的输出端输出高电平。即若Link/ACT=H,则所述第二输入单元输出40的第八信号Link/ACT_M=L;若Link/ACT=L,则所述第二输入单元40输出的第八信号Link/ACT_M=H。
所述第二输入单元40的输出端连接所述第二逻辑单元50的第一输入端,所述第二逻辑单元50的第二输入端连接所述第一逻辑单元20的输出端;
所述第二逻辑单元50用于对第一逻辑单元20输出的第五信号Link_OR和所述第二输入单元40输出的第八信号Link/ACT_M进行第二逻辑运算,输出第九信号ACT_XOR。
具体地,所述第二逻辑单元用于实现异或运算。即,第二逻辑单元可以是异或门。
所述第二控制单元40,用于根据所述第九信号ACT_XOR和所述MCU的通用输入输出引脚输出的第六信号,控制第二指示灯LED2的状态;
其中,所述第二指示灯LED2为所述服务器网口的active指示灯;
在插入所述服务器网口的电缆上有数据传输时,所述PHY芯片输出的第七信号Link/ACT在高低电平之间切换。
当没有电缆连接时所述PHY芯片输出的第七信号Link/ACT=H,当有电缆连接且没有数据传输时,Link/ACT=L,当电缆有数据传输时,Link/ACT=L/H。
相应地,当没有电缆连接时,Link/AC_M=L,当有电缆连接且没有数据传输时,Link/ACT_M=H,当电缆有数据传输时,Link/ACT_M=H/L。
为了防止开机瞬间第二指示灯异常,在所述服务器开机时,所述MCU的通用输入输出引脚输出的第六信号为高电平,从而第二控制单元内部的部件导通,使得控制第二指示灯LED2的信号ACT_LED为低电平,LED2负极电压为高电平,此时,不管ACT_XOR的电平如何,第二指示灯都处于熄灭状态。
在所述服务器开机后,控制所述MCU的通用输入输出引脚输出的第六信号为低电平,从而使得ACT_XOR与控制第二指示灯LED2的信号ACT_LED电平相同,当第一速率电缆和第二速率电缆均未接入时,Link_1G=H、Link_10G=H、Link/ACT=H,则Link_OR=L,Link/AC_M=L,Link_OR和Link/AC_M经过异或门后,输出的ACT_XOR=L,从而ACT_LED=L,第二指示灯一直处于熄灭状态。
当第一速率电缆和第二速率电缆中至少一个接入时,Link_1G=L,和/或,Link_10G=L,则Link_OR=H,若第一速率电缆和第二速率电缆上均没有数据传输,Link/ACT=L,Link/ACT_M=H,则Link_OR和Link/AC_M经过异或门后,输出的ACT_XOR=L,从而ACT_LED=L,第二指示灯一直处于熄灭状态。
当第一速率电缆和第二速率电缆中至少一个接入时,Link_1G=L,和/或,Link_10G=L,则Link_OR=H,若第一速率电缆或第二速率电缆上有数据传输,Link/ACT_M=H/L,则Link_OR和Link/AC_M电平有时相同有时不同,经过异或门后,输出的ACT_XOR在高低电平之间不停切换,从而使得控制第二指示灯的信号ACT_LED在高低电平之间不停切换,第二指示灯表现为不断闪烁。以此,实现了第二指示灯只在有数据传输时闪烁,其余状态常灭的状态。
本发明实施例提供的服务器网口指示灯的控制电路,通过在所述服务器开机时,控制MCU的通用输入输出引脚输出高电平,以及在所述服务器开机后,控制所述MCU的通用输入输出引脚输出低电平,不仅实现了实现了服务器网口的link灯在有电缆插入时处于常亮状态,服务器开机瞬间则处于熄灭状态,还使得服务器网口的active灯只在有数据传输时闪烁,其余状态常灭的状态,从而实现了对服务器网口指示灯状态的有效控制,避免开机瞬间出现点灯异常。
图4为本发明实施例提供的服务器网口指示灯的控制电路的结构示意图之三。
参考图4,所述第一输入单元10包括:第一电阻R1、第一场效应管M1、第二电阻R2和第二场效应管M2;
所述第一电阻R1的第一端连接电压输入端P3V3,所述第一电阻的第二端连接所述第一场效应管M1的漏极;
所述第一场效应管M1的漏极连接所述第一逻辑单元20的第一输入端;
所述第一场效应管M1的栅极连接所述PHY芯片,用于接收所述PHY芯片输出的第一信号Link_10G;
所述第一场效应管M1的源极接地;
所述第二电阻R2的第一端连接所述电压输入端P3V3,所述第二电阻R2的第二端连接所述第二场效应管M2的漏极;
所述第二场效应管M2的漏极连接所述第一逻辑单元20的第二输入端;
所述第二场效应管M2的源极接地;
所述第二场效应管M2的栅极连接所述PHY芯片,用于接收所述PHY芯片输出的第二信号Link_1G。
参考图4,所述第一控制单元30,包括:第三电阻R3、第四电阻R4、第三场效应管M3、第四场效应管M4,
所述第三电阻R3的第一端连接所述第一逻辑单元20的输出端;
所述第三电阻R3的第二端连接所述第四电阻R4的第一端和所述第四场效应管M4的栅极;
所述第三场效应管M3的漏极连接所述第四电阻R4的第二端;
所述第三场效应管M3的源极接地;
所述第三场效应管M3的栅极连接所述MCU的通用输入输出引脚MCU_GPIO;
所述第四场效应管M4的源极接地;
所述第四场效应管M4的漏极连接所述第一指示灯LED1的第二端,第二端即负极;
可选地,第一控制单元30还包括第五电阻R5。
所述第一指示灯LED1的第一端(即正极)连接第五电阻R5的第二端;
第五电阻R5的第一端连接电压输入端P3V3。
硬件控制信号为PHY芯片直出的Link_1G、Link_10G,默认低有效,即当未有电缆连接时,Link_1G=H、Link_10G=H。如表1为link灯LED1的真值表。
表1 link灯真值表
本发明实施例为了防止开机瞬间PHY芯片的LED直出信号尚未配置高低电平而引起LED1异常,增加MCU_GPIO控制,开机瞬间,MCU的P3V3会直接上电,此时MCU_GPIO输出高电平H,如图4,由于第三电阻R3、第四电阻R4的电阻分压设置,即使Link_OR输出异常为高电平H,Link_LED也会输出低电平,使得后级MOS(即M4)关断,LED1处于熄灭状态。当开机之后,PHY配置完成,Link_10G、Link_1G均默认配置为高电平,MCU控制的MOS管关断,控制LED1的MOS管M4的栅极(gate级)电平Link_LED与或门输出电平Link_OR相同,即Link_LED=Link_OR。当网口未插入电缆,Link_10G=H、Link_1G=H,或门输出Link_OR=L=Link_LED,使得后级MOS(即M4)关断,LED1一直处于熄灭状态。当插入10G或1G电缆,或门输出Link_OR=H=Link_LED,后级MOS(即M4)打开,LED1处于常亮状态。以此,该电路实现了10G或1G link的指示功能。
本发明实施例提供的服务器网口指示灯的控制电路,实现了服务器网口的link灯在有电缆插入时处于常亮状态,服务器开机瞬间则处于熄灭状态,从而实现了对服务器网口link指示灯状态的有效控制,避免开机瞬间出现点灯异常。
图5为本发明实施例提供的服务器网口指示灯的控制电路的结构示意图之四。
参考图5,所述第二输入单元40,包括:第六电阻R6和第五场效应管M5,
所述第六电阻R6的第一端连接电压输入端P3V3;
所述第六电阻R6的第二端连接所述第五场效应管M5的漏极;
所述第五场效应管M5的漏极连接所述第二逻辑单元50的第一输入端;
所述第五场效应管M5的源极接地;
所述第五场效应管M5的栅极连接所述PHY芯片,用于接收所述PHY芯片输出的第七信号Link/ACT。
参考图5,所述第二控制单元60,包括:第七电阻R7、第八电阻R8、第六场效应管M6和第七场效应管M7。
其中,所述第七电阻R7的第一端连接所述第二逻辑单元50的输出端;
所述第七电阻R7的第二端连接所述第八电阻R8的第一端和所述第七场效应管M7的栅极;
所述第八电阻R8的第二端连接所述第六场效应管M6的漏极;
所述第六场效应管M6的源极接地;
所述第六场效应管M6的栅极连接所述MCU的通用输入输出引脚MCU_GPIO;
所述第七场效应管M7的源极接地;
所述第七场效应管M7的漏极连接所述第二指示灯LED2的负极;
可选地,第二控制单元60还包括第九电阻R9。
所述第二指示灯LED2的正极连接所述第九电阻R9的第二端;
所述第九电阻R9的第一端连接电压输入端P3V3。
本发明实施例中,硬件控制信号为PHY芯片直出的Link_1G、Link_10G、Link/ACT,默认低有效,当没有电缆连接时,Link/ACT=H,当有电缆连接且没有数据传输时,Link/ACT=L,当电缆有数据传输时,Link/ACT=L/H。如表2为active灯LED2的真值表。
表2active灯真值表
为了防止开机瞬间LED2异常,在开机瞬间控制LED2的MOS管(即M7)的gate级实质上是由MCU_GPIO控制,MCU_GPIO输出高电平,M6导通,使得ACT_LED保持低电平,确保LED2一直处于熄灭状态;当开机完成后,ACT_LED=ACT_XOR。当插入电缆未有数据传输时,Link/ACT=L,则Link/ACT_M=H,异或门的两个输入信号均为高电平,异或门输出低电平,LED2处于熄灭状态;当电缆有数据传输时,Link/ACT=L/H,则Link/ACT_M=H/L,异或门的两个输入信号有时相同有时不同,异或门输出电平不停切换,使得LED2的负极电平在高低之间不停切换,表现为LED2不断闪烁。以此,该电路实现只在有数据传输时指示灯闪烁,其余状态常灭的状态。
本发明实施例提供的服务器网口指示灯的控制电路,实现了服务器网口的active灯只在有数据传输时闪烁,其余状态常灭的状态,从而实现了对服务器网口active指示灯状态的有效控制,避免开机瞬间出现点灯异常。
图6为本发明实施例提供的服务器网口指示灯的控制方法的流程示意图。如图6所示,服务器网口指示灯的控制方法,包括:
步骤610、在所述服务器开机时,控制MCU的通用输入输出引脚输出高电平;
步骤620、在所述服务器开机后,控制所述MCU的通用输入输出引脚输出低电平。
在所述服务器开机时,控制MCU的通用输入输出引脚输出高电平,可以保证第一指示灯和第二指示灯处于熄灭状态。在所述服务器开机后,控制所述MCU的通用输入输出引脚输出低电平,可以实现当第一速率电缆和第二速率电缆中至少一个接入时,第一指示灯处于常亮状态,以及实现了第二指示灯只在有数据传输时闪烁,其余状态常灭的状态。
本发明实施例提供的服务器网口指示灯的控制方法,通过在所述服务器开机时,控制MCU的通用输入输出引脚输出高电平,以及在所述服务器开机后,控制所述MCU的通用输入输出引脚输出低电平,可以实现对服务器网口指示灯状态的有效控制,避免出现点灯异常。
本发明实施例还提供一种服务器,如图7所示,服务器700包括如上述各实施例所述的服务器网口指示灯的控制电路710。对于服务器网口指示灯的控制电路710的理解,可以参考前述实施例的描述,在此不再赘述。
除此之外,服务器还包括:存储器、处理器、基板管理控制器(baseboardmanagement controller,BMC)以及网卡等部件。本领域技术人员可以理解,本申请实施例提供的服务器可以包括更多或更少的部件,或者组合某些部件,或者不同的部件布置。
其中,网卡用于实现与其他设备之间的物理连接。网卡中具有至少一个网口,该至少一个网口与其他设备的通信接口通过电缆连接,实现服务器和其他设备之间的数据传输。可选的,网卡可以是板载集成的,也可以是通过服务器中的高速串行计算机扩展总线标准(peripheral component interconnect express,PCIE)插槽或者PCI插槽插入的,在此不作限制。
以上所描述的装置实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性的劳动的情况下,即可以理解并实施。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到各实施方式可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件。基于这样的理解,上述技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如ROM/RAM、磁碟、光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行各个实施例或者实施例的某些部分所述的方法。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。
Claims (10)
1.一种服务器网口指示灯的控制电路,其特征在于,包括:第一输入单元,第一逻辑单元和第一控制单元,
所述第一输入单元的第一输入端连接物理层PHY芯片,用于接收PHY芯片输出的第一信号,所述第一输入单元的第二输入端连接PHY芯片,用于接收PHY芯片输出的第二信号,所述第一输入单元的第一输出端和第二输出端连接所述第一逻辑单元的输入端;
所述第一逻辑单元用于对所述第一输入单元的第一输出端输出的第三信号和所述第一输入单元的第二输出端输出的第四信号进行第一逻辑运算,输出第五信号;
所述第一控制单元,用于根据微控制器MCU的通用输入输出引脚输出的第六信号和所述第五信号,控制第一指示灯的状态;
其中,所述第一指示灯为服务器网口的link指示灯;
在所述服务器开机时,所述MCU的通用输入输出引脚输出的第六信号为高电平,在所述服务器开机后,所述MCU的通用输入输出引脚输出的第六信号为低电平。
2.根据权利要求1所述的服务器网口指示灯的控制电路,其特征在于,还包括:第二输入单元,第二逻辑单元和第二控制单元,其中,
所述第二输入单元的输入端连接PHY芯片,用于接收PHY芯片输出的第七信号;
所述第二输入单元的输出端连接所述第二逻辑单元的第一输入端,所述第二逻辑单元的第二输入端连接所述第一逻辑单元的输出端;
所述第二逻辑单元用于对所述第五信号和所述第二输入单元输出的第八信号进行第二逻辑运算,输出第九信号;
所述第二控制单元,用于根据所述第九信号和所述MCU的通用输入输出引脚输出的第六信号,控制第二指示灯的状态;
其中,所述第二指示灯为所述服务器网口的active指示灯;
在插入所述服务器网口的电缆上有数据传输时,所述PHY芯片输出的第七信号在高低电平之间切换。
3.根据权利要求1所述的服务器网口指示灯的控制电路,其特征在于,所述第一输入单元包括:第一电阻、第一场效应管、第二电阻和第二场效应管;
所述第一电阻的第一端连接电压输入端,所述第一电阻的第二端连接所述第一场效应管的漏极;
所述第一场效应管的漏极连接所述第一逻辑单元的第一输入端;
所述第一场效应管的栅极连接所述PHY芯片,用于接收所述PHY芯片输出的第一信号;
所述第一场效应管的源极接地;
所述第二电阻的第一端连接所述电压输入端,所述第二电阻的第二端连接所述第二场效应管的漏极;
所述第二场效应管的漏极连接所述第一逻辑单元的第二输入端;
所述第二场效应管的源极接地;
所述第二场效应管的栅极连接所述PHY芯片,用于接收所述PHY芯片输出的第二信号。
4.根据权利要求1所述的服务器网口指示灯的控制电路,其特征在于,所述第一逻辑单元用于实现或运算。
5.根据权利要求1所述的服务器网口指示灯的控制电路,其特征在于,所述第一控制单元,包括:第三电阻、第四电阻、第三场效应管和第四场效应管,
所述第三电阻的第一端连接所述第一逻辑单元的输出端;
所述第三电阻的第二端连接所述第四电阻的第一端和所述第四场效应管的栅极;
所述第三场效应管的漏极连接所述第四电阻的第二端;
所述第三场效应管的源极接地;
所述第三场效应管的栅极连接所述MCU的通用输入输出引脚;
所述第四场效应管的源极接地;
所述第四场效应管的漏极连接所述第一指示灯的负极。
6.根据权利要求2所述的服务器网口指示灯的控制电路,其特征在于,所述第二输入单元,包括:第六电阻和第五场效应管,
所述第六电阻的第一端连接电压输入端;
所述第六电阻的第二端连接所述第五场效应管的漏极;
所述第五场效应管的漏极连接所述第二逻辑单元的第一输入端;
所述第五场效应管的源极接地;
所述第五场效应管的栅极连接所述PHY芯片,用于接收所述PHY芯片输出的第七信号。
7.根据权利要求2所述的服务器网口指示灯的控制电路,其特征在于,所述第二逻辑单元用于实现异或运算。
8.根据权利要求2所述的服务器网口指示灯的控制电路,其特征在于,所述第二控制单元,包括:第七电阻、第八电阻、第六场效应管和第七场效应管,
其中,所述第七电阻的第一端连接所述第二逻辑单元的输出端;
所述第七电阻的第二端连接所述第八电阻的第一端和所述第七场效应管的栅极;
所述第八电阻的第二端连接所述第六场效应管的漏极;
所述第六场效应管的源极接地;
所述第六场效应管的栅极连接所述MCU的通用输入输出引脚;
所述第七场效应管的源极接地;
所述第七场效应管的漏极连接所述第二指示灯的负极。
9.一种服务器网口指示灯的控制方法,应用于如权利要求1至8中任一项所述的服务器网口指示灯的控制电路,其特征在于,包括:
在所述服务器开机时,控制MCU的通用输入输出引脚输出高电平;
在所述服务器开机后,控制所述MCU的通用输入输出引脚输出低电平。
10.一种服务器,其特征在于,包括如权利要求1至8中任一项所述的服务器网口指示灯的控制电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311576072.6A CN117729668A (zh) | 2023-11-23 | 2023-11-23 | 服务器网口指示灯的控制电路、方法和服务器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311576072.6A CN117729668A (zh) | 2023-11-23 | 2023-11-23 | 服务器网口指示灯的控制电路、方法和服务器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117729668A true CN117729668A (zh) | 2024-03-19 |
Family
ID=90204265
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311576072.6A Pending CN117729668A (zh) | 2023-11-23 | 2023-11-23 | 服务器网口指示灯的控制电路、方法和服务器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117729668A (zh) |
-
2023
- 2023-11-23 CN CN202311576072.6A patent/CN117729668A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8213297B2 (en) | Duplicate internet protocol address resolution in a fragmented switch stack environment | |
US20140013017A1 (en) | I2c to multi-protocol communication | |
US20200244535A1 (en) | Technologies for autonegotiating 10g and 1g serial communications over copper cable | |
US8626973B2 (en) | Pseudo multi-master I2C operation in a blade server chassis | |
US20230305980A1 (en) | Flexibly configured multi-computing-node server mainboard structure and program | |
MX2014001056A (es) | Método y sistema para construir un sistema informatico de baja potencia. | |
US20120137159A1 (en) | Monitoring system and method of power sequence signal | |
US20160099795A1 (en) | Technologies for exchanging host loss and forward error correction capabilities on a 25g ethernet link | |
US20170115996A1 (en) | Reboot system and method for baseboard management controller | |
WO2021017232A1 (zh) | 一种灵活调配且易于cpld管理背板的方法与系统 | |
US11847085B2 (en) | Method, system, and server for monitoring status of solid state drive | |
WO2024051254A1 (zh) | 一种服务器的供电方法、系统、设备及介质 | |
CN102236631A (zh) | 一种计算器系统 | |
CN110985427A (zh) | 一种模块化风扇电路及控制方法 | |
CN210666687U (zh) | 一种服务器关键单端信号控制系统 | |
CN115981971A (zh) | 一种服务器硬盘的点灯方法及服务器 | |
CN117729668A (zh) | 服务器网口指示灯的控制电路、方法和服务器 | |
CN110647445A (zh) | 一种显示芯片数据传输链路状态的装置 | |
CN107145213B (zh) | 一种用于PCH MEdebug和USB port复用的装置及方法 | |
RU175051U1 (ru) | Процессорный модуль | |
CN117967597B (zh) | 一种风扇控制电路、方法、装置、设备及介质 | |
US10970686B2 (en) | Testing power reuse system, power reuse circuit and testing power reuse method | |
CN107704403B (zh) | 一种优化主背板信号传输的装置及方法 | |
CN110943802A (zh) | 基于fpga的dmx512灯光网络信号解码系统 | |
KR100750477B1 (ko) | 임베디드 시스템의 실시간 모니터링 데이타 통신 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |