CN117612492A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN117612492A
CN117612492A CN202311052238.4A CN202311052238A CN117612492A CN 117612492 A CN117612492 A CN 117612492A CN 202311052238 A CN202311052238 A CN 202311052238A CN 117612492 A CN117612492 A CN 117612492A
Authority
CN
China
Prior art keywords
potential
signal
pixel
time
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311052238.4A
Other languages
English (en)
Inventor
胜田忠义
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Inc
Original Assignee
Japan Display Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Inc filed Critical Japan Display Inc
Publication of CN117612492A publication Critical patent/CN117612492A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/046Dealing with screen burn-in prevention or compensation of the effects thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Abstract

本发明提供一种显示装置,能够提高由电源断开后的像素电极的残留电压引起的烧屏的抑制效果。在电源断开时序的第一时刻(t1),向扫描线(SCL)供给第一电源电压信号(PSIG1),向共通电极(COML)供给GND电位,向信号线(DTL)供给正值的修正电位(Vcor),之后,在第一时刻(t1)之后的第二时刻(t2),向扫描线(SCL)供给GND电位。

Description

显示装置
技术领域
本发明涉及一种显示装置。
背景技术
现有,公开了一种液晶显示装置,在电源断开时,通过将共通电极和源极线短路而使像素晶体管导通,从而向像素写入源极线的接地电位,通过将像素电极的电位设定为接地电位而能够迅速地消除余像,能够防止由残留电压引起的液晶的烧屏。另外,公开了一种液晶显示装置,在从动作状态转移到非动作状态时,使全部TFT的栅极导通,并且将液晶驱动电源设定为接地电位,使蓄积在液晶以及保持电容中的液晶驱动电压放电。
在上述现有技术中,并未考虑在将像素电极的电位设定为接地电位之后,在栅极信号电位成为断开电位时,像素电极的电位经由像素晶体管的漏极-栅极间电容而变动,在像素电极中产生残留电压的情况。因此,有时无法充分发挥抑制由像素电极的残留电压引起的烧屏的产生的效果。
发明内容
本发明的目的在于提供一种能够迅速地去除在断开电源的时序中产生的像素电极的残留电压的显示装置。
本公开的一个方式所涉及的显示装置具备:像素,具有像素晶体管和与该像素晶体管的漏极连接的像素电极;扫描线,与所述像素晶体管的栅极连接;信号线,与所述像素晶体管的源极连接;以及驱动电路,通过被供给正值的第一电源电压信号和负值的第二电源电压信号来驱动所述像素晶体管,所述驱动电路具备:栅极驱动器,向所述扫描线供给扫描信号;信号线选择电路,向所述信号线供给像素信号;以及显示控制电路,控制所述栅极驱动器以及所述信号线选择电路,在显示动作时,所述像素电极在与被供给电位比GND电位低的共通电位的共通电极之间设有保持电容,所述显示控制电路在电源断开时序的第一时刻,向所述扫描线供给所述第一电源电压信号,向所述共通电极供给GND电位,向所述信号线供给正值的修正电位,之后,在所述第一时刻之后的第二时刻,向所述扫描线供给GND电位。
附图说明
图1是示出实施方式所涉及的显示装置的概略构成的一个例子的图。
图2是示出显示区域中的像素排列的一个例子的图。
图3是表示显示装置的概略截面结构的截面图。
图4是示出像素的构成例的俯视图。
图5A是示出沿图4的A1-A2线的截面的第一例的图。
图5B是示出沿图4的A1-A2线的截面的第二例的图。
图6是示出实施方式一所涉及的显示装置的驱动电路构成的一个例子的图。
图7是示出比较例所涉及的电源断开时序的一个例子的时序图。
图8是基于图7所示的电源断开时序的复位后的像素电极的电位变动的放大图。
图9是示出实施方式一所涉及的电源断开时序的一个例子的时序图。
图10是基于图9所示的电源断开时序的复位后的像素电极的电位变动的放大图。
图11是示出实施方式二所涉及的显示装置的驱动电路构成的一个例子的图。
图12是示出实施方式二所涉及的电源断开时序的一个例子的时序图。
具体实施方式
参照附图对用于实施发明的方式(实施方式)进行详细说明。本发明并不限定于以下的实施方式所记载的内容。另外,在以下记载的构成要素中包括本领域技术人员能够容易地想到的要素、实质上相同的要素。进而,以下记载的构成要素能够适当组合。此外,公开只不过是一个例子,本领域技术人员能够容易地想到的保持发明的主旨的适当变更当然也包含在本发明的范围内。另外,附图为了使说明更明确,与实际的方式相比,有时示意性地表示各部分的宽度、厚度、形状等,但是只不过是一个例子,并不限定本发明的解释。另外,在本说明书和各图中,关于已经出现的图,对与上述的要素同样的要素标注相同的附图标记,有时适当省略详细的说明。
图1是示出实施方式所涉及的显示装置的概略构成的一个例子的图。图2是示出显示区域中的像素排列的一个例子的图。
本实施方式所涉及的显示装置1例如是将液晶显示元件用作显示元件的液晶显示设备。另外,在本公开中,作为驱动方式,显示装置1例如能够采用列反转驱动方式、帧反转方式等。作为显示装置1中的驱动方式,并不限定于列反转驱动方式、帧反转方式。
显示装置1在显示面板11上设有显示区域AA,在显示区域AA的周边区域设有驱动电路40。显示装置1从电源装置12被供给电力。
驱动电路40具备栅极驱动器42、信号线选择电路43以及显示控制电路44。栅极驱动器42以及信号线选择电路43是形成于显示区域AA的周边区域的薄膜晶体管(TFT)电路。显示控制电路44包含于在显示区域AA的周边区域安装的驱动器IC(Integrated Circuit:集成电路)4。驱动器IC4例如经由由柔性印刷基板(FPC:Flexible Printed Circuit)等构成的中继基板与控制装置13连接。
控制装置13控制从电源装置12向显示装置1的电力供给。另外,控制装置13控制显示装置1的电源接通以及电源断开。电源装置12以及控制装置13例如搭载于搭载有显示装置1的设备(省略图示)。
在显示区域AA设有在Dx方向(第一方向)以及Dy方向(第二方向)上排列的多个像素Pix。另外,在显示区域AA设有向像素Pix供给扫描信号(栅极信号)GATE的扫描线(栅极线)SCL、向像素Pix供给像素信号SIG的信号线DTL。在本实施方式中,扫描线SCL在Dx方向上延伸地设置。另外,在本实施方式中,信号线DTL在Dy方向上延伸地设置。
如图2所示,像素Pix分别具备像素晶体管Tr以及像素电极PX。像素晶体管Tr由薄膜晶体管(TFT)构成,例如由n沟道的MOS(Metal Oxide Semiconductor:金属氧化物半导体)型的TFT(以下,也称为“n型TFT”)构成。像素晶体管Tr的源极与信号线DTL连接,栅极与扫描线(栅极线)SCL连接,漏极与像素电极PX连接。在像素电极PX与共通电极COML之间形成有保持电容CS。
经由扫描线(栅极线)SCL向在行方向(Dx方向)上排列的像素Pix的像素晶体管Tr的栅极供给扫描信号(栅极信号)GATE(1、2、…、m、…、M),经由信号线DTL向在列方向(Dy方向)上排列的像素Pix的像素晶体管Tr的源极供给像素信号SIG(1、2、…、n、…N)。在图2中,示出了在列方向(Dy方向)上排列有M个像素Pix,在行方向(Dx方向)上排列有N个像素Pix的例子,但是并不限定于此。以下,也将像素Pix在行方向(Dx方向)上排列的行称为像素行。另外,也将像素Pix在列方向(Dy方向)上排列的列称为像素列。
在本公开中,像素Pix例如包括用于显示红色(R)的红色像素、用于显示绿色(G)的绿色像素以及用于显示蓝色(B)的蓝色像素。作为像素排列,例如示例了在行方向(Dx方向)上排列有RGB的各像素的条纹排列,但是像素排列并不限定于RGB的条纹排列。具体而言,例如,作为像素Pix,可以配置用于显示白色(W)的白色像素,也可以设为相对于行方向(Dx方向)、列方向(Dy方向)具有预定的角度的倾斜方向的条纹排列、在行方向(Dx方向)以及列方向(Dy方向)中的任一个方向上周期性地配置显示不同的颜色的多个像素组的排列。
电源装置12生成向显示装置1供给的正值的第一电源电压信号PSIG1以及负值的第二电源电压信号PSIG2。第一电源电压信号PSIG1在显示装置1运转时被控制为第一电位(VGH)。第二电源电压信号PSIG2在显示装置1运转时被控制为第二电位(VGL)。第一电位(VGH)例如被设为7[V]。第二电位(VGL)例如被设为-7[V]。在显示装置1运转时供给的第一电位(VGH)并不限定于7[V]。另外,在显示装置1运转时供给的第二电位(VGL)并不限定于-7[V]。
控制装置13将显示于显示装置1的影像的原信号即影像信号Source向显示装置1发送。另外,控制装置13将用于控制显示装置1的电源接通以及电源断开的第一电源控制信号PCTRL1向显示装置1发送。另外,控制装置13将用于控制从电源装置12向显示装置1的电力供给的第二电源控制信号PCTRL2向电源装置12发送。
控制装置13例如包括CPU(Central Processing Unit:中央处理器)以及存储器等存储装置。控制装置13通过使用CPU、存储装置等这些硬件资源来执行程序,能够实现显示装置1的显示功能。控制装置13根据程序的执行结果,以驱动器IC4将显示于显示装置1的图像处理为图像输入灰度的信息的方式进行控制。
显示控制电路44通过控制栅极驱动器42、信号线选择电路43来控制显示区域AA中的显示动作。显示控制电路44从控制装置13接收影像信号Source以及第一电源控制信号PCTRL1等各种控制信号。另外,显示控制电路44将来自控制装置13的影像信号Source转换为图像信号Vsig并输出。图像信号Vsig例如是通过对与RGB像素排列相应的像素信号Sig进行时分复用所得的信号。另外,显示控制电路44向共通电极COML供给共通电位VCOM。
另外,显示控制电路44具备作为信号线选择电路43与控制装置13之间的接口(I/F)以及定时发生器的功能。此外,包含显示控制电路44的驱动器IC4也可以不安装在显示面板11上,而是安装在与显示面板11连接的中继基板上。另外,栅极驱动器42以及信号线选择电路43也可以包含在驱动器IC4中。
接着,参照图3至图5B对实施方式所涉及的显示装置1的概略结构进行说明。图3是表示显示装置的概略截面结构的截面图。图4是示出像素的构成例的俯视图。图5A是示出沿图4的A1-A2线的截面的第一例的图。在图5A所示的第一例中,示出了将底栅型晶体管用作像素晶体管Tr的例子。图5B是示出沿图4的A1-A2线的截面的第二例的图。在图5B所示的第二例中,示出了将顶栅型晶体管用作像素晶体管Tr的例子。
阵列基板2包括由玻璃或者透明树脂构成的第一基板21、多个像素电极PX、共通电极COML、以及将像素电极PX和共通电极COML绝缘的绝缘层24。多个像素电极PX例如以行列状(矩阵状)配设于第一基板21的上方。共通电极COML设于第一基板21与像素电极PX之间。
像素电极PX与各像素Pix相对应地设置。用于进行显示动作的像素信号SIG从信号线选择电路43经由信号线DTL以及像素晶体管Tr被供给到像素电极PX。另外,在显示动作时,从驱动器IC4向共通电极COML供给作为电压信号的显示用的共通电位VCOM。共通电位VCOM优选为与GND(Ground:地)电位不同的电位,例如被设为-0.7[V]左右。共通电位VCOM的设定值被设定为在列反转驱动方式、帧反转方式等驱动方式中不产生闪烁的最佳值。另外,共通电位VCOM优选为固定电位,但是也可以是具有由交流矩形波构成的波形的构成。
像素电极PX以及共通电极COML例如由ITO(Indium Tin Oxide:氧化铟锡)等具有透光性的导电性材料构成。在第一基板21的下侧,隔着粘接层(省略图示)设有偏振板35B。
对置基板3包括由玻璃或者透明树脂构成的第二基板31和形成于该第二基板31的一个面的滤色器32以及遮光层(省略图示)。另外,在第二基板31的上侧,隔着粘接层(省略图示)设有偏振板35A。
阵列基板2与对置基板3以设置预定的间隔(单元间隙)的方式对置配置。作为显示功能层,在第一基板21与第二基板31之间的空间设有液晶层6。液晶层6根据各像素电极PX~共通电极COML间的电场的状态以像素Pix为单位使液晶分子的取向状态变化,从而对通过液晶层6的光进行调制。在本实施方式中,例如使用适合于包含FFS(边缘场开关技术)的IPS(平面转换技术)等横向电场模式的液晶。
阵列基板2具备各像素Pix的像素晶体管Tr、向各像素电极PX供给像素信号SIG的信号线DTL、供给驱动各像素晶体管Tr的栅极信号GATE的扫描线(栅极线)SCL等配线。信号线DTL以及扫描线(栅极线)SCL在与第一基板21的表面平行的平面上延伸。
如图4所示,由扫描线(栅极线)SCL和信号线DTL包围的区域是像素Pix。像素电极PX具有多个带状电极22a和连结部22b。
如图4所示,像素晶体管Tr包括半导体61、源极电极62、漏极电极63以及栅极电极64。
如图5A所示,在将底栅型晶体管用作像素晶体管Tr的构成中,在第一基板21之上设有栅极线层51。在栅极线层51设有栅极电极64(扫描线(栅极线)SCL)。绝缘层58a(第二绝缘层)覆盖栅极电极64而设于第一基板21之上。在绝缘层58a之上设有半导体层52。在半导体层52设有半导体61。在半导体层52的上侧隔着绝缘层58c(第一绝缘层)设有信号线层53。
如图5B所示,在将顶栅型晶体管用作像素晶体管Tr的构成中,在第一基板21之上设有光屏蔽件LS。在光屏蔽件LS之上隔着绝缘层58f设有半导体层52。在半导体层52设有半导体61。在半导体层52的上侧隔着绝缘层58c设有栅极线层51。在栅极线层51设有栅极电极64。绝缘层58a覆盖栅极电极64而设于绝缘层58c之上。在栅极线层51的上侧隔着绝缘层58a设有信号线层53。
在信号线层53设有漏极电极63以及源极电极62(信号线DTL)。在漏极电极63以及源极电极62(信号线DTL)的上侧隔着绝缘层58d(第三绝缘层)设有辅助配线层54。在辅助配线层54的上侧隔着绝缘层58e设有共通电极层55。在共通电极层55设有共通电极COML。此外,也可以采用不隔着绝缘层而使辅助配线层与共通电极层重叠的构成。在共通电极层55的上侧隔着绝缘层24设有像素电极PX。
如图4以及图5A(或者图5B)所示,像素电极PX经由接触孔H11与像素晶体管Tr的漏极电极63连接。漏极电极63经由接触孔H12与半导体61连接。半导体61在俯视时与栅极电极64交叉。栅极电极64与扫描线(栅极线)SCL连接,且从扫描线(栅极线)SCL的一侧突出设置。半导体61延伸至与源极电极62重叠的位置,经由接触孔H13与源极电极62电连接。源极电极62与信号线DTL连接,且从信号线DTL的一侧突出。
作为半导体61的材料,能够使用多晶硅、氧化物半导体等公知的材料。例如,通过使用TAOS(Transparent Amorphous Oxide Semiconductor:透明非晶氧化物半导体),长时间保持影像显示用的电压的能力(保持率)良好,能够提高显示品质。另外,包含TAOS的氧化物半导体在像素晶体管Tr截止时的漏电流小。
栅极电极64(扫描线(栅极线)SCL)例如由铝(Al)、铜(Cu)、银(Ag)、钼(Mo)或者它们的合金构成。漏极电极63以及源极电极62(信号线DTL)例如由钛与铝的合金即钛铝(TiAl)构成。
作为绝缘层24、58a、58c、58d、58e、58f的材料,能够使用公知的绝缘材料。另外,例如,作为绝缘层58c的材料,能够使用氧化硅膜(SiO2)。作为绝缘层58d的材料,使用丙烯酸等有机绝缘膜。由此,能够实现设置共通电极COML的面的平坦化。
作为辅助配线层54的材料,与栅极电极64(扫描线(栅极线)SCL)同样地,例如由铝(Al)、铜(Cu)、银(Ag)、钼(Mo)或者它们的合金构成。
在上述概略结构的显示装置1中,除了在像素电极PX与共通电极COML之间形成的保持电容CS以外,在像素电极PX与其他导电部件之间也产生寄生电容。
在液晶显示装置中,由于在电源断开时驱动电路的输出成为高阻抗,因此需要在电源断开时将被保持于像素电极的电位复位(放电)。也将在电源断开时将被保持于像素电极的电位复位时的控制步骤称为“电源断开时序”。
(实施方式一)
以下,对实施方式一所涉及的显示装置1的驱动电路40的具体构成以及电源断开时序进行说明。
图6是示出实施方式一所涉及的显示装置的驱动电路构成的一个例子的图。在图6中,示出了与一个像素Pix(m,n)相对应的电路构成例。在图2所示的像素排列中,像素Pix(m,n)示出了在行方向(Dx方向)上排列的像素Pix的从图中左起第n个,且在列方向(Dy方向)上排列的像素Pix的从图中上方起第m个像素Pix。另外,在图6中,用虚线示出在像素电极PX与扫描线(栅极线)SCL之间产生的寄生电容CP。
构成驱动电路40的各电路要素从电源装置12被供给第一电源电压信号PSIG1以及第二电源电压信号PSIG2来动作。在显示装置1运转时从电源装置12供给的第一电源电压信号PSIG1的电位(第一电位VGH)被设为向像素晶体管Tr的栅极供给的扫描信号(栅极信号)GATE(m)的高电位。另外,在显示装置1运转时从电源装置12供给的第二电源电压信号PSIG2的电位(第二电位VGL)被设为向像素晶体管Tr的栅极供给的扫描信号GATE(m)的低电位。
显示控制电路44(驱动器IC4)控制栅极驱动器42以及信号线选择电路43。具体而言,显示控制电路44向栅极驱动器42供给启动脉冲STV、移位时钟CKV等同步信号、以及扫描线驱动信号ENB。另外,显示控制电路44将信号线选择控制信号ASW(n)、XASW(n)向信号线选择电路43供给。
另外,在本公开中,显示控制电路44在电源断开时序中对显示区域AA内的全部像素Pix的像素晶体管Tr进行导通控制,将用于将像素电极PX的电位复位的复位信号XReset向栅极驱动器42供给。复位信号XReset是在显示动作时被设为高电位(第一电位VGH)、在电源断开时序中被设为低电位(第二电位VGL)的信号。
作为用于进行显示动作的主要的电路要素,栅极驱动器42具备移位寄存器电路421以及扫描线驱动电路422。另外,在本公开中,栅极驱动器42具备AND电路424,该AND电路424至少在复位信号XReset为低电位(第二电位VGL)时,向扫描线驱动电路422输出低电位(第二电位VGL)。
移位寄存器电路421是基于从显示控制电路44输出的启动脉冲STV、移位时钟CKV等同步信号,生成在第m列的像素行的选择时成为高电位(第一电位VGH)的信号的电路。
具体而言,移位寄存器电路421例如在移位时钟CKV为高电位时,取入前级的移位寄存器S/R的输出(或者启动脉冲STV),在移位时钟CKV为低电位时,切断取入前级的移位寄存器S/R的输出(或者启动脉冲STV)的路径,同时通过移位寄存器S/R内的锁存动作来保持值。
移位寄存器电路421的输出信号被反相器电路423逻辑反转。反相器电路423的输出信号在显示动作时、即复位信号XReset为高电位(第一电位VGH)时,经由AND电路424被输入到扫描线驱动电路422。
扫描线驱动电路422是基于从AND电路424输出的信号以及从显示控制电路44输出的扫描线驱动信号ENB,生成向像素晶体管Tr的栅极供给的扫描信号GATE(m)的电路。扫描线驱动信号ENB的高电位被设为第一电位VGH。
具体而言,扫描线驱动电路422在显示动作时,在从AND电路424输出的信号为高电位(第一电位VGH)时,由p沟道的MOS型的TFT(以下,也称为“p型TFT”)构成的第一晶体管Tr1、以及由n型TFT构成的第二晶体管Tr2被截止控制,由n型TFT构成的第三晶体管Tr3被导通控制。由此,扫描线驱动电路422的输出电位成为第二电位VGL,像素Pix(m,n)的像素晶体管Tr被截止控制。
另外,扫描线驱动电路422在显示动作时,在从AND电路424输出的信号为低电位(第二电位VGL)时,第一晶体管Tr1以及第二晶体管Tr2被导通控制,第三晶体管Tr3被截止控制。由此,扫描线驱动电路422的输出电位成为扫描线驱动信号ENB的高电位即第一电位VGH,像素Pix(m,n)的像素晶体管Tr被导通控制。
信号线选择电路43是在第n行的像素列的选择时将从显示控制电路44输出的图像信号Vsig选择性地输出为像素信号SIG的开关电路。具体而言,信号线选择电路43具备由n型TFT构成的开关晶体管ASWTr以及由p型TFT构成的开关晶体管XASWTr。
在从显示控制电路44输出的信号线选择控制信号ASW(n)为高电位且信号线选择控制信号XASW(n)为低电位时,信号线选择电路43对开关晶体管ASWTr、XASWTr进行导通控制。另外,在从显示控制电路44输出的信号线选择控制信号ASW(n)为低电位且信号线选择控制信号XASW(n)为高电位时,信号线选择电路43对开关晶体管ASWTr、XASWTr进行截止控制。
信号线选择控制信号ASW(n)和信号线选择控制信号XASW(n)是彼此逻辑反转的互补信号。信号线选择控制信号XASW(n)也可以是将信号线选择控制信号ASW(n)逻辑反转而生成的方式。另外,信号线选择控制信号ASW(n)也可以是将信号线选择控制信号XASW(n)逻辑反转而生成的方式。进而,信号线选择电路43也可以是仅由n型TFT或者p型TFT所构成的开关晶体管构成的方式。在开关晶体管由n型TFT构成的情况下,无需信号线选择控制信号XASW。另外,在开关晶体管由p型TFT构成的情况下,无需信号线选择控制信号ASW。
通过上述驱动电路40的各电路要素的动作,在显示动作时的像素Pix(m,n)的选择时,像素Pix(m,n)的像素晶体管Tr被导通控制,像素信号SIG被写入像素Pix(m,n)的像素电极PX。此后,在直到像素Pix(m,n)的像素晶体管Tr被截止控制且在下一帧中像素Pix(m,n)再次被导通控制为止的期间中,像素信号SIG的电位被保持在保持电容CS中。通过以与预定的驱动方式(例如,列反转驱动方式、帧反转方式)相对应的选择顺序对显示区域AA内的全部像素Pix执行上述控制,能够进行显示区域AA中的显示动作。
在上述显示装置1的电源断开时序中,显示控制电路44将复位信号XReset设为低电位(第二电位VGL)。由此,扫描线驱动电路422被供给低电位(第二电位VGL),全部扫描线SCL的电位成为低电位(第二电位VGL),显示区域AA内的全部像素Pix的像素晶体管Tr被导通控制,像素电极PX的电位被复位。由此,能够抑制由像素电极PX的残留电压引起的液晶的烧屏。
图7是示出比较例所涉及的电源断开时序的一个例子的时序图。在本公开中,显示控制电路44基于从控制装置13输出的第一电源控制信号PCTRL1,执行显示装置1的电源断开时序。在图7所示的例子中,示出了在时刻t0开始电源断开时序的例子。在时刻t0以前,进行上述通常的显示动作。
当在时刻t0开始电源断开时序时,显示装置1进行黑画面显示。具体而言,显示控制电路44将与显示区域AA内的全部像素Pix相对应的图像信号Vsig的灰度设为“0”来进行显示动作。由此,能够将像素电极PX所保持的电位设为最小值。以下,也将进行黑画面显示的期间称为“黑插入期间”。此外,也可以不一定设置黑插入期间。
当在时刻t1结束黑插入期间时,作为向信号线DTL供给的电位,显示控制电路44供给GND电位。此时,显示控制电路44将与全部信号线DTL相对应的信号线选择控制信号ASW设为高电位,且将与全部信号线DTL相对应的信号线选择控制信号XASW设为低电位。由此,开关晶体管ASWTr、XASWTr被导通控制而向信号线DTL供给GND电位,信号线DTL的电位被设定为GND电位。
另外,在时刻t1,显示控制电路44停止向共通电极COML供给共通电位VCOM。由此,共通电极COML的电位在到达时刻t4之前收敛到GND电位。另外,在时刻t1,显示控制电路44将全部扫描线驱动信号ENB设为高电位(第一电位VGH)。另外,显示控制电路44将复位信号XReset设为低电位(第二电位VGL)。由此,AND电路424的输出信号的电位成为低电位(第二电位VGL)。其结果是,扫描线驱动电路422的第一晶体管Tr1以及第二晶体管Tr2被导通控制,第三晶体管Tr3被截止控制,全部扫描线SCL的电位成为作为扫描线驱动信号ENB的高电位而被供给的第一电位VGH,全部像素Pix的像素晶体管Tr被导通控制。由此,全部像素Pix的像素电极PX经由被导通控制的像素晶体管Tr与GND电位的信号线DTL电连接,全部像素Pix的像素电极PX的电位被复位为GND电位。
在将全部像素Pix的像素电极PX的电位复位后的时刻t3,电源装置12基于从控制装置13输出的第二电源控制信号PCTRL2,停止向显示装置1供给第一电源电压信号PSIG1以及第二电源电压信号PSIG2。由此,驱动器IC4停止控制,启动脉冲STV、移位时钟CKV等同步信号、全部扫描线驱动信号ENB、复位信号XReset、以及与全部信号线DTL相对应的信号线选择控制信号ASW、XASW等各控制信号的电位成为GND电位。
此外,第一电源电压信号PSIG1以及第二电源电压信号PSIG2的电位通过电源装置12所具备的电源平滑用电容器(省略图示)而逐渐下降。因此,第一电源电压信号PSIG1以及第二电源电压信号PSIG2的电位在各控制信号成为GND电位之后收敛到GND电位。换言之,从驱动器IC输出的各控制信号的电位比第一电源电压信号PSIG1以及第二电源电压信号PSIG2更急剧地收敛到GND电位。
此时,在扫描线SCL产生从扫描信号GATE的扫描线驱动信号ENB的高电位即第一电位VGH向GND电位的急剧的电位变动。如上所述,在像素晶体管Tr的漏极-栅极间形成有寄生电容CP,但是该扫描线SCL的激烈的电压变动作用于该寄生电容CP,像素电极PX的电位从本来的复位电位即GND电位下降。
在此,更详细地说明像素电极PX的电位下降的原理。图8是基于图7所示的电源断开时序的复位后的像素电极的电位变动的放大图。图8所示的实线示出了像素电极PX的电位。图8所示的虚线示出了扫描线(栅极线)SCL的电位。此外,在该比较例中,在时刻t3的时间点,共通电极COML收敛到GND电位,另外,信号线DTL的电位也收敛到GND电位,之后,成为高阻抗状态(浮置状态)。
如图8所示,当与扫描线SCL连接的像素晶体管Tr的栅极电位从第一电位VGH变动为GND电位时,寄生电容CP随之放电。在像素晶体管Tr的电位低于阈值电压Vth为止的像素晶体管Tr维持导通状态的期间,从信号线DTL经由像素晶体管Tr对寄生电容CP进行再充电,但是在像素晶体管Tr的栅极电位的变动急剧的情况下,寄生电容CP的放电速度超过寄生电容CP的再充电速度。由此,产生像素电极PX的电位下降。
另外,如上所述,在像素晶体管Tr维持导通状态的微小的期间,能够成为用于像素电极PX的再充电的电荷供给源的信号线DTL通过信号线选择控制信号ASW、XASW成为GND电位,从而处于高阻抗状态(浮置状态),因此通过用于像素电极PX的再充电的电荷供给,信号线DTL的电位从GND电位起下降。由此,从信号线DTL再充电的像素电极PX的电位下降变得更加显著。然后,当像素晶体管Tr的电位低于阈值电压Vth时,像素晶体管Tr成为截止状态,像素电极PX的电位维持在低于GND电位的状态。
其结果是,如图7以及图8所示,停止了驱动器IC4的控制的时刻t3后的像素电极PX的电位相对于复位后的电位即GND电位产生负值的电位差ΔV而作为残留电压(GND-ΔV)。在此,考虑由于像素晶体管Tr截止时的漏电流而使得该残留电压随着时间的经过逐渐消除的情况,特别是作为半导体61的材料,例如在使用了TAOS(透明非晶氧化物半导体)等影像显示用的电压保持率良好,或者截止时的漏电流非常小的氧化物半导体等半导体的情况下,长时间维持电位差ΔV残留于像素电极PX的状态,有可能产生液晶的烧屏。另外,还考虑共通电位VCOM的最佳值因烧屏而发生变动的情况,由此有可能成为基于列反转驱动方式、帧反转方式等驱动方式的闪烁的产生要因。
图9是示出实施方式一所涉及的电源断开时序的一个例子的时序图。图10是基于图9所示的电源断开时序的复位后的像素电极的电位变动的放大图。图10所示的实线示出像素电极PX的电位。图10所示的虚线示出扫描线(栅极线)SCL的电位。在此,对与图7以及图8所示的比较例所涉及的电源断开时序不同的点进行详细说明,有时省略重复的说明。
在实施方式一所涉及的显示装置1的电源断开时序中,当在时刻t1(第一时刻)结束黑插入期间时,作为向信号线DTL供给的电位,显示控制电路44供给正值的修正电位Vcor。修正电位Vcor相当于在时刻t2(第二时刻)成为用于像素电极PX的再充电的电荷供给源的信号线DTL的电位下降量即ΔV2的大小(Vcor≈|ΔV2|)。此时,显示控制电路44将与全部信号线DTL相对应的信号线选择控制信号ASW设为高电位,将与全部信号线DTL相对应的信号线选择控制信号XASW设为低电位。由此,开关晶体管ASWTr、XASWTr被导通控制而向信号线DTL供给修正电位Vcor,信号线DTL的电位被设定为修正电位Vcor。
另外,在时刻t1(第一时刻),显示控制电路44停止向共通电极COML供给共通电位VCOM。由此,共通电极的电位收敛到GND电位。另外,显示控制电路44将全部扫描线驱动信号ENB设为高电位(第一电位VGH),将复位信号XReset设为低电位(第二电位VGL)。由此,AND电路424的输出信号的电位成为低电位(第二电位VGL)。其结果是,扫描线驱动电路422的第一晶体管Tr1以及第二晶体管Tr2被导通控制,第三晶体管Tr3被截止控制,全部扫描线SCL的电位成为作为扫描线驱动信号ENB的高电位而被供给的第一电位VGH,全部像素Pix的像素晶体管Tr被导通控制。由此,全部像素Pix的像素电极PX经由被导通控制的像素晶体管Tr与修正电位Vcor的信号线DTL电连接,且被设定为对全部像素Pix的像素电极PX的复位后的本来的电位即GND电位加上与修正电位Vcor大致等价的电位差ΔV1所得的电位(GND+ΔV1)。
在将全部像素Pix的像素电极PX的电位设定为对复位后的本来的电位即GND电位加上电位差ΔV1(≈Vcor)所得的电位(GND+ΔV1)之后,在时刻t2(第二时刻),将全部扫描线驱动信号ENB的电位设为GND电位。由此,在扫描线SCL产生从扫描信号GATE的扫描线驱动信号ENB的第一电位VGH向GND电位的电位变动,该扫描线SCL的电压变动经由在像素晶体管Tr的漏极-栅极间产生的寄生电容CP而重叠于像素电极PX。具体而言,当与扫描线SCL连接的像素晶体管Tr的栅极电位从第一电位VGH移位到GND电位时,寄生电容CP放电直到像素晶体管Tr截止为止,从而产生像素电极PX的电位下降。因此,如图9以及图10所示,时刻t2(第二时刻)后的像素电极PX的电位相对于对GND电位加上电位差ΔV1所得的电位而产生负值的电位差ΔV2的电位变动(GND+ΔV1-ΔV2)。
在实施方式一所涉及的显示装置1的电源断开时序中,在时刻t2维持信号线选择控制信号ASW、XASW的控制状态。具体而言,信号线选择控制信号ASW的电位被维持在高电位,信号线选择控制信号XASW的电位被维持在低电位。因此,成为用于像素电极PX的再充电的电荷供给源的信号线DTL的电位下降与图7以及图8所示的比较例的电源断开时序的时刻t2的电位下降相比被抑制。由此,在像素电极PX产生的负值的电位差ΔV2小于图7以及图8所示的比较例的电源断开时序的时刻t3的电位差ΔV(ΔV2<ΔV)。在此,与在时刻t1作为图像信号Vsig的电位而供给的修正电位Vcor大致等价的电位差ΔV1相当于在时刻t2成为用于像素电极PX的再充电的电荷供给源的信号线DTL的电位下降量即ΔV2的大小。
即,在实施方式一所涉及的显示装置1的电源断开时序中,将在时刻t1作为图像信号Vsig的电位而供给的修正电位Vcor设定为在时刻t1产生于像素电极PX的正值的电位差ΔV1的大小与在时刻t2产生于像素电极PX的负值的电位差ΔV2的大小大致等价(|ΔV1|≈|ΔV2|)。由此,实施方式一所涉及的电源断开时序中的像素电极PX的复位后的电位收敛到GND电位(GND+ΔV1-ΔV2≈GND)。
当在时刻t2(第二时刻)之后的时刻t3(第三时刻)驱动器IC4停止控制时,启动脉冲STV、移位时钟CKV等同步信号、复位信号XReset、与全部信号线DTL相对应的信号线选择控制信号ASW、XASW等各控制信号的电位、以及图像信号Vsig的电位成为GND电位。因此,信号线DTL的电位成为GND电位。即,在从在时刻t1(第一时刻)向信号线DTL供给正值的修正电位Vcor起至在时刻t2(第二时刻)之后的时刻t3(第三时刻)驱动器IC4停止控制为止的期间,维持向信号线DTL供给正值的修正电位Vcor的状态。换句话说,在从在时刻t1(第一时刻)向信号线DTL供给正值的修正电位Vcor起至少至时刻t2(第二时刻)为止的期间,维持向信号线DTL供给正值的修正电位Vcor的状态。
通过上述实施方式一所涉及的显示装置1的电源断开时序,驱动器IC4停止控制的时刻t3后的像素电极PX的电位收敛到复位后的本来的电位即GND电位。由此,在时刻t1至时刻t2,残留于像素电极PX的电位差ΔV1被迅速地去除,能够抑制由电源断开后的像素电极PX的残留电压引起的液晶的烧屏的产生。另外,能够抑制由烧屏引起的共通电位VCOM的最佳值变动所导致的闪烁的产生。
(实施方式二)
以下,对实施方式二所涉及的显示装置1a的驱动电路40a的具体构成以及电源断开时序进行说明。
图11是示出实施方式二所涉及的显示装置的驱动电路构成的一个例子的图。图12是示出实施方式二所涉及的电源断开时序的一个例子的时序图。在此,对区别于实施方式一所涉及的显示装置1的驱动电路构成以及实施方式一所涉及的电源断开时序的点进行详细说明,有时省略重复的说明。
在实施方式二的驱动电路40a中,取代在电源断开时序的时刻t1处将正值的修正电位Vcor作为图像信号Vsig的电位而供给的构成,而具备在电源断开时序的复位信号XReset的低电位(第二电位VGL)期间中将信号线DTL的电位设定为正值的修正电位Vcor的开关电路45。
开关电路45例如具备由p型TFT构成的开关晶体管RSWTr。开关晶体管RSWTr的漏极与信号线DTL连接,从显示控制电路44a(驱动器IC4a)向开关晶体管RSWTr的源极供给修正电位Vcor。另外,从显示控制电路44a向开关晶体管RSWTr的栅极供给复位信号XReset。
在实施方式二所涉及的显示装置1a的电源断开时序中,在时刻t1(第一时刻),与全部信号线DTL相对应的信号线选择控制信号ASW被设为低电位,与全部信号线DTL相对应的信号线选择控制信号XASW被设为高电位。由此,开关晶体管ASWTr、XASWTr被截止控制。同时,复位信号XReset被设为低电位(第二电位VGL),开关电路45的开关晶体管RSWTr被导通控制。由此,从显示控制电路44a向信号线DTL供给修正电位Vcor,信号线DTL的电位被设定为修正电位Vcor。此时,全部像素Pix的像素电极PX经由被导通控制的像素晶体管Tr与由开关电路45设定为修正电位Vcor的信号线DTL电连接,且被设定为对全部像素Pix的像素电极PX的复位后的本来的电位即GND电位加上与修正电位Vcor大致等价的电位差ΔV1所得的电位(GND+ΔV1)。时刻t2(第二时刻)以后的动作与实施方式一所涉及的显示装置1的电源断开时序是同样的。即,与实施方式一同样地,在从在时刻t1(第一时刻)向信号线DTL供给正值的修正电位Vcor起至在时刻t2(第二时刻)之后的时刻t3(第三时刻)驱动器IC4a停止控制为止期间,维持向信号线DTL供给正值的修正电位Vcor的状态。换句话说,在从在时刻t1(第一时刻)向信号线DTL供给正值的修正电位Vcor起至少至时刻t2(第二时刻)为止的期间,维持向信号线DTL供给正值的修正电位Vcor的状态。
在上述实施方式二所涉及的显示装置1a的电源断开时序中,也与实施方式一同样地,驱动器IC4a停止控制的时刻t3后的像素电极PX的电位收敛到复位后的本来的电位即GND电位。由此,与实施方式一同样地,在时刻t1至时刻t2,残留于像素电极PX的电位差ΔV1被迅速地去除,能够抑制由电源断开后的像素电极PX的残留电压引起的液晶的烧屏的产生。另外,能够抑制由烧屏引起的共通电位VCOM的最佳值变动所导致的闪烁的产生。
此外,显示装置1、1a并不局限于液晶显示设备,例如也可以是将有机发光二极管(OLED:Organic Light Emitting Diode)用作显示元件的有机EL显示器。另外,显示装置1也可以是将无机发光二极管(微型LED(micro LED))用作显示元件的无机EL显示器。另外,显示装置1可以是电泳型显示器(EPD:Electrophoretic Display),此外还可以是使图像显示于具有透过性的显示面的透明显示器。
以上,对本公开的优选实施方式进行了说明,但是本公开并不限定于这样的实施方式。实施方式中公开的内容只不过是一个例子,在不脱离本公开的主旨的范围内能够进行各种变更。在不脱离本公开的主旨的范围内进行的适当的变更当然也属于本公开的技术范围。
附图标记说明
1、1a:显示装置;4、4a:驱动器IC;11:显示面板;12:电源装置;13:控制装置;40、40a:驱动电路;42:栅极驱动器;43:信号线选择电路;44、44a:显示控制电路;45:开关电路;AA;显示区域;COML:共通电极;CS:保持电容;CP:寄生电容;DTL:信号线;ENB:扫描线驱动信号;GATE:扫描信号(栅极信号);PCTRL1:第一电源控制信号;PCTRL2:第二电源控制信号;Pix:像素;PX:像素电极;Source:影像信号;SCL:扫描线(栅极线);SIG:像素信号;Tr:像素晶体管;VCOM:共通电位;Vcor:修正电位;VGH:第一电位;VGL:第二电位;Vsig:图像信号;XReset:复位信号。

Claims (4)

1.一种显示装置,其中,
所述显示装置具备:
像素,具有像素晶体管和与该像素晶体管的漏极连接的像素电极;
扫描线,与所述像素晶体管的栅极连接;
信号线,与所述像素晶体管的源极连接;以及
驱动电路,通过被供给正值的第一电源电压信号和负值的第二电源电压信号来驱动所述像素晶体管,
所述驱动电路具备:
栅极驱动器,向所述扫描线供给扫描信号;
信号线选择电路,向所述信号线供给像素信号;以及
显示控制电路,控制所述栅极驱动器以及所述信号线选择电路,在显示动作时,所述像素电极在与被供给电位比GND电位低的共通电位的共通电极之间设有保持电容,
所述显示控制电路在电源断开时序的第一时刻,向所述扫描线供给所述第一电源电压信号,向所述共通电极供给GND电位,向所述信号线供给正值的修正电位,之后,
在所述第一时刻之后的第二时刻,向所述扫描线供给GND电位。
2.根据权利要求1所述的显示装置,其中,
所述显示控制电路在从所述第一时刻起至少至所述第二时刻为止的期间,维持向所述信号线供给了所述修正电位的状态。
3.根据权利要求1所述的显示装置,其中,
所述驱动电路具备开关电路,该开关电路在从所述第一时刻起至少至所述第二时刻为止的期间,向所述信号线供给所述修正电位,所述显示控制电路在从所述第一时刻起至少至所述第二时刻为止的期间,对所述信号线选择电路进行断开控制。
4.根据权利要求1所述的显示装置,其中,
所述显示装置具备至少包含所述显示控制电路的驱动器IC。
CN202311052238.4A 2022-08-22 2023-08-17 显示装置 Pending CN117612492A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2022131884A JP2024029556A (ja) 2022-08-22 2022-08-22 表示装置
JP2022-131884 2022-08-22

Publications (1)

Publication Number Publication Date
CN117612492A true CN117612492A (zh) 2024-02-27

Family

ID=89906108

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311052238.4A Pending CN117612492A (zh) 2022-08-22 2023-08-17 显示装置

Country Status (3)

Country Link
US (1) US20240063231A1 (zh)
JP (1) JP2024029556A (zh)
CN (1) CN117612492A (zh)

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100405026B1 (ko) * 2000-12-22 2003-11-07 엘지.필립스 엘시디 주식회사 액정표시장치
KR100486999B1 (ko) * 2002-04-08 2005-05-03 엘지.필립스 엘시디 주식회사 액정표시장치의 잔상 방지 방법 및 장치
CN100385491C (zh) * 2002-11-20 2008-04-30 三菱电机株式会社 图像显示装置
JP2007003640A (ja) * 2005-06-22 2007-01-11 Tohoku Pioneer Corp 自発光パネル
TW200701152A (en) * 2005-06-27 2007-01-01 Samsung Electronics Co Ltd Display device and driving apparatus having reduced pixel electrode discharge time upon power cut-off
JP4337065B2 (ja) * 2007-07-04 2009-09-30 エプソンイメージングデバイス株式会社 液晶表示装置
WO2013115100A1 (ja) * 2012-01-31 2013-08-08 シャープ株式会社 液晶表示装置、液晶表示装置の駆動方法
US20130234919A1 (en) * 2012-03-06 2013-09-12 Apple Inc. Devices and methods for discharging pixels having oxide thin-film transistors
JP5968452B2 (ja) * 2012-10-19 2016-08-10 シャープ株式会社 表示装置およびその駆動方法
US9183780B2 (en) * 2012-12-13 2015-11-10 Lg Display Co., Ltd. Organic light emitting display
US9934743B2 (en) * 2013-04-03 2018-04-03 Sharp Kabushiki Kaisha Drive device, drive method, display device and display method
KR102215086B1 (ko) * 2014-09-16 2021-02-15 삼성디스플레이 주식회사 전압 공급 회로 및 이를 포함하는 디스플레이 장치
KR101679923B1 (ko) * 2014-12-02 2016-11-28 엘지디스플레이 주식회사 스캔 구동부를 포함하는 표시패널 및 그의 구동방법
KR102374748B1 (ko) * 2015-06-30 2022-03-17 엘지디스플레이 주식회사 전원공급부 및 이를 이용한 표시장치
US10410561B2 (en) * 2016-08-31 2019-09-10 Lg Display Co., Ltd. Organic light emitting display device and driving method thereof
KR102526355B1 (ko) * 2016-09-22 2023-05-02 엘지디스플레이 주식회사 유기 발광 표시 장치
US11112628B2 (en) * 2017-06-16 2021-09-07 Sharp Kabushiki Kaisha Liquid crystal display device including common electrode control circuit
KR20220050591A (ko) * 2020-10-16 2022-04-25 엘지디스플레이 주식회사 표시장치, 구동회로 및 구동방법

Also Published As

Publication number Publication date
US20240063231A1 (en) 2024-02-22
JP2024029556A (ja) 2024-03-06

Similar Documents

Publication Publication Date Title
TWI396159B (zh) 光電裝置及驅動電路
US7561150B2 (en) Liquid crystal driving circuit and liquid crystal display device
KR100608191B1 (ko) 액정 표시 장치
US8081178B2 (en) Electro-optical device, driving circuit, and electronic apparatus
JP5346381B2 (ja) 画素回路及び表示装置
US8089445B2 (en) Display apparatus
US9589528B2 (en) Display device
JP2005049849A (ja) 表示装置
JP2010256466A (ja) 液晶表示装置およびその駆動方法
US8384704B2 (en) Liquid crystal display device
US11562707B2 (en) Liquid crystal display device configured for speeding up gate drive of pixel transistors
EP1381015B1 (en) Electro-optical device, drive device and drive method for electro-optical device, and electronic apparatus
JP4349446B2 (ja) 電気光学装置、駆動回路および電子機器
US10249257B2 (en) Display device and drive method of the display device
US11823636B2 (en) Array substrate, display device and driving method thereof
CN117612492A (zh) 显示装置
JP2002099256A (ja) 平面表示装置
US20240062733A1 (en) Display device
KR20070002613A (ko) 라인 온 글래스형 액정표시장치
JP2005128101A (ja) 液晶表示装置
CN117612494A (zh) 显示装置
JP2002055323A (ja) 液晶表示装置
US10714031B2 (en) Display device
KR100994224B1 (ko) 액정표시패널 및 그 구동장치
JP2011186239A (ja) 液晶表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination