CN117612494A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN117612494A
CN117612494A CN202311060919.5A CN202311060919A CN117612494A CN 117612494 A CN117612494 A CN 117612494A CN 202311060919 A CN202311060919 A CN 202311060919A CN 117612494 A CN117612494 A CN 117612494A
Authority
CN
China
Prior art keywords
circuit
potential
signal
pixel
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311060919.5A
Other languages
English (en)
Inventor
胜田忠义
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Inc
Original Assignee
Japan Display Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Inc filed Critical Japan Display Inc
Publication of CN117612494A publication Critical patent/CN117612494A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/046Dealing with screen burn-in prevention or compensation of the effects thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/022Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提供一种显示装置,能够提高由电源断开后的像素电极的残留电压引起的烧屏的抑制效果。显示装置具备:第一开关电路(45),在电源断开程序的第一时刻(t1)被导通控制,向扫描线(SCL)供给第一电源电压信号(PSIG1);第二开关电路(46),在第一时刻(t1)被导通控制,向信号线(DTL)供给GND电位;以及复位电路(47),在第一时刻(t1)对第一开关电路(45)以及第二开关电路(46)进行导通控制后,在第一时刻(t1)后的第二时刻(t2)栅极驱动器以及信号线选择电路的控制停止之后,维持第一开关电路(45)以及第二开关电路(46)的导通控制状态。

Description

显示装置
技术领域
本发明涉及显示装置。
背景技术
以往,公开了一种液晶显示装置,其在电源断开时,将公共电极和源极线短路而使像素晶体管导通,从而向像素写入源极线的接地电位,通过将像素电极的电位设定为接地电位而能够迅速地消除余像,能够防止由残留电压引起的液晶的烧屏(例如,参照专利文献1)。另外,公开了一种液晶显示装置,其在从动作状态转移到了非动作状态时,使全部TFT的栅极导通,并且将液晶驱动电源设定为接地电位,使蓄积在液晶以及保持电容中的液晶驱动电压放电(例如,参照专利文献2)。
专利文献1:日本特开2008-299253号公报
专利文献2:日本特开2001-22326号公报
在上述现有技术中,并未考虑在将像素电极的电位设定为接地电位之后,当栅极信号电位成为截止电位时,像素电极的电位经由像素晶体管的漏极-栅极间电容而发生变动,会在像素电极中产生残留电压。因此,有时无法充分发挥抑制由像素电极的残留电压引起的烧屏的发生的效果。
发明内容
本发明的目的在于,提供能够抑制在断开电源的时序中产生的断开后的像素电极的残留电压的显示装置。
本公开的一方面所涉及的显示装置具备:像素,具有像素晶体管和与该像素晶体管的漏极(第一电极)连接的像素电极;扫描线,与所述像素晶体管的栅极连接;信号线,与所述像素晶体管的源极(第二电极)连接;以及驱动电路,被供给正值的第一电源电压信号和负值的第二电源电压信号来驱动所述像素晶体管,所述驱动电路具备:栅极驱动器,向所述扫描线供给扫描信号;信号线选择电路,向所述信号线供给像素信号;以及显示控制电路,控制所述栅极驱动器以及所述信号线选择电路,在显示动作时,在所述像素电极与被供给电位比GND电位低的公共电位的公共电极之间设有保持电容,所述驱动电路具备:第一开关电路,在电源断开程序的第一时刻被导通控制,向所述扫描线供给所述第一电源电压信号;第二开关电路,在所述第一时刻被导通控制,向所述信号线供给GND电位;以及复位电路,在所述第一时刻对所述第一开关电路以及所述第二开关电路进行导通控制后,在所述第一时刻后的第二时刻所述栅极驱动器以及所述信号线选择电路的控制停止之后,维持所述第一开关电路以及所述第二开关电路的导通控制状态。
附图说明
图1是示出实施方式所涉及的显示装置的概略构成的一个例子的图。
图2是示出显示区域中的像素排列的一个例子的图。
图3是表示显示装置的概略剖面结构的剖视图。
图4是示出像素的构成例的俯视图。
图5A是示出沿图4的A1-A2线的剖面的第一例的图。
图5B是示出沿图4的A1-A2线的剖面的第二例的图。
图6是示出比较例所涉及的显示装置的驱动电路构成的一个例子的图。
图7是示出比较例所涉及的电源断开程序的一个例子的时序图。
图8是基于图7所示的电源断开程序的复位后的像素电极的电位变动的放大图。
图9是示出实施方式所涉及的显示装置的驱动电路构成的一个例子的图。
图10是示出实施方式所涉及的电源断开程序的一个例子的时序图。
图11是基于图10所示的电源断开程序的复位后的像素电极的电位变动的放大图。
图12A是示出第一反相器电路的电路构成的图。
图12B是示出第一反相器电路的输入输出电位的图。
具体实施方式
参照附图对用于实施发明的方式(实施方式)进行详细说明。本发明并不限定于以下实施方式所记载的内容。另外,在以下记载的构成要素中包括本领域技术人员能够容易想到的要素、实质上相同的要素。进而,以下记载的构成要素能够适当组合。需要指出,公开只不过是一个例子,本领域技术人员容易想到的保持发明主旨的适当变更当然也包含在本发明的范围之内。另外,为了使说明更加清楚,与实际的形态相比,附图中的各部分的宽度、厚度、形状等有时会示意性表示,说到底只是一个例子,并不限定本发明的解释。另外,在本说明书和各附图中,对于与在已出现的附图中描述过的要素同样的要素标注相同的附图标记,有时会适当省略详细的说明。
图1是示出实施方式所涉及的显示装置的概略构成的一个例子的图。图2是示出显示区域中的像素排列的一个例子的图。
本实施方式所涉及的显示装置1例如是将液晶显示元件用作显示元件的液晶显示设备。另外,在本公开中,显示装置1例如能够采用列反转驱动方式、帧反转方式等作为驱动方式。作为显示装置1中的驱动方式,并不限定于列反转驱动方式、帧反转方式。
显示装置1在显示面板11上设有显示区域AA,在显示区域AA的周边区域设有驱动电路40。显示装置1从电源装置12被供给电力。
驱动电路40具备栅极驱动器42、信号线选择电路43以及显示控制电路44。栅极驱动器42以及信号线选择电路43是形成于显示区域AA的周边区域的薄膜晶体管(TFT)电路。显示控制电路44包含于安装在显示区域AA的周边区域的驱动器IC(Integrated Circuit:集成电路)4中。驱动器IC4例如经由由柔性印刷基板(FPC:Flexible Printed Circuit)等构成的中继基板与控制装置13连接。
控制装置13控制从电源装置12向显示装置1的电力供给。另外,控制装置13控制显示装置1的电源接通以及电源断开。电源装置12以及控制装置13例如搭载于显示装置1所搭载的设备(省略图示)。
在显示区域AA中设有在Dx方向(第一方向)以及Dy方向(第二方向)上排列的多个像素Pix。另外,在显示区域AA中设有向像素Pix供给扫描信号(栅极信号)GATE的扫描线(栅极线)SCL、向像素Pix供给像素信号SIG的信号线DTL。在本实施方式中,扫描线SCL在Dx方向上延伸地设置。另外,在本实施例中,信号线DTL在Dy方向上延伸地设置。
如图2所示,像素Pix分别具备像素晶体管Tr以及像素电极PX。像素晶体管Tr由薄膜晶体管(TFT)构成,例如由n沟道的MOS(Metal Oxide Semiconductor:金属氧化物半导体)型的TFT(以下,也称为“n型TFT”)构成。像素晶体管Tr的源极(第二电极)与信号线DTL连接,栅极与扫描线(栅极线)SCL连接,漏极(第一电极)与像素电极PX连接。在像素电极PX与公共电极COML之间形成保持电容CS。
经由扫描线(栅极线)SCL向在行方向(Dx方向)上排列的像素Pix的像素晶体管Tr的栅极供给扫描信号(栅极信号)GATE(1,2,···,m,···,M),经由信号线DTL向在列方向(Dy方向)上排列的像素Pix的像素晶体管Tr的源极供给像素信号SIG(1,2,···,n,···N)。在图2中,示出了在列方向(Dy方向)上排列有M个像素Pix、在行方向(Dx方向)上排列有N个像素Pix的例子,但是并不限定于此。以下,也将像素Pix在行方向(Dx方向)上排列的行称为像素行。另外,也将像素Pix在列方向(Dy方向)上排列的列称为像素列。
在本公开中,像素Pix例如包括用于显示红色(R)的红色像素、用于显示绿色(G)的绿色像素以及用于显示蓝色(B)的蓝色像素。作为像素排列,例如举例示出了在行方向(Dx方向)上排列RGB的各像素的条带排列,但是像素排列并不限定于RGB的条带排列。具体而言,例如,作为像素Pix,可以配置用于显示白色(W)的白色像素,也可以形成为相对于行方向(Dx方向)、列方向(Dy方向)具有规定角度的斜向上的条带排列、在行方向(Dx方向)以及列方向(Dy方向)上均周期性地配置显示不同颜色的多个像素组的排列。
电源装置12生成向显示装置1供给的正值的第一电源电压信号PSIG1以及负值的第二电源电压信号PSIG2。第一电源电压信号PSIG1在显示装置1运转时被控制为第一电位(VGH)。第二电源电压信号PSIG2在显示装置1运转时被控制为第二电位(VGL)。第一电位(VGH)例如设为7[V]。第二电位(VGL)例如设为-7[V]。在显示装置1运转时供给的第一电位(VGH)并不限定于7[V]。另外,在显示装置1运转时供给的第二电位(VGL)并不限定于-7[V]。
控制装置13向显示装置1发送显示于显示装置1的影像的原信号即影像信号Source。另外,控制装置13向显示装置1发送用于控制显示装置1的电源接通以及电源断开的第一电源控制信号PCTRL1。另外,控制装置13向电源装置12发送用于控制从电源装置12向显示装置1的电力供给的第二电源控制信号PCTRL2。
控制装置13例如包括CPU(Central Processing Unit:中央处理单元)以及存储器等存储装置。控制装置13通过使用CPU、存储装置等这些硬件资源来执行程序,能够实现显示装置1的显示功能。控制装置13根据程序的执行结果进行控制以使驱动器IC4将显示于显示装置1的图像作为图像输入灰度的信息进行处理。
显示控制电路44通过控制栅极驱动器42、信号线选择电路43来控制显示区域AA中的显示动作。显示控制电路44从控制装置13接收影像信号Source以及第一电源控制信号PCTRL1等各种控制信号。另外,显示控制电路44将来自控制装置13的影像信号Source转换为图像信号Vsig并输出。图像信号Vsig例如是通过对与RGB的像素排列相应的像素信号Sig进行时分复用所得的信号。另外,显示控制电路44向公共电极COML供给公共电位VCOM。
另外,显示控制电路44具备作为信号线选择电路43与控制装置13之间的接口(I/F)以及定时发生器的功能。需要指出,包含显示控制电路44的驱动器IC4也可以不安装在显示面板11上,而是安装在与显示面板11连接的中继基板上。另外,栅极驱动器42以及信号线选择电路43也可以包含在驱动器IC4中。
接着,参照图3至图5B对实施方式所涉及的显示装置1的概略结构进行说明。图3是示出显示装置的概略剖面结构的剖视图。图4是示出像素的构成例的俯视图。图5A是示出沿图4的A1-A2线的剖面的第一例的图。在图5A所示的第一例中,示出了将底栅型晶体管用作像素晶体管Tr的例子。图5B是示出沿图4的A1-A2线的剖面的第二例的图。在图5B所示的第二例中,示出了将顶栅型晶体管用作像素晶体管Tr的例子。
阵列基板2包括由玻璃或者透明树脂构成的第一基板21、多个像素电极PX、公共电极COML、以及将像素电极PX与公共电极COML绝缘的绝缘层24。多个像素电极PX例如以行列状(矩阵状)配设于第一基板21的上方。公共电极COML设于第一基板21与像素电极PX之间。
像素电极PX与各像素Pix对应地设置。用于进行显示动作的像素信号SIG从信号线选择电路43经由信号线DTL以及像素晶体管Tr被供给到像素电极PX。另外,在显示动作时,从驱动器IC4向公共电极COML供给作为电压信号的显示用的公共电位VCOM。公共电位VCOM优选与接地(GND)电位不同的电位,例如设为-0.7[V]左右。公共电位VCOM的设定值被设定为在列反转驱动方式、帧反转方式等驱动方式中不产生闪烁的最佳值。另外,公共电位VCOM优选为固定电位,但是也可以是具有由交流矩形波构成的波形的构成。
像素电极PX以及公共电极COML例如由ITO(Indium Tin Oxide:氧化铟锡)等具有透光性的导电性材料构成。在第一基板21的下侧,隔着粘接层(省略图示)设有偏振板35B。
对置基板3包括由玻璃或者透明树脂构成的第二基板31以及形成于该第二基板31的一个面的滤色器32和遮光层(省略图示)。另外,在第二基板31的上侧,隔着粘接层(省略图示)设有偏振板35A。
阵列基板2与对置基板3以设置有规定的间隔(单元间隙)的方式对置配置。作为显示功能层的液晶层6设置于第一基板21与第二基板31之间的空间。液晶层6根据各像素电极PX~公共电极COML间的电场的状态按各像素Pix改变液晶分子的取向状态,从而对通过液晶层6的光进行调制。在本实施方式中,例如使用适合于包括FFS(边缘场开关)的IPS(面内开关)等横向电场模式的液晶。
阵列基板2具备各像素Pix的像素晶体管Tr、向各像素电极PX供给像素信号SIG的信号线DTL、供给驱动各像素晶体管Tr的栅极信号GATE的扫描线(栅极线)SCL等布线。信号线DTL以及扫描线(栅极线)SCL在与第一基板21的表面平行的平面上延伸。
如图4所示,由扫描线(栅极线)SCL和信号线DTL包围的区域是像素Pix。像素电极PX具有多个带状电极22a和连结部22b。
如图4所示,像素晶体管Tr包括半导体61、源极电极62、漏极电极63以及栅极电极64。
如图5A所示,在将底栅型晶体管用作像素晶体管Tr的构成中,在第一基板21之上设有栅极线层51。在栅极线层51设有栅极电极64(扫描线(栅极线)SCL)。绝缘层58a(第二绝缘层)覆盖栅极电极64而设于第一基板21之上。在绝缘层58a之上设有半导体层52。在半导体层52设有半导体61。在半导体层52的上侧隔着绝缘层58c(第一绝缘层)设有信号线层53。
如图5B所示,在将顶栅型晶体管用作像素晶体管Tr的构成中,在第一基板21之上设有写入屏蔽层LS。在写入屏蔽层LS之上隔着绝缘层58f设有半导体层52。在半导体层52设有半导体61。在半导体层52的上侧隔着绝缘层58c设有栅极线层51。在栅极线层51设有栅极电极64。绝缘层58a覆盖栅极电极64而设于绝缘层58c之上。在栅极线层51的上侧隔着绝缘层58a设有信号线层53。
在信号线层53设有漏极电极63以及源极电极62(信号线DTL)。在漏极电极63以及源极电极62(信号线DTL)的上侧隔着绝缘层58d(第三绝缘层)设有辅助布线层54。在辅助布线层54的上侧隔着绝缘层58e设有公共电极层55。在公共电极层55设有公共电极COML。需要指出,也可以采用不隔着绝缘层而使辅助布线层与公共电极层重叠的构成。在公共电极层55的上侧隔着绝缘层24设有像素电极PX。
如图4以及图5A(或者图5B)所示,像素电极PX经由接触孔H11与像素晶体管Tr的漏极电极63连接。漏极电极63经由接触孔H12与半导体61连接。半导体61在俯视观察时与栅极电极64交叉。栅极电极64与扫描线(栅极线)SCL连接,且从扫描线(栅极线)SCL的一边突出设置。半导体61延伸至与源极电极62重叠的位置,经由接触孔H13与源极电极62电连接。源极电极62与信号线DTL连接,且从信号线DTL的一边突出。
作为半导体61的材料,能够使用多晶硅、氧化物半导体等公知的材料。例如,由于使用TAOS(Transparent Amorphous Oxide Semiconductor、透明非晶氧化物半导体),因此长时间保持影像显示用的电压的能力(保持率)良好,能够提高显示品质。另外,包含TAOS的氧化物半导体在像素晶体管Tr截止时的漏电流小。
栅极电极64(扫描线(栅极线)SCL)例如由铝(Al)、铜(Cu)、银(Ag)、钼(Mo)或者它们的合金构成。漏极电极63以及源极电极62(信号线DTL)例如由钛与铝的合金即钛铝(TiAl)构成。
作为绝缘层24、58a、58c、58d、58e、58f的材料,能够使用公知的绝缘材料。另外,例如,作为绝缘层58c的材料,能够使用硅氧化膜(SiO2)。作为绝缘层58d的材料,使用丙烯酸等有机绝缘膜。由此,实现设置公共电极COML的面的平坦化。
作为辅助布线层54的材料,与栅极电极64(扫描线(栅极线)SCL)同样地,例如由铝(Al)、铜(Cu)、银(Ag)、钼(Mo)或者它们的合金构成。
在上述概略结构的显示装置1中,除了在像素电极PX与公共电极COML之间形成的保持电容CS之外,还在像素电极PX与其他导电构件之间产生寄生电容。
在液晶显示装置中,由于在电源断开时驱动电路的输出成为高阻抗,因此需要在电源断开时将保持于像素电极的电位复位(放电)。也将在电源断开时将保持于像素电极的电位复位时的控制过程(次序)称为“电源断开程序(sequence)”。
以下,对实施方式所涉及的显示装置1的驱动电路40的具体构成以及电源断开程序进行说明。
首先,对比较例所涉及的显示装置10以及电源断开程序进行说明。图6是示出比较例所涉及的显示装置的驱动电路构成的一个例子的图。在图6中,示出了与一个像素Pix(m,n)对应的电路构成例。在图2所示的像素排列中,像素Pix(m,n)表示在行方向(Dx方向)上排列的像素Pix的从图中左侧起第n个、且在列方向(Dy方向)上排列的像素Pix的从图中上方起第m个像素Pix。另外,在图6中,用虚线示出了在像素电极PX与扫描线(栅极线)SCL之间产生的寄生电容CP。
构成驱动电路40的各电路要素从电源装置12被供给第一电源电压信号PSIG1以及第二电源电压信号PSIG2而进行动作。在显示装置1运转时从电源装置12供给的第一电源电压信号PSIG1的电位(第一电位VGH)被设为向像素晶体管Tr的栅极供给的扫描信号(栅极信号)GATE(m)的高电位。另外,在显示装置1运转时从电源装置12供给的第二电源电压信号PSIG2的电位(第二电位VGL)被设为向像素晶体管Tr的栅极供给的扫描信号GATE(m)的低电位。
显示控制电路44(驱动器IC4)控制栅极驱动器42以及信号线选择电路43。具体而言,显示控制电路44向栅极驱动器42供给启动脉冲STV、移位时钟CKV等同步信号、扫描线驱动信号ENB。另外,显示控制电路44向信号线选择电路43供给信号线选择控制信号ASW(n)、XASW(n)。
另外,在本公开中,显示控制电路44在电源断开程序中向栅极驱动器42供给用于对显示区域AA内的全部像素Pix的像素晶体管Tr进行导通控制而将像素电极PX的电位复位的复位信号XReset。复位信号XReset是在显示动作时被设为高电位(第一电位VGH)、在电源断开程序中被设为低电位(第二电位VGL)的信号。
栅极驱动器42具备移位寄存器电路421以及扫描线驱动电路422作为用于进行显示动作的主要的电路要素。另外,在本公开中,栅极驱动器42具备AND电路,该AND电路至少在复位信号XReset为低电位(第二电位VGL)时,向扫描线驱动电路422输出低电位(第二电位VGL)。
移位寄存器电路421是基于从显示控制电路44输出的启动脉冲STV、移位时钟CKV等同步信号在选择第m列的像素行时生成成为高电位(第一电位VGH)的信号的电路。
具体而言,移位寄存器电路421例如在移位时钟CKV为高电位时,取入前级的移位寄存器S/R的输出(或者启动脉冲STV),在移位时钟CKV为低电位时,一面切断取入前级的移位寄存器S/R的输出(或者启动脉冲STV)的路径,一面通过移位寄存器S/R内的锁存动作来保持值。
移位寄存器电路421的输出信号被反相器电路423逻辑反转。反相器电路423的输出信号在显示动作时、即复位信号XReset为高电位(第一电位VGH)时,经由AND电路424被输入到扫描线驱动电路422。
扫描线驱动电路422是基于从AND电路424输出的信号以及从显示控制电路44输出的扫描线驱动信号ENB生成向像素晶体管Tr的栅极供给的扫描信号GATE(m)的电路。扫描线驱动信号ENB的高电位被设为第一电位VGH。
具体而言,扫描线驱动电路422在显示动作时,当从AND电路424输出的信号为高电位(第一电位VGH)时,由p沟道的MOS型的TFT(以下,也称为“p型TFT”)构成的第一晶体管Tr1以及由n型TFT构成的第二晶体管Tr2被截止(off)控制,由n型TFT构成的第三晶体管Tr3被导通(on)控制。由此,扫描线驱动电路422的输出电位成为第二电位VGL,像素Pix(m,n)的像素晶体管Tr被截止控制。
另外,扫描线驱动电路422在显示动作时,当从AND电路424输出的信号为低电位(第二电位VGL)时,第一晶体管Tr1以及第二晶体管Tr2被导通控制,第三晶体管Tr3被截止控制。由此,扫描线驱动电路422的输出电位成为扫描线驱动信号ENB的高电位即第一电位VGH,像素Pix(m,n)的像素晶体管Tr被导通控制。
信号线选择电路43是在选择第n行的像素列时将从显示控制电路44输出的图像信号Vsig作为像素信号SIG选择性地输出的开关电路。具体而言,信号线选择电路43具备由n型TFT构成的开关晶体管ASWTr以及由p型TFT构成的开关晶体管XASWTr。
信号线选择电路43在从显示控制电路44输出的信号线选择控制信号ASW(n)为高电位且信号线选择控制信号XASW(n)为低电位时,开关晶体管ASWTr、XASWTr被导通控制。另外,信号线选择电路43在从显示控制电路44输出的信号线选择控制信号ASW(n)为低电位且信号线选择控制信号XASW(n)为高电位时,开关晶体管ASWTr、XASWTr被截止控制。
信号线选择控制信号ASW(n)和信号线选择控制信号XASW(n)是彼此逻辑反转的互补信号。信号线选择控制信号XASW(n)也可以是将信号线选择控制信号ASW(n)逻辑反转而生成的方式。另外,信号线选择控制信号ASW(n)也可以是将信号线选择控制信号XASW(n)逻辑反转而生成的方式。进而,信号线选择电路43也可以是仅通过由n型TFT或者p型TFT所构成的开关晶体管构成的方式。在开关晶体管由n型TFT构成的情况下,无需信号线选择控制信号XASW。另外,在开关晶体管由p型TFT构成的情况下,无需信号线选择控制信号ASW。
通过上述驱动电路40的各电路要素的动作,在显示动作时的像素Pix(m,n)的选择时,像素Pix(m,n)的像素晶体管Tr被导通控制,像素信号SIG被写入像素Pix(m,n)的像素电极PX。之后,在直到像素Pix(m,n)的像素晶体管Tr被截止控制且在下次的帧中像素Pix(m,n)再次被导通控制为止的期间中,像素信号SIG的电位被保持于保持电容CS。通过以与规定的驱动方式(例如,列反转驱动方式、帧反转方式)相对应的选择顺序对显示区域AA内的全部像素Pix执行上述控制,能够进行显示区域AA中的显示动作。
在上述比较例所涉及的显示装置10的电源断开程序中,显示控制电路44将复位信号XReset设为低电位(第二电位VGL)。由此,扫描线驱动电路422被供给低电位(第二电位VGL),全部扫描线(栅极线)SCL的电位成为低电位(第二电位VGL),显示区域AA内的全部像素Pix的像素晶体管Tr被导通控制,像素电极PX的电位被复位。由此,能够抑制由像素电极PX的残留电压引起的液晶的烧屏。
图7是示出比较例所涉及的电源断开程序的一个例子的时序图。在本公开中,显示控制电路44基于从控制装置13输出的第一电源控制信号PCTRL1,执行显示装置1的电源断开程序。在图7所示的例子中,示出了在时刻t0开始电源断开程序的例子。在时刻t0以前,假设进行上述通常的显示动作。
当在时刻t0开始电源断开程序时,显示装置1进行黑画面显示。具体而言,显示控制电路44将与显示区域AA内的全部像素Pix对应的图像信号Vsig的灰度设为“0”来进行显示动作。由此,能够使保持于像素电极PX的电位为最小值。以下,也将进行黑画面显示的期间称为“黑插入期间”。需要指出,也可以未必设置黑插入期间。
当在时刻t1结束黑插入期间时,作为向信号线DTL供给的电位,显示控制电路44供给GND电位。此时,显示控制电路44将与全部信号线DTL对应的信号线选择控制信号ASW设为高电位,将与全部信号线DTL对应的信号线选择控制信号XASW设为低电位。由此,开关晶体管ASWTr、XASWTr被导通控制而向信号线DTL供给GND电位,信号线DTL的电位被设定为GND电位。
另外,在时刻t1,显示控制电路44停止向公共电极COML供给公共电位VCOM。由此,公共电极COML的电位在到达时刻t4之前收敛于GND电位。另外,在时刻t1,显示控制电路44将全部的扫描线驱动信号ENB设为高电位(第一电位VGH)。另外,显示控制电路44将复位信号XReset设为低电位(第二电位VGL)。由此,AND电路424的输出信号的电位成为低电位(第二电位VGL)。其结果是,扫描线驱动电路422的第一晶体管Tr1以及第二晶体管Tr2被导通控制,第三晶体管Tr3被截止控制,全部扫描线SCL的电位成为作为扫描线驱动信号ENB的高电位而被供给的第一电位VGH,全部像素Pix的像素晶体管Tr被导通控制。由此,全部像素Pix的像素电极PX经由被导通控制的像素晶体管Tr与GND电位的信号线DTL电连接,全部像素Pix的像素电极PX的电位被复位为GND电位。
在将全部像素Pix的像素电极PX的电位复位后的时刻t2,电源装置12基于从控制装置13输出的第二电源控制信号PCTRL2,停止向显示装置1供给第一电源电压信号PSIG1以及第二电源电压信号PSIG2。由此,驱动器IC4停止控制,启动脉冲STV、移位时钟CKV等同步信号、全部的扫描线驱动信号ENB、复位信号XReset、与全部的信号线DTL对应的信号线选择控制信号ASW、XASW等各控制信号的电位成为GND电位。
需要指出,第一电源电压信号PSIG1以及第二电源电压信号PSIG2的电位因电源装置12所具备的电源平滑用电容器(省略图示)而逐渐下降。因此,第一电源电压信号PSIG1以及第二电源电压信号PSIG2的电位在各控制信号成为GND电位之后收敛于GND电位。换言之,从驱动器IC输出的各控制信号的电位比第一电源电压信号PSIG1以及第二电源电压信号PSIG2更急剧地位移到GND电位。
此时,在扫描线SCL产生从扫描信号GATE的扫描线驱动信号ENB的高电位即第一电位VGH向GND电位的急剧的电位变动。如上所述,在像素晶体管Tr的漏极-栅极间形成有寄生电容CP,该扫描线SCL的骤然的电压变动作用于该寄生电容CP,像素电极PX的电位从本来的复位电位即GND电位下降。
在此,更详细地说明像素电极PX的电位下降的原理。图8是基于图7所示的电源断开程序的复位后的像素电极的电位变动的放大图。图8所示的实线示出了像素电极PX的电位。图8所示的虚线示出了扫描线SCL的电位。需要指出,在该比较例中,在时刻t2的时间点,公共电极COML收敛为GND电位,另外,信号线DTL的电位也收敛为GND电位之后,成为高阻抗状态(浮置状态)。
如图8所示,当与扫描线SCL连接的像素晶体管Tr的栅极电位从第一电位VGH变动为GND电位时,寄生电容CP随之放电。在像素晶体管Tr的电位低于阈值电压Vth前的像素晶体管Tr维持导通状态的期间,从信号线DTL经由像素晶体管Tr对寄生电容CP进行再充电,但是在像素晶体管Tr的栅极电位的变动急剧的情况下,寄生电容CP的放电速度超过寄生电容CP的再充电速度。由此,产生像素电极PX的电位下降。
另外,如上所述,在像素晶体管Tr维持导通状态的些微的期间可以成为用于像素电极PX的再充电的电荷供给源的信号线DTL通过信号线选择控制信号ASW、XASW成为GND电位而处于高阻抗状态(浮置状态),因此由于用于像素电极PX的再充电的电荷供给,信号线DTL的电位从GND电位下降。由此,从信号线DTL进行再充电的像素电极PX的电位下降变得更加显著。于是,当像素晶体管Tr的电位低于阈值电压Vth时,像素晶体管Tr成为截止状态,维持像素电极PX的电位比GND电位低的状态。
其结果是,如图7以及图8所示,停止驱动器IC4的控制的时刻t2后的像素电极PX的电位相对于复位后的电位即GND电位产生负值的电位差ΔV作为残留电压(GND-ΔV)。在此,认为起因于像素晶体管Tr截止时的漏电流而会使该残留电压随着时间的经过逐渐消除,但是特别是,在例如使用了TAOS(透明非晶氧化物半导体)等影像显示用的电压保持率良好、或者截止时的漏电流显著小的氧化物半导体等半导体作为半导体61的材料的情况下,长时间维持电位差ΔV残留于像素电极PX的状态,有可能产生液晶的烧屏。另外,还认为公共电位VCOM的最佳值会因烧屏而发生变动,由此有可能成为基于列反转驱动方式、帧反转方式等驱动方式的闪烁发生的主要原因。
在本公开中,在驱动器IC4停止控制的时刻t2以后,使扫描线(栅极线)SCL从第一电位VGH向GND电位的电位变动缓慢,并且维持像素晶体管Tr的导通状态。由此,能够使寄生电容CP的放电速度接近寄生电容CP的再充电速度,抑制像素电极PX的电位下降。进而,在本公开中,在时刻t2以后,将成为用于像素电极PX的再充电的电荷供给源的信号线DTL设为GND电位并保持在低阻抗状态。由此,能够抑制由用于像素电极PX的再充电的电荷供给引起的信号线DTL的电位下降。以下,对实施方式所涉及的显示装置1的驱动电路构成以及电源断开程序进行说明。
图9是示出实施方式所涉及的显示装置的驱动电路构成的一个例子的图。图10是示出实施方式所涉及的电源断开程序的一个例子的时序图。
图11是基于图10所示的电源断开程序的复位后的像素电极的电位变动的放大图。图11所示的实线示出了像素电极PX的电位。图11所示的虚线示出了扫描线SCL的电位。在此,对与比较例所涉及的显示装置10的驱动电路构成以及比较例所涉及的电源断开程序不同的点进行详细说明,有时省略重复的说明。
在实施方式的驱动电路40中,具备:第一开关电路45,在驱动器IC4停止控制的时刻t2以后,将扫描线SCL的电位维持在第一电源电压信号PSIG1的电位;以及第二开关电路46,在驱动器IC4停止控制的时刻t2以后,将信号线DTL的电位设定为GND电位并维持为低阻抗状态。
另外,在实施方式的驱动电路40中,作为用于生成用于对第一开关电路45以及第二开关电路46进行导通控制或者截止控制的信号的构成,具备复位电路47。复位电路47包括第一反相器电路471、第二反相器电路472以及缓冲电路473。第一反相器电路471、第二反相器电路472以及缓冲电路473是从电源装置12被供给第一电源电压信号PSIG1以及第二电源电压信号PSIG2而进行动作的电路。进而,在实施方式的驱动电路40中,取代比较例所涉及的构成的AND电路424而具备OR电路425以及NOR电路426。
第一反相器电路471生成对从显示控制电路44供给的复位信号XReset进行逻辑反转而得到的Reset信号。第二反相器电路472生成对从第一反相器电路471输出的Reset信号进行逻辑反转而得到的iXReset信号。缓冲电路473生成与从第一反相器电路471输出的Reset信号逻辑相等的iReset信号。由第二反相器电路472生成的iXReset信号和由缓冲电路473生成的iReset信号是相互逻辑反转的互补信号。
第一开关电路45例如具备由p型TFT构成的开关晶体管PUTr。
向开关晶体管PUTr的源极供给第一电源电压信号PSIG1。开关晶体管PUTr的漏极与扫描线SCL连接。另外,向开关晶体管PUTr的栅极供给来自第二反相器电路472的iXReset信号。
第二开关电路46例如具备由n型TFT构成的开关晶体管PDTr以及由p型TFT构成的开关晶体管XPDTr。向开关晶体管PDTr的栅极供给来自缓冲电路473的iReset信号。向开关晶体管XPDTr的栅极供给来自第二反相器电路472的iXReset信号。
为了在驱动器IC4停止控制的时刻t2以后,使扫描线SCL从第一电位VGH向GND电位的电位变动缓慢,并维持像素晶体管Tr的导通状态,需要在时刻t2以后维持第一开关电路45(开关晶体管PUTr)的导通状态。另外,为了在驱动器IC4停止控制的时刻t2以后,将成为用于像素电极PX的再充电的电荷供给源的信号线DTL保持为低阻抗状态,需要在时刻t2以后维持第二开关电路46(开关晶体管PDTr、XPDTr)的导通状态。
图12A是示出第一反相器电路的电路构成的图。图12B是示出第一反相器电路的输入输出电位的图。
如图12A所示,第一反相器电路471例如具备由p型TFT构成的开关晶体管Trp和例如由n型TFT构成的开关晶体管Trn。向开关晶体管Trp的源极供给第一电源电压信号PSIG1。开关晶体管Trp的漏极与开关晶体管Trn的漏极连接。向开关晶体管Trn的源极供给第二电源电压信号PSIG2。来自显示控制电路44的复位信号XReset被输入开关晶体管Trn以及开关晶体管Trp的栅极。从开关晶体管Trp的漏极与开关晶体管Trn的漏极的连接点输出Reset信号。
在本公开中,为了在驱动器IC4停止控制的时刻t2以后维持第一开关电路45(开关晶体管PUTr)的导通状态,当在时刻t2从显示控制电路44供给的复位信号XReset成为GND电位时,需要将iReset信号的电位保持为第一电源电压信号PSIG1的电位。另外,为了在驱动器IC4停止控制的时刻t2以后维持第二开关电路46(开关晶体管PDTr、XPDTr)的导通状态,当在时刻t2从显示控制电路44供给的复位信号XReset成为GND电位时,需要将iReset信号的电位保持为第一电源电压信号PSIG1的电位,且将iXReset信号的电位保持为第二电源电压信号PSIG2的电位。
在本公开中,为了第一反相器电路471的开关晶体管Trp的漏极电流Idsp与开关晶体管Trn的漏极电流Idsn能够维持Idsp>>Idsn的关系性,将开关晶体管Trp的沟道宽度Wp与开关晶体管Trp的沟道宽度Wn的关系性设为Wp>>Wn。由此,如图12B所示,能够将复位信号XReset成为GND电位时的Reset信号的电位保持为第一电源电压信号PSIG1的电位。
其结果是,当在时刻t2从显示控制电路44供给的复位信号XReset成为GND电位时,能够将iReset信号的电位保持为第一电源电压信号PSIG1的电位,且将iXReset信号的电位保持为第二电源电压信号PSIG2的电位。由此,在从驱动器IC4停止控制的时刻t2至第一电源电压信号PSIG1低于像素晶体管Tr的阈值电压Vth为止的规定期间,维持第一开关电路45(开关晶体管PUTr)的导通状态,维持第二开关电路46(开关晶体管PDTr、XPDTr)的导通状态。具体而言,维持第一开关电路45的导通状态的期间取决于开关晶体管PUTr的阈值电压Vth而确定。另外,维持第二开关电路46的导通状态的期间取决于开关晶体管PDTr、XPDTr的阈值电压Vth而确定。
需要指出,第二反相器电路472的电路构成能够形成为与第一反相器电路471同样的构成,但在第二反相器电路472中,未必需要满足Idsp>>Idsn(Wp>>Wn)的关系性。
如上所述,第一反相器电路471、第二反相器电路472以及缓冲电路473通过从电源装置12被供给第一电源电压信号PSIG1以及第二电源电压信号PSIG2而进行动作。另外,第一电源电压信号PSIG1以及第二电源电压信号PSIG2的电位通过电源装置12所具备的电源平滑用电容器(省略图示)而逐渐下降。因此,第一电源电压信号PSIG1以及第二电源电压信号PSIG2的电位在驱动器IC4停止控制的时刻t2以后,相对于从驱动器IC输出的各控制信号的电位,能够长时间维持第一开关电路45以及第二开关电路46的各晶体管的导通状态。此外,第一电源电压信号PSIG1以及第二电源电压信号PSIG2的电位随着电源平滑用电容器(省略图示)的放电而收敛为GND电位。
以下,参照图10以及图11对上述实施方式所涉及的显示装置1的电源断开程序进行说明。在此,对与图7以及图8所示的比较例所涉及的显示装置10的电源断开程序不同的点进行详细说明,有时省略重复的说明。
在时刻t1(第一时刻),显示控制电路44将复位信号XReset设为低电位(第二电位VGL)。由此,Reset信号的电位成为高电位(第一电位VGH),iReset信号的电位成为高电位(第一电位VGH)。与之相伴地,OR电路425的输出电位成为高电位(第一电位VGH),NOR电路426的电位成为低电位(第二电位VGL)。由此,扫描线驱动电路422的第一晶体管Tr1、第二晶体管Tr2以及第三晶体管Tr3被截止控制。
另外,iXReset信号的电位成为低电位(第二电位VGL)。由此,第一开关电路45的开关晶体管PUTr被导通控制,扫描线SCL的电位成为第一电源电压信号PSIG1的第一电位VGH,全部像素Pix的像素晶体管Tr被导通控制。此时,同时第二开关电路46的开关晶体管PDTr、XPDTr被导通控制,信号线DTL的电位成为GND电位。由此,全部像素Pix的像素电极PX经由被导通控制的像素晶体管Tr而与GND电位的信号线DTL电连接,全部像素Pix的像素电极PX的电位被复位为GND电位。
在将全部像素Pix的像素电极PX的电位复位后的时刻t2(第二时刻),电源装置12基于从控制装置13输出的第二电源控制信号PCTRL2,停止向显示装置1供给第一电源电压信号PSIG1以及第二电源电压信号PSIG2。由此,驱动器IC4停止控制,启动脉冲STV、移位时钟CKV等同步信号、全部的扫描线驱动信号ENB、复位信号XReset、与全部的信号线DTL对应的信号线选择控制信号ASW、XASW等各控制信号的电位成为GND电位。
如上所述,向第一反相器电路471、第二反相器电路472以及缓冲电路473供给的第一电源电压信号PSIG1以及第二电源电压信号PSIG2在驱动器IC4停止控制的时刻t2以后,电位通过电源装置12所具备的电源平滑用电容器(省略图示)而逐渐下降。另外,在时刻t2以后,全部扫描线SCL实质上与第一开关电路45的源极连接,因此对全部像素晶体管Tr的栅极供给第一电源电压信号PSIG1。因此,如图11所示,像素晶体管Tr的导通状态跟随第一电源电压信号PSIG1的电位下降,比比较例所涉及的显示装置10更长时间地维持像素晶体管Tr的导通状态。具体而言,第一电源电压信号PSIG1在电源断开时,在停止了驱动器IC4对栅极驱动器42以及信号线选择电路43的控制之后也维持像素晶体管Tr的阈值电压以上的电位。由此,像素晶体管Tr的栅极电位与比较例所涉及的显示装置10相比,更加缓慢地下降,因此寄生电容CP的放电速度接近寄生电容CP的再充电速度,抑制像素电极PX的电位下降。
另外,成为用于像素电极PX的再充电的电荷供给源的信号线DTL在被设定为GND电位的状态下保持为低阻抗状态。由此,抑制因用于像素电极PX的再充电的电荷供给而引起的信号线DTL的电位下降。其结果是,在驱动器IC4停止控制的时刻t2之后产生于像素电极PX的负值的电位差ΔV1变得小于在比较例所涉及的显示装置10中驱动器IC4停止控制的时刻t2之后产生于像素电极PX的负值的电位差ΔV(ΔV1<ΔV)。
上述实施方式所涉及的显示装置1与图6所示的比较例所涉及的构成相比,在驱动器IC4停止控制的时刻t2以后残留于像素电极PX的电位得到抑制,能够减小相对于复位后的电位即GND电位的电位差。由此,能够抑制由电源断开后的像素电极PX的残留电压引起的液晶的烧屏的发生。另外,能够抑制由烧屏引起的公共电位VCOM的最佳值变动所导致的闪烁的发生。
需要指出,显示装置1并不局限于液晶显示设备,例如也可以是将有机发光二极管(OLED:Organic Light Emitting Diode)用作显示元件的有机EL显示器。另外,显示装置1也可以是将无机发光二极管(微型LED(micro LED))用作显示元件的无机EL显示器。另外,显示装置1可以是电泳式显示器(EPD:Electrophoretic Display),进而还可以是使图像显示于具有透过性的显示面的透明显示器。
以上,对本公开的优选实施方式进行了说明,但本公开并不限定于这样的实施方式。实施方式中公开的内容只不过是一个例子,在不脱离本公开的主旨的范围内能够进行各种变更。在不脱离本公开的主旨的范围内进行的适当的变更当然也属于本公开的技术范围。
附图标记说明
1,10、显示装置;4、驱动器IC;11、显示面板;12、电源装置;13、控制装置;40、驱动电路;42、栅极驱动器;43、信号线选择电路;44、显示控制电路;45、第一开关电路;46、第二开关电路;47、复位电路;AA、显示区域;COML、公共电极;CS、保持电容;CP、寄生电容;DTL、信号线;ENB、扫描线驱动信号;GATE、扫描信号(栅极信号);PCTRL1、第一电源控制信号;PCTRL2、第二电源控制信号;Pix、像素;PSIG1、第一电源电压信号;PSIG2、第二电源电压信号;PX、像素电极;Source、影像信号;SCL、扫描线(栅极线);SIG、像素信号;Tr、像素晶体管;VCOM、公共电位;VGH、第一电位;VGL、第二电位;Vsig、图像信号;XReset、复位信号。

Claims (3)

1.一种显示装置,具备:
像素,具有像素晶体管和像素电极,所述像素电极与该像素晶体管的第一电极连接;
扫描线,与所述像素晶体管的栅极连接;
信号线,与所述像素晶体管的第二电极连接;以及
驱动电路,被供给正值的第一电源电压信号和负值的第二电源电压信号来驱动所述像素晶体管,
所述驱动电路具备:
栅极驱动器,向所述扫描线供给扫描信号;
信号线选择电路,向所述信号线供给像素信号;以及
显示控制电路,控制所述栅极驱动器以及所述信号线选择电路,
在显示动作时,在所述像素电极与被供给电位比GND电位低的公共电位的公共电极之间设有保持电容,
所述驱动电路具备:
第一开关电路,在电源断开程序的第一时刻被导通控制,向所述扫描线供给所述第一电源电压信号;
第二开关电路,在所述第一时刻被导通控制,向所述信号线供给GND电位;以及
复位电路,在所述第一时刻对所述第一开关电路以及所述第二开关电路进行导通控制后,在所述第一时刻后的第二时刻所述栅极驱动器以及所述信号线选择电路的控制停止之后,维持所述第一开关电路以及所述第二开关电路的导通控制状态。
2.根据权利要求1所述的显示装置,其中,
所述复位电路在从在所述第二时刻所述栅极驱动器以及所述信号线选择电路的控制停止起至所述第一电源电压信号成为所述像素晶体管的阈值电压以下为止的规定期间,维持所述第一开关电路以及所述第二开关电路的导通控制状态。
3.根据权利要求1所述的显示装置,其中,
所述显示装置具备至少包括所述显示控制电路的驱动器IC。
CN202311060919.5A 2022-08-22 2023-08-21 显示装置 Pending CN117612494A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2022-131885 2022-08-22
JP2022131885A JP2024029557A (ja) 2022-08-22 2022-08-22 表示装置

Publications (1)

Publication Number Publication Date
CN117612494A true CN117612494A (zh) 2024-02-27

Family

ID=89907064

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311060919.5A Pending CN117612494A (zh) 2022-08-22 2023-08-21 显示装置

Country Status (3)

Country Link
US (1) US20240062734A1 (zh)
JP (1) JP2024029557A (zh)
CN (1) CN117612494A (zh)

Also Published As

Publication number Publication date
US20240062734A1 (en) 2024-02-22
JP2024029557A (ja) 2024-03-06

Similar Documents

Publication Publication Date Title
TWI396159B (zh) 光電裝置及驅動電路
US7733309B2 (en) Image display apparatus
US8081178B2 (en) Electro-optical device, driving circuit, and electronic apparatus
TWI383361B (zh) 驅動電路、液晶裝置、電子機器及液晶裝置之驅動方法
KR100608191B1 (ko) 액정 표시 장치
JP4277894B2 (ja) 電気光学装置、駆動回路および電子機器
US8089445B2 (en) Display apparatus
TWI399726B (zh) 光電裝置、驅動電路及電子機器
US9589528B2 (en) Display device
US8619014B2 (en) Liquid crystal display device
JP4204204B2 (ja) アクティブマトリクス型表示装置
JP2017211484A (ja) 表示装置
US11562707B2 (en) Liquid crystal display device configured for speeding up gate drive of pixel transistors
EP1381015B1 (en) Electro-optical device, drive device and drive method for electro-optical device, and electronic apparatus
JP4349446B2 (ja) 電気光学装置、駆動回路および電子機器
CN117612494A (zh) 显示装置
US12014697B2 (en) Display device
US20240063231A1 (en) Display device
JP2005128101A (ja) 液晶表示装置
US10679578B2 (en) Display device having driving circuitry with driving gate lines
US10935859B2 (en) Active matrix substrate and display device including same
JP4215109B2 (ja) 電気光学装置、駆動回路および電子機器
JP4278314B2 (ja) アクティブマトリクス型表示装置
JP4907035B2 (ja) 液晶表示装置およびその駆動方法
JP3856027B2 (ja) 電気光学装置及び電子機器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination