CN117494652A - Ctl和dofile文件的自动化交叉检查与优化装置、方法及终端 - Google Patents
Ctl和dofile文件的自动化交叉检查与优化装置、方法及终端 Download PDFInfo
- Publication number
- CN117494652A CN117494652A CN202311516101.XA CN202311516101A CN117494652A CN 117494652 A CN117494652 A CN 117494652A CN 202311516101 A CN202311516101 A CN 202311516101A CN 117494652 A CN117494652 A CN 117494652A
- Authority
- CN
- China
- Prior art keywords
- file
- scan chain
- dofile
- ctl
- files
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 46
- 210000001151 cytotoxic T lymphocyte Anatomy 0.000 title description 148
- 238000005457 optimization Methods 0.000 claims description 34
- 230000015654 memory Effects 0.000 claims description 19
- 238000004458 analytical method Methods 0.000 claims description 8
- 238000004590 computer program Methods 0.000 claims description 7
- 238000007689 inspection Methods 0.000 claims description 7
- 238000013461 design Methods 0.000 abstract description 15
- 238000012360 testing method Methods 0.000 description 19
- 238000012545 processing Methods 0.000 description 8
- 238000010586 diagram Methods 0.000 description 6
- 238000003860 storage Methods 0.000 description 5
- 238000003491 array Methods 0.000 description 2
- 230000006835 compression Effects 0.000 description 2
- 238000007906 compression Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000003780 insertion Methods 0.000 description 2
- 230000037431 insertion Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 101100517651 Caenorhabditis elegans num-1 gene Proteins 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000004422 calculation algorithm Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 238000013515 script Methods 0.000 description 1
- 238000013522 software testing Methods 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/398—Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2115/00—Details relating to the type of the circuit
- G06F2115/02—System on chip [SoC] design
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
Abstract
本发明提供一种CTL和DOFILE文件的自动化交叉检查与优化装置、方法及终端,通过对CTL文件和DOFILE文件的解析获取两个文件中的扫描链数据,并交叉检查二者数据,还可以在在具有优化需求的情况下根据指定的标准文件对交叉检查不合格的CTL文件和/或DOFILE文件中不适合的数据进行自动化优化;本发明加速了检查和优化CTL和DOFILE文件的过程,大大提高效率;且自动化的检查和优化流程减少了人为错误的可能性,提高了设计的可靠性和一致性。
Description
技术领域
本发明涉及测试技术领域,特别是涉及一种CTL和DOFILE文件的自动化交叉检查与优化装置、方法及终端。
背景技术
CTL是一种针对的片上系统高级测试设计(SOC DFT)的软件语言,就像COBOL一样。面向业务应用程序和描述字符串处理算法的语言针对文本的字符串操作编辑。CTL可用于捕获测试每个IP所需的所有数据设备层次结构中的核心。它实现了明确的通信核心提供商和系统集成商之间的测试相关信息与片上系统上的测试问题。如果成功,CTL与其他标准测试接口语言一起扩展,将极大地促进片上系统的IP核和IP核测试重用。
DFT团队使用自定义脚本来自定义包装单元,并为扫描压缩插入设计的宏观级别创建新的CTL模型。新的CTL模型是使用DFT编译器扫描提取流创建的,将包装链视为任何其他内部扫描链。使用新的宏CTL模型在顶层完成扫描链压缩插入。CTL中表示的信息为跨设计配置进行分区。这些配置是称为测试模式。CTL提供有关可用结构的信息,设计端子的特点,相关的连接性测试应用程序和测试模式。
DOFILE文件对扫描链的定义,用于定义时钟、扫描链、扫描组和引脚约束,即测试向量自动生成工具在设计规则检查阶段,会通过DOFILE文件以及试验程序文件中的定义对扫描链进行追踪。
扫描链,将设计中所有触发器连成一条链,用统一的网络扫描时钟驱动,这样可以将预先设计好的扫描模式送入芯片中,然后开启捕获使能,这样每个触发器Q端输出传入它们所驱动的组合电路,扫描链中的下一级触发器D端就会捕获这个组合电路的输出,然后捕获使能失效,这组向量与工具预先计算好的预期相比较,以此为依据来判断芯片中是否有制造错误。
因为DOFILE和CTL文件中的扫描链数据是要保持一致的,但是因为人为元素还是其他原因,会使CTL和DOFILE文件中的扫描链数据不一致。
现有技术中检查DOFILE文件是没有有效的装置的,都是设计工程师手动检查。检查CTL文件是先通过工具获取.tcd_scan文件,然后根据.tcd_scan文件再通过工程师手动检查。由于文本数据非常不直观,现有技术中文件检查过程以及手动优化文件过程是非常繁琐的,并且人为手动检查容易出现人为错误。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种CTL和DOFILE文件的自动化交叉检查与优化装置、方法及终端,用于解决以上现有技术问题。
为实现上述目的及其他相关目的,本发明提供一种CTL和DOFILE文件的自动化交叉检查与优化装置,所述装置包括:文件输入模块,用于输入多个目标文件,并指定标准文件;其中,输入的各目标文件至少包括:CTL文件以及DOFILE文件;扫描链解析模块,连接所述文件输入模块,用于对各目标文件分别进行解析,获得对应各目标文件的扫描链数据;其中,所述扫描链数据包括:按顺序排列的多个扫描链所分别对应的扫描链信息;交叉检查模块,连接所述扫描链解析模块,用于对所述CTL文件以及DOFILE文件的扫描链数据进行交叉检查,并记录对应的检查结果;优化模块,连接所述交叉检查模块,用于在具有优化需求的情况下,由标准文件的扫描链数据对交叉检查不合格的CTL文件和/或DOFILE文件进行优化,并记录对应的优化结果。
于本发明的一实施例中,指定标准文件的方式包括:当输入的各目标文件还包括用于辅助检查和优化的配置文件时,将该配置文件指定为标准文件。当输入的各目标文件仅包含CTL文件以及DOFILE文件时,将CTL文件以及DOFILE文件中一个指定为标准文件。
于本发明的一实施例中,所述扫描链信息包含多个信息项,包括:对应扫描链的扫描链名称项、扫描链长度项、扫描链使能项、扫描链输入项、扫描链输出项以及扫描链时钟项。
于本发明的一实施例中,对所述CTL文件以及DOFILE文件的扫描链数据进行交叉检查包括:基于标准文件的扫描链数据,对所述CTL文件以及DOFILE文件中的扫描链数据执行对比检查操作,并确定交叉检查不合格的CTL文件和/或DOFILE文件的扫描链数据中的不匹配项。
于本发明的一实施例中,在输入的配置文件被指定为标准文件的情况下,所述对比检查操作包括:按顺序依次遍历配置文件的扫描链数据的每条扫描链的扫描链信息,并在CTL文件以及DOFILE文件中的扫描链数据中分别查找对应扫描链的扫描链信息;若查找到对应扫描链的扫描链信息,将配置文件的对应扫描链的每个信息项分别与查找到该扫描链的扫描链信息的CTL文件和/或DOFILE文件中对应扫描链的对应信息项进行对比,并在对比不一致的情况下获得CTL文件和/或DOFILE文件的对应扫描链的扫描链信息中与配置文件的不匹配项;若未查找到对应扫描链的扫描链信息,将配置文件的对应扫描链的每个信息项分别作为未查找到该扫描链的扫描链信息的CTL文件和/或DOFILE文件的对应该扫描链的不匹配项。
于本发明的一实施例中,在输入的CTL文件或DOFILE文件被指定为标准文件的情况下,所述对比检查操作包括:按顺序依次遍历指定为标准文件的CTL文件或DOFILE文件的扫描链数据的每条扫描链的扫描链信息,并在未被指定为标准文件的CTL文件或DOFILE文件中的扫描链数据中分别查找对应扫描链的扫描链信息;若查找到对应扫描链的扫描链信息,将指定为标准文件的CTL文件或DOFILE文件的对应扫描链的每个信息项分别与未被指定为标准文件的CTL文件或DOFILE文件中对应扫描链的对应信息项进行对比,并在对比不一致的情况下获得未被指定为标准文件的CTL文件或DOFILE文件的扫描链数据中与标准文件的不匹配项;若未查找到对应扫描链的扫描链信息,将指定为标准文件的CTL文件或DOFILE文件的对应扫描链的每个信息项作为未被指定为标准文件的CTL文件或DOFILE文件的对应该扫描链的不匹配项。
于本发明的一实施例中,由标准文件的扫描链数据对交叉检查不合格的CTL文件和/或DOFILE文件进行优化包括:采用标准文件的扫描链数据中对应不匹配项的信息项,对交叉检查不合格的CTL文件和/或DOFILE文件中的不匹配项更新,获得CTL文件和/或DOFILE文件中的优化扫描链数据。
于本发明的一实施例中,所述装置还包括:自动优化选择模块,连接所述优化模块,用于确定是否在交叉检查不合格的情况下自动对对交叉检查不合格的CTL文件和/或DOFILE文件进行优化的优化需求。
为实现上述目的及其他相关目的,本发明提供一种CTL和DOFILE文件的自动化交叉检查与优化方法,所述方法包括:输入多个目标文件,并指定标准文件;对各目标文件分别进行解析,获得对应各目标文件的扫描链数据;对所述CTL文件以及DOFILE文件的扫描链数据进行交叉检查,并记录对应的检查结果;若还具有优化需求,由标准文件的扫描链数据对交叉检查不合格的CTL文件和/或DOFILE文件进行优化,并记录对应的优化结果。
为实现上述目的及其他相关目的,本发明提供一种CTL和DOFILE文件的自动化交叉检查与优化终端,包括:一或多个存储器及一或多个处理器;所述一或多个存储器,用于存储计算机程序;所述一或多个处理器,连接所述存储器,用于运行所述计算机程序以执行所述CTL和DOFILE文件的自动化交叉检查与优化方法。
如上所述,本发明是一种CTL和DOFILE文件的自动化交叉检查与优化装置、方法及终端,具有以下有益效果:本发明通过对CTL文件和DOFILE文件的解析获取两个文件中的扫描链数据,并交叉检查二者数据,还可以在在具有优化需求的情况下根据指定的标准文件对交叉检查不合格的CTL文件和/或DOFILE文件中不适合的数据进行自动化优化;本发明加速了检查和优化CTL和DOFILE文件的过程,大大提高效率;且自动化的检查和优化流程减少了人为错误的可能性,提高了设计的可靠性和一致性。
附图说明
图1显示为本发明一实施例中的CTL和DOFILE文件的自动化交叉检查与优化装置的结构示意图。
图2显示为本发明一实施例中的CTL和DOFILE文件的自动化交叉检查与优化装置的结构示意图。
图3显示为本发明一实施例中的CTL和DOFILE文件的自动化交叉检查与优化方法的流程示意图。
图4显示为本发明一实施例中的CTL和DOFILE文件的自动化交叉检查与优化方法的流程示意图。
图5显示为本发明一实施例中的CTL和DOFILE文件的自动化交叉检查与优化终端的结构示意图。
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。需说明的是,在不冲突的情况下,以下实施例及实施例中的特征可以相互组合。
需要说明的是,在下述描述中,参考附图,附图描述了本发明的若干实施例。应当理解,还可使用其他实施例,并且可以在不背离本发明的精神和范围的情况下进行机械组成、结构、电气以及操作上的改变。下面的详细描述不应该被认为是限制性的,并且本发明的实施例的范围仅由公布的专利的权利要求书所限定。这里使用的术语仅是为了描述特定实施例,而并非旨在限制本发明。空间相关的术语,例如“上”、“下”、“左”、“右”、“下面”、“下方”、““下部”、“上方”、“上部”等,可在文中使用以便于说明图中所示的一个元件或特征与另一元件或特征的关系。
在通篇说明书中,当说某部分与另一部分“连接”时,这不仅包括“直接连接”的情形,也包括在其中间把其它元件置于其间而“间接连接”的情形。另外,当说某种部分“包括”某种构成要素时,只要没有特别相反的记载,则并非将其它构成要素,排除在外,而是意味着可以还包括其它构成要素。
其中提到的第一、第二及第三等术语是为了说明多样的部分、成分、区域、层及/或段而使用的,但并非限定于此。这些术语只用于把某部分、成分、区域、层或段区别于其它部分、成分、区域、层或段。因此,以下叙述的第一部分、成分、区域、层或段在不超出本发明范围的范围内,可以言及到第二部分、成分、区域、层或段。
再者,如同在本文中所使用的,单数形式“一”、“一个”和“该”旨在也包括复数形式,除非上下文中有相反的指示。应当进一步理解,术语“包含”、“包括”表明存在所述的特征、操作、元件、组件、项目、种类、和/或组,但不排除一个或多个其他特征、操作、元件、组件、项目、种类、和/或组的存在、出现或添加。此处使用的术语“或”和“和/或”被解释为包括性的,或意味着任一个或任何组合。因此,“A、B或C”或者“A、B和/或C”意味着“以下任一个:A;B;C;A和B;A和C;B和C;A、B和C”。仅当元件、功能或操作的组合在某些方式下内在地互相排斥时,才会出现该定义的例外。
本发明提供一种CTL和DOFILE文件的自动化交叉检查与优化装置,通过对CTL文件和DOFILE文件的解析获取两个文件中的扫描链数据,并交叉检查二者数据,还可以在在具有优化需求的情况下根据指定的标准文件对交叉检查不合格的CTL文件和/或DOFILE文件中不适合的数据进行自动化优化;本发明加速了检查和优化CTL和DOFILE文件的过程,大大提高效率;且自动化的检查和优化流程减少了人为错误的可能性,提高了设计的可靠性和一致性。
与此同时,为了使本发明的目的、技术方案及优点更加清楚明白,通过下述实施例并结合附图,对本发明实施例中的技术方案的进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定发明。
在对本发明进行进一步详细说明之前,对本发明实施例中涉及的名词和术语进行说明,本发明实施例中涉及的名词和术语适用于如下的解释:
<1>CTL(Core Test Language),用于测试设计(DFT)语言的核心测试语言(CTL)。CTL(P1450.6)是标准测试接口语言(STIL)的扩展,用作描述IP核和片上系统(SOC)测试的标准格式。CTL还有助于软件测试各种电子电路。
<2>DOFILE,布线控制文件,是对扫描链的定义,用于定义时钟、扫描链、扫描组和引脚约束,即测试向量自动生成工具在设计规则检查阶段,会通过DOFILE文件以及试验程序文件中的定义对扫描链进行追踪。
<3>SOC DFT,片上系统高级测试设计;SoC设计中,DFT的主要优化策略包括使用内建自测试、引入边界扫描和使用混合模式扫描等。
<4>COBOL(Common Business-Oriented Language,面向业务的高级语言),是一种面向过程的高级程序设计语言,主要用于数据处理,是国际上应用最广泛的一种高级语言。
下面以附图为参考,针对本发明的实施例进行详细说明,以便本发明所述技术领域的技术人员能够容易地实施。本发明可以以多种不同形态体现,并不限于此处说明的实施例。
如图1展示本发明实施例中的一种CTL和DOFILE文件的自动化交叉检查与优化装置的结构示意图。
所述装置包括:
文件输入模块1,用于输入多个目标文件,并指定标准文件;其中,输入的各目标文件至少包括:CTL文件以及DOFILE文件;优选的,输入的各目标文件还可以包括用于辅助检查和优化的配置文件;
扫描链解析模块2,连接所述文件输入模块1,用于对各目标文件分别进行解析,获得对应各目标文件的扫描链数据;其中,所述扫描链数据包括:按顺序排列的多个扫描链所分别对应的扫描链信息;若文件输入模块1还输入配置文件,则扫描链解析模块2对该配置文件也进行解析,获得对应该配置文件的扫描链数据。
交叉检查模块3,连接所述扫描链解析模块2,用于对所述CTL文件以及DOFILE文件的扫描链数据进行交叉检查,并记录对应的检查结果;具体的,所述检查结果包括:交叉检查是否合格,以及不合格的文件以及不合格项;
优化模块4,连接所述交叉检查模块3,用于在具有优化需求的情况下,由标准文件的扫描链数据对交叉检查不合格的CTL文件和/或DOFILE文件进行优化,并记录对应的优化结果。
在一实施例中,文件输入模块输入的目标文件具有两种情况,并且每种情况所对应指定的标准文件不同。
若文件输入模块输入的目标文件包括:CTL文件、DOFILE文件以及配置文件,则将该配置文件指定为标准文件;
若文件输入模块输入的目标文件仅为CTL文件以及DOFILE文件,则将CTL文件以及DOFILE文件中一个指定为标准文件。
在一实施例中,所述扫描链数据包括:按顺序排列的多个扫描链所分别对应的扫描链信息;所述扫描链信息包含多个信息项,包括:对应扫描链的扫描链名称项(scanchain)、扫描链长度项(scan length)、扫描链使能项(scan enable)、扫描链输入项(scaninput)、扫描链输出项(scan output)以及扫描链时钟项(scan clock);
如下表,所述扫描链数据的形式如下:
表1:解析的扫描链数据
Scan chain | Scan input | Scan output | Scan length | Scan enable | Scan clock |
Scan chain 1 | Scan input 1 | Scan output 1 | Num 1 | Scan enable 1 | Scan clock 1 |
…… | …… | …… | …… | …… | …… |
Scan chain n | Scan input n | Scan output n | Num n | Scan enable n | Scan clock n |
在一实施例中,所述交叉检查模块3对所述CTL文件以及DOFILE文件的扫描链数据进行交叉检查包括:
基于标准文件的扫描链数据,对所述CTL文件以及DOFILE文件中的扫描链数据执行对比检查操作,并确定交叉检查不合格的CTL文件和/或DOFILE文件的扫描链数据中的不匹配项。
针对不同的标准文件,采用不同的对比检查操作,进行交叉检查。
在一具体实施例中,在输入的配置文件被指定为标准文件的情况下,所述对比检查操作包括:
按顺序依次遍历配置文件的扫描链数据的每条扫描链的扫描链信息,并在CTL文件以及DOFILE文件中的扫描链数据中分别查找对应扫描链的扫描链信息;
若查找到对应扫描链的扫描链信息,将配置文件的对应扫描链的每个信息项分别与查找到该扫描链的扫描链信息的CTL文件和/或DOFILE文件中对应扫描链的对应信息项进行对比,并在对比不一致的情况下获得CTL文件和/或DOFILE文件的当前扫描链的扫描链信息中与配置文件的不匹配项;
若未查找到对应扫描链的扫描链信息,将配置文件的对应扫描链的每个信息项分别作为未查找到该扫描链的扫描链信息的CTL文件和/或DOFILE文件的不匹配项。
举例来说,首先获得配置文件的扫描链数据中第一条扫描链的扫描链信息,并在CTL文件以及DOFILE文件中的扫描链数据中分别查找该条扫描链的扫描链信息;若CTL文件查找到该扫描链的扫描链信息,DOFILE文件未查到该扫描链的信息,则将配置文件的扫描链数据中第一条扫描链的扫描链名称项、扫描链长度项、扫描链使能项、扫描链输入项、扫描链输出项以及扫描链时钟项与CTL文件中的扫描链数据中对应扫描链的扫描链名称项、扫描链长度项、扫描链使能项、扫描链输入项、扫描链输出项以及扫描链时钟项进行对比,若不一致则将不一致的信息项作为CTL文件的不匹配项;将配置文件的对应扫描链的每个信息项分别作为DOFILE文件的对应该扫描链的不匹配项。接下来遍历配置文件的扫描链数据中第二条扫描链的扫描链信息,再进行对比,直至所有扫描链的扫描链信息均对比完毕。
在一具体实施例中,在输入的CTL文件或DOFILE文件被指定为标准文件的情况下,所述对比检查操作包括:
按顺序依次遍历指定为标准文件的CTL文件或DOFILE文件的扫描链数据的每条扫描链的扫描链信息,并在未被指定为标准文件的CTL文件或DOFILE文件中的扫描链数据中分别查找对应扫描链的扫描链信息;
若查找到对应扫描链的扫描链信息,将指定为标准文件的CTL文件或DOFILE文件的对应扫描链的每个信息项分别与未被指定为标准文件的CTL文件或DOFILE文件中对应扫描链的对应信息项进行对比,并在对比不一致的情况下获得未被指定为标准文件的CTL文件或DOFILE文件的扫描链数据中与标准文件的不匹配项;
若未查找到对应扫描链的扫描链信息,将指定为标准文件的CTL文件或DOFILE文件的对应扫描链的每个信息项作为未被指定为标准文件的CTL文件或DOFILE文件的对应该扫描链的不匹配项。
举例来说,CTL文件为指定的标准文件,首先获得CTL文件的扫描链数据中第一条扫描链的扫描链信息,并在未被指定为标准文件的DOFILE文件中的扫描链数据中分别查找该条扫描链的扫描链信息;若DOFILE文件查找到查到该扫描链的信息,则将CTL文件的扫描链数据中第一条扫描链的扫描链名称项、扫描链长度项、扫描链使能项、扫描链输入项、扫描链输出项以及扫描链时钟项与DOFILE文件中的扫描链数据中对应扫描链的扫描链名称项、扫描链长度项、扫描链使能项、扫描链输入项、扫描链输出项以及扫描链时钟项进行对比,若不一致则将不一致的信息项作为DOFILE文件的对应扫描链的不匹配项;若DOFILE文件查找到查到该扫描链的信息,将CTL文件的对应扫描链的每个信息项分别作为DOFILE文件的扫描链数据中的不匹配项。接下来遍历CTL文件的扫描链数据中第二条扫描链的扫描链信息,再进行对比,直至所有扫描链的扫描链信息均对比完毕。
在一实施例中,优化模块4由标准文件的扫描链数据对交叉检查不合格的CTL文件和/或DOFILE文件进行优化包括:
采用标准文件的扫描链数据中对应不匹配项的信息项,对交叉检查不合格的CTL文件和/或DOFILE文件中的不匹配项更新,获得CTL文件和/或DOFILE文件中的优化扫描链数据。
具体的,采用标准文件的扫描链数据中对应不匹配项的信息项对交叉检查不合格的CTL文件和/或DOFILE文件中的不匹配项进行替换修改或补充,获得CTL文件和/或DOFILE文件中的优化扫描链数据。
在一实施例中,如图2所示,所述装置还包括:自动优化选择模块5,连接所述优化模块4,用于确定是否在交叉检查不合格的情况下自动对对交叉检查不合格的CTL文件和/或DOFILE文件进行优化的优化需求。
与上述实施例原理相似的是,本发明提供一种CTL和DOFILE文件的自动化交叉检查与优化方法。
以下结合附图提供具体实施例:
如图3展示本发明实施例中的一种CTL和DOFILE文件的自动化交叉检查与优化方法的流程示意图。
所述方法包括:
步骤S1:输入多个目标文件,并指定标准文件。
在一实施例中,指定标准文件的方式包括:
当输入的各目标文件还包括用于辅助检查和优化的配置文件时,将该配置文件指定为标准文件。
当输入的各目标文件仅包含CTL文件以及DOFILE文件时,将CTL文件以及DOFILE文件中一个指定为标准文件。
步骤S2:对各目标文件分别进行解析,获得对应各目标文件的扫描链数据。
在一实施例中,所述扫描链信息包含多个信息项,包括:对应扫描链的扫描链名称项、扫描链长度项、扫描链使能项、扫描链输入项、扫描链输出项以及扫描链时钟项。
步骤S3:对所述CTL文件以及DOFILE文件的扫描链数据进行交叉检查,并记录对应的检查结果。
需要说明的是,若不具有优化需求,则步骤三执行完毕后,可以流程结束;若具有优化需求,还继续执行步骤S4。
在一实施例中,对所述CTL文件以及DOFILE文件的扫描链数据进行交叉检查包括:基于标准文件的扫描链数据,对所述CTL文件以及DOFILE文件中的扫描链数据执行对比检查操作,并确定交叉检查不合格的CTL文件和/或DOFILE文件的扫描链数据中的不匹配项。
在一实施例中,在输入的配置文件被指定为标准文件的情况下,所述对比检查操作包括:
按顺序依次遍历配置文件的扫描链数据的每条扫描链的扫描链信息,并在CTL文件以及DOFILE文件中的扫描链数据中分别查找对应扫描链的扫描链信息;
若查找到对应扫描链的扫描链信息,将配置文件的对应扫描链的每个信息项分别与查找到该扫描链的扫描链信息的CTL文件和/或DOFILE文件中对应扫描链的对应信息项进行对比,并在对比不一致的情况下获得CTL文件和/或DOFILE文件的对应扫描链的扫描链信息中与配置文件的不匹配项;
若未查找到对应扫描链的扫描链信息,将配置文件的对应扫描链的每个信息项分别作为未查找到该扫描链的扫描链信息的CTL文件和/或DOFILE文件的对应该扫描链的不匹配项。
在一实施例中,在输入的CTL文件或DOFILE文件被指定为标准文件的情况下,所述对比检查操作包括:
按顺序依次遍历指定为标准文件的CTL文件或DOFILE文件的扫描链数据的每条扫描链的扫描链信息,并在未被指定为标准文件的CTL文件或DOFILE文件中的扫描链数据中分别查找对应扫描链的扫描链信息;
若查找到对应扫描链的扫描链信息,将指定为标准文件的CTL文件或DOFILE文件的对应扫描链的每个信息项分别与未被指定为标准文件的CTL文件或DOFILE文件中对应扫描链的对应信息项进行对比,并在对比不一致的情况下获得未被指定为标准文件的CTL文件或DOFILE文件的扫描链数据中与标准文件的不匹配项;
若未查找到对应扫描链的扫描链信息,将指定为标准文件的CTL文件或DOFILE文件的对应扫描链的每个信息项作为未被指定为标准文件的CTL文件或DOFILE文件的对应该扫描链的不匹配项。
步骤S4:若还具有优化需求,由标准文件的扫描链数据对交叉检查不合格的CTL文件和/或DOFILE文件进行优化,并记录对应的优化结果。
在一实施例中,由标准文件的扫描链数据对交叉检查不合格的CTL文件和/或DOFILE文件进行优化包括:采用标准文件的扫描链数据中对应不匹配项的信息项,对交叉检查不合格的CTL文件和/或DOFILE文件中的不匹配项更新,获得CTL文件和/或DOFILE文件中的优化扫描链数据。
在一实施例中,在步骤S1之前还包括:步骤S0:确定是否在交叉检查不合格的情况下自动对对交叉检查不合格的CTL文件和/或DOFILE文件进行优化的优化需求。
为了更好的描述CTL和DOFILE文件的自动化交叉检查与优化装置,提供以下具体实施例进行说明;
实施例1:一种CTL和DOFILE文件的自动化交叉检查与优化方法。如图4所示为本实施例的CTL和DOFILE文件的自动化交叉检查与优化装置的自动化交叉检查与优化方法示意图。
所述方法包括:
输入option;
判断是否对交叉检查中出现的有误数据进行自动化优化,若是,进入第一流程,若否,进入第二流程;
执行完毕第一流程或第二流程,结束流程。
第一流程包括:
步骤一:输入CTL、DOFILE和config文件或者输入CTL、DOFILE,并指定优化的标准文件;
步骤二:解析输入的文件,获取CTL、DOFILE的scan chain;若输入config文件,则还解析config文件获得scan chain;
步骤三:基于指定的标准文件交叉检查CTL和DOFILE文件scan chain数据;
步骤四:基于指定的标准文件自动化优化CTL和DOFILE文件中的scan chain数据;
步骤五:将结果文件、检查结果和优化细节输出。
第二流程包括:
步骤一:输入CTL、DOFILE和config文件或者输入CTL、DOFILE,并指定优化的标准文件;
步骤二:解析输入的文件,获取CTL、DOFILE的scan chain;若输入config文件,则还解析config文件获得scan chain;
步骤三:基于指定的标准文件交叉检查CTL和DOFILE文件scan chain数据;
步骤四:将结果文件以及检查结果输出。
如图5展示本发明实施例中的CTL和DOFILE文件的自动化交叉检查与优化终端的结构示意图。
所述CTL和DOFILE文件的自动化交叉检查与优化终端100包括:存储器101及处理器102。所述存储器101用于存储计算机程序;所述处理器102运行计算机程序,实现如图3所述的CTL和DOFILE文件的自动化交叉检查与优化方法。
可选的,所述存储器101的数量均可以是一或多个,所述处理器102的数量均可以是一或多个,而图5中均以一个为例。
可选的,所述CTL和DOFILE文件的自动化交叉检查与优化终端100中的处理器102会按照如图3所述的步骤,将一个或多个以应用程序的进程对应的指令加载到存储器101中,并由处理器102来运行存储在第一存储器101中的应用程序,从而实现如图3所述CTL和DOFILE文件的自动化交叉检查与优化方法中的各种功能。
可选的,所述存储器101,可能包括但不限于高速随机存取存储器、非易失性存储器。例如一个或多个磁盘存储设备、闪存设备或其他非易失性固态存储设备;所述处理器102,可能包括但不限于中央处理器(Central Processing Unit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(Digital SignalProcessing,简称DSP)、专用集成电路(Application Specific Integrated Circuit,简称ASIC)、现场可编程门阵列(Field-Programmable Gate Array,简称FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。
可选的,所述处理器102可以是通用处理器,包括中央处理器(CentralProcessing Unit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(Digital Signal Processing,简称DSP)、专用集成电路(ApplicationSpecific Integrated Circuit,简称ASIC)、现场可编程门阵列(Field-ProgrammableGate Array,简称FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。
本发明还提供计算机可读存储介质,存储有计算机程序,所述计算机程序运行时实现如图3所示的CTL和DOFILE文件的自动化交叉检查与优化方法。所述计算机可读存储介质可包括,但不限于,软盘、光盘、CD-ROM(只读光盘存储器)、磁光盘、ROM(只读存储器)、RAM(随机存取存储器)、EPROM(可擦除可编程只读存储器)、EEPROM(电可擦除可编程只读存储器)、磁卡或光卡、闪存、或适于存储机器可执行指令的其他类型的介质/机器可读介质。所述计算机可读存储介质可以是未接入计算机设备的产品,也可以是已接入计算机设备使用的部件。
综上所述,本发明的CTL和DOFILE文件的自动化交叉检查与优化装置、方法及终端,通过对CTL文件和DOFILE文件的解析获取两个文件中的扫描链数据,并交叉检查二者数据,还可以在在具有优化需求的情况下根据指定的标准文件对交叉检查不合格的CTL文件和/或DOFILE文件中不适合的数据进行自动化优化;本发明加速了检查和优化CTL和DOFILE文件的过程,大大提高效率;且自动化的检查和优化流程减少了人为错误的可能性,提高了设计的可靠性和一致性。所以,本发明有效克服了现有技术中的种种缺点而具高度产业利用价值。
上述实施例仅示例性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,但凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
Claims (10)
1.一种CTL和DOFILE文件的自动化交叉检查与优化装置,其特征在于,所述装置包括:
文件输入模块,用于输入多个目标文件,并指定标准文件;其中,输入的各目标文件至少包括:CTL文件以及DOFILE文件;
扫描链解析模块,连接所述文件输入模块,用于对各目标文件分别进行解析,获得对应各目标文件的扫描链数据;其中,所述扫描链数据包括:按顺序排列的多个扫描链所分别对应的扫描链信息;
交叉检查模块,连接所述扫描链解析模块,用于对所述CTL文件以及DOFILE文件的扫描链数据进行交叉检查,并记录对应的检查结果;
优化模块,连接所述交叉检查模块,用于在具有优化需求的情况下,由标准文件的扫描链数据对交叉检查不合格的CTL文件和/或DOFILE文件进行优化,并记录对应的优化结果。
2.根据权利要求1中所述的CTL和DOFILE文件的自动化交叉检查与优化装置,其特征在于,指定标准文件的方式包括:
当输入的各目标文件还包括用于辅助检查和优化的配置文件时,将该配置文件指定为标准文件。
当输入的各目标文件仅包含CTL文件以及DOFILE文件时,将CTL文件以及DOFILE文件中一个指定为标准文件。
3.根据权利要求2中所述的CTL和DOFILE文件的自动化交叉检查与优化装置,其特征在于,所述扫描链信息包含多个信息项,包括:对应扫描链的扫描链名称项、扫描链长度项、扫描链使能项、扫描链输入项、扫描链输出项以及扫描链时钟项。
4.根据权利要求3中所述的CTL和DOFILE文件的自动化交叉检查与优化装置,其特征在于,对所述CTL文件以及DOFILE文件的扫描链数据进行交叉检查包括:
基于标准文件的扫描链数据,对所述CTL文件以及DOFILE文件中的扫描链数据执行对比检查操作,并确定交叉检查不合格的CTL文件和/或DOFILE文件的扫描链数据中的不匹配项。
5.根据权利要求4中所述的CTL和DOFILE文件的自动化交叉检查与优化装置,其特征在于,在输入的配置文件被指定为标准文件的情况下,所述对比检查操作包括:
按顺序依次遍历配置文件的扫描链数据的每条扫描链的扫描链信息,并在CTL文件以及DOFILE文件中的扫描链数据中分别查找对应扫描链的扫描链信息;
若查找到对应扫描链的扫描链信息,将配置文件的对应扫描链的每个信息项分别与查找到该扫描链的扫描链信息的CTL文件和/或DOFILE文件中对应扫描链的对应信息项进行对比,并在对比不一致的情况下获得CTL文件和/或DOFILE文件的对应扫描链的扫描链信息中与配置文件的不匹配项;
若未查找到对应扫描链的扫描链信息,将配置文件的对应扫描链的每个信息项分别作为未查找到该扫描链的扫描链信息的CTL文件和/或DOFILE文件的对应该扫描链的不匹配项。
6.根据权利要求4中所述的CTL和DOFILE文件的自动化交叉检查与优化装置,其特征在于,在输入的CTL文件或DOFILE文件被指定为标准文件的情况下,所述对比检查操作包括:
按顺序依次遍历指定为标准文件的CTL文件或DOFILE文件的扫描链数据的每条扫描链的扫描链信息,并在未被指定为标准文件的CTL文件或DOFILE文件中的扫描链数据中分别查找对应扫描链的扫描链信息;
若查找到对应扫描链的扫描链信息,将指定为标准文件的CTL文件或DOFILE文件的对应扫描链的每个信息项分别与未被指定为标准文件的CTL文件或DOFILE文件中对应扫描链的对应信息项进行对比,并在对比不一致的情况下获得未被指定为标准文件的CTL文件或DOFILE文件的扫描链数据中与标准文件的不匹配项;
若未查找到对应扫描链的扫描链信息,将指定为标准文件的CTL文件或DOFILE文件的对应扫描链的每个信息项作为未被指定为标准文件的CTL文件或DOFILE文件的对应该扫描链的不匹配项。
7.根据权利要求4中所述的CTL和DOFILE文件的自动化交叉检查与优化装置,其特征在于,由标准文件的扫描链数据对交叉检查不合格的CTL文件和/或DOFILE文件进行优化包括:
采用标准文件的扫描链数据中对应不匹配项的信息项,对交叉检查不合格的CTL文件和/或DOFILE文件中的不匹配项更新,获得CTL文件和/或DOFILE文件中的优化扫描链数据。
8.根据权利要求1中所述的CTL和DOFILE文件的自动化交叉检查与优化装置,其特征在于,所述装置还包括:自动优化选择模块,连接所述优化模块,用于确定是否在交叉检查不合格的情况下自动对对交叉检查不合格的CTL文件和/或DOFILE文件进行优化的优化需求。
9.一种CTL和DOFILE文件的自动化交叉检查与优化方法,其特征在于,所述方法包括:
输入多个目标文件,并指定标准文件;
对各目标文件分别进行解析,获得对应各目标文件的扫描链数据;
对所述CTL文件以及DOFILE文件的扫描链数据进行交叉检查,并记录对应的检查结果;
若还具有优化需求,由标准文件的扫描链数据对交叉检查不合格的CTL文件和/或DOFILE文件进行优化,并记录对应的优化结果。
10.一种CTL和DOFILE文件的自动化交叉检查与优化终端,其特征在于,包括:一或多个存储器及一或多个处理器;
所述一或多个存储器,用于存储计算机程序;
所述一或多个处理器,连接所述存储器,用于运行所述计算机程序以执行如权利要求9所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311516101.XA CN117494652B (zh) | 2023-11-14 | 2023-11-14 | Ctl和dofile文件的自动化交叉检查与优化装置、方法及终端 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311516101.XA CN117494652B (zh) | 2023-11-14 | 2023-11-14 | Ctl和dofile文件的自动化交叉检查与优化装置、方法及终端 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN117494652A true CN117494652A (zh) | 2024-02-02 |
CN117494652B CN117494652B (zh) | 2024-10-08 |
Family
ID=89672401
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311516101.XA Active CN117494652B (zh) | 2023-11-14 | 2023-11-14 | Ctl和dofile文件的自动化交叉检查与优化装置、方法及终端 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117494652B (zh) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10198717A (ja) * | 1997-01-09 | 1998-07-31 | Ricoh Co Ltd | バウンダリスキャン対応集積回路の設計支援装置 |
EP1536244A1 (en) * | 2003-11-27 | 2005-06-01 | Texas Instruments Inc. | Dynamically configurable scan chain testing |
US20150113344A1 (en) * | 2013-10-18 | 2015-04-23 | STMicroelectronics (Research & Development) Limite d | Testing method, testing apparatus and circuit for use with scan chains |
CN111220900A (zh) * | 2020-03-02 | 2020-06-02 | 南京英锐创电子科技有限公司 | 芯片扫描链测试方法和系统 |
CN111337820A (zh) * | 2020-04-24 | 2020-06-26 | 江西联智集成电路有限公司 | 数字芯片扫描链测试方法、装置、设备及介质 |
CN111680463A (zh) * | 2020-04-30 | 2020-09-18 | 新华三半导体技术有限公司 | 一种文件检查方法和装置 |
CN112560401A (zh) * | 2020-12-22 | 2021-03-26 | 成都海光微电子技术有限公司 | Verilog文件转换方法、装置、存储介质及设备 |
CN113533936A (zh) * | 2021-07-13 | 2021-10-22 | 上海矽昌微电子有限公司 | 一种芯片扫描链测试方法和系统 |
-
2023
- 2023-11-14 CN CN202311516101.XA patent/CN117494652B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10198717A (ja) * | 1997-01-09 | 1998-07-31 | Ricoh Co Ltd | バウンダリスキャン対応集積回路の設計支援装置 |
EP1536244A1 (en) * | 2003-11-27 | 2005-06-01 | Texas Instruments Inc. | Dynamically configurable scan chain testing |
US20150113344A1 (en) * | 2013-10-18 | 2015-04-23 | STMicroelectronics (Research & Development) Limite d | Testing method, testing apparatus and circuit for use with scan chains |
CN111220900A (zh) * | 2020-03-02 | 2020-06-02 | 南京英锐创电子科技有限公司 | 芯片扫描链测试方法和系统 |
CN111337820A (zh) * | 2020-04-24 | 2020-06-26 | 江西联智集成电路有限公司 | 数字芯片扫描链测试方法、装置、设备及介质 |
CN111680463A (zh) * | 2020-04-30 | 2020-09-18 | 新华三半导体技术有限公司 | 一种文件检查方法和装置 |
CN112560401A (zh) * | 2020-12-22 | 2021-03-26 | 成都海光微电子技术有限公司 | Verilog文件转换方法、装置、存储介质及设备 |
CN113533936A (zh) * | 2021-07-13 | 2021-10-22 | 上海矽昌微电子有限公司 | 一种芯片扫描链测试方法和系统 |
Also Published As
Publication number | Publication date |
---|---|
CN117494652B (zh) | 2024-10-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11797298B2 (en) | Automating identification of code snippets for library suggestion models | |
US11340896B2 (en) | Library model addition | |
CN109614324B (zh) | 一种测试用例生成方法和装置 | |
CN109189479B (zh) | 一种用于处理器指令集的并行自动化验证方法 | |
CN111950212A (zh) | 高效的多模式验证平台及方法 | |
US8327191B2 (en) | Automatically populating symptom databases for software applications | |
González et al. | Test data generation for model transformations combining partition and constraint analysis | |
CN114239459B (zh) | Fpga原型设计文件的处理方法、装置、设备及介质 | |
WO2022222378A1 (zh) | 一种内核裁剪方法及计算设备 | |
CN117494652B (zh) | Ctl和dofile文件的自动化交叉检查与优化装置、方法及终端 | |
US9404972B2 (en) | Diagnosis and debug with truncated simulation | |
CN110347588A (zh) | 软件验证方法、装置、计算机设备和存储介质 | |
CN108829903B (zh) | 判定fpga冗余设计的代码与综合后电路一致性的方法和系统 | |
CN117851101A (zh) | 一种基于大语言模型的仓库级别代码缺陷自动修复的方法 | |
CN110399156B (zh) | 面向航天软件的在轨升级方法 | |
CN109165155B (zh) | 一种基于聚类分析的软件缺陷修复模板提取方法 | |
CN114116674B (zh) | 基于综合业务平台的业务建模方法、装置、介质及设备 | |
CN115687108A (zh) | 基于uvm与fpv相结合的验证方法、平台、终端及存储介质 | |
US11734489B2 (en) | Circuit layout verification | |
CN110532015B (zh) | 面向航天软件的在轨升级系统 | |
CN114020604A (zh) | 一种基于工作流的自动化测试方法及装置 | |
CN112905438A (zh) | 一种自动化测试方法及装置 | |
CN114610320B (zh) | 一种基于llvm的变量类型信息修复与比较方法及系统 | |
Heloue et al. | Efficient block-based parameterized timing analysis covering all potentially critical paths | |
US8726205B1 (en) | Optimized simulation technique for design verification of an electronic circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant |