CN117313651B - 芯片功能特征设置方法、电子设备和介质 - Google Patents
芯片功能特征设置方法、电子设备和介质 Download PDFInfo
- Publication number
- CN117313651B CN117313651B CN202311617411.0A CN202311617411A CN117313651B CN 117313651 B CN117313651 B CN 117313651B CN 202311617411 A CN202311617411 A CN 202311617411A CN 117313651 B CN117313651 B CN 117313651B
- Authority
- CN
- China
- Prior art keywords
- sub
- functional
- feature
- chip
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 28
- 230000006870 function Effects 0.000 claims description 18
- 239000000758 substrate Substances 0.000 claims 1
- 239000000470 constituent Substances 0.000 description 10
- 230000009286 beneficial effect Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012217 deletion Methods 0.000 description 1
- 230000037430 deletion Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/398—Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F8/00—Arrangements for software engineering
- G06F8/40—Transformation of program code
- G06F8/41—Compilation
- G06F8/44—Encoding
- G06F8/447—Target code generation
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2115/00—Details relating to the type of the circuit
- G06F2115/02—System on chip [SoC] design
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- Software Systems (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本发明涉及芯片技术领域,尤其涉及一种芯片功能特征设置方法、电子设备和介质,方法包括步骤S1、获取芯片功能特征列表和芯片组成模块列表;步骤S2、将Fn拆分为g(n)个子功能特征;步骤S3、建立F1 n与M1的对应关系,为Fy n设置对应的Mi;步骤S4、为每一Mk设置对应的功能特征配置文件;步骤S5、基于Mk对应的功能特征配置文件生成目标芯片代码。本发明降低了芯片开发成本,提高了芯片开发效率。
Description
技术领域
本发明涉及芯片技术领域,尤其涉及一种芯片功能特征设置方法、电子设备和介质。
背景技术
在芯片开发过程中,在开发出一个芯片产品后,通常需要迅速迭代衍生出一系列的并行开发的芯片产品,衍生的芯片产品通常只是基于原始开发的芯片产品的功能特征做局部的更改。但是,现有芯片规模庞大,功能特征(Feature)数量多。因此,现有技术并不能直接基于原始开发的芯片产品做功能特征局部更改。通常需要花费大量的时间,基于衍生产品的功能特征列表重新编写相关代码,实现衍生产品的开发,导致芯片开发周期长,效率低,成本高。
发明内容
本发明目的在于,提供一种芯片功能特征设置方法、电子设备和介质,降低了芯片开发成本,提高了芯片开发效率。
根据本发明第一方面,提供了一种芯片功能特征设置方法,包括:
步骤S1、获取芯片功能特征列表{F1,F2,…,Fn,…,FN}和芯片组成模块列表{M1,M2,…,Mk,…,MK},其中,Fn为芯片的第n个功能特征,n的取值范围为1到N,N为芯片的功能特征总数,Mk为第k个芯片组成模块,k的取值范围为1到K,K为芯片组成模块总数,所有芯片组成模块层级设置,构成树形结构,M1为没有父模块仅有子模块的顶层模块;
步骤S2、将Fn拆分为g(n)个子功能特征{F1 n,F2 n,…,Fx n,…,Fg(n) n},Fx n为Fn的第x个子功能特征,x的取值范围为1到g(n),g(n)为Fn的子功能特征总数,g(n)≥1;
步骤S3、建立F1 n与M1的对应关系,为Fy n设置对应的Mi,Fy n为Fn的第y个子功能特征,y的取值范围为2到g(n),Mi为第i个芯片组成模块,i的取值范围为2到K,每一与Fy n设置对应关系的Mi的父模块与{F1 n,F2 n,…,Fx n,…,Fg(n) n}中一个不同于该Fy n的一个子功能特征建立对应关系;
步骤S4、为每一Mk设置对应的功能特征配置文件,功能特征配置文件包括组成模块标识信息、子功能特征标识以及子功能特征对应的参数信息;
步骤S5、基于Mk对应的功能特征配置文件生成目标芯片代码。
根据本发明第二方面,提供一种电子设备,包括:至少一个处理器;以及,与所述至少一个处理器通信连接的存储器;其中,所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被设置为用于执行本发明第一方面所述的方法。
根据本发明第三方面,提供一种计算机可读存储介质,存储有计算机可执行指令,所述计算机指令用于执行本发明第一方面所述的方法。
本发明与现有技术相比具有明显的优点和有益效果。借由上述技术方案,本发明提供的一种芯片功能特征设置方法、电子设备和介质可达到相当的技术进步性及实用性,并具有产业上的广泛利用价值,其至少具有以下有益效果:
本发明通过将芯片的特征列表拆分并与芯片组成模块建立对应关系,然后为每一芯片组成模块设置对应的功能特征配置文件,基于功能特征文件生成目标芯片代码,且基于功能特征配置文件能够实现芯片功能特征的可配置、可扩展、可重用,降低了芯片开发成本,提高了芯片开发效率。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的芯片功能特征设置方法流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供了一种芯片功能特征设置方法,如图1所示,包括:
步骤S1、获取芯片功能特征列表{F1,F2,…,Fn,…,FN}和芯片组成模块列表{M1,M2,…,Mk,…,MK},其中,Fn为芯片的第n个功能特征,n的取值范围为1到N,N为芯片的功能特征总数,Mk为第k个芯片组成模块,k的取值范围为1到K,K为芯片组成模块总数,所有芯片组成模块层级设置,构成树形结构,M1为顶层模块。
其中,顶层模块为没有父模块仅有子模块的组成模块,非顶层模块均具备父模块。芯片通常包括SOC(System-on-a-Chip)模块,SOC模块包括IP(Intellectual Property)模块,大规模IP模块又可进一步包括小规模的IP模块或子系统(Sub System)模块,小规模的IP模块还可包括Block模块,可以理解的是,SOC模块为顶层模块,非顶层跟那模块可以为SOC模块、IP模块、Sub System模块、Block模块,且各个组成模块的层级关系是已知的,即每一组成模块的父子模块是已知的,兄弟模块也是已知的。
步骤S2、将Fn拆分为g(n)个子功能特征{F1 n,F2 n,…,Fx n,…,Fg(n) n},Fx n为Fn的第x个子功能特征,x的取值范围为1到g(n),g(n)为Fn的子功能特征总数,g(n)≥1。
需要说明的是,当n取不同的值时,g(n)的取值也可能不同,即每一Fn所划分的子功能特征数量可能不相同。每一子功能特征由一个对应的芯片组成模块来实现,如果一个Fn不需要拆分,则g(n)=1。
步骤S3、建立F1 n与M1的对应关系,为Fy n设置对应的Mi,Fy n为Fn的第y个子功能特征,y的取值范围为2到g(n),Mi为第i个芯片组成模块,i的取值范围为2到K,每一与Fy n设置对应关系的Mi的父模块与{F1 n,F2 n,…,Fx n,…,Fg(n) n}中一个不同于该Fy n的一个子功能特征建立对应关系。
需要说明的是,顶层模块中需要实现每一Fn的一个子功能特征,每一Fn的除已由顶层模块实现的子功能特征可以分布在其他非顶层模块中,但一个非顶层模块若设置Fn的一个子功能特征,则该非顶层模块在芯片组成模块所构建的树形结构中所对应的父模块也一定设置了Fn的一个子功能特征。设置完成后,一个芯片组成模块中可能设置了多个不同的Fn的子功能特征。
步骤S4、为每一Mk设置对应的功能特征配置文件,功能特征配置文件包括组成模块标识信息、子功能特征标识以及子功能特征对应的参数信息。
其中,所述子功能特征对应的参数信息包括第一类可变参数信息和第二类可变参数信息。
所述第一类可变参数信息包括第一标识和第二标识;当所述第一类可变参数信息设置为第一标识时,表示对应的子功能特征有效;当所述第一类可变参数信息设置为第二标识时,表示对应的子功能特征无效,第一类可变参数信息默认设置为第一标识。通过切换第一类可变参数信息的第一标识和第二标识,可以控制对应子功能特征的设置,即当不需要实现某一子功能特征时,仅需要通过在配置文件中自改对应的第一类可变参数信息的标识信息即可。
所述第二类可变参数信息包括可调整参数,通过调整所述可调整参数的数值或范围设置子功能特征对应的参数。需要说明的是,对于一个可变参数,可以设置对应的第二类可变参数信息。
所述子功能特征对应的参数信息还可以包括固定参数信息,即始终需要存在的,不需要更改的参数信息,例如功能特征标识。
步骤S5、基于Mk对应的功能特征配置文件生成目标芯片代码。
需要说明的是,步骤S4中为每一Mk设置对应的功能特征配置文件,明确了功能特征信息和芯片组成模块之间的对应关系,因此可以直接基于Mk对应的功能特征配置文件生成目标芯片代码。
通过步骤S1-步骤S4可以为每一Mk设置对应的功能特征配置文件,首次生成功能特征配置文件之后,若需要局部更新,则无需重新执行步骤S1-步骤S4,仅需要通过局部更新功能特征配置文件即可实现功能特征配置文件的可扩展、可配置和可重用。
作为一种实施例,当需要删除功能特征时,所述步骤S4之后还包括:
步骤A1、获取待关闭功能特征标识,若所述待关闭功能特征标识为{F1,F2,…,Fn,…,FN}中的元素,则基于待关闭Fn执行步骤A2,若所述待关闭功能特征标识为{F1 n,F2 n,…,Fx n,…,Fg(n) n}中的元素,则基于待关闭Fx n执行步骤A3。
步骤SA2、在待关闭Fn的每一子功能特征对应的Mk对应的功能特征配置文件中,将待关闭Fn的每一子功能特征对应的第一类可变参数信息设置为第二标识。
可以理解的是,当需要删除某一Fn时,需要将Fn对应的所有子功能都删除。
步骤SA3、将待关闭Fx n对应的Fn设置为待处理Fn,将待关闭Fx n对应的Mk对应的子孙模块中,与待处理Fn的子功能特征相对应的子孙模块确定为待处理子孙模块;在待关闭Fx n对应的Mk对应的功能特征配置文件中,将待关闭Fx n对应的第一类可变参数信息设置为第二标识;在待处理子孙模块对应的功能特征配置文件中,将待处理Fn的子功能特征的第一类可变参数信息设置为第二标识。
可以理解的是,当需要删除某一子功能特征时,需要将该子功能特征,以及该子功能特征所对应的子孙模块中,也设置有与该子功能特征所属Fn相同的子功能特征一并删除。在树形结构中,一个组成模块的子孙模块指的是该组成模块的所有子组成模块,该组成模块的所有子组成模块的子组成模块,直至叶子组成模块点。
通过步骤A1-步骤A3可知,通过控制第一类三处信息的标识,可以灵活控制功能特征或子功能特征的删除。
作为一种实施例,当需要新增功能特征时,所述步骤S4之后还包括:
步骤B1、获取待增加功能特征Fr,r>N。
步骤B2、将Fr拆分为g(r)个子功能特征{F1 r,F2 r,…,Fz r,…,Fg(r) r},Fz r为Fr的第z个子功能特征,z的取值范围为1到g(r),g(r)为Fr的子功能特征总数,g(r)≥1。
步骤B3、建立F1 r与M1的对应关系,为Fp r设置对应的Mi,Fp r为Fr的第p个子功能特征,p的取值范围为2到g(r),Mi为第i个芯片组成模块,i的取值范围为2到K,每一与Fp r设置对应关系的Mi的父模块与{F1 r,F2 r,…,Fz r,…,Fg(r) r}中不同于该Fp r的一个子功能特征建立对应关系。
步骤B4、在每一Fz r对应的Mk的功能特征配置文件中,增加Fz r的子功能特征标识以及子功能特征对应的参数信息。
通过步骤B1-步骤B4可以实现针对芯片增加某一功能特征。
作为一种实施例,除了对芯片对应的功能特征的增加,还可针对已经存在的功能特征增加子功能特征,所述步骤S4之后还包括:
步骤C1、获取待增加子功能特征Fg(n)+1 n。
步骤C2、从{M1,M2,…,Mk,…,MK}中选择Fg(n)+1 n对应的Mi。
步骤C3、在Fg(n)+1 n对应的Mi对应的功能特征配置文件中增加Fg(n)+1 n的子功能特征标识以及子功能特征对应的参数信息。
需要说明的是,通过步骤C1-步骤C3能够实现对已有Fn的子功能特征的增加,当需要新增多个子功能特征时,可对多个新增的子功能特征分别实施步骤C1-步骤C3。
作为一种实施例,当需要调整子功能特征时,所述步骤S4之后还包括:
步骤D1、获取待调整子功能特征Fx n所对应的目标调整参数。
步骤D2、将待调整子功能特征Fx n所对应的Mi对应的功能特征配置文件中,第二类可变参数信息中对应的可调整参数更新为目标调整参数。
需要说明的是,通过步骤D1-步骤D2可以对待调整子功能特征的可调整参数的数值或范围进行调整。
作为一种实施例,所述步骤S5包括:
步骤S51、若Mk为树形结构的叶子组成模块,则执行步骤S52,否则,执行步骤S53。
步骤S52、仅基于Mk对应的功能特征配置文件生成目标芯片代码。
步骤S53、获取Mk对应的功能特征配置文件、以及功能特征配置文件所有子孙模块所对应的功能特征配置文件,基于Mk对应的功能特征配置文件以及Mk对应的所有子孙模块所对应的功能特征配置文件生成目标芯片代码。
需要说明的是,当Mk为树形结构的叶子组成模块时,说明Mk中不包含其他组成模块,因此,仅需基于Mk对应的功能特征配置文件生成目标芯片代码即可。当Mk不是树形结构的叶子组成模块时,说明Mk中包含其他组成模块,在生成目标芯片代码时,需要基于其自身的以及其所包含的所有组成模块的功能特征配置文件生成目标芯片代码。功能特征配置文件中设置了功能配置信息,所有基于功能配置信息来生成芯片代码的方式全部落入本发明保护范围之内,在此不再赘述。
需要说明的是,一些示例性实施例被描述成作为流程图描绘的处理或方法。虽然流程图将各步骤描述成顺序的处理,但是其中的许多步骤可以被并行地、并发地或者同时实施。此外,各步骤的顺序可以被重新安排。当其操作完成时处理可以被终止,但是还可以具有未包括在附图中的附加步骤。处理可以对应于方法、函数、规程、子例程、子程序等等。
本发明实施例还提供一种电子设备,包括:至少一个处理器;以及,与所述至少一个处理器通信连接的存储器;其中,所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被设置为用于执行本发明实施例所述的方法。
本发明实施例还提供一种计算机可读存储介质,存储有计算机可执行指令,所述计算机指令用于执行本发明实施例所述的方法。
本发明通过将芯片的特征列表拆分并与芯片组成模块建立对应关系,然后为每一芯片组成模块设置对应的功能特征配置文件,基于功能特征文件生成目标芯片代码,且基于功能特征配置文件能够实现芯片功能特征的可配置、可扩展、可重用,降低了芯片开发成本,提高了芯片开发效率。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容作出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。
Claims (4)
1.一种芯片功能特征设置方法,其特征在于,包括:
步骤S1、获取芯片功能特征列表{F1,F2,…,Fn,…,FN}和芯片组成模块列表{M1,M2,…,Mk,…,MK},其中,Fn为芯片的第n个功能特征,n的取值范围为1到N,N为芯片的功能特征总数,Mk为第k个芯片组成模块,k的取值范围为1到K,K为芯片组成模块总数,所有芯片组成模块层级设置,构成树形结构,M1为没有父模块仅有子模块的顶层模块;
步骤S2、将Fn拆分为g(n)个子功能特征{F1 n,F2 n,…,Fx n,…,Fg(n) n},Fx n为Fn的第x个子功能特征,x的取值范围为1到g(n),g(n)为Fn的子功能特征总数,g(n)≥1;
步骤S3、建立F1 n与M1的对应关系,为Fy n设置对应的Mi,Fy n为Fn的第y个子功能特征,y的取值范围为2到g(n),Mi为第i个芯片组成模块,i的取值范围为2到K,每一与Fy n设置对应关系的Mi的父模块与{F1 n,F2 n,…,Fx n,…,Fg(n) n}中一个不同于该Fy n的一个子功能特征建立对应关系;
步骤S4、为每一Mk设置对应的功能特征配置文件,功能特征配置文件包括组成模块标识信息、子功能特征标识以及子功能特征对应的参数信息;
当需要删除功能特征时,所述步骤S4之后还包括:
步骤A1、获取待关闭功能特征标识,若所述待关闭功能特征标识为{F1,F2,…,Fn,…,FN}中的元素,则基于待关闭Fn执行步骤A2,若所述待关闭功能特征标识为{F1 n,F2 n,…,Fx n,…,Fg(n) n}中的元素,则基于待关闭Fx n执行步骤A3;
步骤A2、在待关闭Fn的每一子功能特征对应的Mk对应的功能特征配置文件中,将待关闭Fn的每一子功能特征对应的第一类可变参数信息设置为第二标识;
步骤A3、将待关闭Fx n对应的Fn设置为待处理Fn,将待关闭Fx n对应的Mk对应的子孙模块中,与待处理Fn的子功能特征相对应的子孙模块确定为待处理子孙模块;在待关闭Fx n对应的Mk对应的功能特征配置文件中,将待关闭Fx n对应的第一类可变参数信息设置为第二标识;在待处理子孙模块对应的功能特征配置文件中,将待处理Fn的子功能特征的第一类可变参数信息设置为第二标识;
当需要新增功能特征时,所述步骤S4之后还包括:
步骤B1、获取待增加功能特征Fr,r>N;
步骤B2、将Fr拆分为g(r)个子功能特征{F1 r,F2 r,…,Fz r,…,Fg(r) r},Fz r为Fr的第z个子功能特征,z的取值范围为1到g(r),g(r)为Fr的子功能特征总数,g(r)≥1;
步骤B3、建立F1 r与M1的对应关系,为Fp r设置对应的Mi,Fp r为Fr的第p个子功能特征,p的取值范围为2到g(r),Mi为第i个芯片组成模块,i的取值范围为2到K,每一与Fp r设置对应关系的Mi的父模块与{F1 r,F2 r,…,Fz r,…,Fg(r) r}中不同于该Fp r的一个子功能特征建立对应关系;
步骤B4、在每一Fz r对应的Mk的功能特征配置文件中,增加Fz r的子功能特征标识以及子功能特征对应的参数信息;
当需要针对已经存在的功能特征增加子功能特征时,所述步骤S4之后还包括:
步骤C1、获取待增加子功能特征Fg(n)+1 n;
步骤C2、从{M1,M2,…,Mk,…,MK}中选择Fg(n)+1 n对应的Mi;
步骤C3、在Fg(n)+1 n对应的Mi对应的功能特征配置文件中增加Fg(n)+1 n的子功能特征标识以及子功能特征对应的参数信息;
当需要调整子功能特征时,所述步骤S4之后还包括:
步骤D1、获取待调整子功能特征Fx n所对应的目标调整参数;
步骤D2、将待调整子功能特征Fx n所对应的Mi对应的功能特征配置文件中,第二类可变参数信息中对应的可调整参数更新为目标调整参数;
步骤S5、基于Mk对应的功能特征配置文件生成目标芯片代码;
所述步骤S5包括:
步骤S51、若Mk为树形结构的叶子组成模块,则执行步骤S52,否则,执行步骤S53;
步骤S52、仅基于Mk对应的功能特征配置文件生成目标芯片代码;
步骤S53、获取Mk对应的功能特征配置文件、以及功能特征配置文件所有子孙模块所对应的功能特征配置文件,基于Mk对应的功能特征配置文件以及Mk对应的所有子孙模块所对应的功能特征配置文件生成目标芯片代码。
2.根据权利要求1所述的方法,其特征在于,
所述子功能特征对应的参数信息包括第一类可变参数信息和第二类可变参数信息;
所述第一类可变参数信息包括第一标识和第二标识;当所述第一类可变参数信息设置为第一标识时,表示对应的子功能特征有效;当所述第一类可变参数信息设置为第二标识时,表示对应的子功能特征无效,第一类可变参数信息默认设置为第一标识;
所述第二类可变参数信息包括可调整参数,通过调整所述可调整参数的数值或范围设置子功能特征对应的参数。
3.一种电子设备,其特征在于,包括:
至少一个处理器;
以及,与所述至少一个处理器通信连接的存储器;
其中,所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被设置为用于执行前述权利要求1-2任一项所述的方法。
4.一种计算机可读存储介质,其特征在于,存储有计算机可执行指令,所述计算机可执行指令用于执行前述权利要求1-2中任一项所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311617411.0A CN117313651B (zh) | 2023-11-30 | 2023-11-30 | 芯片功能特征设置方法、电子设备和介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311617411.0A CN117313651B (zh) | 2023-11-30 | 2023-11-30 | 芯片功能特征设置方法、电子设备和介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN117313651A CN117313651A (zh) | 2023-12-29 |
CN117313651B true CN117313651B (zh) | 2024-02-09 |
Family
ID=89250335
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311617411.0A Active CN117313651B (zh) | 2023-11-30 | 2023-11-30 | 芯片功能特征设置方法、电子设备和介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117313651B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117764020B (zh) * | 2024-02-22 | 2024-04-26 | 沐曦集成电路(上海)有限公司 | 芯片设计调整方法、电子设备和介质 |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5530749A (en) * | 1994-08-15 | 1996-06-25 | International Business Machines Corporation | Methods and apparatus for secure hardware configuration |
US6522985B1 (en) * | 1989-07-31 | 2003-02-18 | Texas Instruments Incorporated | Emulation devices, systems and methods utilizing state machines |
EP2624134A1 (en) * | 2012-01-31 | 2013-08-07 | MIMOON GmbH | Method and apparatus for mapping a communication system on a multicore processor |
CN105373668A (zh) * | 2015-11-30 | 2016-03-02 | 上海华虹宏力半导体制造有限公司 | 芯片版图设计方法 |
CN109977558A (zh) * | 2019-03-28 | 2019-07-05 | 苏州中晟宏芯信息科技有限公司 | 一种芯片寄存器代码结构的生成方法、装置及存储介质 |
CN112765927A (zh) * | 2021-02-04 | 2021-05-07 | 神威超算(北京)科技有限公司 | Cpu模块封装方法及cpu模块、主板、服务器和运算设备 |
WO2021093654A1 (zh) * | 2019-11-15 | 2021-05-20 | 中兴通讯股份有限公司 | 子卡初始化方法、电子设备及存储介质 |
WO2022266956A1 (zh) * | 2021-06-24 | 2022-12-29 | 华为技术有限公司 | 一种芯片布局方法及装置 |
WO2023023975A1 (zh) * | 2021-08-25 | 2023-03-02 | 华为技术有限公司 | 一种芯片、芯片制造方法、以及相关装置 |
WO2023123111A1 (zh) * | 2021-12-29 | 2023-07-06 | 华为技术有限公司 | 编译方法以及用于编译的装置 |
CN116627846A (zh) * | 2023-07-20 | 2023-08-22 | 北京云枢创新软件技术有限公司 | 确定目标调用标识的位置信息的方法、电子设备和介质 |
CN117077588A (zh) * | 2023-10-16 | 2023-11-17 | 沐曦集成电路(上海)有限公司 | 硬件加速仿真调试系统 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105278938A (zh) * | 2014-06-30 | 2016-01-27 | 深圳市中兴微电子技术有限公司 | 一种芯片集成方法及装置 |
CN111105839B (zh) * | 2018-10-26 | 2022-04-15 | 长鑫存储技术有限公司 | 芯片测试方法、装置、电子设备及计算机可读介质 |
CN110837488B (zh) * | 2019-07-15 | 2022-10-11 | 华为技术有限公司 | 报文传输方法和装置 |
-
2023
- 2023-11-30 CN CN202311617411.0A patent/CN117313651B/zh active Active
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6522985B1 (en) * | 1989-07-31 | 2003-02-18 | Texas Instruments Incorporated | Emulation devices, systems and methods utilizing state machines |
US5530749A (en) * | 1994-08-15 | 1996-06-25 | International Business Machines Corporation | Methods and apparatus for secure hardware configuration |
EP2624134A1 (en) * | 2012-01-31 | 2013-08-07 | MIMOON GmbH | Method and apparatus for mapping a communication system on a multicore processor |
CN105373668A (zh) * | 2015-11-30 | 2016-03-02 | 上海华虹宏力半导体制造有限公司 | 芯片版图设计方法 |
CN109977558A (zh) * | 2019-03-28 | 2019-07-05 | 苏州中晟宏芯信息科技有限公司 | 一种芯片寄存器代码结构的生成方法、装置及存储介质 |
WO2021093654A1 (zh) * | 2019-11-15 | 2021-05-20 | 中兴通讯股份有限公司 | 子卡初始化方法、电子设备及存储介质 |
CN112765927A (zh) * | 2021-02-04 | 2021-05-07 | 神威超算(北京)科技有限公司 | Cpu模块封装方法及cpu模块、主板、服务器和运算设备 |
WO2022266956A1 (zh) * | 2021-06-24 | 2022-12-29 | 华为技术有限公司 | 一种芯片布局方法及装置 |
WO2023023975A1 (zh) * | 2021-08-25 | 2023-03-02 | 华为技术有限公司 | 一种芯片、芯片制造方法、以及相关装置 |
WO2023123111A1 (zh) * | 2021-12-29 | 2023-07-06 | 华为技术有限公司 | 编译方法以及用于编译的装置 |
CN116627846A (zh) * | 2023-07-20 | 2023-08-22 | 北京云枢创新软件技术有限公司 | 确定目标调用标识的位置信息的方法、电子设备和介质 |
CN117077588A (zh) * | 2023-10-16 | 2023-11-17 | 沐曦集成电路(上海)有限公司 | 硬件加速仿真调试系统 |
Non-Patent Citations (5)
Title |
---|
可重用面向对象数控软件及其开发环境研究;魏仁选, 周祖德, 陈幼平, 阳代平;华中理工大学学报(第03期);全文 * |
基于C*SoC200的32位税控机专用系统芯片设计;蒋斌, 夏钢;电子设计应用(第03期);全文 * |
基于RTW的驱动代码快速生成技术研究;冯辉宗;朱澎;蒋建春;;计算机应用与软件(第03期);全文 * |
构造特定应用领域芯片验证环境的方法讨论;杜慧敏, 曾泽沧, 韩俊刚, 沈绪榜;微电子学与计算机;20040720(第06期);全文 * |
贪心算法在基因芯片中的应用与研究;陈文,彭莉;数学的实践与认识;全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN117313651A (zh) | 2023-12-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN117313651B (zh) | 芯片功能特征设置方法、电子设备和介质 | |
JP3402412B2 (ja) | プロセスシミュレーション入力データ設定装置 | |
JP3512954B2 (ja) | パターン近接効果補正方法、プログラム、及び装置 | |
WO2022267457A1 (zh) | 电子表格数据处理方法、装置、设备及存储介质 | |
DE69409418T2 (de) | Vorrichtung und Verfahren zur Ableitung von Polynomialmengen | |
Carrasco et al. | LMI searches for anticausal and noncausal rational Zames–Falb multipliers | |
CN117573093B (zh) | 基于功能特征的芯片代码处理方法、电子设备和介质 | |
EP4250593A1 (en) | Satellite terminal access management method, core network, computer apparatus, and storage medium | |
CN117573551A (zh) | 基于芯片功能覆盖率多级控制方法、电子设备和介质 | |
US6351680B1 (en) | Method for quality function deployment | |
CN112445600A (zh) | 一种离线数据处理任务发布方法及系统 | |
US6144760A (en) | Exposure data correction method, exposing method, photomask, semiconductor device, exposure data correction apparatus, exposure apparatus, and manufacturing apparatus of semiconductor device | |
CN114090590B (zh) | 一种多对象标签数据的抽取方法及系统 | |
CN108958823A (zh) | 修改基本输入输出系统设定值的方法 | |
CN108958917A (zh) | 云计算的任务调度方法及系统 | |
CN112784560B (zh) | 一种数据显示方法及装置 | |
JP2002157289A (ja) | 半導体デバイスの製造システム及び方法 | |
CN117573136B (zh) | 芯片代码文本文件处理方法、电子设备和介质 | |
US7082589B2 (en) | Method of generating a schematic driven layout for a hierarchical integrated circuit design | |
CN110928947A (zh) | 基于kettle的数据同步方法、装置及相关设备 | |
CN117909313B (zh) | 设计代码数据的分布式存储方法、电子设备和介质 | |
CN110825759B (zh) | 一种基于kettle工具的数据更新方法 | |
CN110968640A (zh) | 油井数据处理方法及装置、油井控制系统 | |
CN116661827A (zh) | 嵌套构件的更新方法、装置、设备和可读存储介质 | |
CN117725896A (zh) | 一种表单填充方法、装置、电子设备及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |