CN117295252A - 电路板组件、电子设备及电路板组件的制作方法 - Google Patents

电路板组件、电子设备及电路板组件的制作方法 Download PDF

Info

Publication number
CN117295252A
CN117295252A CN202210695632.9A CN202210695632A CN117295252A CN 117295252 A CN117295252 A CN 117295252A CN 202210695632 A CN202210695632 A CN 202210695632A CN 117295252 A CN117295252 A CN 117295252A
Authority
CN
China
Prior art keywords
circuit board
substrate
solder
chip
support
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210695632.9A
Other languages
English (en)
Inventor
梁英
何大鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN202210695632.9A priority Critical patent/CN117295252A/zh
Priority to PCT/CN2023/096208 priority patent/WO2023246418A1/zh
Publication of CN117295252A publication Critical patent/CN117295252A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3494Heating methods for reflowing of solder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/043Reflowing of solder coated conductors, not during connection of components, e.g. reflowing solder paste

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Abstract

本申请提供了一种电路板组件,包括:层叠设置的电路板和芯片,以及位于电路板和芯片之间的支撑件,其中:芯片包括层叠设置的基板和晶片,以及固定于基板和晶片之间的第一焊料,基板相比晶片更加靠近电路板,基板包括背离电路板的第一表面以及朝向电路板的第二表面,第一表面的面积大于晶片在第一表面的投影面积,第一表面包括第一区域和第二区域,第一区域上未设置承载结构,晶片通过第一焊料固定于第二区域。本申请能够减少在电路板与基板焊接的过程中出现连锡及开焊等缺陷。

Description

电路板组件、电子设备及电路板组件的制作方法
技术领域
本申请涉及电路板制作技术领域,尤其涉及一种电路板组件、电子设备及电路板组件的制作方法。
背景技术
在电路板组件的生产过程中,先利用晶片和基板制备芯片,接着将芯片焊接至印制电路板(Printed Circuit Board,PCB)上。在制备芯片的过程中,由于基板和晶片的热膨胀系数相差较大,基板不可避免地产生翘曲。针对大尺寸大功耗的芯片,基板的翘曲度较大,芯片不具备与PCB的焊接可行性,因此,需要减小基板的翘曲度。
相关技术中,通常在制备好芯片10后,对基板11进行矫形,从而减小基板11的翘曲度,以使芯片具备与PCB21的焊接可行性。
但是,该种方案不足以控制翘曲度,即,芯片10仍然具有较大的翘曲度,这将导致基板11与电路板20之间出现开焊及连锡等缺陷,从而导致系统开路和短路的电气功能失效。
发明内容
为了解决上述技术问题,本申请提供一种电路板组件、电子设备及电路板组件的制作方法,以减少在电路板与基板焊接的过程中出现连锡及开焊等缺陷。
本申请提供一种电路板组件,包括:层叠设置的电路板和芯片,以及位于电路板和芯片之间的支撑件,其中:芯片包括层叠设置的基板和晶片,以及固定于基板和晶片之间的第一焊料,基板相比晶片更加靠近电路板,基板包括背离电路板的第一表面以及朝向电路板的第二表面,第一表面的面积大于晶片在第一表面的投影面积,第一表面包括第一区域和第二区域,第一区域上未设置承载结构,晶片通过第一焊料固定于第二区域。
在制备本申请的电路板组件时,由于基板背离电路板的第一表面包括第一区域和第二区域,且第一区域上未设置承载结构,因此,在将芯片固定于电路板上后,可以在第一区域上放置施压部件,接着进行回流焊接。在回流焊接的过程中,基板以及位于晶片和基板之间的第一焊料和填充胶在高温下软化,施压部件能够在自身重力的作用下,为基板提供使基板朝向电路板运动的作用力。由于电路板与芯片之间设置有支撑件,而芯片中的基板相比晶片更加靠近电路板,因此,支撑件位于基板和电路板之间,支撑件能够为基板提供远离电路板方向的作用力。基板在施压部件和支撑件的作用下被矫形,从而具有较好的平面度。此外,支撑件还能够限制基板朝向电路板运动的位移量,从而减少电路板与基板之间出现连锡的缺陷,由于基板具有较好的平面度,因此也能够减少电路板与基板之间出现开焊的缺陷。
另外,由于本申请中的第一区域上未设置承载结构,由此能够降低电路板组件的成本。此外,本申请的芯片的刚度更小,柔性更大,因此,能够使得基板更容易被矫形。
在一些可能实现的方式中,支撑件的数量为多个,多个支撑件中至少两个支撑件沿第一方向的尺寸相同,第一方向为电路板和芯片的层叠方向。由于支撑件位于基板和电路板之间,当某两个支撑件沿第一方向的尺寸相同时,这两个支撑件处基板和电路板之间的高度相同,由此可使得基板的翘曲度较小。因此,该方案能够减小基板的翘曲度。
在一些可能实现的方式中,每个支撑件沿第一方向的尺寸均相同。由于支撑件位于基板和电路板之间,当每个支撑件沿第一方向的尺寸均相同时,每个支撑件处基板和电路板之间的高度均相同,由此可使得基板的第一表面和第二表面均接近平面,即,翘曲度更小。因此,该方案能够进一步减小基板的翘曲度。
在一些可能实现的方式中,至少部分支撑件包括支撑芯体以及包裹支撑芯体的外表面的第二焊料。这样,在制作电路板组件的过程中,可以将支撑件通过植球的方式固定于基板的第二表面。在将芯片放置于电路板上后,进行回流焊接的过程中,高温下支撑件的第二焊料和电路板上的第三焊料熔化为一体,合成为一个焊点,从而将基板与电路板焊接。在第二焊料熔化后,支撑芯体能够为基板提供支撑,限制基板的位移量。由此能够使得支撑件既起到支撑的作用,还起到将基板与电路焊接的作用。
在一些可能实现的方式中,每个支撑件包括支撑芯体和第二焊料;第二表面上设置有多个焊盘,焊盘的数量与支撑件的数量相同,每个支撑件一一对应地与每个焊盘固定连接。这样,制作电路板组件的过程中,可以将每个支撑件通过植球的方式固定于基板的第二表面。也就是说,支撑件布满基板的第二表面上的焊盘,由此能够使得基板与电路之间连接结构的一致性较好,此外,由于每个支撑件的两端分别与电路板和基板接触,由此能够进一步减小基板的翘曲度,从而使得基板和电路板之间的焊接一致性较好,从而进一步减少电路板与基板之间出现连锡及开焊的缺陷。
在一些可能实现的方式中,晶片为完整的晶圆。这样,本申请的晶片为完整的晶圆加工而成的,该晶片的尺寸较大,因此,本申请能够应用于大尺寸芯片的方案。
本申请还提供一种电子设备,包括壳体以及上述任一项的电路板组件,电路板组件固定于壳体上。电子设备能够实现电路板组件的所有效果。
本申请还提供一种电路板组件的制作方法,包括:提供芯片,芯片包括基板、晶片和第一焊料,基板包括相对的第一表面和第二表面,第一表面包括第一区域和第二区域,晶片通过第一焊料固定于第二区域;提供电路板;在电路板上设置第三焊料;将芯片设置于电路板上,以使基板的第二表面与第三焊料相接触,电路板与基板之间设置有支撑件;在第一区域上设置施压部件;进行回流焊接,以熔化第三焊料,并使电路板与基板至少通过第三焊料固定连接;去除施压部件。
在制备本申请的电路板组件时,由于基板背离电路板的第一表面包括第一区域和第二区域,且第一区域上未设置承载结构,因此,在将芯片放置于电路板上后,可以在第一区域上放置施压部件,接着进行回流焊接。在回流焊接的过程中,基板以及位于晶片和基板之间的第一焊料和填充胶在高温下软化,施压部件能够在自身重力的作用下,为基板提供使基板朝向电路板运动的作用力。由于电路板与芯片之间设置有支撑件,而芯片中的基板相比晶片更加靠近电路板,因此,支撑件位于基板和电路板之间,支撑件能够为基板提供远离电路板方向的作用力。基板在施压部件和支撑件的作用下被矫形,从而具有较好的平面度。此外,支撑件还能够限制基板朝向电路板运动的位移量,从而减少电路板与基板之间出现连锡的缺陷,由于基板具有较好的平面度,因此也能够减少电路板与基板之间出现开焊的缺陷。
另外,由于在制作电路板组件的过程中,将施压部件去除,因此,本申请的电路板组件中并未设置金属框,由此能够降低电路板组件的成本。此外,相比设置金属框的芯片,本申请的芯片的刚度更小,柔性更大,因此,能够使得基板更容易被矫形。
在一些可能实现的方式中,施压部件包括连接部以及位于连接部上的压接部,连接部和压接部为一体式结构;在第一区域上设置施压部件的步骤,包括:将施压部件放置于第一区域,以使压接部背离连接部的一端与第一区域相接触。这样,在回流焊接的过程中,施压部件能够为基板提供朝向电路板运动的作用力;由于施压部件放置于第二区域上,因此,在回流焊接完成后,去除施压部件时,可直接将施压部件从第一区域上取下即可,由此能够使得去除施压部件的过程更为方便,而且不会对基板造成损伤。
在一些可能实现的方式中,施压部件包括连接部以及位于连接部上的压接部,连接部和压接部为分体式结构;在第一区域上设置施压部件的步骤,包括:将压接部放置于第一区域,以使压接部背离连接部的一端与第一区域相接触;将连接部放置于压接部背离基板的表面。这样,在回流焊接的过程中,压接部和连接部能够为基板提供朝向电路板运动的作用力;由于压接部放置于第一区域上,连接部放置于压接部上,因此,在回流焊接完成后,去除施压部件时,可直接将压接部和连接部从第一区域上取下即可,能够使得去除压接部和连接部的过程更为方便,而且不会对基板造成损伤。
在一些可能实现的方式中,在将芯片设置于电路板上的步骤之前,制作方法还包括:提供支撑件;将支撑件设置于电路板上。这样,在回流焊接的过程中,高温下第三焊料熔化后会将支撑件的一端焊接至电路板上,施压部件在与基板朝向电路板的方向运动的过程中,当基板的第二表面抵接至支撑件的另一端后停止运动,完成对基板的矫形。该种方法较为容易实现。
在一些可能实现的方式中,提供芯片的步骤,包括:将晶片通过第一焊料固定于基板的第一表面;提供支撑件;将支撑件固定于基板的第二表面。这样,可采用植球的方式将支撑件固定于基板的第二表面。在进行回流焊接时,高温下第三焊料熔化后会将支撑件焊接至电路板上,也就是说,支撑件的一端焊接至基板的第二表面,另一端焊接至电路板上,由此能够使得支撑件在基板和电路板之间的固定更为牢固。
在一些可能实现的方式中,支撑件的数量为多个,多个支撑件中至少存在两个支撑件沿第一方向的尺寸相同,第一方向为电路板和芯片的层叠方向。由于支撑件位于基板和电路板之间,当某两个支撑件沿第一方向的尺寸相同时,这两个支撑件处基板和电路板之间的高度相同,由此可使得基板的翘曲度较小。因此,该方案能够减小基板的翘曲度。
在一些可能实现的方式中,每个支撑件沿第一方向的尺寸均相同。由于支撑件位于基板和电路板之间,当每个支撑件沿第一方向的尺寸均相同时,每个支撑件处基板和电路板之间的高度均相同,由此可使得基板的第一表面和第二表面均接近平面,即,翘曲度更小。因此,该方案能够进一步减小基板的翘曲度。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例的描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为相关技术中电路板组件的结构示意图;
图2为图1所示实施例中电路板组件的部分制作过程示意图;
图3为另一种相关技术中电路板组件的结构示意图;
图4为另一种相关技术中电路板组件的结构示意图;
图5a为本申请实施例中,电路板组件的结构示意图;
图5b为图5a所示示例中,基板的平面视图;
图6为图5a所示实施例中,电路板组件中的芯片在发生翘曲时的结构示意图;
图7为本申请另一种实施例中,电路板组件的结构示意图;
图8为本申请另一种实施例中,电路板组件的结构示意图;
图9为本申请另一种实施例中,电路板组件的结构示意图;
图10为本申请另一种实施例中,电路板组件的结构示意图;
图11为本申请另一种实施例中,电路板组件的结构示意图;
图12为本申请一种实施例中,支撑件的结构示意图;
图13为本申请另一种实施例中,支撑件的结构示意图;
图14为本申请另一种实施例中,电路板组件的结构示意图;
图15为本申请另一种实施例中,电路板组件的结构示意图;
图16为本申请另一种实施例中,电路板组件的结构示意图;
图17为本申请实施例中,电路板组件的一种制作流程示意图;
图18为图17所示的制作流程中,电路板组件的部分制作过程示意图;
图19为图17所示的制作流程中,电路板组件的另一部分制作过程示意图;
图20为本申请另一种实施例中,电路板组件中的芯片在发生翘曲时的结构示意图;
图21为本申请实施例中,电路板组件的另一种制作流程示意图;
图22为图21所示的制作流程中,电路板组件的部分制作过程示意图;
图23为图21所示的制作流程中,电路板组件的另一部分制作过程示意图。
图标:10-芯片;11-基板;111-第一表面;112-第二表面;113-第二焊盘;114-BGA焊球;115-LGA焊盘;116-第一区域;117-第二区域;118-第三区域;12-晶片;13-第一焊料;14-填充胶;20-电路板;21-PCB;22-第三表面;23-第一焊盘;24-第三焊料;31-金属框;311-接口;32-金属盖;40-支撑件;41-支撑芯体;42-第二焊料;50-施压部件;51-连接部;52-压接部;60-散热器;70-导热层;61-散热板;62-支撑部件。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。
本申请实施例的说明书和权利要求书中的术语“第一”和“第二”等是用于区别不同的对象,而不是用于描述对象的特定顺序。例如,第一目标对象和第二目标对象等是用于区别不同的目标对象,而不是用于描述目标对象的特定顺序。
在本申请实施例中,“示例性的”或者“例如”等词用于表示作例子、例证或说明。本申请实施例中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以具体方式呈现相关概念。
在本申请实施例的描述中,除非另有说明,“多个”的含义是指两个或两个以上。例如,多个处理单元是指两个或两个以上的处理单元;多个系统是指两个或两个以上的系统。
如图2所示,在电路板组件的生产过程中,先通过倒装芯片的方式将晶片12键合于基板11以制备芯片10,如图1所示,接着将芯片10焊接至PCB21上。在制备芯片10的过程中,由于基板11和晶片12的热膨胀系数相差较大,基板11不可避免地产生翘曲,且基板11的尺寸越大,翘曲度也越大。
在芯片10制备好后,可将芯片10放置于PCB21上,接着采用回流焊接的方法将PCB21上预先印刷的锡膏熔化,以将基板11和PCB21焊接,从而将芯片10焊接至PCB21上。此外,基板11朝向PCB21表面的焊球也会在高温下熔化而产生坍塌或拉伸。当基板11的翘曲度满足JEDEC标准的规定时,通过焊球的坍塌或拉伸能够提供一定的变形量,实现芯片10与PCB21的良好焊接。也就是说,即使由于芯片10的翘曲导致基板11与PCB21之间的距离过大,通过焊球的拉伸仍然能够使得芯片10与PCB21良好焊接。当基板11的翘曲度不满足JEDEC标准的规定时,通过焊球的坍塌或拉伸也无法实现芯片10与PCB21的良好焊接,即,基板11不具备与PCB21的焊接可行性。因此,需要减小基板11的翘曲度。
在一种相关技术中,如图1所示,电路板组件中设置有金属盖32。在制备芯片10的过程中,如图2所示,将晶片12键合于基板11后,此时基板11已产生翘曲,接着,将金属盖32固定于基板11上,对基板11进行矫形,从而减小基板11的翘曲度,以使其具备与PCB21的焊接可行性。接着,将矫形后的芯片10焊接至PCB21上。
在另一种相关技术中,如图3所示,电路板组件中设置有金属框31。在制备芯片10的过程中,将晶片12键合于基板11后,此时基板11已产生翘曲,接着,将金属框31固定于基板11上,对基板11进行矫形,从而减小基板11的翘曲度,以使其具备与PCB21的焊接可行性。
在另一种相关技术中,如图4所示,电路板组件中设置有金属框31和金属盖32,金属框31固定于基板11上,且金属框31上设置有接口311,金属盖32固定于金属框31的接口311上。在制备芯片10的过程中,将晶片12键合于基板11后,此时基板11已产生翘曲,接着,将金属框31固定于基板11上,将金属盖32固定于金属框31上,对基板11进行矫形,从而减小基板11的翘曲度,以使其具备与PCB21的焊接可行性。
针对图1-图4所示的相关技术,随着芯片10的功耗和尺寸的增加,在基板11上安装金属框31和/或金属盖32等加强件已不足以控制基板11的翘曲度,即使采用层叠结构且芯层较厚的基板11,芯片10的翘曲度仍然无法满足JEDEC标准的规定。由于基板11的周边朝向远离电路板20的方向弯曲,因此,当基板11的翘曲度较大时,位于基板11与电路板20之间且位于基板11中部的焊点将出现连锡的缺陷,位于基板11与电路板20之间且位于基板11的周边的焊点将因为两者之间的距离过大而造成开焊的缺陷,从而导致基板11与电路板20之间局部开路及局部短路。
此外,针对图1-图4所示的相关技术,由于电路板组件中设置有金属框31和/或金属盖32,因此,将导致电路板组件的重量较大,且成本较高。
另外,由于如图1-图4所示的相关技术中的电路板组件中设置有金属框31和/或金属盖32,且在将晶片12焊接于基板11上后,将金属框31和/或金属盖32固定在基板11上,待对基板11的矫形完成后,将包括金属框31和/或金属盖32的芯片10固定于电路板20上,这样将导致芯片10的整体刚度较大以及柔性较小,不利于基板11的矫形。而且在回流焊接的过程中,基板11也会产生一定的变形,由于芯片10的整体刚度较大,因此,增加了在回流焊接过程中基板11的应力。
基于此,本申请实施例提供一种电路板组件,该电路板组件可应用于路由器、交换机、服务器、高性能计算机群(High Performance Computing,HPC)等需要大功耗芯片进行数据处理和运算的电子设备。电子设备还包括壳体,电路板组件可固定于壳体上。
在本实施例中,如图5a所示,电路板组件包括电路板20、芯片10和支撑件40。芯片10包括层叠设置的基板11和晶片12,以及固定于基板11和晶片12之间的第一焊料13,基板11相比晶片12更加靠近电路板20,基板11包括背离电路板20的第一表面111以及朝向电路板20的第二表面112,如图5b所示,第一表面111的面积大于晶片12在第一表面111的投影面积,第一表面111包括第一区域116和第二区域117,第一区域116上未设置承载结构,晶片12通过第一焊料13固定于第二区域117。
在制备本申请实施例的电路板组件时,由于基板11背离电路板20的第一表面111包括第一区域116和第二区域117,且第一区域116上未设置承载结构,因此,在将芯片10固定于电路板20上后,如图6所示,可以在第一区域116上放置施压部件50,接着进行回流焊接。在回流焊接的过程中,基板11以及位于晶片12和基板11之间的第一焊料13和填充胶14在高温下软化,施压部件50能够在自身重力的作用下,为基板11提供使基板11朝向电路板20运动的作用力。由于电路板20与芯片10之间设置有支撑件40,而芯片10中的基板11相比晶片12更加靠近电路板20,因此,支撑件40位于基板11和电路板20之间,支撑件40能够为基板11提供远离电路板20方向的作用力。基板11在施压部件50和支撑件40的作用下被矫形,从而具有较好的平面度。此外,支撑件40还能够对限制基板11朝向电路板20运动的位移量,从而减少电路板20与基板11之间出现连锡的缺陷,由于基板11具有较好的平面度,因此也能够减少电路板20与基板11之间出现开焊的缺陷。
此外,本申请实施例中,由于第一区域116上未设置承载结构,因此本申请实施例中的电路板组件中并未设置金属框31和/或金属盖32,由此能够降低电路板组件的成本。此外,由于电路板组件中未设置金属框31和/或金属盖32,因此,芯片10的刚度更小,柔性更大,由此能够使得基板11更容易被矫形。在回流焊接的过程中,基板11也会产生一定的变形,由于芯片10的刚度较小,因此能够减小回流焊接过程中基板11的应力。
下面,对本申请实施例的电路板组件中的各部件进行说明。
电路板20可以为PCB21。如图5a所示,电路板20具有第三表面22,第三表面22设置有多个第一焊盘23,在每个第一焊盘23上均设置有第三焊料24,第三焊料24可以为锡膏、焊锡或助焊剂等焊料。
如图5a所示,芯片10包括基板11、晶片12和第一焊料13。芯片10的封装尺寸可以大于或等于20mm,功耗可以大于或等于100W。需要说明的是,芯片10在电路板20上的投影可以为正方形,芯片10的封装尺寸可以指芯片10在电路板20上的投影的边长尺寸。
基板11可以为无芯基板、具有厚度较薄的芯体的基板11、具有厚度较厚的芯体的基板11。基板11的材料可以为陶瓷、玻璃等。
如图7和图8所示,基板11可以为单层结构,基板11包括第一表面111和第二表面112,其中,第一表面111背离电路板20,第二表面112朝向电路板20。如图5b所示,第一表面111包括第一区域116和第二区域117,第一区域116上未设置承载结构。第二区域117用于固定第一焊料13和晶片12,因此,第二区域117的数量可以为多个,每个第二区域117均可固定一个第一焊料13。
需要说明的是,由于在制作芯片10的过程中,在基板11和晶片12焊接完成后,还需要在基板11和晶片12之间设置填充胶14,因此,如图5b所示,第一表面111还包括第三区域118。如图5a所示,第三区域118上覆盖有填充胶14,填充胶14在第一表面111的投影面积与晶片12在第一表面111的投影面积相同,或者填充胶14在第一表面111的投影面积略大于晶片12在第一表面111的投影面积。也就是说,第一表面111包括第一区域116、第二区域117和第三区域118,且第一表面111的整体面积大于晶片12在第一表面111的投影面积。
第一区域116为第一表面111上除多个第二区域117和第三区域118以外的所有区域。第一区域116上未设置承载结构指的是,第一区域116上未直接覆盖任何承载结构,裸露在空气中。示例性的,如图5a所示,散热器60的散热板61与第一区域116之间存在一定空间,该空间内未设置任何承载结构。此处的承载结构可以指图1所示的金属框31,或者图3所示的金属框31,或者图4所示的金属框31和金属盖32,或者其他能够为基板11提供作用力的结构。
如图9和图10所示,基板11也可以为多层结构。该种情况下,多层基板11包括第一表面111和第二表面112,其中第一表面111为多层基板11中最远离电路板20的基板11背离电路板20的表面,第二表面112为多层基板11中最靠近电路板20的基板11朝向电路板20的表面。
如图7所示,芯片10的出脚方式可以为球珊阵列(Ball Grid Array,BGA)。采用该种出脚方式时,基板11的第二表面112设置有多个第二焊盘113,且一部分第二焊盘113上设置有BGA焊球114,另一部分第二焊盘113上并未设置BGA焊球114。
如图11所示,芯片10的出脚方式可以为平面网格阵列(Land Grid Array,LGA),采用该种出脚方式时,基板11的第一表面111设置有多个LGA焊盘115。
晶片12为完整的晶圆,即,晶片12为由完整的晶圆经过打磨等工艺加工而成,完整的晶圆只加工为一个晶片12,因此,晶片12的尺寸与晶圆的尺寸相差较小。
晶片12为相对于基板11独立的部件,晶片12可以通过倒装芯片10的方式固定至基板11的第一表面111的第二区域117,这样,在晶片12和第一表面111的第二区域117之间可形成第一焊料13。如图5a和图9所示,晶片12的数量可以为一个,如图7、图8和图10所示,晶片12的数量也可以为多个。当晶片12的数量为多个时,如图7所示,多个晶片12可以层叠设置;如图8所示,多个晶片12也可以均设置在第一表面111,且沿第一表面111排列设置。当基板11为多层结构时,一个晶片12或多个晶片12均设置于最远离电路板20的基板11的第一表面111上。
支撑件40可以有如下两种结构形式:
第一种,如图12所示,支撑件40可以为柱状结构,其材料可以包括金属。支撑件40可以为加工精度较高的精密结构件。示例性的,可以对金属原材料进行切割、打磨等加工获得支撑件40。在其他实施例中,支撑件40也可以为球状结构。
支撑件40可以一端固定于电路板20上的第一焊盘23,另一端与基板11上的第二焊盘113或LGA焊盘115相接触;支撑件40的一端固定于电路板20上的第一焊盘23,另一端固定于基板11上的第二焊盘113或LGA焊盘115;或者,支撑件40的一端固定于基板11上的第二焊盘113或LGA焊盘115,另一端与电路板20上的第一焊盘23相接触。当支撑件40固定于电路板20上的第一焊盘23时,可以采用焊接或者粘接的方式将支撑件40固定于电路板20上的第一焊盘23;当支撑件40固定于基板11上的第二焊盘113或LGA焊盘115时,可以采用焊接或粘接的方式将支撑件40固定于基板11上的第二焊盘113或LGA焊盘115。
如图5a所示,当芯片10的出脚方式为BGA时,在将芯片10设置于电路板20上时,回流焊接的过程中,高温下可将电路板20上的第三焊料24和BGA焊球114熔化,从而使得第三焊料24和BGA焊球114熔化为一体,合成为一个焊点,将基板11和电路板20焊接。因此,基板11和电路板20主要通过第三焊料24和BGA焊球114实现焊接。如图5a所示,在基板11和电路板20之间,存在多个支撑件40和多个BGA焊球114,且支撑件40的数量和BGA焊球114的数量之和与第二焊盘113的数量相同,即,一部分第二焊盘113与多个支撑件40一一对应固定或接触,另一部分第二焊盘113与多个BGA焊球114一一对应固定连接。且每个第二焊盘113与一个支撑件40固定或接触,或者与一个BGA焊球114固定。
如图11所示,当芯片10的出脚方式为LGA时,在将芯片10设置于电路板20上时,回流焊接的过程中,高温下可将电路板20上的第三焊料24熔化,从而将第三焊料24与LGA焊盘115焊接,以将基板11和电路板20焊接。因此,基板11和电路板20主要通过第三焊料24和LGA焊盘115实现焊接。如图11所示,每一个LGA焊盘115,可与一个支撑件40固定连接或接触,或者与一个第三焊料24焊接。
第二种,如图13所示,支撑件40可以包括支撑芯体41和第二焊料42,其中支撑芯体41可以为加工精度较高的精密结构件,其材料可以包括金属,其形状可以为球状。第二焊料42包裹支撑芯体41的外表面,第二焊料42可以为焊锡。支撑件40整体可以为球状结构。这样,在制作电路板组件的过程中,可以采用植球的方式将支撑件40固定于基板11的第二表面112。如图14所示,在将芯片10固定于电路板20上后,进行回流焊接的过程中,高温下支撑件40的第二焊料42熔化,从而将基板11与电路板20焊接,在该种结构下,支撑件40的两端分别固定于电路板20和基板11。在第二焊料42熔化后,支撑芯体41能够为基板11提供支撑,限制基板11的位移量,由此能够使得支撑件40既起到支撑的作用,还起到将基板11与电路板20焊接的作用。
在一种可能实现的方式中,如图14所示,当芯片10的出脚方式为BGA时,基板11和电路板20之间,存在多个支撑件40,也存在多个BGA焊球114。其中部分支撑件40位于靠近基板11边缘的位置,另一部分支撑件40位于靠近基板11中部的位置。靠近基板11边缘的位置的支撑件40可以按照阵列均匀布置。
如图16所示,当芯片10的出脚方式为LGA时,基板11和电路板20之间,存在多个支撑件40,也存在多个第三焊料24。焊锡和支撑件40位于不同的位置。
在另一种可能实现的方式中,如图15所示,基板11和电路板20之间,仅存在多个支撑件40,无BGA焊球114。多个支撑件40均布于基板11和电路板20之间。示例性的,支撑件40的数量与第二表面112上的第二焊盘113的数量相同,且每个支撑件40一一对应地与每个第二焊盘113固定连接。这样,制作电路板组件的过程中,可以将每个支撑件40通过植球的方式固定于基板11的第二表面112。也就是说,支撑件40布满基板11的第二表面112上的第二焊盘113,由此能够使得基板11与电路板20之间连接结构的一致性较好。
如图15所示,在将芯片10固定于电路板20上后,进行回流焊接的过程中,高温下支撑件40的第二焊料42和电路板20上的第三焊料24熔化为一体,合成为一个焊点,从而将基板11与电路板20焊接,在该种结构下,每个支撑件40的两端分别固定于电路板20和基板11。由此能够提高基板11的平面度,减小基板11的翘曲度,从而使得基板11和电路板20之间的焊接一致性较好,即,能够减少开焊及连锡等缺陷。
如图5a所示,多个支撑件40中至少存在两个支撑件40沿第一方向E的尺寸相同,第一方向为电路板20和芯片10的层叠方向。由于支撑件40位于基板11和电路板20之间,当某两个支撑件40沿第一方向E的尺寸相同时,这两个支撑件40处基板11和电路板20之间的高度相同,由此可使得基板11的翘曲度较小。因此,该方案能够减小基板11的翘曲度。
如图5a所示,每个支撑件40沿第一方向E的尺寸均相同。由于支撑件40位于基板11和电路板20之间,当每个支撑件40沿第一方向E的尺寸均相同时,每个支撑件40处基板11和电路板20之间的高度均相同,由此可使得基板11的第一表面111和第二表面112均接近平面,即,翘曲度更小。因此,该方案能够进一步减小基板11的翘曲度。
如图5a所示,电路板组件还包括散热器60和导热层70,散热器60包括散热板61和支撑部件62,散热板61通过支撑部件62固定于电路板20上,散热板61通过导热层70与晶片12接触。由此,晶片12产生的热量可以通过导热层70传递至散热板61以对晶片12进行散热。
本申请实施例还提供一种电路板组件的制作方法,包括:
S101,提供芯片10。
如图18所示,可先提供基板11和晶片12,基板11包括相对的第一表面111和第二表面112,第一表面111包括第一区域116和第二区域117。接着,采用倒装芯片10的方式将晶片12焊接至基板11的第二区域117上。最后,采用BGA或LGA进行封装,以获得芯片10。当芯片10的出脚方式为BGA时,芯片10中也包含多个第二焊盘113和多个BGA焊球114。当芯片10的出脚方式为LGA时,芯片10中也包含多个LGA焊盘115。
S102,提供电路板20。
如图18所示,电路板20具有第三表面22,第三表面22上设置有第一焊盘23。
S103,在电路板20上设置第三焊料24。
如图18所示,在本实施例中,可以在电路板20的第一焊盘23上印刷第三焊料24,第三焊料24可以为锡膏、焊锡或助焊剂等焊料。
S104,提供支撑件40。
如图18所示,支撑件40可以为加工精度较高的精密结构件,其可以为柱状结构,材料可以为金属等密度较大的材料。支撑件40的数量可以为多个。
S105,将支撑件40设置于电路板20上。
如图18所示,可以将支撑件40放置于电路板20上所印刷的第三焊料24上。示例性的,可将支撑件40放置于锡膏上。由于基板11的翘曲呈周边向上弯曲,中部朝下凸出的形状,因此,在对基板11进行矫形时,需要对周边的部分施加朝向电路板20方向的作用力,以将其压平。可以在基板11的周边在电路板20的投影位置处设置多个支撑件40,支撑件40可以呈圆形阵列或矩形阵列排列,其具体阵列的形状可以与基板11在电路板20的投影形状相同。示例性的,当基板11在电路板20的投影形状为圆形,则位于基板11的周边的多个支撑件40可以呈圆形阵列排列;当基板11在电路板20的投影形状为矩形,则位于基板11的周边的多个支撑件40可以呈矩形阵列排列。
S106,将芯片10设置于电路板20上。
如图18所示,可以将芯片10放置于电路板20的第三表面22上,BGA焊球114与部分第三焊料24位置一一对应,基板11的第二表面112上其余未设置BGA焊球114的第二焊盘113与剩余部分第三焊料24位置一一对应。或者,如图16所示,部分LGA焊盘115与各第三焊料24位置一一对应,剩余部分LGA焊盘115与各支撑件40位置一一对应。
S107,在第一区域116上设置施压部件50。
如图19所示,可以将施压部件50放置于第一区域116上。施压部件50的材料可以包括金属等密度较大的材料,在本实施例中,施压部件50可以包括连接部51以及位于连接部51上的压接部52。连接部51可以为板状结构。压接部52在第三表面22的投影形状可以为环状矩形或圆环形,且压接部52在第三表面22的投影形状与基板11在第三表面22的投影形状相对应,示例性的,当基板11在第三表面22的投影形状为圆形,则压接部52在第三表面22的投影形状为圆环形;当基板11在第三表面22的投影形状为矩形,则压接部52在第三表面22的投影形状为环状矩形。由于施压部件50的压接部52要与基板11的第一表面111接触,而晶片12高于基板11的第一表面111,采用上述的结构,能够避免在施压部件50与基板11相作用的过程中,施压部件50与晶片12产生干涉并对晶片12造成损伤的情况。在其他实施例中,施压部件50也可以为弹簧压头或磁性压头等能够为基板11施加朝向电路板20方向的作用力的部件。
压接部52的数量与基板11的层数相对应,示例性的,如图19所示,当芯片10中包含一层基板11时,压接部52可以为一个;如图20所示,当芯片10中包含两层基板11时,压接部52的数量可以为两个,以此类推。
在一种可能实现的方式中,连接部51和压接部52可以为一体式结构。具体地,施压部件50可以采用一体成型的方式制作,示例性的,可以采用铸造的方式制作施压部件50;或者,还可以采用焊接的方式制作施压部件50:分别制作连接部51和压接部52,接着,将压接部52焊接至连接部51获得施压部件50。在第一区域116上设置施压部件50的过程中,可以将制作好的施压部件50放置于第一区域116上。
在另一种可能实现的方式中,连接部51和压接部52可以为分体式结构。即,连接部51和压接部52无固定连接。在第一区域116上设置施压部件50的过程中,可以先将压接部52放置于第一区域116,接着将连接部51放置于施压部远离第一区域116的一端。
S108,进行回流焊接。
在将施压部件50放置于第二区域117后,即可进行回流焊接。回流焊接的过程中,整个芯片10和电路板20均处于高温下,此时基板11、第一焊料13和填充胶14均存在一定程度的软化。施压部件50的材料可以包括金属等密度较大的材料,因此,如图19所示,施压部件50在自身重力的作用下,为基板11提供使基板11朝向电路板20运动的作用力,当基板11在该作用力朝向电路板20运动,直到基板11的第二表面112与电路板20上的支撑件40相接触,支撑件40能够为基板11提供远离电路板20的作用力,这样,基板11在两个作用力的作用下被矫形,从而具有较好的平面度。此外,还能够减小在回流焊接过程中,BGA焊球114或LGA焊盘115与基板11之间的焊接应力。支撑件40还能够对限制基板11朝向电路板20运动的位移量,从而减少电路板20与基板11之间出现连锡的缺陷,由于基板11具有较好的平面度,因此也能够减少电路板20与基板11之间出现开焊的缺陷。
S109,去除施压部件50。
如图19所示,在回流焊接完成后,可去除施压部件50,这样,基板11的第一区域116上未设置任何零部件。由此可减少电路板组件的自身重量,而且能够降低电路板组件的成本。此外,相比设置金属框31的芯片10,本申请实施例的芯片10的刚度更小,柔性更大,因此,能够使得基板11更容易被矫形。
此外,由于施压部件50放置于第一区域116上,因此,在去除施压部件50时较为方便,直接将施压部件50从第一区域116上取下即可,而且不会对基板11造成损伤。
在去除施压部件50后,可在晶片12上固定导热层70,接着,在电路板20上安装支撑部件62和散热板61。
在其他实施例中,与图17所示实施例的区别在于支撑件40的结构以及固定支撑件40的顺序,在图17所示实施例中,先将支撑件40焊接至电路板20上,在本实施例中,可以先将支撑件40焊接至基板11上。
具体地,如图21所示,本实施例的电路板组件的制作方法,包括:
S201,将晶片12通过第一焊料13固定于基板11的第一表面111。
如图22所示,第一表面111包括第一区域116和第二区域117。可以采用倒装芯片10的方式将晶片12焊接至基板11的第二区域117上。
S202,提供支撑件40。
如图22所示,支撑件40包括支撑芯体41和第二焊料42,其中支撑芯体41可以为加工精度较高、且采用金属等密度较大的材料制成的结构。第二焊料42包裹支撑芯体41的外表面,第二焊料42可以为焊锡,支撑件40可以为球状结构。
S203,将支撑件40固定于基板11的第二表面112。
如图22所示,当芯片10的出脚方式为BGA时,可预先在基板11的第二表面112上设置第二焊盘113。接着,可以采用植球的方式将支撑件40固定于基板11的第二表面112的第二焊盘113。在本实施例中,支撑件40的数量与第二焊盘113的数量相同,且位置一一对应。在其他实施例中,支撑件40的数量少于第二焊盘113的数量,也就是说,在一行第二焊盘113中,仅有部分第二焊盘113上设置有支撑件40,其他第二焊盘113未设置支撑件40,而是BGA焊球114。
当芯片10的出脚方式为LGA时,芯片10中包含多个LGA焊盘115。如图15所示,支撑件40的数量与LGA焊盘115的数量相同,且位置一一对应。在其他实施例中,支撑件40的数量少于LGA焊盘115的数量,也就是说,在一行LGA焊盘115中,仅有部分LGA焊盘115上设置有支撑件40,其他部分LGA焊盘115上未设置支撑件40。
S204,提供电路板20。
S205,在电路板20上设置第三焊料24。
S206,将芯片10设置于电路板20上。
S207,在第一区域116上设置施压部件50。
S208,进行回流焊接。
S209,去除施压部件50。
在本实施例中,如图22和图23所示,由于支撑件40包括支撑芯体41以及包裹支撑芯体41的第二焊料42,且支撑芯体41固定于基板11的第二表面112。这样,在回流焊接的过程中,高温下第三焊料24和第二焊料42均会熔化,并将支撑件40焊接至电路板20上,也就是说,支撑件40的一端焊接至基板11的第二表面112,另一端焊接至电路板20上,由此能够使得支撑件40在基板11和电路板20之间的固定更为牢固。
上面结合附图对本申请的实施例进行了描述,但是本申请并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本申请的启示下,在不脱离本申请宗旨和权利要求所保护的范围情况下,还可做出很多形式,均属于本申请的保护之内。

Claims (14)

1.一种电路板组件,其特征在于,包括:层叠设置的电路板和芯片,以及位于所述电路板和所述芯片之间的支撑件,其中:
所述芯片包括层叠设置的基板和晶片,以及固定于所述基板和所述晶片之间的第一焊料,所述基板相比所述晶片更加靠近所述电路板,所述基板包括背离所述电路板的第一表面以及朝向所述电路板的第二表面,所述第一表面的面积大于所述晶片在所述第一表面的投影面积,所述第一表面包括第一区域和第二区域,所述第一区域上未设置承载结构,所述晶片通过所述第一焊料固定于所述第二区域。
2.根据权利要求1所述的电路板组件,其特征在于,所述支撑件的数量为多个,多个所述支撑件中至少两个所述支撑件沿第一方向的尺寸相同,所述第一方向为所述电路板和所述芯片的层叠方向。
3.根据权利要求2所述的电路板组件,其特征在于,每个所述支撑件沿所述第一方向的尺寸均相同。
4.根据权利要求2或3所述的电路板组件,其特征在于,至少部分所述支撑件包括支撑芯体以及包裹所述支撑芯体的外表面的第二焊料。
5.根据权利要求2-4任一项所述的电路板组件,其特征在于,每个所述支撑件包括所述支撑芯体和第二焊料;
所述第二表面上设置有多个焊盘,所述焊盘的数量与所述支撑件的数量相同,每个所述支撑件一一对应地与每个所述所述焊盘固定连接。
6.根据权利要求1-5任一项所述的电路板组件,其特征在于,所述晶片为完整的晶圆。
7.一种电子设备,其特征在于,包括壳体以及权利要求1-6任一项所述的电路板组件,所述电路板组件固定于所述壳体上。
8.一种电路板组件的制作方法,其特征在于,包括:
提供芯片,所述芯片包括基板、晶片和第一焊料,所述基板包括相对的第一表面和第二表面,所述第一表面包括第一区域和第二区域,所述晶片通过所述第一焊料固定于所述第二区域;
提供电路板;
在所述电路板上设置第三焊料;
将所述芯片设置于所述电路板上,以使所述基板的所述第二表面与所述第三焊料相接触,所述电路板与所述基板之间设置有支撑件;
在所述第一区域上设置施压部件;
进行回流焊接,以熔化所述第三焊料,并使所述电路板与所述基板至少通过所述第三焊料固定连接;
去除所述施压部件。
9.根据权利要求8所述的制作方法,其特征在于,所述施压部件包括连接部以及位于所述连接部上的压接部,所述连接部和所述压接部为一体式结构;
所述在所述第一区域上设置施压部件的步骤,包括:
将所述施压部件放置于所述第一区域,以使所述压接部背离所述连接部的一端与所述第二区域相接触。
10.根据权利要求8所述的制作方法,其特征在于,所述施压部件包括连接部以及位于所述连接部上的压接部,所述连接部和所述压接部为分体式结构;
所述在所述第一区域上设置施压部件的步骤,包括:
将所述压接部放置于所述第一区域,以使所述压接部背离所述连接部的一端与所述第二区域相接触;
将所述连接部放置于所述压接部背离所述基板的表面。
11.根据权利要求8-10任一项所述的制作方法,其特征在于,在所述将所述芯片设置于所述电路板上的步骤之前,所述制作方法还包括:
提供所述支撑件;
将所述支撑件设置于所述电路板上。
12.根据权利要求8-10任一项所述的制作方法,其特征在于,所述提供芯片的步骤,包括:
将所述晶片通过所述第一焊料固定于所述基板的所述第一表面;
提供所述支撑件;
将所述支撑件固定于所述基板的所述第二表面。
13.根据权利要求8-12任一项所述的制作方法,其特征在于,所述支撑件的数量为多个,多个所述支撑件中至少存在两个所述支撑件沿第一方向的尺寸相同,所述第一方向为所述电路板和所述芯片的层叠方向。
14.根据权利要求13所述的制作方法,其特征在于,每个所述支撑件沿所述第一方向的尺寸均相同。
CN202210695632.9A 2022-06-20 2022-06-20 电路板组件、电子设备及电路板组件的制作方法 Pending CN117295252A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210695632.9A CN117295252A (zh) 2022-06-20 2022-06-20 电路板组件、电子设备及电路板组件的制作方法
PCT/CN2023/096208 WO2023246418A1 (zh) 2022-06-20 2023-05-25 电路板组件、电子设备及电路板组件的制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210695632.9A CN117295252A (zh) 2022-06-20 2022-06-20 电路板组件、电子设备及电路板组件的制作方法

Publications (1)

Publication Number Publication Date
CN117295252A true CN117295252A (zh) 2023-12-26

Family

ID=89255880

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210695632.9A Pending CN117295252A (zh) 2022-06-20 2022-06-20 电路板组件、电子设备及电路板组件的制作方法

Country Status (2)

Country Link
CN (1) CN117295252A (zh)
WO (1) WO2023246418A1 (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050077080A1 (en) * 2003-10-14 2005-04-14 Adesoji Dairo Ball grid array (BGA) package having corner or edge tab supports
KR101431911B1 (ko) * 2012-12-06 2014-08-26 삼성전기주식회사 인쇄회로기판 및 그 제조방법
US9099567B2 (en) * 2013-11-25 2015-08-04 Freescale Semiconductor, Inc. Packaged semiconductor devices and methods of their fabrication
JP6214576B2 (ja) * 2015-01-08 2017-10-18 三菱電機株式会社 半導体デバイスの製造方法
KR102516767B1 (ko) * 2017-10-19 2023-03-31 삼성전기주식회사 스티프너 및 이를 포함하는 패키지 기판
JP7351107B2 (ja) * 2019-06-06 2023-09-27 凸版印刷株式会社 配線基板及び配線基板の製造方法

Also Published As

Publication number Publication date
WO2023246418A1 (zh) 2023-12-28

Similar Documents

Publication Publication Date Title
US20170373021A1 (en) Semiconductor device including semiconductor chips mounted over both surfaces of substrate
US8106521B2 (en) Semiconductor device mounted structure with an underfill sealing-bonding resin with voids
CN107978569B (zh) 芯片封装结构及其制造方法
JP5899768B2 (ja) 半導体パッケージ、配線基板ユニット、及び電子機器
US8779603B2 (en) Stacked semiconductor device with heat dissipation
CN104882422A (zh) 堆叠封装结构
KR20020050148A (ko) 반도체 장치의 제조 방법 및 반도체 장치
US8811031B2 (en) Multichip module and method for manufacturing the same
JP2008078367A (ja) 半導体装置
JP2007266111A (ja) 半導体装置、それを用いた積層型半導体装置、ベース基板、および半導体装置の製造方法
JP4978054B2 (ja) 半導体装置及びその製造方法並びに回路基板装置
JP4919689B2 (ja) モジュール基板
TW587325B (en) Semiconductor chip package and method for manufacturing the same
CN109887900B (zh) 带有软硬结合板的大尺寸芯片系统封装结构及其制作方法
JP4626445B2 (ja) 半導体パッケージの製造方法
US20080150128A1 (en) Heat dissipating chip structure and fabrication method thereof and package having the same
TWI417970B (zh) 封裝結構及其製法
JP4894347B2 (ja) 半導体集積回路素子搭載用基板および半導体装置
CN117295252A (zh) 电路板组件、电子设备及电路板组件的制作方法
JPH11214448A (ja) 半導体装置および半導体装置の製造方法
JP2002198458A (ja) 半導体装置及び半導体装置製造方法
US20120146244A1 (en) Semiconductor device
JP2008270303A (ja) 積層型半導体装置
WO2010104001A1 (ja) 電子装置の製造方法及び電子装置の製造装置
JP2002208657A (ja) 半導体装置及び半導体装置実装用基板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication