CN117275398A - 一种显示面板及其驱动方法、显示装置 - Google Patents
一种显示面板及其驱动方法、显示装置 Download PDFInfo
- Publication number
- CN117275398A CN117275398A CN202311439451.0A CN202311439451A CN117275398A CN 117275398 A CN117275398 A CN 117275398A CN 202311439451 A CN202311439451 A CN 202311439451A CN 117275398 A CN117275398 A CN 117275398A
- Authority
- CN
- China
- Prior art keywords
- driving circuit
- pixel driving
- module
- electrically connected
- data writing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 14
- 239000010409 thin film Substances 0.000 claims description 28
- 238000010586 diagram Methods 0.000 description 27
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 12
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 11
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 11
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 11
- 230000000694 effects Effects 0.000 description 11
- 102100040856 Dual specificity protein kinase CLK3 Human genes 0.000 description 10
- 101000749304 Homo sapiens Dual specificity protein kinase CLK3 Proteins 0.000 description 10
- 102100040858 Dual specificity protein kinase CLK4 Human genes 0.000 description 9
- 101000749298 Homo sapiens Dual specificity protein kinase CLK4 Proteins 0.000 description 9
- 101000805729 Homo sapiens V-type proton ATPase 116 kDa subunit a 1 Proteins 0.000 description 2
- 101000854879 Homo sapiens V-type proton ATPase 116 kDa subunit a 2 Proteins 0.000 description 2
- 101000854873 Homo sapiens V-type proton ATPase 116 kDa subunit a 4 Proteins 0.000 description 2
- 102100020737 V-type proton ATPase 116 kDa subunit a 4 Human genes 0.000 description 2
- 230000009471 action Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000007774 longterm Effects 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000008707 rearrangement Effects 0.000 description 1
- 239000004984 smart glass Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种显示面板及其驱动方法、显示装置,显示面板的显示区包括阵列排布的多个子像素,子像素包括像素驱动电路与发光元件;像素驱动电路包括第一像素驱动电路和第二像素驱动电路,第一像素驱动电路和第二像素驱动电路位于不同行的子像素中,第一像素驱动电路和第二像素驱动电路的阈值补偿模块的控制端均与同一第一扫描信号端电连接;在第n帧显示画面显示时,第一像素驱动电路的数据写入阶段早于第二像素驱动电路的数据写入阶段;在第n+1帧显示画面显示时,第二像素驱动电路的数据写入阶段早于第一像素驱动电路的数据写入阶段;其中,n为大于或等于1的整数。以上技术方案,以提高显示面板的显示品质。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种显示面板及其驱动方法、显示装置。
背景技术
随着的显示技术的发展,人们对显示面板的显示品质要求越来越高。对于采用同一移位电路输出的控制信号同时多行子像素显示时,由于多行子像素数据写入的起始时间不同,容易导致显示亮度出现差异,从而影响显示面板的显示效果,降低显示品质。
发明内容
本发明提供一种显示面板及其驱动方法、显示装置,以提高显示面板的显示品质。
第一方面,本发明实施例提供了显示面板,显示面板包括显示区,所述显示区包括阵列排布的多个子像素,所述子像素包括像素驱动电路与发光元件,所述像素驱动电路用于驱动所述发光元件发光;
所述像素驱动电路包括阈值补偿模块,所述阈值补偿模块的控制端与第一扫描信号端电连接;
所述像素驱动电路包括第一像素驱动电路和第二像素驱动电路,所述第一像素驱动电路和所述第二像素驱动电路位于不同行的所述子像素中,所述第一像素驱动电路和所述第二像素驱动电路的阈值补偿模块的控制端均与同一所述第一扫描信号端电连接;
在第n帧显示画面显示时,所述第一像素驱动电路的数据写入阶段早于所述第二像素驱动电路的数据写入阶段;
在第n+1帧显示画面显示时,所述第二像素驱动电路的数据写入阶段早于所述第一像素驱动电路的数据写入阶段;
其中,n为大于或等于1的整数。
第二方面,本发明实施例提供了一种显示面板的驱动方法,由第一方面所述的显示面板执行,所述驱动方法包括:
在第n帧显示画面显示时,第一像素驱动电路的数据写入阶段早于第二像素驱动电路的数据写入阶段;
在第n+1帧显示画面显示时,所述第二像素驱动电路的数据写入阶段早于所述第一像素驱动电路的数据写入阶段;
其中,n为大于或等于1的整数。
第三方面,本发明实施例提供了一种显示装置,包括第一方面所述的显示面板。
本发明提供的方案,通过设置像素驱动电路包括第一像素驱动电路和第二像素驱动电路,第一像素驱动电路和第二像素驱动电路位于不同行的子像素中,第一像素驱动电路和第二像素驱动电路的阈值补偿模块的控制端均与同一第一扫描信号端电连接,使得第一扫描信号端提供的第一扫描信号可以同时控制第一像素驱动电路和第二像素驱动电路中阈值补偿模块的导通或断开。在第n帧显示画面显示时,第一像素驱动电路的数据写入阶段早于第二像素驱动电路的数据写入阶段,使得第一像素驱动电路写入数据信号后的阈值补偿时间大于第二像素驱动电路写入数据信号后的阈值补偿时间;在第n+1帧显示画面显示时,第二像素驱动电路的数据写入阶段早于第一像素驱动电路的数据写入阶段,使得第二像素驱动电路写入数据信号后的阈值补偿时间大于第一像素驱动电路写入数据信号后的阈值补偿时间,其中,n为大于或等于1的整数。如此可使得相邻两帧显示画面内,第一像素驱动电路的阈值补偿的总时间和第二像素驱动电路的阈值补偿的总时间相同,从而消除第一像素驱动电路对应的子像素和第二像素驱动电路对应的子像素的显示亮度差异,提升显示面板的显示效果。
应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图做一简单地介绍,显而易见地,下面描述中的附图虽然是本发明的一些具体的实施例,对于本领域的技术人员来说,可以根据本发明的各种实施例所揭示和提示的器件结构,驱动方法和制造方法的基本概念,拓展和延伸到其它的结构和附图,毋庸置疑这些都应该是在本发明的权利要求范围之内。
图1为本发明实施例提供的一种显示面板的结构示意图;
图2为本发明实施例提供的一种像素驱动电路的结构示意图;
图3为本发明实施例提供的一种像素驱动电路的驱动时序图;
图4为本发明实施例提供的一种显示面板的驱动时序图;
图5为本发明实施例提供另一种像素驱动电路的结构示意图;
图6为本发明实施例提供又一种像素驱动电路的结构示意图;
图7为本发明实施例提供又一种像素驱动电路的结构示意图;
图8为本发明实施例提供又一种像素驱动电路的结构示意图;
图9为本发明实施例提供又一种像素驱动电路的结构示意图;
图10为本发明实施例提供又一种像素驱动电路的结构示意图
图11为本发明实施例提供的另一种显示面板的结构示意图;
图12为本发明实施例提供的另一种显示面板的驱动时序图;
图13为本发明实施例提供的一种显示面板的驱动方法的流程图;
图14为本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,以下将参照本发明实施例中的附图,通过实施方式清楚、完整地描述本发明的技术方案,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例所揭示和提示的基本概念,本领域的技术人员所获得的所有其他实施例,都属于本发明保护的范围。
图1为本发明实施例提供的一种显示面板的结构示意图,图2为本发明实施例提供的一种像素驱动电路的结构示意图,结合参考图1和图2所示,显示面板100包括显示区AA,显示区AA包括阵列排布的多个子像素P,子像素P包括像素驱动电路10与发光元件20,像素驱动电路10用于驱动发光元件20发光;像素驱动电路10包括阈值补偿模块11,阈值补偿模块11的控制端与第一扫描信号端S1电连接;像素驱动电路10包括第一像素驱动电路和第二像素驱动电路,第一像素驱动电路和第二像素驱动电路位于不同行的子像素P中,第一像素驱动电路和第二像素驱动电路的阈值补偿模块11的控制端均与同一第一扫描信号端S1电连接;在第n帧显示画面显示时,第一像素驱动电路的数据写入阶段早于第二像素驱动电路的数据写入阶段;在第n+1帧显示画面显示时,第二像素驱动电路的数据写入阶段早于第一像素驱动电路的数据写入阶段;其中,n为大于或等于1的整数。
其中,发光元件20可以包括红色发光元件、绿色发光元件、蓝色发光元件、白色发光元件、黄色发光元件、青色发光元件、品红发光元件中的一种或多种,此处不作限定。发光元件可以为发光二极管,发光二极管包括但不限于有机发光二极管(OLED)、次毫米发光二极管(Mini LED)或者微型发光二极管(Micro LED)等。
第一像素驱动电路和第二像素驱动电路的具体电路结构可以相同或不同,优选的,第一像素驱动电路和第二像素驱动电路的电路结构相同。参考图2所示,像素驱动电路10中的阈值补偿模块11在第一扫描信号端S1提供的第一扫描信号的控制下导通或断开,当在第一扫描信号端S1提供的第一扫描信号控制阈值补偿模块11导通时,可使得阈值补偿模块11对写入驱动模块12的栅极进行阈值补偿。
可以理解的,由于第一像素驱动电路和第二像素驱动电路分别位于不同行的子像素P中,子像素P是逐行进行显示的,使得同一帧显示画面中第一像素驱动电路和第二像素驱动电路的数据写入阶段的起始时刻不同,进而导致第一像素驱动电路和第二像素驱动电路的阈值补偿模块11对阈值补偿的持续时间不同,如此将导致第一像素驱动电路驱动发光元件20的发光亮度和第二像素驱动电路驱动发光元件20显示的亮度可能出现差异,从而影响显示面板100的显示效果,降低显示品质。如此,在第n帧显示画面显示时,第一像素驱动电路的数据写入阶段早于第二像素驱动电路的数据写入阶段,使得第n帧显示画面显示时,第一像素驱动电路写入数据信号后的阈值补偿时间大于第二像素驱动电路写入数据信号后的阈值补偿时间,而在第n+1帧显示画面显示时,第二像素驱动电路的数据写入阶段早于第一像素驱动电路的数据写入阶段,使得第n+1帧显示画面显示时,第二像素驱动电路写入数据信号后的阈值补偿时间大于第一像素驱动电路写入数据信号后的阈值补偿时间,如此,通过在相邻两帧显示画面内对第一像素驱动电路和第二像素驱动电路的数据写入阶段的顺进行交换,可使得第一像素驱动电路的阈值补偿的总时间和第二像素驱动电路的阈值补偿的总时间相同,消除第一像素驱动电路对应的子像素P和第二像素驱动电路对应的子像素P的显示亮度差异,提升显示面板100的显示效果。
本实施例中,通过设置像素驱动电路包括第一像素驱动电路和第二像素驱动电路,第一像素驱动电路和第二像素驱动电路位于不同行的子像素中,第一像素驱动电路和第二像素驱动电路的阈值补偿模块的控制端均与同一第一扫描信号端电连接,使得第一扫描信号端提供的第一扫描信号可以同时控制第一像素驱动电路和第二像素驱动电路中阈值补偿模块的导通或断开。在第n帧显示画面显示时,第一像素驱动电路的数据写入阶段早于第二像素驱动电路的数据写入阶段,使得第一像素驱动电路写入数据信号后的阈值补偿时间大于第二像素驱动电路写入数据信号后的阈值补偿时间;在第n+1帧显示画面显示时,第二像素驱动电路的数据写入阶段早于第一像素驱动电路的数据写入阶段,使得
第二像素驱动电路写入数据信号后的阈值补偿时间大于第一像素驱动电路写入数据信号后的阈值补偿时间,其中,n为大于或等于1的整数。如此可使得相邻两帧显示画面内,第一像素驱动电路的阈值补偿的总时间和第二像素驱动电路的阈值补偿的总时间相同,从而消除第一像素驱动电路对应的子像素和第二像素驱动电路对应的子像素的显示亮度差异,提升显示面板的显示效果。
可选的,第一像素驱动电路和第二像素驱动电路位于相邻两行的子像素P中。
具体的,由于第一像素驱动电路和第二像素驱动电路的阈值补偿模块均与同一第一扫描信号端S1电连接,通过设置第一像素驱动电路和第二像素驱动电路位于相邻两行的子像素P中,可简化布线,利于显示面板100的窄边框设计。
可选的,第一像素驱动电路位于第2m-1行的子像素P中,第二像素驱动电路位于第2m行的子像素P中,或者第二像素驱动电路位于第2m-1行的子像素P中,第一像素驱动电路位于第2m行的子像素P中,其中m为大于或等于1的整数。
具体的,第一像素驱动电路和第二像素驱动电路位于相邻两行的子像素P中,可以是第一像素驱动电路位于奇数行的子像素P中,第二像素驱动电路位于偶数行的子像素P中,或者第一像素驱动电路位于偶数行的子像素P中,第二像素驱动电路位于奇数行的子像素P中,本发明实施例对此不做具体限定,可根据实际情况进行设置。
可选的,继续参考图2所示,像素驱动电路10还包括驱动模块12和数据写入模块13;驱动模块12的第一端与第一电源电压端PVDD电连接,驱动模块12的第二端与发光元件20的第一电极电连接,发光元件20的第二电极与第二电源电压端PVEE电连接,驱动模块12的控制端与第一节点N1电连接,驱动模块12用于在发光阶段控制发光元件20发光;数据写入模块13的第一端与数据信号端Data电连接,数据写入模块13的第二端与驱动模块12的第一端电连接,数据写入模块13的控制端与第二扫描信号端S2电连接,数据写入模块13用于在数据写入阶段向第一节点N1写入数据信号;阈值补偿模块11的第一端与驱动模块12的第二端电连接,阈值补偿模块11的第二端与第一节点N1电连接,阈值补偿模块11用于在阈值补偿阶段对驱动模块12进行阈值补偿。
具体的,第一电源电压端PVDD可以提供正极性电压信号,第二电源电压端可以提供负极性电压信号,在数据写入阶段,数据写入模块13在第二扫描信号端S2提供的第二扫描信号的控制下导通,使得数据信号端Data提供的数据信号Vdata通过导通的驱动模块12和阈值补偿模块11写入第一节点N1,由于阈值补偿模块11的存在,可使得写入第一节点N1的电压为Vdata-Vth,其中,Vth为驱动模块12的阈值电压。然后在发光阶段,第一电源电压端PVDD和第二电源电压端PVEE之间形成电流回路,在第一电源电压端PVDD和第一节点N1的电位的作用下,产生驱动电流,并提供给发光元件20,驱动发光元件20进行发光,从而实现显示面板100的图像显示。
可选的,继续参考图2所示,像素驱动电路10还包括:第一初始化模块14,第一初始化模块14的第一端与第一参考信号端Vref1电连接,第一初始化模块14的第二端与第一节点N1电连接,第一初始化模块14的控制端与第三扫描信号端S3电连接;第二初始化模块15,第二初始化模块15的第一端与第二参考信号端Vref2电连接,第二初始化模块15的第二端与发光元件20的第一电极电连接,第二初始化模块15的控制端与第四扫描信号端S4电连接;第一发光控制模块16,第一发光控制模块16的第一端与第一电源电压端PVDD电连接,第一发光控制模块16的第二端与驱动模块12的第一端电连接,第一发光控制模块16的控制端与使能信号端Emit电连接;第二发光控制模块17,第二发光控制模块17的第一端与驱动模块12的第二端电连接,第二发光控制模块17的第二端与发光元件20的第一电极电连接,第二发光控制模块17的控制端与使能信号端Emit电连接;存储模块18,存储模块18的第一端与第一电源电压端PVDD电连接,存储模块18的第二端与第一节点N1电连接。
图3为本发明实施例提供的一种像素驱动电路的驱动时序图,示例性,以第一像素驱动电路位于第2m-1行的子像素中,第二像素驱动电路位于第2m行的子像素,第一扫描信号端S1提供的第一扫描信号s1、第二扫描信号端S2提供的第二扫描信号s2、第三扫描信号端S3提供的第三扫描信号s3、第四扫描信号端S4提供的第四扫描信号s4和使能信号端Emit提供的使能信号emit的有效电平信号均为低电平信号为例,结合参考图2和图3所示,图3示例性的示出了位于第2m-1行子像素中的第一像素驱动电路的驱动时序图。
在复位阶段T1,第三扫描信号端S3提供的第三扫描信号s3为低电平信号,控制第一初始化模块14导通,可使得第一参考信号端Vref1提供的第一参考信号对第一节点N1进行复位,同时,第四扫描信号端S4提供的第四扫描信号s4为低电平信号,控制第二初始化模块15导通,可使得第二参考信号端Vref2提供的第二参考信号对发光元件20的第一电极进行复位。
在数据写入阶段T2,第一扫描信号端S1提供的第一扫描信号s1为低电平信号,控制阈值补偿模块11导通,同时,第二扫描信号端S2提供的第二扫描信号s2为低电平信号,控制数据线写入模块13导通,使得数据信号端Data提供的数据信号Vdata通过导通的驱动模块12和阈值补偿模块11写入第一节点N1,并存储在存储模块18中,当在第二扫描信号端S2提供的第二扫描信号s2由低电平信号跳变为高电平信号后,数据写入模块13断开,此时,由于第一描信号端S1提供的第一扫描信号s1仍保持为低电平信号,可持续对驱动模块12进行阈值补偿。对于第2m-1行子像素的第一像素驱动电路的驱动模块12的阈值补偿阶段T20持续的时间即为第二扫描信号端S2提供的第二扫描信号s2由高电平信号跳变为低电平信号的时刻至第一扫描信号端S1提供的第一扫描信号s1由低电平信号跳变为高电平信号的时刻之间的时间。
在发光阶段T3,第一扫描信号端S1提供的第一扫描信号s1、第二扫描信号端S2提供的第二扫描信号s2、第三扫描信号端S3提供的第三扫描信号s3、第四扫描信号端S4提供的第四扫描信号s4均保持为高电平信号,使能信号端Emit提供的使能信号emit保持为低电平信号,控制第一发光控制模块16和第二发光控制模块17导通,使得第一电源电压端PVDD和第二电源电压端PVEE之间形成电流回路,在第一电源电压端PVDD和第一节点N1的电位的作用下,产生驱动电流,并提供给发光元件20,驱动发光元件20进行发光,从而实现显示面板100的图像显示。
需要说明的是,第二初始化模块15对发光元件20的第一电极进行复位的阶段还可以位于数据写入阶段和阈值补偿阶段,或者复位阶段、数据写入阶段和阈值补偿阶段,可根据实际情况进行设置。
可选的,图4为本发明实施例提供的一种显示面板的驱动时序图,结合参考图2和图4所示,在第n帧显示画面显示时,第一像素驱动电路的数据写入阶段和阈值补偿阶段的持续时间为t1,第二像素驱动电路的数据写入阶段和阈值补偿阶段的持续时间为t2;在第n+1帧显示画面显示时,第二像素驱动电路的数据写入阶段和阈值补偿阶段的持续时间为t1,第一像素驱动电路的数据写入阶段和阈值补偿阶段的持续时间为t2。
示例性,以第一像素驱动电路位于第2m-1行的子像素中,第二像素驱动电路位于第2m行的子像素,第一扫描信号端S1提供的第一扫描信号s1、第二扫描信号端S2提供的第二扫描信号s2为例,图4仅示例性的示出了像素驱动电路10中第一扫描信号端S1提供的第一扫描信号s1和第二扫描信号端S2提供的第二扫描信号s2的驱动时序。在第n帧显示画面显示时,第一像素驱动电路和第二像素驱动电路的阈值补偿模块11均由第一扫描信号端S1提供的第一扫描信号s1控制导通,此时第一像素驱动电路的数据写入阶段早于第二像素驱动电路的数据写入阶段,即控制2m-1行子像素的第一像素驱动电路中数据写入模块13导通的第二扫描信号s2(2m-1)由低电平信号跳变为高电平信号的时刻,早于控制2m行子像素的第二像素驱动电路中数据写入模块13导通的第二扫描信号s2(2m)由低电平信号跳变为高电平信号的时刻,使得第一像素驱动电路的数据写入阶段和阈值补偿阶段的持续时间为t1,第二像素驱动电路的数据写入阶段和阈值补偿阶段的持续时间为t2,则有t1大于t2。在第n+1帧显示画面显示时,第一像素驱动电路和第二像素驱动电路的阈值补偿模块11均由第一扫描信号端S1提供的第一扫描信号s1控制导通,此时第二像素驱动电路的数据写入阶段早于第一像素驱动电路的数据写入阶段,即控制2m行子像素的第二像素驱动电路中数据写入模块13导通的第二扫描信号s2(2m)由低电平信号跳变为高电平信号的时刻,早于控制2m-1行子像素的第一像素驱动电路中数据写入模块13导通的第二扫描信号s2(2m-1)由低电平信号跳变为高电平信号的时刻,使得第二像素驱动电路的数据写入阶段和阈值补偿阶段的持续时间为t1,第一像素驱动电路的数据写入阶段和阈值补偿阶段的持续时间为t2,则有t1大于t2。如此,在相邻两帧显示画面内,第一像素驱动电路的阈值补偿的总时间和第二像素驱动电路的阈值补偿的总时间均为t1+t2,从而可以消除第一像素驱动电路对应的子像素P和第二像素驱动电路对应的子像素P的显示亮度差异,提升显示面板100的显示效果。
可选的,在上述任意实施例的基础上,像素驱动电路10包括多个薄膜晶体管,薄膜晶体管均为P型薄膜晶体管或N型薄膜晶体管。
具体的,当薄膜晶体管为P型薄膜晶体管,控制薄膜晶体管导通的电平信号为低电平信号,控制薄膜晶体管断开的电平信号为高电平信号,反之,当薄膜晶体管为N型薄膜晶体管,控制薄膜晶体管导通的电平信号为高电平信号,控制薄膜晶体管断开的电平信号为低电平信号。
示例性的,图5为本发明实施例提供另一种像素驱动电路的结构示意图,如图5所示,像素驱动电路10中多个薄膜晶体管均为P型薄膜晶体管的结构。在另外一个实施例中,图6为本发明实施例提供又一种像素驱动电路的结构示意图,如图6所示,像素驱动电路10中多个薄膜晶体管均为N型薄膜晶体管的结构。像素驱动电路的具体工作过程可参考上文描述,此处不再详细赘述。
在另一可选的实施例中,图7为本发明实施例提供的又一种像素驱动电路的结构示意图,如图7所示,驱动模块12、数据写入模块13、第一发光控制模块16、第二发光控制模块17和第二初始化模块15均包括P型薄膜晶体管,第一初始化模块14和阈值补偿模块11均包括N型薄膜晶体管。
可以理解的,由于晶体管的工作特性,尽管晶体管处于关闭状态,当晶体管的第一极与第二极之间出现电位差时,晶体管会发生漏流现象。由于第一初始化模块14的第一端接收的第一参考信号端Vref1提供电压较低,当第一节点N1的电位高于第一参考信号端Vref1提供电压时,尽管第一初始化模块14断开,也会容易导致第一初始化模块14的两端出现电位差,如此,可设置第一初始化模块14包括N型薄膜晶体管,N型薄膜晶体管相比于P型薄膜晶体管具有更大的开关比和关态电流,如此可以减小晶体管的漏流,使得第一节点N1的电位更加稳定,从而保证发光元件20发光亮度的稳定。同样的原理,由于驱动模块12的第二端接收的电压通常大于第一节点N1的电位,尽管阈值补偿模块11断开,也会容易导致阈值补偿模块11的两端出现电位差,如此,可设置阈值补偿模块11包括N型薄膜晶体管,同样可以减小晶体管的漏流,使得第一节点N1的电位更加稳定,从而保证发光元件20发光亮度的稳定。此外,由于N沟道晶体管的功耗低,还利于降低显示面板的功耗。
继续参考图5、图6和图7,存储模块18包括电容。
可选的,继续参考图2、图5、图6和图7,第一参考信号端Vref1可以复用为第二参考信号端Vref2,第二扫描信号端S2可以复用为第四扫描信号端S4,以减少信号端子的设置数量,进而减少传输第四扫描信号的信号线的数量以及第二参考信号的信号线的数量,利于显示面板的窄边框设计。
可选的,图8为本发明实施例提供的又一种像素驱动电路的结构示意图,如图8所示,像素驱动电路10还包括偏置调节模块19,偏置调节模块19的第一端与偏置电压端Vref3电连接,偏置调节模块19的控制端与第五扫描信号端S5电连接,偏置调节模块19的第二端与驱动模块12的第一端或第二端电连接。
示例性的,图8示出了偏置调节模块19的第二端与驱动模块12的第一端电连接的结构示意图,第五扫描信号端S5提供的第五扫描信号可控制偏置调节模块19导通或断开,当偏置调节模块19导通时,偏置电压端Vref3提供的偏置电压可对驱动模块12的第一端进行周期性复位,从而改善驱动模块中晶体管长期工作后特性的偏移或滞后现象。
在其他实施例中,图9为本发明实施例提供的又一种像素驱动电路的结构示意图,如图9所示,图9示出了偏置调节模块19的第二端与驱动模块12的第二端电连接的结构示意图,第五扫描信号端S5提供的第五扫描信号s5可控制偏置调节模块19导通或断开,当偏置调节模块19导通时,偏置电压端Vref3提供的偏置电压可对驱动模块12的第二端进行周期性复位,同样可以改善驱动模块中晶体管长期工作后特性的偏移或滞后现象。
在一可选的实施例中,图10为本发明实施例提供的又一种像素驱动电路的结构示意图,如图10所示,偏置调节模块19的第二端与驱动模块12的第一端电连接,数据写入模块13复用为偏置调节模块19,如此,可减化像素驱动电路10的结构,以及减少信号端子的数量,降低成本,利于显示面板的轻薄化设计和窄边框设计。
需要注意的是,在上述任一实施例中,偏置调节模块19可以包括P型薄膜晶体管或N型薄膜晶体管,可根据实际情况进行设置,此处不做具体限定。
可选的,图11为本发明实施例提供的另一种显示面板的结构示意图,图12为本发明实施例提供的另一种显示面板的驱动时序图,结合参考图2、图11和图12所示,第二扫描信号端S2包括第一子扫描信号端S21和第二子扫描信号端S22,第一子扫描信号端S21与第一像素驱动电路的数据写入模块13的控制端电连接,第二子扫描信号端S22与第二像素驱动电路的数据写入模块13的控制端电连接;在第n帧显示画面显示时,第一子扫描信号端S21和第二子扫描信号端S22输出的控制信号依次控制第一像素驱动电路和第二像素驱动电路写入对应的数据信号;在第n+1帧显示画面显示时,第二子扫描信号端S22和第一子扫描信号端S21输出的控制信号依次控制第二像素驱动电路和第一像素驱动电路写入对应的数据信号。
具体的,在第n帧显示画面显示时,第一子扫描信号端S21提供的控制信号(即第一扫描信号s1)依次移位,并提供至第一像素驱动电路的数据写入模块13,以控制数据写入模块13导通,使得与第一像素驱动电路中的数据信号端Data接收相应的数据信号,并写入至第一节点N1,完成对第一像素驱动电路写入对应的数据信号。第二子扫描信号端S22提供的控制信号(即第二扫描信号s2)依次移位,并提供至第二像素驱动电路的数据写入模块13,以控制数据写入模块13导通,使得与第二像素驱动电路中的数据信号端Data接收相应的数据信号,并写入至第一节点N1,完成对第二像素驱动电路写入对应的数据信号。
可选的,继续参考图11和图12所示,显示面板100还包括围绕显示区AA的非显示区NA,非显示区NA包括级联设置的多个第一移位寄存器30和第二移位寄存器40,第一移位寄存器30的输出端为第一子扫描信号端S21,第二移位寄存器40的输出端为第二子扫描信号端S22;第一移位寄存器30的输入端与第一时钟信号端CLK1和第二时钟信号端CLK2电连接,第二移位寄存器40的输入端与第三时钟信号端CLK3和第四时钟信号端CLK4电连接;在第n帧显示画面显示时,第一时钟信号端CLK1、第二时钟信号端CLK2、第三时钟信号端CLK3和第四时钟信号端CLK4依次提供时钟信号,控制第一移位寄存器30和第二移位寄存器40输出的控制信号依次控制第一像素驱动电路和第二像素驱动电路写入对应的数据信号;在第n+1帧显示画面显示时,第二时钟信号端CLK2、第一时钟信号端CLK1、第四时钟信号端CLK4和第三时钟信号端CLK3依次提供时钟信号,第二移位寄存器40和第一移位寄存器30输出的控制信号依次控制第二像素驱动电路和第一像素驱动电路写入对应的数据信号。
其中,第一移位寄存器30和第二移位寄存器40可以位于显示区AA的同一端,或者位于显示区AA的两端,此处不做具体限定。示例性的,图11示出了显示区AA的两端均设置第一移位寄存器30和第二移位寄存器40,如此对于同一行子像素P来说,可以由两侧的移位寄存器同时进行控制,以避免控制信号传输过程由于损耗导致子像素接收的控制信号存在差异,影响显示效果。
具体的,第1级第一移位寄存器30的信号输入端与传输起始脉冲信号Stv的第一起始信号线STV1电连接,从第2级第一移位寄存器30到最后一级第一移位寄存器30的信号输入端与其上一级第一移位寄存器30的信号输出端(即第一子扫描信号端S21)电连接,使得第一起始信号线STV1传输的起始脉冲信号Stv控制第1级第一移位寄存器30输出的第一扫描信号s21(1)的有效电平(例如低电平信号)的起始时间和终止时间,第2级第一移位寄存器30中,则由第1级第一移位寄存器30的信号输出端输出的第一扫描信号s21(1)控制其输出的第一扫描信号s21(2)的有效电平的起始时间和终止时间,依次类推。同理,第1级第二移位寄存器40的信号输入端与传输起始脉冲信号Stv的第二起始信号线STV2电连接,从第2级第二移位寄存器40到最后一级第二移位寄存器40的信号输入端与其上一级第二移位寄存器40的信号输出端(即第二子扫描信号端S22)电连接,使得第二起始信号线STV2传输的起始脉冲信号Stv控制第1级第二移位寄存器40输出的第二扫描信号s22(1)的有效电平(例如低电平信号)的起始时间和终止时间,第2级第二移位寄存器40中,则由第1级第二移位寄存器40的信号输出端输出的第一扫描信号s22(1)控制其输出的第二扫描信号s22(2)的有效电平的起始时间和终止时间,依次类推。
继续参考图12,在第n帧显示画面显示时,第一时钟信号端CLK1、第二时钟信号端CLK2、第三时钟信号端CLK3和第四时钟信号端CLK4依次提供时钟信号,即第一时钟信号端CLK1提供的第一时钟信号Clk1、第二时钟信号端CLK2提供的第二时钟信号Clk2、第三时钟信号端CLK3提供的第三时钟信号Clk3和第四时钟信号端CLK4提供的第四时钟信号Clk4依次移位,从而可以控制第一移位寄存器30输出的控制信号(即第一扫描信号s21)和第二移位寄存器40输出的控制信号(即第二扫描信号s22)依次控制第一像素驱动电路和第二像素驱动电路写入对应的数据信号。在第n+1帧显示画面显示时,第二时钟信号端CLK2、第一时钟信号端CLK1、第四时钟信号端CLK4和第三时钟信号端CLK3依次提供时钟信号,即第一时钟信号端CLK1提供的第一时钟信号Clk1和第二时钟信号端CLK2提供的第二时钟信号Clk2的时序交换,第三时钟信号端CLK3提供的第三时钟信号Clk3和第四时钟信号端CLK4提供的第四时钟信号Clk4的时序交换,使得第二时钟信号端CLK2提供的第二时钟信号Clk2、第一时钟信号端CLK1提供的第一时钟信号Clk1、第四时钟信号端CLK4提供的第四时钟信号Clk4和第三时钟信号端CLK3提供的第三时钟信号Clk3依次移位,从而可以控制第二移位寄存器40输出的控制信号(即第二扫描信号s22)和第一移位寄存器30输出的控制信号(即第一扫描信号s21)依次控制第二像素驱动电路和第一像素驱动电路写入对应的数据信号。如此可以实现在第n帧显示画面显示时,第一像素驱动电路的数据写入阶段早于第二像素驱动电路的数据写入阶段,在第n+1帧显示画面显示时,第二像素驱动电路的数据写入阶段早于第一像素驱动电路的数据写入阶段,进而使得第一像素驱动电路的阈值补偿的总时间和第二像素驱动电路的阈值补偿的总时间相同,消除第一像素驱动电路对应的子像素和第二像素驱动电路对应的子像素的显示亮度差异,提升显示面板的显示效果。
需要注意的是,在第n帧显示画面显示和第n+1帧显示画面显示时,对于同一行子像素来说,由于控制该行子像素数据写入的第一扫描信号或第二扫描信号的时序发生了变化,同时也需要调整写入的数据信号进行相应的变化,以保证写入的数据信号的准确性,避免影响显示面板的显示效果。
基于同一发明构思,本发明实施例还提供了一种显示面板的驱动方法,图13为本发明实施例提供的一种显示面板的驱动方法的流程图,由上述任一实施例提供显示面板执行,如图13所示,驱动方法包括:
S101、在第n帧显示画面显示时,第一像素驱动电路的数据写入阶段早于第二像素驱动电路的数据写入阶段。
S102、在第n+1帧显示画面显示时,第二像素驱动电路的数据写入阶段早于第一像素驱动电路的数据写入阶段。
其中,n为大于或等于1的整数。
结合参考图2和图13,本实施例中,通过设置像素驱动电路包括第一像素驱动电路和第二像素驱动电路,第一像素驱动电路和第二像素驱动电路位于不同行的子像素中,第一像素驱动电路和第二像素驱动电路的阈值补偿模块的控制端均与同一第一扫描信号端电连接,使得第一扫描信号端提供的第一扫描信号可以同时控制第一像素驱动电路和第二像素驱动电路中阈值补偿模块的导通或断开。在第n帧显示画面显示时,第一像素驱动电路的数据写入阶段早于第二像素驱动电路的数据写入阶段,使得第一像素驱动电路写入数据信号后的阈值补偿时间大于第二像素驱动电路写入数据信号后的阈值补偿时间;在第n+1帧显示画面显示时,第二像素驱动电路的数据写入阶段早于第一像素驱动电路的数据写入阶段,使得第二像素驱动电路写入数据信号后的阈值补偿时间大于第一像素驱动电路写入数据信号后的阈值补偿时间,其中,n为大于或等于1的整数。如此可使得相邻两帧显示画面内,第一像素驱动电路的阈值补偿的总时间和第二像素驱动电路的阈值补偿的总时间相同,从而消除第一像素驱动电路对应的子像素和第二像素驱动电路对应的子像素的显示亮度差异,提升显示面板的显示效果。
此外,本发明实施例还提供了一种显示装置,图14为本发明实施例提供的一种显示装置的结构示意图,如图14所示,该显示装置200包括本发明任一实施例提供的显示面板100,本发明实施例提供的显示装置200可以手机,也可以为任何具有显示功能的电子产品,包括但不限于以下类别:电视机、笔记本电脑、桌上型显示器、平板电脑、数码相机、智能手环、智能眼镜、车载显示器、医疗设备、工控设备、触摸交互终端等,本发明实施例对此不作特殊限定。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (15)
1.一种显示面板,其特征在于,包括显示区,所述显示区包括阵列排布的多个子像素,所述子像素包括像素驱动电路与发光元件,所述像素驱动电路用于驱动所述发光元件发光;
所述像素驱动电路包括阈值补偿模块,所述阈值补偿模块的控制端与第一扫描信号端电连接;
所述像素驱动电路包括第一像素驱动电路和第二像素驱动电路,所述第一像素驱动电路和所述第二像素驱动电路位于不同行的所述子像素中,所述第一像素驱动电路和所述第二像素驱动电路的阈值补偿模块的控制端均与同一所述第一扫描信号端电连接;
在第n帧显示画面显示时,所述第一像素驱动电路的数据写入阶段早于所述第二像素驱动电路的数据写入阶段;
在第n+1帧显示画面显示时,所述第二像素驱动电路的数据写入阶段早于所述第一像素驱动电路的数据写入阶段;
其中,n为大于或等于1的整数。
2.根据权利要求1所述的显示面板,其特征在于,所述第一像素驱动电路和所述第二像素驱动电路位于相邻两行的所述子像素中。
3.根据权利要求2所述的显示面板,其特征在于,所述第一像素驱动电路位于第2m-1行的所述子像素中,所述第二像素驱动电路位于第2m行的所述子像素中,或者所述第二像素驱动电路位于第2m-1行的所述子像素中,所述第一像素驱动电路位于第2m行的所述子像素中,其中m为大于或等于1的整数。
4.根据权利要求1所述的显示面板,其特征在于,所述像素驱动电路还包括驱动模块和数据写入模块;
所述驱动模块的第一端与第一电源电压端电连接,所述驱动模块的第二端与所述发光元件的第一电极电连接,所述发光元件的第二电极与第二电源电压端电连接,所述驱动模块的控制端与第一节点电连接,所述驱动模块用于在发光阶段控制所述发光元件发光;
所述数据写入模块的第一端与数据信号端电连接,所述数据写入模块的第二端与所述驱动模块的第一端电连接,所述数据写入模块的控制端与第二扫描信号端电连接,所述数据写入模块用于在数据写入阶段向所述第一节点写入数据信号;
所述阈值补偿模块的第一端与所述驱动模块的第二端电连接,所述阈值补偿模块的第二端与所述第一节点电连接,所述阈值补偿模块用于在阈值补偿阶段对所述驱动模块进行阈值补偿。
5.根据权利要求4所述的显示面板,其特征在于,在第n帧显示画面显示时,所述第一像素驱动电路的数据写入阶段和阈值补偿阶段的持续时间为t1,所述第二像素驱动电路的数据写入阶段和阈值补偿阶段的持续时间为t2;
在第n+1帧显示画面显示时,所述第二像素驱动电路的数据写入阶段和阈值补偿阶段的持续时间为t1,所述第一像素驱动电路的数据写入阶段和阈值补偿阶段的持续时间为t2。
6.根据权利要求4所述的显示面板,其特征在于,所述第二扫描信号端包括第一子扫描信号端和第二子扫描信号端,所述第一子扫描信号端与所述第一像素驱动电路的数据写入模块的控制端电连接,所述第二子扫描信号端与所述第二像素驱动电路的数据写入模块的控制端电连接;
在第n帧显示画面显示时,所述第一子扫描信号端和所述第二子扫描信号端输出的控制信号依次控制所述第一像素驱动电路和所述第二像素驱动电路写入对应的数据信号;
在第n+1帧显示画面显示时,所述第二子扫描信号端和所述第一子扫描信号端输出的控制信号依次控制所述第二像素驱动电路和所述第一像素驱动电路写入对应的数据信号。
7.根据权利要求6所述的显示面板,其特征在于,还包括围绕所述显示区的非显示区,所述非显示区包括级联设置的多个第一移位寄存器和第二移位寄存器,所述第一移位寄存器的输出端为所述第一子扫描信号端,所述第二移位寄存器的输出端为所述第二子扫描信号端;
所述第一移位寄存器的输入端与第一时钟信号端和第二时钟信号端电连接,所述第二移位寄存器的输入端与第三时钟信号端和第四时钟信号端电连接;
在第n帧显示画面显示时,所述第一时钟信号端、所述第二时钟信号端、所述第三时钟信号端和所述第四时钟信号端依次提供时钟信号,控制所述第一移位寄存器和所述第二移位寄存器输出的控制信号依次控制所述第一像素驱动电路和所述第二像素驱动电路写入对应的数据信号;
在第n+1帧显示画面显示时,所述第二时钟信号端、所述第一时钟信号端、所述第四时钟信号端和所述第三时钟信号端依次提供时钟信号,所述第二移位寄存器和所述第一移位寄存器输出的控制信号依次控制所述第二像素驱动电路和所述第一像素驱动电路写入对应的数据信号。
8.根据权利要求4所述的显示面板,其特征在于,所述像素驱动电路还包括:
第一初始化模块,所述第一初始化模块的第一端与第一参考信号端电连接,所述第一初始化模块的第二端与所述第一节点电连接,所述第一初始化模块的控制端与第三扫描信号端电连接;
第二初始化模块,所述第二初始化模块的第一端与第二参考信号端电连接,所述第二初始化模块的第二端与所述发光元件的第一电极电连接,所述第二初始化模块的控制端与第四扫描信号端电连接;
第一发光控制模块,所述第一发光控制模块的第一端与所述第一电源电压端电连接,所述第一发光控制模块的第二端与所述驱动模块的第一端电连接,所述第一发光控制模块的控制端与使能信号端电连接;
第二发光控制模块,所述第二发光控制模块的第一端与所述驱动模块的第二端电连接,所述第二发光控制模块的第二端与所述发光元件的第一电极电连接,所述第二发光控制模块的控制端与使能信号端电连接;
存储模块,所述存储模块的第一端与所述第一电源电压端电连接,所述存储模块的第二端与所述第一节点电连接。
9.根据权利要求8所述的显示面板,其特征在于,所述像素驱动电路包括多个薄膜晶体管,所述薄膜晶体管均为P型薄膜晶体管或N型薄膜晶体管。
10.根据权利要求8所述的显示面板,其特征在于,所述驱动模块、所述数据写入模块、所述第一发光控制模块、所述第二发光控制模块和所述第二初始化模块均包括P型薄膜晶体管,所述第一初始化模块和所述阈值补偿模块均包括N型薄膜晶体管。
11.根据权利要求8所述的显示面板,其特征在于,所述第一参考信号端复用为所述第二参考信号端,所述第二扫描信号端复用为所述第四扫描信号端。
12.根据权利要求4所述的显示面板,其特征在于,所述像素驱动电路还包括偏置调节模块,所述偏置调节模块的第一端与偏置电压端电连接,所述偏置调节模块的控制端与第五扫描信号端电连接,所述偏置调节模块的第二端与所述驱动模块的第一端或第二端电连接。
13.根据权利要求12所述的显示面板,其特征在于,所述偏置调节模块的第二端与所述驱动模块的第一端电连接,所述数据写入模块复用为所述偏置调节模块。
14.一种显示面板的驱动方法,其特征在于,由权利要求1~13任一所述的显示面板执行,所述驱动方法包括:
在第n帧显示画面显示时,第一像素驱动电路的数据写入阶段早于第二像素驱动电路的数据写入阶段;
在第n+1帧显示画面显示时,所述第二像素驱动电路的数据写入阶段早于所述第一像素驱动电路的数据写入阶段;
其中,n为大于或等于1的整数。
15.一种显示装置,其特征在于,包括权利要求1~13任一所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311439451.0A CN117275398A (zh) | 2023-10-31 | 2023-10-31 | 一种显示面板及其驱动方法、显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311439451.0A CN117275398A (zh) | 2023-10-31 | 2023-10-31 | 一种显示面板及其驱动方法、显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117275398A true CN117275398A (zh) | 2023-12-22 |
Family
ID=89208233
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311439451.0A Pending CN117275398A (zh) | 2023-10-31 | 2023-10-31 | 一种显示面板及其驱动方法、显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117275398A (zh) |
-
2023
- 2023-10-31 CN CN202311439451.0A patent/CN117275398A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11263942B2 (en) | Shift register unit and driving method thereof, gate driving circuit, and display device | |
US11410609B2 (en) | Output control device, output control circuit and display panel | |
US11688351B2 (en) | Shift register unit and driving method, gate driving circuit, and display device | |
WO2021223579A1 (zh) | 像素驱动电路及驱动方法、移位寄存器电路、显示装置 | |
US9368056B2 (en) | Display device | |
US11837147B2 (en) | Display substrate, display panel, display apparatus and display driving method | |
CN113689825A (zh) | 一种驱动电路及驱动方法、显示装置 | |
CN110706653A (zh) | 驱动电路、显示面板、驱动方法及显示装置 | |
CN111223449B (zh) | 一种显示面板、其驱动方法及显示装置 | |
US11094389B2 (en) | Shift register unit and driving method, gate driving circuit, and display device | |
CN114863872A (zh) | 显示模组及显示装置 | |
WO2022017024A1 (zh) | 显示面板及其驱动方法 | |
CN113724640B (zh) | 一种像素驱动电路、其驱动方法、显示面板及显示装置 | |
US11393385B2 (en) | Shift register to reduce a probability of drifts of threshold voltages and driving method therefor, gate driver circuit, and display device | |
KR20050093775A (ko) | 반도체장치, 발광 표시장치 및 그들의 구동방법 | |
CN116631325A (zh) | 一种显示面板及其驱动方法、显示装置 | |
CN115101004B (zh) | 一种像素驱动电路及其驱动方法、发光面板、显示装置 | |
US10998069B2 (en) | Shift register and electronic device having the same | |
CN117275398A (zh) | 一种显示面板及其驱动方法、显示装置 | |
KR102029749B1 (ko) | 게이트 구동부 및 이를 포함하는 평판표시장치 | |
KR20210142872A (ko) | 스캔 구동부 및 이를 포함하는 표시장치 | |
US20230343285A1 (en) | Shift Register Unit and Driving Method Thereof, Gate Driving Circuit, and Display Panel | |
US20230260450A1 (en) | Display panel and display device | |
WO2023178575A1 (zh) | 移位寄存器及其驱动方法、扫描驱动电路、显示面板和显示装置 | |
US20240274099A1 (en) | Array Substrate, Display Device and Driving Method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |