CN117273159A - 量子态驱动信号发生器、装置、以及量子计算机系统 - Google Patents

量子态驱动信号发生器、装置、以及量子计算机系统 Download PDF

Info

Publication number
CN117273159A
CN117273159A CN202210671951.6A CN202210671951A CN117273159A CN 117273159 A CN117273159 A CN 117273159A CN 202210671951 A CN202210671951 A CN 202210671951A CN 117273159 A CN117273159 A CN 117273159A
Authority
CN
China
Prior art keywords
quantum
signal output
signal
pulse
output module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210671951.6A
Other languages
English (en)
Inventor
范良晨
李雪白
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Benyuan Quantum Computing Technology Hefei Co ltd
Original Assignee
Benyuan Quantum Computing Technology Hefei Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Benyuan Quantum Computing Technology Hefei Co ltd filed Critical Benyuan Quantum Computing Technology Hefei Co ltd
Priority to CN202210671951.6A priority Critical patent/CN117273159A/zh
Publication of CN117273159A publication Critical patent/CN117273159A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N10/00Quantum computing, i.e. information processing based on quantum-mechanical phenomena
    • G06N10/40Physical realisations or architectures of quantum processors or components for manipulating qubits, e.g. qubit coupling or qubit control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Computing Systems (AREA)
  • Evolutionary Computation (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Data Mining & Analysis (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • Artificial Intelligence (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Logic Circuits (AREA)

Abstract

量子态驱动信号发生器、装置、以及量子计算机系统。本申请公开了一种量子态驱动信号发生器,包括多个脉冲信号输出模块组,每个所述脉冲信号输出模块组均包括第一时钟模块,其被配置为依据接收的时钟源信号和秒脉冲信号分发多个相互同步的工作时钟信号;控制模块,其被配置为接收任务数据和触发信号并依据所述工作时钟信号转发所述任务数据和所述触发信号;多个信号输出模块,各所述信号输出模块被配置为响应所述触发信号并依据接收到的所述任务数据和所述工作时钟信号输出多路用于携带量子位的量子态编码信息的脉冲信号;其中,多个所述脉冲信号输出模块组的控制模块之间通信同步连接。本申请提升了用于驱动量子态的脉冲信号的同步精度。

Description

量子态驱动信号发生器、装置、以及量子计算机系统
技术领域
本申请属于量子领域,特别是一种量子态驱动信号发生器、装置、以及量子计算机系统。
背景技术
量子处理器为执行量子计算的核心部件,量子处理器上集成有多个量子位,为了保证量子位的正常工作,需要为量子位提供多种驱动信号,例如驱动量子位工作频率的频率驱动信号、对量子位的量子态进行驱动和读取的微波驱动信号。其中,微波驱动信号通过与量子位的共振实现驱动效果,因此微波驱动信号的频率与量子位相近,通常为吉赫兹(GHz),采用变频技术将携带量子位的量子态的驱动编码信息的中频信号处理为微波驱动信号施加至量子位。因此需要搭建专门的量子测控系统,并在量子测控系统内设置脉冲信号源模块输出中频信号。
随着量子技术的发展,量子处理器上集成量子位的数量越来越多,量子处理器上执行的量子计算任务也越来越复杂,对应的量子测控系统中需要集成的脉冲信号源模块的数量也越来越多,导致且多个脉冲信号源模块的时钟难以同步,使得脉冲信号源模块输出的多个中频信号之间不同步,进而使得最终施加至量子处理器的微波驱动信号不同步,降低量子处理器的计算精度。
因此,如何提高量子测控系统内多个脉冲信号源模块的时钟同步成为本领域亟待解决的技术问题。
需要说明的是,公开于本申请背景技术部分的信息仅仅旨在加深对本申请一般背景技术的理解,而不应当被视为承认或以任何形式暗示该信息构成已为本领域技术人员所公知的现有技术。
发明内容
本申请的目的是提供一种量子态驱动信号发生器、装置、以及量子计算机系统,本申请提升了用于驱动量子态的脉冲信号的同步精度。
本申请技术方案具体如下:
本申请的一方面提供了一种量子态驱动信号发生器,包括多个脉冲信号输出模块组,每个所述脉冲信号输出模块组均包括:
第一时钟模块,其被配置为依据接收的时钟源信号和秒脉冲信号分发多个相互同步的工作时钟信号;其中,所述秒脉冲信号用于对多个所述工作时钟信号进行对准;
控制模块,其被配置为接收任务数据和触发信号并依据所述工作时钟信号转发所述任务数据和所述触发信号;
多个信号输出模块,各所述信号输出模块被配置为响应所述触发信号并依据接收到的所述任务数据和所述工作时钟信号输出多路用于携带量子位的量子态编码信息的脉冲信号;
其中,多个所述脉冲信号输出模块组的控制模块之间通信同步连接。
如上所述的量子态驱动信号发生器,优选的,还包括板卡主体,多个所述脉冲信号输出模块组集成于所述板卡主体上。
如上所述的量子态驱动信号发生器,优选的,多个所述脉冲信号输出模块组的控制模块之间通过GPIO接口通信连接。
如上所述的量子态驱动信号发生器,优选的,多个所述脉冲信号输出模块组的控制模块之间通过LVDS接口通信连接。
如上所述的量子态驱动信号发生器,优选的,各所述脉冲信号输出模块组的控制模块具体被配置为依据LVDS协议同步工作时钟信号。
如上所述的量子态驱动信号发生器,优选的,各所述脉冲信号输出模块组的控制模块具体被配置为依据LVDS协议同步转发所述触发信号至各所述脉冲信号输出模块组的信号输出模块。
如上所述的量子态驱动信号发生器,优选的,所述脉冲信号输出模块组还包括存储器,所述存储器与所述控制模块通信连接,用于存储所述任务数据。
如上所述的量子态驱动信号发生器,优选的,所述脉冲信号输出模块组还包括第二时钟模块,其被配置为输出用于所述存储器工作的时钟信号。
如上所述的量子态驱动信号发生器,优选的,还包括电源模块,所述电源模块被配置为提供各所述所述脉冲信号输出模块组的所述第一时钟模块、所述控制模块、以及所述信号输出模块工作的电源信号。
如上所述的量子态驱动信号发生器,优选的,所述控制模块包括FPGA或MCU或MPU或DSP。
如上所述的量子态驱动信号发生器,优选的,所述信号输出模块包括DAC。
本申请再一方面提供一种量子驱动装置,包括背板、以及多个上述任一项所述的量子态驱动信号发生器,多个所述量子态驱动信号发生器集成于所述背板上。
本申请再一方面提供一种量子控制系统,包括中控系统、以及多个上述的量子驱动装置,所述中控系统被配置为控制多个所述量子驱动装置输出用于驱动量子位的量子态的脉冲信号。
本申请再一方面提供一种量子计算机系统,包括上述的量子控制系统和量子处理器,所述量子处理器基于所述量子控制系统输出的脉冲信号执行量子计算。
与现有技术相比,本申请具有以下效果:
本申请提供一种量子态驱动信号发生器,包括多个脉冲信号输出模块组,每个所述脉冲信号输出模块组包括第一时钟模块、控制模块以及多个信号输出模块;其中,第一时钟模块被配置为依据接收的时钟源信号和秒脉冲信号分发多个相互同步的工作时钟信号,所述秒脉冲信号用于对多个工作时钟信号进行对准;控制模块被配置为接收任务数据并依据所述工作时钟信号转发所述任务数据和触发信号;各所述信号输出模块被配置为响应所述触发信号并依据接收到的所述任务数据和所述工作时钟信号输出多路用于携带量子位的量子态编码信息的脉冲信号;此外,多个所述控制模块之间通信连接。本申请通过第一时钟模块接收时钟源信号并分成多个工作时钟信号确保多个工作时钟信号是同源的,并采用秒脉冲信号对多个工作时钟信号进行对准,确保分发至一个脉冲信号输出模块组的控制模块和信号输出模块的多个工作时钟信号之间的同步精度非常高;并且多个脉冲信号输出模块组上的控制模块之间相互通信同步连接,多个控制模块之间通过通信协议确保工作时钟信号同步以及转发至各信号输出模块的触发信号同步,进而确保多个脉冲信号输出模块组上所有多个信号输出模块依据从控制模块接收到任务数据和触发信号输出的用于驱动量子态的脉冲信号的同步精度非常高,提升量子处理器的计算精度。
本申请提出的量子驱动装置、量子控制系统以及量子计算机系统,与所述量子态驱动信号发生器属于同一申请构思,因此具有相同的有益效果,在此不做赘述。
附图说明
图1为本申请实施例提供现有技术搭建的量子测控系统的示意图;
图2为本申请实施例提供的一种量子态驱动信号发生器的示意图一;
图3为本申请实施例提供的一种量子态驱动信号发生器的示意图二;
图4为本申请实施例提供的一种量子驱动装置的示意图。
附图标记说明:
1-脉冲信号输出模块组,11-第一时钟模块,12-控制模块,13-信号输出模块,14-存储器,15-第二时钟模块,16-第三时钟模块。
具体实施方式
以下详细描述仅是说明性的,并不旨在限制实施例和/或实施例的应用或使用。此外,无意受到前面的“背景技术”或“发明内容”部分或“具体实施方式”部分中呈现的任何明示或暗示信息的约束。
为使本申请实施例的目的、技术方案和优点更加清楚,现在参考附图描述一个或多个实施例,其中,贯穿全文相似的附图标记用于指代相似的组件。在下面的描述中,出于解释的目的,阐述了许多具体细节,以便提供对一个或多个实施例的更透彻的理解。然而,很明显,在各种情况下,可以在没有这些具体细节的情况下实践一个或多个实施例,各个实施例在不矛盾的前提下可以相互结合相互引用。
需要说明的是,本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
一般的,一个量子处理器上设有多个量子位以及数据传输线,每个量子位包括相互耦合连接的探测器和量子位装置,其中,量子位装置可以为利用超导约瑟夫森结和对地电容构成的人造超导量子位,探测器可以为谐振腔。量子位装置上设置有第一控制信号线和第二控制信号线,与量子位装置耦合连接的探测器上设有第三控制信号线,其中,第一控制信号线用于传输对量子位装置进行量子态信息调控的量子态调控信号,第二控制信号线用于传输对量子位装置进行频率参数调控的频率调控信号,而第三控制信号线既用于传输对探测器进行测量读取的测量信号又用于将探测器返回的读取回传信号输出,以实现对量子位装置状态的间接读取测量。因此,用于量子处理器中量子位调控和测量的量子控制系统需要生成并输出三种控制信号分别提供给第一至第三控制信号线,以实现对量子处理器中量子位的调控和测量。
如图1所示的现有技术中利用商用仪器搭建的量子测控系统。众所周知,量子处理器上有多个量子位,量子计算任务可以由单个量子位执行,也可以由多个量子位协同执行。为了保证各量子位的正常工作,需要为量子位提供多种驱动信号,例如驱动单个量子位或多个量子位执行门操作的频率驱动信号。具体的,包括驱动单个量子位执行门操作的单比特门频率驱动信号,由直流信号源提供,还包括多比特门频率驱动信号,由脉冲信号源提供。此外,在量子位执行量子计算时,还需要将量子位调控至目标量子态,具体的,通过微波信号源输出量子态驱动信号进行调控。当量子处理器运算完量子计算时,还需要通过信号采集设备和信号处理设备对量子处理器的运行结果进行测量和处理获得计算结果。
多个信号源通常为相互独立的商用信号源,而且当量子处理器上的量子位数量非常多,执行量子计算时需要提供多种同一类型的驱动信号时,一个信号源也无法满足驱动信号的数量要求,需要多个同一类型的信号源协同提供。可以想象的是,当多个独立的商用信号源协同为量子处理器提供量子态驱动信号执行量子计算时,各信号源之间的时钟存在误差,使得输出量子态驱动信号的同步性难以得到保证,直接影响对量子处理器的驱动效果,进而影响量子处理器执行量子计算的精度。
如图2所示,本申请提供一种量子态驱动信号发生器,包括多个脉冲信号输出模块组1,每个所述脉冲信号输出模块组1均包括:第一时钟模块11,其被配置为依据接收的时钟源信号和秒脉冲信号分发多个相互同步的工作时钟信号;其中,所述秒脉冲信号用于对多个所述工作时钟信号进行对准;控制模块12,其被配置为接收任务数据和触发信号并依据所述工作时钟信号转发所述任务数据和所述触发信号;多个信号输出模块13,各所述信号输出模块13被配置为响应所述触发信号并依据接收到的所述任务数据和所述工作时钟信号输出多路用于携带量子位的量子态编码信息的脉冲信号;其中,多个所述脉冲信号输出模块组1的控制模块12之间通信同步连接。
通过第一时钟模块11接收时钟源信号分发出多个工作时钟信号,并通过秒脉冲信号将多个工作时钟信号对准,确保分发至控制模块12和信号输出模块13工作时钟信号是相互同步的。通过控制模块12接收任务数据和触发信号并转发至信号输出模块13,通过触发信号确保多个信号输出模块13之间的触发也是同步的,进而确保多个信号输出模块13依据任务参数输出的多个用于携带量子态编码信息的脉冲信号是高度同步的。其中,量子态编码信息包含对量子位的量子态的驱动信息。
采用一个第一时钟模块11、一个控制模块12以及多个信号输出模块13构成一个脉冲信号输出模块组1,为若干个量子位提供量子态驱动信号。可以理解的是,一个控制模块12的驱动能力是有限的,即一个脉冲信号输出模块组1内集成的信号输出模块13的数量也是有限的,对应的一个脉冲信号输出模块组1输出的用于驱动量子位的量子态的脉冲信号数量也是有限的,可以为有限数量的量子位提供高度同步的携带量子态编码信息的脉冲信号。然而,随着量子计算的发展,量子处理器上集成的量子位的数量成倍增加,需要的量子态驱动信号的数量对应增加,一个脉冲信号输出模块组1无法满足需求,需要采用多个脉冲信号输出模块组1。
本申请在实施时,将多个脉冲信号输出模块组1的控制模块12之间通信连接,使得多个控制模块12之间可以实现同步,如工作时钟信号的同步、转发任务数据和触发信号的同步,确保所有的信号输出模块13之间是同步的,进而确保输出至量子处理器上所有用于驱动量子位量子态的脉冲信号是同步的。
此外,驱动量子处理器上量子位的量子态的脉冲信号通常为正弦波信号,通过调节正弦波信号的幅值、脉宽、相位等参数使得量子位的量子态达到预设值,执行量子计算。
本申请通过第一时钟模块11接收时钟源信号并分成多个工作时钟信号确保多个工作时钟信号是同源的,并采用秒脉冲信号对多个工作时钟信号进行对准,确保分发至一个脉冲信号输出模块组1的控制模块12和信号输出模块13的多个工作时钟信号之间的同步精度非常高;并且多个脉冲信号输出模块组1上的控制模块12之间相互通信同步连接,多个控制模块12之间通过通信协议确保工作时钟信号同步以及转发至各信号输出模块13的触发信号同步,进而确保多个脉冲信号输出模块组1上所有多个信号输出模块13依据从控制模块12接收到任务数据和触发信号输出的用于驱动量子态的脉冲信号的同步精度非常高,提升量子处理器的计算精度。
作为本申请实施例的一种实施方式,所述量子态驱动信号发生器还包括板卡主体,多个所述脉冲信号输出模块组1集成于所述板卡主体上。具体的,每个脉冲信号输出模块组1的第一时钟模块11、控制模块12和多个信号输出模块13均为集成电路,采用板卡主体将所有的功能模块均集成到一个板卡上,体积小、集成度高,便于扩展。
作为本申请实施例的一种实施方式,多个所述脉冲信号输出模块组1的控制模块12之间通过GPIO接口通信连接。不同脉冲信号输出模块组1的控制模块12通过GPIO接口通信连接,GPIO接口损耗低、封装尺寸小、布线简单、易于集成。
作为本申请实施例的一种实施方式,多个所述脉冲信号输出模块组1的控制模块12之间通过LVDS接口通信连接。不同脉冲信号输出模块组1的控制模块12通过LVDS接口通信连接,通信性能稳定、信息传输速率高,便于准确的获得配置信息和工作状态,确保整个量子态驱动信号发生器的性能稳定。
作为本申请实施例的一种实施方式,各所述脉冲信号输出模块组1的控制模块12具体被配置为依据LVDS协议同步工作时钟信号。每个脉冲信号输出模块组1内的第一时钟模块11依据接收的时钟源信号和秒脉冲信号确保分发的多个工作时钟信号是相互同步的,多个脉冲信号输出模块组1之间的工作时钟信号通过各控制模块12依据LVDS协议获得各工作时钟信号的配置信息确保多个脉冲信号输出模块组1输出的脉冲信号同步。
作为本申请实施例的一种实施方式,各所述脉冲信号输出模块组1的控制模块12具体被配置为依据LVDS协议同步转发所述触发信号至各所述脉冲信号输出模块组1的信号输出模块13。每个脉冲信号输出模块组1内的控制模块12会将接收到的任务数据和触发信号转发至该模块组内的信号输出模块13,确保该模块组内的各信号输出模块13输出的脉冲信号的同步。多个脉冲信号输出模块组1之间通过各个控制模块12依据LVDS协议获得各触发信号的配置信息,确保多个脉冲信号输出模块组1输出的脉冲信号的同步。
如图3所示,作为本申请实施例的一种实施方式,所述脉冲信号输出模块组1还包括存储器14,所述存储器14与所述控制模块12通信连接,用于存储所述任务数据。任务数据具体包括脉冲信号的信号波形参数、信号波形时序等,其中,信号波形参数具体为信号输出模块13输出的脉冲信号的波形参数,如脉冲幅度、脉冲宽度、相位等;信号波形时序则为脉冲信号的施加时间,量子处理器执行量子计算任务时,在量子位上施加的多个驱动信号是有时间顺序的,需要严格按照预设的时间顺序施加驱动信号,确保对量子位的驱动效果和精度。对于量子计算任务而言,对应的任务数据占用的内存通常比较大,通过控制模块12接收后存储在存储器14中,并在需要转发时从存储器14中读取,节省控制模块12的内存消耗。在本实施例中,存储器14优选DDR,DDR的数量可以为多个,在其他实施例中还可选用其它具有类似数据存储功能的器件,在此不做限制。
如图3所示,作为本申请实施例的一种实施方式,所述脉冲信号输出模块组1还包括第二时钟模块15,其被配置为输出用于所述存储器14工作的时钟信号。具体的,第二时钟模块15可以包括晶振,并通过锁相环电路连接存储器14,为存储器14提供稳定的高频时钟信号。此外,各脉冲信号输出模块组1还包括第三时钟模块16,其被配置为输出用于配置所述控制模块12的时钟信号。控制模块12在工作之前,也需要对其内置参数进行配置,例如时钟信号,通过第三时钟模块16对控制模块12的内置时钟参数进行配置,确保控制模块12的正常工作。
需要补充的是,第一时钟模块11分发至控制模块12的工作时钟信号,是控制模块12控制多个信号输出模块13协同输出脉冲波形的时钟信号,控制模块12为主动配置,对信号输出模块13的工作时钟信号进行配置;而采用第三时钟模块16对控制模块12的内置时钟进行配置时,控制模块12为被动配置。通过第一时钟模块11和第三时钟模块16对控制模块12的内置时钟参数以及工作时钟参数进行配置,确保控制模块12在执行量子计算任务时的时钟性能稳定。此外,第二时钟模块15和第三时钟模块16均可以采用晶振,便于集成。
作为本申请实施例的一种实施方式,量子态驱动信号发生器还包括若干信号连接器,各所述信号连接器被配置为接收所述时钟源信号和/或所述秒脉冲信号,和/或输出所述脉冲信号。时钟源信号和秒脉冲信号均为外部发送的信号,而且信号输出模块13生成的脉冲信号也需要输出至量子处理器上,采用信号连接器用于接收和/或输出信号,便于电缆连接和拆卸。在本实施例中,信号连接器优先SSMA射频连接器,固定在板卡主体上,体积小、结构、性能稳定,在其他实施例中还可选用其它具有类似功能的器件,在此不做限制。
作为本申请实施例的一种实施方式,所述的量子态驱动信号发生器,还包括电源模块,所述电源模块被配置为提供各所述所述脉冲信号输出模块组1的所述第一时钟模块11、所述控制模块12、以及所述信号输出模块13工作的电源信号。第一时钟模块11、第一控制模块12以及多个信号输出模块13均为有源器件,通过设置电源模块为各功能模块提供工作的电源信号。
作为本申请实施例的一种实施方式,所述控制模块12包括FPGA或MCU或MPU或DSP。控制模块12为具有数据转发与处理功能的器件,一般可选用FPGA(Field ProgrammableGate Array)、MCU(Microcontroller Unit)、MPU(Microprocessor Unit)或DSP(DigitalSignal Processor)等。在本实施例中,控制模块12优选为FPGA,在其他实施例中还可选用其它具有类似数据处理功能的器件,在此不做限制。
作为本申请实施例的一种实施方式,所述信号输出模块13包括DAC。信号输出模块13为根据任务数据输出脉冲信号的器件,一般可以选用DAC(Digital to analogconverter)。在本实施例中,脉冲信号用于驱动量子位量子态的正弦波信号,通过对正弦波信号的脉冲幅度、脉冲宽度、相位等参数进行调节;因此,在本实施例中,优选采样率为3GHz左右的DAC作为信号输出模块13,确保输出的脉冲信号的精度高,进而确保对量子位的量子态的驱动精度。
如上所述,在本实施例中,控制模块12优选FPGA,信号输出模块13优选DAC,控制模块12和多个所述信号输出模块13之间通过JESD204B接口通信,任务数据传输效率高效,而且减少了板卡主体的布板空间,减小了器件的引脚和封装大小,有利于集成。
如图4所示,基于同一申请构思,本申请实施例还提供一种量子驱动装置,包括背板、以及多个上述任一项所述的量子态驱动信号发生器,多个所述量子态驱动信号发生器集成于所述背板上。量子态驱动信号发生器的各个模块均可以采用集成器件,集成在板卡主体上;并将多个板卡主体集成在一个背板上,使得一个背板上集成多个量子态驱动信号发生器,便于扩展,为更多位的量子处理器提供用于量子态编码的驱动信号。
基于同一申请构思,本申请实施例还提供一种量子控制系统,包括中控系统、以及多个上述的量子驱动装置,所述中控系统被配置为控制多个所述量子驱动装置输出用于驱动量子位的量子态的脉冲信号。随着量子技术发展,量子处理器上的量子位数量越来越多,需要更多的量子驱动装置作为信号源为量子位提供量子态驱动信号,当量子驱动装置的数量也越来越多时,采用中控系统对多个量子驱动装置进行控制,即提供过背板实现对量子驱动装置上的多个量子态驱动信号发生器的控制,确保整个控制系统的时钟同步、触发同步的稳定性。
基于同一申请构思,本申请实施例还提供一种量子计算机系统,包括上述的量子控制系统和量子处理器,所述量子处理器基于所述量子控制系统输出的脉冲信号执行量子计算。
以上依据图式所示的实施例详细说明了本申请的构造、特征及作用效果,以上所述仅为本申请的较佳实施例,但本申请不以图面所示限定实施范围,凡是依照本申请的构想所作的改变,或修改为等同变化的等效实施例,仍未超出说明书与图示所涵盖的精神时,均应在本申请的保护范围内。

Claims (14)

1.一种量子态驱动信号发生器,其特征在于,包括多个脉冲信号输出模块组,每个所述脉冲信号输出模块组均包括:
第一时钟模块,其被配置为依据接收的时钟源信号和秒脉冲信号分发多个相互同步的工作时钟信号;其中,所述秒脉冲信号用于对多个所述工作时钟信号进行对准;
控制模块,其被配置为接收任务数据和触发信号并依据所述工作时钟信号转发所述任务数据和所述触发信号;
多个信号输出模块,各所述信号输出模块被配置为响应所述触发信号并依据接收到的所述任务数据和所述工作时钟信号输出多路用于携带量子位的量子态编码信息的脉冲信号;
其中,多个所述脉冲信号输出模块组的控制模块之间通信同步连接。
2.根据权利要求1所述的量子态驱动信号发生器,其特征在于,还包括板卡主体,多个所述脉冲信号输出模块组集成于所述板卡主体上。
3.根据权利要求1所述的量子态驱动信号发生器,其特征在于,多个所述脉冲信号输出模块组的控制模块之间通过GPIO接口通信连接。
4.根据权利要求1所述的量子态驱动信号发生器,其特征在于,多个所述脉冲信号输出模块组的控制模块之间通过LVDS接口通信连接。
5.根据权利要求4所述的量子态驱动信号发生器,其特征在于,各所述脉冲信号输出模块组的控制模块具体被配置为依据LVDS协议同步所述工作时钟信号。
6.根据权利要求4所述的量子态驱动信号发生器,其特征在于,各所述脉冲信号输出模块组的控制模块具体被配置为依据LVDS协议同步转发所述触发信号至各所述脉冲信号输出模块组的信号输出模块。
7.根据权利要求1所述的量子态驱动信号发生器,其特征在于,所述脉冲信号输出模块组还包括存储器,所述存储器与所述控制模块通信连接,用于存储所述任务数据。
8.根据权利要求7所述的量子态驱动信号发生器,其特征在于,所述脉冲信号输出模块组还包括第二时钟模块,其被配置为输出用于所述存储器工作的时钟信号。
9.根据权利要求1所述的量子态驱动信号发生器,其特征在于,还包括电源模块,所述电源模块被配置为提供各所述所述脉冲信号输出模块组的所述第一时钟模块、所述控制模块、以及所述信号输出模块工作的电源信号。
10.根据权利要求1所述的量子态驱动信号发生器,其特征在于,所述控制模块包括FPGA或MCU或MPU或DSP。
11.根据权利要求1所述的量子态驱动信号发生器,其特征在于,所述信号输出模块包括DAC。
12.一种量子驱动装置,其特征在于,包括背板、以及多个如权利要求1-11任一项所述的量子态驱动信号发生器,多个所述量子态驱动信号发生器集成于所述背板上。
13.一种量子控制系统,其特征在于,包括中控系统、以及多个如权利要求12所述的量子驱动装置,所述中控系统被配置为控制多个所述量子驱动装置输出用于驱动量子位的量子态的脉冲信号。
14.一种量子计算机系统,其特征在于,包括权利要求13所述的量子控制系统和量子处理器,所述量子处理器基于所述量子控制系统输出的脉冲信号执行量子计算。
CN202210671951.6A 2022-06-14 2022-06-14 量子态驱动信号发生器、装置、以及量子计算机系统 Pending CN117273159A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210671951.6A CN117273159A (zh) 2022-06-14 2022-06-14 量子态驱动信号发生器、装置、以及量子计算机系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210671951.6A CN117273159A (zh) 2022-06-14 2022-06-14 量子态驱动信号发生器、装置、以及量子计算机系统

Publications (1)

Publication Number Publication Date
CN117273159A true CN117273159A (zh) 2023-12-22

Family

ID=89214734

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210671951.6A Pending CN117273159A (zh) 2022-06-14 2022-06-14 量子态驱动信号发生器、装置、以及量子计算机系统

Country Status (1)

Country Link
CN (1) CN117273159A (zh)

Similar Documents

Publication Publication Date Title
US7728753B2 (en) Continuous synchronization for multiple ADCs
KR100810817B1 (ko) 집적 회로
CN101178612B (zh) 用于提供扩展时钟信号的芯片、存储控制器和系统
TWI417700B (zh) 用於處理器晶片中頻率時脈的方法、系統和程式儲存裝置及管理施加至該處理晶片的電力之方法
CN104155630A (zh) 高速数据录取存储与回放系统
ATE254775T1 (de) Schneller zufallszahlengenerator
CN113109773A (zh) 一种基于vpx的分布式雷达回波信号模拟系统及方法
US10261539B2 (en) Separate clock synchronous architecture
CN218181513U (zh) 一种i2s主从模式控制电路
CN111049523A (zh) 一种并串转换单元、并串转换器及时间交织adc集成电路
CN116132011A (zh) 时钟同步系统及方法
US10141949B1 (en) Modular serializer and deserializer
CN117273159A (zh) 量子态驱动信号发生器、装置、以及量子计算机系统
CN105929348A (zh) 一种磁共振谱仪及基于fpga的磁共振谱仪控制装置
CN217085560U (zh) 一种超导量子计算的反馈测控装置及系统
CN117273153A (zh) 量子位频率驱动信号发生器、以及量子计算机系统
CN215867554U (zh) 一种任意波形发生器底板
EP4099608A1 (en) Clock synchronization system, method for controlling signal synchronization, and storage medium
CN116090566B (zh) 量子控制装置、量子控制系统和量子计算机
CN112671403A (zh) 一种时钟分频系统、方法及设备
CN219642278U (zh) 时钟信号发生器、信号源、量子控制系统及量子计算机
CN117273154A (zh) 量子位测量装置、量子测量系统、以及量子计算机
CN116955258B (zh) 一种可灵活连接的触发连接器、信号采集控制设备及系统
CN221927012U (zh) 一种时钟系统、片上系统及电子设备
CN221149358U (zh) 量子比特控制信号生成装置、量子测控系统和量子计算机

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination