CN117174031A - 显示面板及其驱动方法、显示装置 - Google Patents

显示面板及其驱动方法、显示装置 Download PDF

Info

Publication number
CN117174031A
CN117174031A CN202311141428.3A CN202311141428A CN117174031A CN 117174031 A CN117174031 A CN 117174031A CN 202311141428 A CN202311141428 A CN 202311141428A CN 117174031 A CN117174031 A CN 117174031A
Authority
CN
China
Prior art keywords
level
frame
module
display panel
scan signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311141428.3A
Other languages
English (en)
Inventor
卢伟荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hubei Changjiang New Display Industry Innovation Center Co Ltd
Original Assignee
Hubei Changjiang New Display Industry Innovation Center Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hubei Changjiang New Display Industry Innovation Center Co Ltd filed Critical Hubei Changjiang New Display Industry Innovation Center Co Ltd
Priority to CN202311141428.3A priority Critical patent/CN117174031A/zh
Publication of CN117174031A publication Critical patent/CN117174031A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开了一种显示面板及其驱动方法、显示装置。显示面板包括像素电路和发光元件,像素电路包括驱动模块和阈值补偿模块,阈值补偿模块连接驱动模块的控制端,阈值补偿模块用于补偿驱动模块的阈值电压,阈值补偿模块的控制端接入第一扫描信号;像素电路的数据刷新周期包括刷新帧和保持帧;在保持帧,第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV11|,在刷新帧,第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV12|,|ΔV11|>|ΔV12|。根据本申请实施例,能够改善显示面板容易出现闪烁的问题。

Description

显示面板及其驱动方法、显示装置
技术领域
本申请涉及显示技术领域,具体涉及一种显示面板及其驱动方法、显示装置。
背景技术
显示面板中,通常设置有像素电路和发光元件,像素电路中的驱动模块能够依据其所接收到的数据信号产生驱动电流,从而驱动发光元件进行发光,使得显示面板呈现出相应亮度的显示画面。
随着显示技术的发展,显示面板可广泛应用于各种显示场景,例如显示面板可应用于低刷新率场景。然而由于驱动模块的控制端容易发生漏电流,导致显示面板在低刷新率场景显示的情况下容易出现闪烁的问题。
发明内容
本申请实施例提供一种显示面板及其驱动方法、显示装置,能够改善显示面板容易出现闪烁的问题。
第一方面,本申请实施例提供一种显示面板,包括像素电路和发光元件,像素电路包括驱动模块和阈值补偿模块,阈值补偿模块连接驱动模块的控制端,阈值补偿模块用于补偿驱动模块的阈值电压,阈值补偿模块的控制端接入第一扫描信号;像素电路的数据刷新周期包括刷新帧和保持帧;在保持帧,第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV11|,在刷新帧,第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV12|,|ΔV11|>|ΔV12|。
基于相同的发明构思,第二方面,本申请实施例提供一种显示面板的驱动方法,显示面板像素电路和发光元件,像素电路包括驱动模块和阈值补偿模块,阈值补偿模块连接驱动模块的控制端,阈值补偿模块用于补偿驱动模块的阈值电压,阈值补偿模块的控制端接入第一扫描信号;像素电路的数据刷新周期包括刷新帧和保持帧;
驱动方法包括:
在保持帧,控制第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV11|,在刷新帧,控制第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV12|,|ΔV11|>|ΔV12|。
基于相同的发明构思,第三方面,本申请实施例提供一种显示装置,包括如第一方面实施例所述的显示面板。
本申请实施例中,动态设定第一扫描信号的无效电平与有效电平的差值,增大第一扫描信号在保持帧内的无效电平与有效电平的差值绝对值,如此一来,可使阈值补偿模块关闭的更紧,从而能够减小驱动模块的控制端与阈值补偿模块之间的漏电可能性,从而使一帧内发光阶段的亮度更加均衡,减小亮度变化,改善显示面板在低刷新频率下容易出现闪烁的问题。
附图说明
通过阅读以下参照附图对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征,附图并未按照实际的比例绘制。
图1示出本申请实施例提供的显示面板中像素电路的一种结构示意图;
图2示出本申请实施例提供的显示面板中像素电路的另一种结构示意图;
图3示出本申请实施例提供的显示面板中像素电路的又一种结构示意图;
图4示出本申请实施例提供的显示面板中像素电路的又一种结构示意图;
图5示出本申请实施例提供的显示面板中像素电路的又一种结构示意图;
图6示出本申请实施例提供的显示面板中像素电路的又一种结构示意图;
图7示出本申请实施例提供的显示面板中第一扫描信号的一种时序示意图;
图8示出本申请实施例提供的显示面板中第一扫描信号的另一种时序示意图;
图9示出本申请实施例提供的显示面板中第一扫描信号的又一种时序示意图;
图10示出本申请实施例提供的显示面板中第一扫描信号的又一种时序示意图;
图11示出本申请实施例提供的显示面板中第一扫描信号的一种电平示意图;
图12示出本申请实施例提供的显示面板中第二扫描信号的一种数值示意图;
图13示出本申请实施例提供的显示面板的驱动方法的一种流程示意图;
图14示出本申请实施例提供的显示面板的驱动方法的另一种流程示意图;
图15示出本申请实施例提供的显示装置的一种结构示意图。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本申请,并不被配置为限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
应当理解,在描述部件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将部件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
在本申请实施例中,术语“电连接”可以是指两个组件直接电连接,也可以是指两个组件之间经由一个或多个其它组件电连接。
术语“连接”可以是指“电连接”或“不通过中间晶体管电连接”。
在不脱离本申请的精神或范围的情况下,在本申请中能进行各种修改和变化,这对于本领域技术人员来说是显而易见的。因而,本申请意在覆盖落入所对应权利要求(要求保护的技术方案)及其等同物范围内的本申请的修改和变化。需要说明的是,本申请实施例所提供的实施方式,在不矛盾的情况下可以相互组合。
本申请实施例提供了一种显示面板及其驱动方法、显示装置,以下将结合附图对显示面板及其驱动方法、显示装置的各实施例进行说明。
如图1至图6所示,本申请实施例提供的显示面板可包括像素电路10和发光元件L。发光元件L可以是有机发光二极管(Organic Light Emitting Diode,OLED),当然,发光元件L也可以是其它类型的发光元件。
像素电路10包括驱动模块11和阈值补偿模块12,阈值补偿模块12连接驱动模块11的控制端。驱动模块11用于为发光元件L提供驱动电流。阈值补偿模块12用于补偿驱动模块11的阈值电压,阈值补偿模块12的控制端接入第一扫描信号S1。
示例性的,驱动模块11可包括驱动晶体管T1,阈值补偿模块12的第一端可连接驱动晶体管T1的漏极,阈值补偿模块12的第二端以及驱动晶体管T1的栅极可连接于节点N1。
示例性的,如图1至图6所示,本申请实施例提供的像素电路10,还可包括复位模块13、数据写入模块14。复位模块13连接于驱动晶体管T1的栅极,用于为驱动晶体管T1的栅极提供复位信号Vref。数据写入模块14连接于驱动晶体管T1的第一极(即N2节点),用于为驱动晶体管T1提供数据信号Vdata。
此外,像素电路10还可以包括初始化模块16,用于为发光元件L提供初始化信号Vini;发光控制模块15,用于选择性地允许发光元件L进入发光阶段,可选的,发光控制模块15包括第一发光控制模块151和第二发光控制模块152,第一发光控制模块151连接于第一电源信号端PVDD与驱动晶体管T1的一极之间,第二发光控制模块152连接于驱动晶体管T1的另一极与发光元件L之间。
可选的,本实施例中,阈值补偿模块12的控制端接收第一扫描信号S1,第一扫描信号S1控制阈值补偿模块13的开启和关断;复位模块13的控制端接收第二扫描信号S2,第二扫描信号S2控制复位模块13的开启和关断;数据写入模块14的控制端接收第三扫描信号S3,第三扫描信号S3控制数据写入模块14的开启和关断;初始化模块16的控制端接收第四扫描信号S4,第四扫描信号S4控制初始化模块16的开启和关断;发光控制模块15的控制端接收发光控制信号EM,发光控制信号EM控制发光控制模块15的开启和关断。
另外,可选的,本实施例中,阈值补偿模块12包括阈值补偿晶体管T2,第一扫描信号S1控制阈值补偿晶体管T2的开启和关断;复位模块13包括复位晶体管T3,第二扫描信号S2控制复位晶体管T3的开启和关断;数据写入模块14包括数据写入晶体管T4,第三扫描信号S3控制数据写入晶体管T1的开启和关断;初始化模块16包括初始化晶体管T7,第四扫描信号S4控制初始化晶体管T7的开启和关断;第一发光控制模块151包括第一发光控制晶体管T5,第二发光控制模块152包括第二发光控制晶体管T5,发光控制信号EM控制第一发光控制晶体管T5和第二发光控制晶体管T6的开启和关断。
需要说明的是,如图3-图6所示,像素电路还可以包括偏置调节模块17,用于为驱动晶体管T1提供偏置调节信号DVH,以对驱动晶体管T1进行编制状态调节。可选的,如图3和图5所示,偏置调节模块17连接于驱动晶体管T1的第一极(即N2节点);如图4和图6所示,偏置调节模块17连接于驱动晶体管T1的第二极(即N3节点)。可选的,偏置调节模块17的控制端接收偏置调节控制信号SV,偏置调节控制信号SV控制偏置调节模块17的开启和关断;偏置调节模块17包括偏置调节晶体管T8,偏置调节控制信号SV控制偏置调节晶体管T8的开启和关断。
示例性的,偏置调节信号DVH均可用于调整驱动晶体管T1的偏置状态,第一偏置调节信号Vpark、偏置调节信号DVH的电压值可大于数据信号Vdata的电压值。
另外,需要说明的是,如图1、图3、图4所示的像素电路,驱动晶体管T1为PMOS型晶体管,其中,像素电路还包括存储电容C1,存储电容C1的第一极连接于第一电源信号端,第二极连接于驱动晶体管T1的栅极,用于存储传输至驱动晶体管T1栅极的信号。如图2、图5、图6所示的像素电路,驱动晶体管T1为NMOS型晶体管,其中,像素电路还包括存储电容C1,存储电容C1的第一极连接于发光元件L,第二极连接于驱动晶体管T1的栅极,用于存储传输至驱动晶体管T1栅极的信号。驱动晶体管T1为PMOS型晶体管,复位信号Vref的电压值为负值。驱动晶体管T1为NMOS型晶体管,复位信号Vref的电压值为正值。
另外,发光元件的第二极连接第二电源信号端PVEE,通过电源信号端PVDD与PVEE之间的电势差,产生驱动电流,从而驱动发光元件进行发光。本申请实施例中,正性电源信号,可以为PVDD信号,负性电源信号,可以为PVEE信号。
另外,如图1、图3、图4所示的像素电路,阈值补偿晶体管T2、复位晶体管T3为PMOS型晶体管,如图2、图5、图6所示的像素电路,阈值补偿晶体管T2、复位晶体管T3为NMOS型晶体管。
此外,图1-图6只是示例性地提供了几种像素电路的结构,但不包括全部,复位信号的电压值满足本申请中的限定的其他像素电路,都属于本申请实施例保护的范围,本实施例对此不再赘述。
本申请实施例中,显示面板可支持低刷新频率显示。示例性的,可通过跳帧的方式实现低刷新频率,例如,120HZ通过插入一个保持帧可得到60HZ的低刷新频率,120HZ通过插入两个保持帧可得到40HZ的低刷新频率。
示例性的,在熄屏显示模式(AOD模式)下,显示面板可支持低刷新频率显示,从而可降低功耗。
如图7所示,像素电路的数据刷新周期可包括刷新帧和保持帧。在保持帧,第一扫描信号S1的无效电平与有效电平的差值绝对值为|ΔV11|,在刷新帧,第一扫描信号S1的无效电平与有效电平的差值绝对值为|ΔV12|,|ΔV11|>|ΔV12|。
数据刷新周期的时长等于一帧的时长。数据刷新周期的倒数为数据刷新频率,数据刷新频率是指数据信号Vdata写入像素电路中驱动模块控制端的频率。当数据刷新周期越小时,数据刷新频率越大,表示驱动模块的控制端电位的变化频率也越大;反之,当数据刷新周期越大时,数据刷新频率越小,表示驱动模块的控制端电位的变化频率也越小。
在刷新帧内,数据信号Vdata写入驱动模块的控制端,在保持帧内,数据信号Vdata不再写入驱动模块的控制端。
第一扫描信号S1的无效电平指能够使阈值补偿模块12截止的电平,第一扫描信号S1的有效电平指能够使阈值补偿模块12导通的电平。例如,阈值补偿模块12包括PMOS型晶体管,则第一扫描信号S1的无效电平为高电平,第一扫描信号S1的有效电平为低电平。又例如,阈值补偿模块12包括NMOS型晶体管,则第一扫描信号S1的无效电平为低电平,第一扫描信号S1的有效电平为高电平。
由于驱动模块11的控制端和阈值补偿模块12连接,驱动模块11的控制端则存在通过阈值补偿模块12漏电流的可能。例如,阈值补偿模块12的晶体管为PMOS管,则存在从阈值补偿模块12流向节点N1的漏电流,导致节点N1的电位被拉高,也就是驱动模块11的控制端电位被拉高,使得显示面板在一帧内的每个发光阶段的亮度存在差异,亮度差异越大,闪烁感则越强烈。
而本申请实施例中,动态设定第一扫描信号的无效电平与有效电平的差值,增大第一扫描信号在保持帧内的无效电平与有效电平的差值绝对值,如此一来,可使阈值补偿模块关闭的更紧,从而能够减小驱动模块的控制端与阈值补偿模块之间的漏电可能性,从而使一帧内发光阶段的亮度更加均衡,减小亮度变化,改善显示面板在低刷新频率下容易出现闪烁的问题。
在一些可选的实施例中,可动态设定第一扫描信号的无效电平与有效电平中的至少一者,达到动态设定第一扫描信号的无效电平与有效电平的差值的目的。例如,在保持帧,第一扫描信号S1的无效电平的V11,第一扫描信号S1的有效电平为V12。在刷新帧,第一扫描信号S1的无效电平为V21,第一扫描信号S1的有效电平为V22。例如,如图8所示,|V11|>|V21|。又例如,如图9所示,|V21|>|V22|。又例如,如图10所示,|V11|>|V21|,且,|V21|>|V22|。
图8至图10中,以第一扫描信号S1的无效电平为高电平(高电平为正电平),第一扫描信号S1的有效电平为低电平(低电平为负电平)示意,也就是说,图8至图10中,V21、V11均大于0,V22、V22均小于0。需要说明的是,在阈值补偿模块12的晶体管为NMOS型晶体管的情况下,第一扫描信号S1的无效电平为低电平,第一扫描信号S1的有效电平为高电平。
本申请实施例中,可增大第一扫描信号在保持帧的无效电平的绝对值,或者,减小第一扫描信号在保持帧的有效电平的绝对值,或者,既增大第一扫描信号在保持帧的无效电平的绝对值,又减小第一扫描信号在保持帧的有效电平的绝对值,如此一来,可使阈值补偿模块关闭的更紧。
在一些可选的实施例中,保持帧包括第i个保持帧;在第i个保持帧,第一扫描信号的无效电平的V11(i),第一扫描信号的有效电平为V12(i);在刷新帧,第一扫描信号的无效电平为V21,第一扫描信号的有效电平为V22;|V11(i)-V21|=|V12(i)-V22|。
比如,V21为+7V,V22为-6V,V11(i)为+7.1V,V12(i)为-6.1V,或者,V11(i)为+7.2V,V12(i)为-6.2V,或者,V11(i)为+7.3V,V12(i)为-6.3V,等等。需要说明的是,本文中的符号“+”、“-”表示正负号。
本申请实施例中,在既增大第一扫描信号在保持帧的无效电平的绝对值,又减小第一扫描信号在保持帧的有效电平的绝对值的情况下,第一扫描信号的无效电平的变化幅度相对于第一扫描信号的有效电平的变化幅度可相等,这样可按照相同的变化步长调整第一扫描信号的无效电平及有效电平。
保持帧内不再进行数据信号Vdata的写入,时间越长,漏流问题会越严重。
在一些可选的实施例中,像素电路的数据刷新周期包括多个保持帧的情况下,多个保持帧对应的多个|ΔV11|可逐渐增大。即,任意相邻两个保持帧中,后一保持帧对应的|ΔV11|大于前一保持帧对应的|ΔV11|。第一扫描信号的无效电平与有效电平的差值的绝对值越大,更有利于阈值补偿模块关闭的更紧,从而更有利于减小驱动模块的控制端与阈值补偿模块之间的漏电可能性。
示例性的,可根据实际效果设置多个保持帧对应的多个|ΔV11|的最大值及最小值。
例如,以第一扫描信号的无效电平为高电平,第一扫描信号的有效电平为低电平,如表11所示,其中,VRGH表示第一扫描信号的无效电平,VRL_REG表示第一扫描信号的有效电平,Flicker表示显示面板的闪烁情况。
在保持帧,无效电平VRGH越大,有效电平VRL_REG越小,Flicker的值越负(Flicker的绝对值越大),Flicker的值越负,闪烁越不明显,即一帧内的亮度更加均衡。
在一些可选的实施例中,同一数据刷新周期内的多个保持帧可包括第i个保持帧和第i+1个保持帧。在第i个保持帧,第一扫描信号的无效电平的V11(i),第一扫描信号的有效电平为V12(i);在第i+1个保持帧,第一扫描信号的无效电平的V11(i+1),第一扫描信号的有效电平为V12(i+1);|V11(i+1)-V11(i)|=|V12(i+1)-V12(i)|。
例如,V11(i)为+7.1V,V12(i)为-6.1V,V11(i+1)为+7.2V,V12(i+1)为-6.2V,|V11(i+1)-V11(i)|=0.1,|V12(i+1)-V12(i)|=0.1。
又例如,V11(i)为+7.3V,V12(i)为-6.3V,V11(i+1)为+7.4V,V12(i+1)为-6.4V,|V11(i+1)-V11(i)|=0.1,|V12(i+1)-V12(i)|=0.1。
本申请实施例中,在既增大第一扫描信号在保持帧的无效电平的绝对值,又减小第一扫描信号在保持帧的有效电平的绝对值的情况下,第一扫描信号在相邻保持帧的无效电平的变化幅度与第一扫描信号在相邻保持帧的有效电平的变化幅度可相等,这样可按照相同的变化步长调整第一扫描信号的无效电平及有效电平在相邻帧之间的差异。
在一些可选的实施例中,像素电路的数据刷新周期包括第一数据刷新周期和第二数据刷新周期,第一数据刷新周期的时长第二数据刷新周期的时长不同。
在第一数据刷新周期内的第j个保持帧,第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV11(t1)|,在第二数据刷新周期内的第j个保持帧,第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV12(t2)|,|ΔV12(t1)|=|ΔV13(t2)|。其中,j大于或等于1,且j为整数。
数据刷新周期的时长越大,数据刷新频率越小,数据刷新周期内保持帧的数量可越多。例如,第一数据刷新周期和第二数据刷新周期中,第一数据刷新周期的时长小,第二数据刷新周期的时长大,则,第一数据刷新周期内保持帧的数量大于第二数据刷新周期内保持帧的数量,第一数据刷新周期内保持帧的数量大于j。
例如,第一数据刷新频率为30HZ,第一数据刷新周期包括1个刷新帧和3个保持帧;第二数据刷新频率为40HZ,第一数据刷新周期包括1个刷新帧和2个保持帧。本申请实施例中,j可等于1或2。
保持帧内不再进行数据信号Vdata的写入,时间越长,漏流问题会越严重。在时间长度相同的情况下,漏流程度基本相同。如上文介绍的,可利用插帧方式实现低数据刷新频率,从一帧的开始到不同数据刷新周期内顺序相同的保持帧的时长可以相同,因此,第一扫描信号在不同数据刷新周期内顺序相同的保持帧的无效电平与有效电平的差值绝对值可相同。
在一些实施例中,如图1至图6所示,像素电路10还包括复位模块13,复位模块13连接驱动模块11的控制端,复位模块13用于复位驱动模块11的控制端电位,复位模块13的控制端接入第二扫描信号S2。
如图12所示,在保持帧,第二扫描信号S2的无效电平为V31,在刷新帧,第二扫描信号S2的无效电平为V32,|V31|>|V32|。
驱动模块11的控制端和复位模块13连接,驱动模块11的控制端则存在通过复位模块13漏电流的可能。例如,复位模块13的晶体管为PMOS管,则存在从节点N1流向复位模块13的漏电流,也会导致显示面板在一帧内的每个发光阶段的亮度存在差异,亮度差异越大,闪烁感则越强烈。
而本申请实施例中,动态设定第二扫描信号的无效电平,增大第二扫描信号在保持帧内的无效电平的绝对值,如此一来,可使复位模块关闭的更紧,从而能够减小驱动模块的控制端与复位块之间的漏电可能性,从而有利于使一帧内发光阶段的亮度更加均衡,有利于减小亮度变化,更有利于改善显示面板在低刷新频率下容易出现闪烁的问题。
需要说明的是,在保持帧内,数据信号Vdata不再写入驱动模块11的控制端,驱动模块11的控制端在保持帧需要保持其在刷新帧的电位,因此保持帧内不能对驱动模块11的控制端进行复位,复位模块13在保持帧内需保持截止状态,因此在保持帧第二扫描信号可仅包括无效电平。在刷新帧,第二扫描信号可既包括有效电平又包括无效电平。
另外,图12中以第二扫描信号S2的无效电平为高电平(高电平为正电平),第二扫描信号S2的有效电平为低电平(低电平为负电平)示意,也就是说,图12中,V31、V32均大于0。需要说明的是,在复位模块13的晶体管为NMOS型晶体管的情况下,第二扫描信号S2的无效电平为低电平,第二扫描信号S2的有效电平为高电平。
在一些可选的实施例中,像素电路的数据刷新周期包括多个保持帧,多个保持帧对应的多个|V31|逐渐增大。即,任意相邻两个保持帧中,后一保持帧对应的|V31|大于前一保持帧对应的|V31|。第二扫描信号的无效电平的绝对值越大,更有利于复位模块关闭的更紧,从而更有利于减小驱动模块的控制端与阈值补偿模块之间的漏电可能性。
在一些可选的实施例中,任意相邻两个保持帧,第二扫描信号的无效电平的变化步长相等。
例如,可按照变化步长0.1V逐渐增大第二扫描信号的无效电平的绝对值。例如,第一个保持帧内,第二扫描信号的无效电平为7.1V;第二个保持帧内,第二扫描信号的无效电平为7.2V;第三个保持帧内,第二扫描信号的无效电平为7.3V。
本申请实施例中,第二扫描信号在相邻保持帧的无效电平的变化幅度可相等,这样可按照相同的变化步长调整第二扫描信号的无效电平在相邻帧之间的差异。
基于相同的发明构思,本申请实施例还提供一种显示面板的驱动方法,显示面板包括像素电路和发光元件,像素电路包括驱动模块和阈值补偿模块,阈值补偿模块连接驱动模块的控制端,阈值补偿模块用于补偿驱动模块的阈值电压,阈值补偿模块的控制端接入第一扫描信号,像素电路的数据刷新周期包括刷新帧和保持帧。
其中,像素电路的结构可如上述任一实施例介绍的,在此不再详细赘述。
如图13所示,本申请实施例提供的显示面板的驱动方法包括步骤21。
步骤21,在保持帧,控制第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV11|,在刷新帧,控制第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV12|,|ΔV11|>|ΔV12|。
本申请实施例中,在既增大第一扫描信号在保持帧的无效电平的绝对值,又减小第一扫描信号在保持帧的有效电平的绝对值的情况下,第一扫描信号在相邻保持帧的无效电平的变化幅度与第一扫描信号在相邻保持帧的有效电平的变化幅度可相等,这样可按照相同的变化步长调整第一扫描信号的无效电平及有效电平在相邻帧之间的差异。
在一些可选的实施例中,本申请实施例提供的方法还可以包括:
在保持帧,控制第一扫描信号的无效电平的V11,第一扫描信号的有效电平为V12;
在刷新帧,控制第一扫描信号的无效电平为V21,第一扫描信号的有效电平为V22;
|V11|>|V21|,和/或,|V21|>|V22|。
在一些可选的实施例中,保持帧包括第i个保持帧;本申请实施例提供的方法还可以包括:
在第i个保持帧,控制第一扫描信号的无效电平的V11(i),第一扫描信号的有效电平为V12(i);
在刷新帧,控制第一扫描信号的无效电平为V21,第一扫描信号的有效电平为V22;
|V11(i)-V21|=|V12(i)-V22|。
在一些可选的实施例中,像素电路的数据刷新周期包括多个保持帧,本申请实施例提供的方法还可以包括:
控制多个保持帧对应的多个|ΔV11|逐渐增大。
在一些可选的实施例中,同一数据刷新周期的多个保持帧包括第i个保持帧和第i+1个保持帧;本申请实施例提供的方法还可以包括:
在第i个保持帧,控制第一扫描信号的无效电平的V11(i),第一扫描信号的有效电平为V12(i);
在第i+1个保持帧,控制第一扫描信号的无效电平的V11(i+1),第一扫描信号的有效电平为V12(i+1);
|V11(i+1)-V11(i)|=|V12(i+1)-V12(i)|。
在一些可选的实施例中,像素电路的数据刷新周期包括第一数据刷新周期和第二数据刷新周期,第一数据刷新周期的时长第二数据刷新周期的时长不同;本申请实施例提供的方法还可以包括:
在第一数据刷新周期内的第j个保持帧,控制第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV11(t1)|,在第二数据刷新周期内的第j个保持帧,控制第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV12(t2)|,|ΔV12(t1)|=|ΔV13(t2)|。
在一些可选的实施例中,像素电路还包括复位模块,复位模块连接驱动模块的控制端,复位模块用于复位驱动模块的控制端电位,复位模块的控制端接入第二扫描信号。
如图14所示,本申请实施例提供的方法还包括步骤22。
步骤22,在保持帧,控制第二扫描信号的无效电平为V31,在刷新帧,控制第二扫描信号的无效电平为V32,|V31|>|V32|。
在一些可选的实施例中,像素电路的数据刷新周期包括多个保持帧,本申请实施例提供的方法还可以包括:
控制多个保持帧对应的多个|V31|逐渐增大。
在一些可选的实施例中,本申请实施例提供的方法还可以包括:
任意相邻两个保持帧,控制第二扫描信号的无效电平的变化步长相等。
本申请还提供了一种显示装置,包括本申请实施例提供的显示面板。请参考图15,图15是本申请实施例提供的一种显示装置的结构示意图。
图15提供的显示装置1000中的显示面板100包括本申请上述任一实施例提供的显示面板。图15实施例仅以手机为例,对显示装置1000进行说明,可以理解的是,本申请实施例提供的显示装置,可以是可穿戴产品、电脑、电视、车载显示装置等其他具有显示功能的显示装置,本申请对此不作具体限制。本申请实施例提供的显示装置,具有本申请实施例提供的显示面板的有益效果,具体可以参考上述各实施例对于显示面板的具体说明,本实施例在此不再赘述。
依照本申请如上文所述的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该申请仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本申请的原理和实际应用,从而使所属技术领域技术人员能很好地利用本申请以及在本申请基础上的修改使用。本申请仅受权利要求书及其全部范围和等效物的限制。

Claims (12)

1.一种显示面板,其特征在于,包括:
像素电路和发光元件,所述像素电路包括驱动模块和阈值补偿模块,所述阈值补偿模块连接所述驱动模块的控制端,所述阈值补偿模块用于补偿所述驱动模块的阈值电压,所述阈值补偿模块的控制端接入第一扫描信号;
所述像素电路的数据刷新周期包括刷新帧和保持帧;
在所述保持帧,所述第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV11|,在所述刷新帧,所述第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV12|,|ΔV11|>|ΔV12|。
2.根据权利要求1所述的显示面板,其特征在于,
在所述保持帧,所述第一扫描信号的无效电平的V11,所述第一扫描信号的有效电平为V12;
在所述刷新帧,所述第一扫描信号的无效电平为V21,所述第一扫描信号的有效电平为V22;
|V11|>|V21|,和/或,|V21|>|V22|。
3.根据权利要求1所述的显示面板,其特征在于所述保持帧包括第i个保持帧;
在所述第i个保持帧,所述第一扫描信号的无效电平的V11(i),所述第一扫描信号的有效电平为V12(i);
在所述刷新帧,所述第一扫描信号的无效电平为V21,所述第一扫描信号的有效电平为V22;
|V11(i)-V21|=|V12(i)-V22|。
4.根据权利要求1所述的显示面板,其特征在于,所述像素电路的数据刷新周期包括多个保持帧,所述多个保持帧对应的多个|ΔV11|逐渐增大。
5.根据权利要求4所述的显示面板,其特征在于,同一所述数据刷新周期的所述多个保持帧包括第i个保持帧和第i+1个保持帧;
在所述第i个保持帧,所述第一扫描信号的无效电平的V11(i),所述第一扫描信号的有效电平为V12(i);
在所述第i+1个保持帧,所述第一扫描信号的无效电平的V11(i+1),所述第一扫描信号的有效电平为V12(i+1);
|V11(i+1)-V11(i)|=|V12(i+1)-V12(i)|。
6.根据权利要求1所述的显示面板,其特征在于,所述像素电路的数据刷新周期包括第一数据刷新周期和第二数据刷新周期,所述第一数据刷新周期的时长所述第二数据刷新周期的时长不同;
在所述第一数据刷新周期内的第j个保持帧,所述第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV11(t1)|,在所述第二数据刷新周期内的第j个保持帧,所述第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV12(t2)|,|ΔV12(t1)|=|ΔV13(t2)|。
7.根据权利要求1所述的显示面板,其特征在于,所述像素电路还包括复位模块,所述复位模块连接所述驱动模块的控制端,所述复位模块用于复位所述驱动模块的控制端电位,所述复位模块的控制端接入第二扫描信号;
在所述保持帧,所述第二扫描信号的无效电平为V31,在所述刷新帧,所述第二扫描信号的无效电平为V32,|V31|>|V32|。
8.根据权利要求7所述的显示面板,其特征在于,所述像素电路的数据刷新周期包括多个保持帧,所述多个保持帧对应的多个|V31|逐渐增大。
9.根据权利要求8所述的显示面板,其特征在于,任意相邻两个所述保持帧,所述第二扫描信号的无效电平的变化步长相等。
10.一种显示面板的驱动方法,其特征在于,
显示面板像素电路和发光元件,所述像素电路包括驱动模块和阈值补偿模块,所述阈值补偿模块连接所述驱动模块的控制端,所述阈值补偿模块用于补偿所述驱动模块的阈值电压,所述阈值补偿模块的控制端接入第一扫描信号;
所述像素电路的数据刷新周期包括刷新帧和保持帧;
所述驱动方法包括:
在所述保持帧,控制所述第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV11|,在所述刷新帧,控制所述第一扫描信号的无效电平与有效电平的差值绝对值为|ΔV12|,|ΔV11|>|ΔV12|。
11.根据权利要求1所述的方法,其特征在于,所述像素电路还包括复位模块,所述复位模块连接所述驱动模块的控制端,所述复位模块用于复位所述驱动模块的控制端电位,所述复位模块的控制端接入第二扫描信号;
所述方法还包括:
在所述保持帧,控制所述第二扫描信号的无效电平为V31,在所述刷新帧,控制所述第二扫描信号的无效电平为V32,|V31|>|V32|。
12.一种显示装置,其特征在于,包括如权利要求1至9任一项所述的显示面板。
CN202311141428.3A 2023-09-05 2023-09-05 显示面板及其驱动方法、显示装置 Pending CN117174031A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311141428.3A CN117174031A (zh) 2023-09-05 2023-09-05 显示面板及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311141428.3A CN117174031A (zh) 2023-09-05 2023-09-05 显示面板及其驱动方法、显示装置

Publications (1)

Publication Number Publication Date
CN117174031A true CN117174031A (zh) 2023-12-05

Family

ID=88944495

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311141428.3A Pending CN117174031A (zh) 2023-09-05 2023-09-05 显示面板及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN117174031A (zh)

Similar Documents

Publication Publication Date Title
CN110751927B (zh) 像素驱动电路及其驱动方法、显示面板和显示装置
US11823621B2 (en) Electronic devices with low refresh rate display pixels
CN112397026B (zh) 像素驱动电路、显示面板及其驱动方法
CN112259050B (zh) 显示面板及其驱动方法、显示装置
CN109272940B (zh) 像素驱动电路及其驱动方法、显示基板
US20240105119A1 (en) Pixel Circuit, Driving Method Therefor, and Display Apparatus
CN112992049B (zh) 具有像素驱动电路的电致发光显示装置
CN112102778B (zh) 像素电路及其驱动方法、显示基板和显示装置
KR20210148475A (ko) 표시 장치
CN109064973B (zh) 显示方法和显示装置
CN114582287B (zh) 显示面板及显示装置
US20240078972A1 (en) Display panel, method for driving display panel, driving circuit and display device
CN114495836B (zh) 像素电路及其驱动方法、显示面板及电子设备
CN113421525B (zh) 像素驱动电路、显示面板、显示设备和驱动控制方法
CN112669775B (zh) 一种显示面板、驱动方法及显示装置
CN113903307A (zh) 信号提供方法、信号提供模组和显示装置
CN113748454B (zh) 像素电路及其驱动方法以及显示面板
CN116363998A (zh) 一种显示面板及显示装置
CN113823222B (zh) 显示面板的驱动方法、驱动装置及显示装置
CN115547236A (zh) 显示面板及其驱动方法、显示装置
CN117174031A (zh) 显示面板及其驱动方法、显示装置
CN219676870U (zh) 像素补偿电路和电子设备
CN219418468U (zh) 像素电路、显示面板、显示屏及终端
CN115831058A (zh) 一种像素驱动电路、方法及显示设备
CN117012147A (zh) 显示面板及其驱动方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination