CN116645907A - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
CN116645907A
CN116645907A CN202310796556.5A CN202310796556A CN116645907A CN 116645907 A CN116645907 A CN 116645907A CN 202310796556 A CN202310796556 A CN 202310796556A CN 116645907 A CN116645907 A CN 116645907A
Authority
CN
China
Prior art keywords
display panel
signal
frame
data writing
mode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310796556.5A
Other languages
English (en)
Inventor
张宇恒
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiamen Tianma Display Technology Co Ltd
Original Assignee
Xiamen Tianma Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen Tianma Display Technology Co Ltd filed Critical Xiamen Tianma Display Technology Co Ltd
Priority to CN202310796556.5A priority Critical patent/CN116645907A/zh
Publication of CN116645907A publication Critical patent/CN116645907A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供了一种显示面板及显示装置,该显示面板中像素电路的工作过程包括第一模式和第二模式,按照Ld1>Ld2,和/或,Lm1>Lm2的方式,对第一模式中数据写入帧的非发光阶段的时间长度Ld1,保持帧的非发光阶段的时间长度Lm1,以及第二模式中数据写入帧的非发光阶段的时间长度Ld2,保持帧的非发光阶段的时间长度Lm2进行灵活调整,以使数据写入帧和保持帧中的非发光阶段的时间长度均达到一个最优的状态,保证显示面板在不同的模式下都可以达到一个更好的显示效果。

Description

显示面板及显示装置
技术领域
本发明涉及显示技术领域,更具体地说,涉及一种显示面板及显示装置。
背景技术
像素电路为显示面板的发光元件提供显示所需的驱动电流,并控制发光元件是否进入发光阶段,因而成为多数显示面板中不可或缺的元件。随着科学技术的不断发展,为了满足不同应用场景的多元化需求,如何实现一种多功能化的显示面板,是本领域技术人员亟待解决的技术问题。
发明内容
有鉴于此,为解决上述问题,本发明提供一种显示面板及显示装置,技术方案如下:
一种显示面板,所述显示面板包括:
像素电路和发光元件;
所述像素电路包括驱动模块和信号调节模块;
所述驱动模块包括驱动晶体管;
所述显示面板的一帧画面时间包括非发光阶段和发光阶段,所述非发光阶段包括信号调节阶段,在所述信号调节阶段,所述信号调节模块为所述驱动晶体管提供预设信号;
所述像素电路的画面刷新帧包括数据写入帧和保持帧,所述数据写入帧包括p个所述信号调节阶段,p≥1,和/或,所述保持帧包括q个所述信号调节阶段,q≥0;
所述像素电路的工作过程包括第一模式和第二模式;
在所述第一模式,所述数据写入帧的非发光阶段的时间长度为Ld1,所述保持帧的非发光阶段的时间长度为Lm1;
在所述第二模式,所述数据写入帧的非发光阶段的时间长度为Ld2,所述保持帧的非发光阶段的时间长度为Lm2;
其中,Ld1>Ld2,和/或,Lm1>Lm2。
本申请还提供了一种显示装置,所述显示装置包括上述所述的显示面板。
相较于现有技术,本发明实现的有益效果为:
本发明提供的一种显示面板中像素电路的工作过程包括第一模式和第二模式,按照Ld1>Ld2,和/或,Lm1>Lm2的方式,对第一模式中数据写入帧的非发光阶段的时间长度Ld1,保持帧的非发光阶段的时间长度Lm1,以及第二模式中数据写入帧的非发光阶段的时间长度Ld2,保持帧的非发光阶段的时间长度Lm2进行灵活调整,以使数据写入帧和保持帧中的非发光阶段的时间长度均达到一个最优的状态,保证显示面板在不同的模式下都可以达到一个更好的显示效果。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例提供的一种像素电路的结构示意图;
图2为本发明实施例提供的一种像素电路工作的部分时序示意图;
图3为本发明实施例提供的另一种像素电路工作的部分时序示意图;
图4为本发明实施例提供的另一种像素电路的结构示意图;
图5为本发明实施例提供的又一种像素电路工作的部分时序示意图;
图6为本发明实施例提供的又一种像素电路的结构示意图;
图7为一种驱动晶体管Id-Vg曲线漂移的示意图;
图8为本发明实施例提供的又一种像素电路的结构示意图;
图9为本发明实施例提供的又一种像素电路工作的部分时序示意图;
图10为本发明实施例提供的又一种像素电路工作的部分时序示意图;
图11为本发明实施例提供的又一种像素电路工作的部分时序示意图;
图12为本发明实施例提供的又一种像素电路工作的部分时序示意图;
图13为本发明实施例提供的又一种像素电路工作的部分时序示意图;
图14为本发明实施例提供的又一种像素电路工作的部分时序示意图;
图15为本发明实施例提供的又一种像素电路工作的部分时序示意图;
图16为本发明实施例提供的又一种像素电路工作的部分时序示意图;
图17为本发明实施例提供的一种整面屏显示面板示意图;
图18为本发明实施例提供的一种折叠屏显示面板示意图;
图19为本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
参考图1,图1为本发明实施例提供的一种像素电路的结构示意图,本发明实施例提供的显示面板包括:像素电路10和发光元件20,该像素电路10包括驱动模块11和信号调节模块12;该驱动模块11用于为发光元件20提供驱动电流,该发光元件20响应该驱动电流进行发光;该驱动模块11包括驱动晶体管T0,需要说明的是,该驱动晶体管T0可以为PMOS型驱动晶体管,也可以为NMOS型驱动晶体管等其它类型的驱动晶体管,在本发明实施例中以驱动晶体管T0为PMOS型驱动晶体管为例进行说明。
参考图2,图2为本发明实施例提供的一种像素电路工作的部分时序示意图,该显示面板的一帧画面时间包括非发光阶段和发光阶段,非发光阶段包括信号调节阶段,在信号调节阶段,该信号调节模块12为驱动晶体管T0提供预设信号VE,也就是说在非发光阶段中的不同的信号调节阶段对驱动晶体管T0进行不同的信号调控,可提高驱动晶体管T0生成驱动电流的稳定性,进而提高显示面板的显示效果,需要说明的是,图2中EMIT为显示面板的发光控制信号。
参考图3,图3为本发明实施例提供的另一种像素电路工作的部分时序示意图,该像素电路的画面刷新帧包括数据写入帧和保持帧,该数据写入帧包括p个信号调节阶段,p≥1,和/或,该保持帧包括q个信号调节阶段,q≥0;也就是说基于信号调节阶段的具体类型来确定数据写入帧和保持帧中信号调节阶段的数量,在下文会进一步阐述。
需要说明的是,图3中仅仅示例出了一个数据写入帧和一个保持帧,其数据写入帧和保持帧的数量可根据实际显示需求来定。
在本发明一实施例中,参考图4,图4为本发明实施例提供的另一种像素电路的结构示意图,图4所示的像素电路10中以驱动晶体管T0为PMOS型驱动晶体管为例进行说明,该驱动晶体管T0的漏极与发光元件20耦接,在驱动晶体管T0导通之后为发光元件20提供驱动电流。
如图4所示,该像素电路10还包括数据写入模块13,在本发明实施例中该信号调节模块12可以为数据写入模块13,此时信号调节模块12输出的预设信号VE为数据信号Vdata,该数据写入模块13连接于驱动晶体管T0的第一极;在信号调节阶段,或者可以说是在数据写入阶段,该数据写入模块13开启,该数据写入模块13为驱动晶体管T0提供数据信号Vdata。
也就是说,在本发明实施例中为驱动晶体管T0提供数据信号Vdata也属于信号调节的一部分。
具体的,该数据写入模块13包括数据写入晶体管T1,该数据写入晶体管T1连接于驱动晶体管T0的源极和数据信号线L1之间,该数据写入晶体管T1的源极用于接收数据信号Vdata,数据写入晶体管T1的漏极连接至驱动晶体管T0的源极,数据写入晶体管T1的栅极用于接收控制信号S1。
其中,参考图5,图5为本发明实施例提供的又一种像素电路工作的部分时序示意图,数据写入晶体管T1接收的控制信号S1为脉冲信号,在数据写入阶段,控制信号S1处于有效脉冲阶段控制数据写入晶体管T1处于导通状态,通过该数据信号线L1为驱动晶体管T0提供数据信号Vdata;控制信号S1的无效脉冲阶段控制数据写入晶体管T1处于关断状态。因此,在控制信号S1的控制下,数据写入晶体管T1选择性地为驱动晶体管T0提供数据信号Vdata。
在本发明一实施例中,如图4所示,该像素电路10还包括复位模块14,在本发明实施例中该信号调节模块12可以为复位模块14,此时信号调节模块12输出的预设信号VE为复位信号Vref,该复位模块14连接于驱动晶体管T0的栅极,在信号调节阶段,或者可以说是在驱动晶体管T0的复位阶段,该复位模块14开启,该复位模块14为驱动晶体管T0提供复位信号Vref。
也就是说,在本发明实施例中为驱动晶体管T0提供复位信号Vref也属于信号调节的一部分。
具体的,该复位模块14包括第一复位晶体管T2,第一复位晶体管T2的源极接收复位信号Vref,第一复位晶体管T2的漏极与驱动晶体管T0的栅极连接,第一复位晶体管T2的栅极用于接收控制信号S2。
其中,第一复位晶体管T2接收的控制信号S2为脉冲信号,控制信号S2的有效脉冲阶段控制第一复位晶体管T2处于导通状态,则复位信号Vref通过第一复位晶体管T2写入驱动晶体管T0的栅极,以对驱动晶体管T0的栅极进行复位;控制信号S2的无效脉冲阶段控制第一复位晶体管T2处于关断状态。
需要说明的是,当信号调节模块12为数据写入模块13或复位模块14时,q=0;也就是说当信号调节模块12为数据写入模块13或复位模块14时,保持帧中不包括信号调节阶段,即保持帧中不包括数据写入阶段和对驱动晶体管T0的复位阶段。
在本发明一实施例中,参考图6,图6为本发明实施例提供的又一种像素电路的结构示意图,该信号调节模块12为偏置调节模块15,信号调节模块12输出的预设信号VE为偏置调节信号VR。
该偏置调节模块15连接于驱动晶体管T0的第一极或者第二极,在信号调节阶段,该偏置调节模块15开启,该偏置调节模块15为驱动晶体管T0提供偏置调节信号VR。
具体的,由于像素电路10随着使用时间的增加,像素电路10中驱动晶体管T0的内部特性发生缓慢变化,导致驱动晶体管T0的阈值电压发生漂移,从而对其产生的驱动电流造成影响,进而使得显示面板显示效果不理想。
例如,在显示面板由高频数据刷新率的驱动方式向低频数据刷新率的驱动方式进行切换时,由于显示面板采用高频数据刷新率的驱动方式进行驱动显示时,一个数据刷新周期内,保持帧的数量为零或者保持帧的数量很少,驱动晶体管T0的栅极保持数据信号Vdata的输入,也就是说,驱动晶体管T0的栅极电位刷新比较频繁;显示面板采用低频数据刷新率的驱动方式进行驱动显示时,一个数据刷新周期内,保持帧的数量相对来说变得较多,在一个数据刷新周期内,驱动晶体管T0的栅极电位长时间保持不变。而显示面板中像素电路10在发光阶段时,驱动晶体管T0可能是工作在非饱和状态的,对于PMOS型驱动晶体管而言,可能存在,在驱动晶体管T0开启时,栅极电位比漏极电位还要高的情况;对于NMOS型驱动晶体管而言,可能存在,在驱动晶体管开启时,栅极电位比漏极电位还要低的情况;长期保持上述这种情况就会导致驱动晶体管内部的离子极性化,进而驱动晶体管内部形成内建电场,导致驱动晶体管的阈值电压不断偏移。
参考图7,图7为一种驱动晶体管Id-Vg曲线漂移的示意图,如图7所示,Id-Vg曲线发生偏移,进而导致驱动晶体管的阈值电压Vth也会发生偏移,从而导致驱动晶体管的输入信号不稳定,从而对其产生的驱动电流造成影响,进而使得显示面板显示效果不理想。
因此在本申请中通过设置偏置调节模块15,在信号调节阶段,在驱动晶体管T0的第一极或者第二极输入偏置调节信号VR,即在驱动晶体管T0的源极或漏极输入偏置调节信号VR,来调节驱动晶体管T0的漏极电位,改善驱动晶体管T0的栅极电位和漏极电位之间的电势差,进而减弱驱动晶体管T0内部离子极性化程度,降低驱动晶体管T0的阈值电压,保证Id-Vg曲线尽可能不发生偏移,保证对其产生的驱动电流尽可能的不造成影响,进而提高显示面板的显示效果。
需要说明的是,当信号调节模块12为偏置调节模块15时,q≥1;也就是说当信号调节模块12为偏置调节模块15时,数据写入帧和保持帧中均可以包括对驱动晶体管T0进行偏置调节的信号调节阶段,实现对驱动晶体管T0阈值电压的调节,以综合提高显示面板在各个阶段的显示效果。
在本发明一实施例中,参考图8,图8为本发明实施例提供的又一种像素电路的结构示意图,图8所示的像素电路10中以驱动晶体管T0为PMOS型驱动晶体管为例进行说明,该驱动晶体管T0的漏极与发光元件20耦接,在驱动晶体管T0导通之后为发光元件20提供驱动电流。
如图8所示,本发明实施例提供的显示面板包括数据写入模块13和偏置调节模块15。
该显示面板的工作过程包括数据写入阶段和信号调节阶段。
在数据写入阶段,该数据写入模块13开启,该偏置调节模块15关断,该数据写入模块13为驱动晶体管T0提供数据信号Vdata。
在信号调节阶段,该数据写入模块13关断,该偏置调节模块15开启,该偏置调节模块15为驱动晶体管T0提供偏置调节信号VR。
具体的,如图8所示,数据写入模块13连接于数据信号线L1,数据信号线L1用于传输数据信号Vdata;偏置调节模块15连接于偏置调节信号线LR,偏置调节信号线LR用于传输偏置调节信号VR,偏置调节模块15由控制信号SR控制,该偏置调节模块15包括偏置调节晶体管TR,该偏置调节晶体管TR连接于驱动晶体管T0和偏置调节信号线LR之间,该偏置调节晶体管TR的一极用于接收偏置调节信号VR,偏置调节晶体管TR的另一极连接至驱动晶体管T0的源极或漏极,偏置调节晶体管TR的栅极用于接收控制信号SR;在本发明实施例中以偏置调节晶体管TR连接至驱动晶体管T0的源极为例进行说明。
其中,偏置调节晶体管TR接收的控制信号SR为脉冲信号,在信号调节阶段,控制信号SR处于有效脉冲阶段控制偏置调节晶体管TR处于导通状态,通过该偏置调节信号线LR为驱动晶体管T0提供偏置调节信号VR。
参考图9,图9为本发明实施例提供的又一种像素电路工作的部分时序示意图,在数据写入阶段,数据写入模块13开启,数据信号线L1向驱动晶体管T0的栅极写入数据信号Vdata;在信号调节阶段,偏置调节模块TR开启,偏置调节信号线LR向驱动晶体管T0的漏极写入偏置调节信号VR。
具体的,在本发明实施例中通过额外增加偏置调节模块15,有利于实现偏置调节模块15与数据写入模块13的分开控制,且偏置调节信号VR的大小也可以单独设置,不受数据信号Vdata的制约,保证显示面板可以在不同的显示需求下都可以实现较好的显示效果。
在本发明一实施例中,基于图4所示的像素电路10结构,该偏置调节模块15复用为数据写入模块13,也就是说数据写入模块13既提供数据信号Vdata,也提供偏置调节信号VR。
参考图10,图10为本发明实施例提供的又一种像素电路工作的部分时序示意图,本发明实施例提供的显示面板的工作过程包括数据写入阶段和所述信号调节阶段。
在数据写入阶段,该偏置调节模块15开启,该偏置调节模块15为驱动晶体管T0提供数据信号Vdata。
也就是说,在数据写入阶段,该数据写入模块13开启,该数据写入模块13为驱动晶体管T0提供数据信号Vdata。
在信号调节阶段,该偏置调节模块15开启,该偏置调节模块15为驱动晶体管T0提供偏置调节信号VR。
也就是说,在信号调节阶段,该数据写入模块13开启,该数据写入模块13此时起与偏置调节模块15相同的作用,为驱动晶体管T0提供偏置调节信号VR。
具体的,在本发明实施例中上述方式可以避免再额外多加偏置调节模块15,复用数据写入模块13即可实现偏置调节的功能,其结构简单,有利于简化面板结构,提升显示面板的分辨率。
可选的,如图4和图8所示,该像素电路10还可以包括:补偿晶体管T3,用于补偿驱动晶体管T0的阈值电压,该补偿晶体管T3的源极与驱动晶体管T0的栅极连接形成第一节点N1,补偿晶体管T3的漏极与驱动晶体管T0的漏极连接,补偿晶体管T3的栅极用于接收控制信号S3。其中,补偿晶体管T3接收的控制信号S3为脉冲信号,控制信号S3的有效脉冲阶段控制补偿晶体管T3处于导通状态,以补偿驱动晶体管T0的阈值电压;控制信号S3的无效脉冲阶段控制补偿晶体管T3的处于关断状态。因此,在控制信号S3的控制下,补偿晶体管T3的选择性地补偿驱动晶体管T0的阈值电压。
本发明实施例可选的可将补偿晶体管T3采用氧化物半导体晶体管,氧化物半导体晶体管的漏电流相对更小,从而有助于稳定驱动晶体管T0的电位。
需要说明的是,在数据写入阶段,数据写入模块13向驱动晶体管T0的栅极写入数据信号Vdata时,补偿晶体管T3同时也需要处于导通状态。
进一步需要说明的是,当偏置调节模块15复用为数据写入模块13时,即偏置调节模块15和数据写入模块13为同一个模块时,在数据写入阶段,数据写入模块13向驱动晶体管T0的栅极写入数据信号Vdata时,补偿晶体管T3同时也需要处于导通状态,在信号调节阶段,数据写入模块13向驱动晶体管T0的源极写入偏置调节信号VR时,补偿晶体管T3则需要处于关断状态。
可选的,如图4和图8所示,该像素电路10还可以包括:发光元件复位晶体管T4;发光元件复位晶体管T4的源极用于接收初始化信号Vini,发光元件复位晶体管T4的漏极与发光元件20的阳极连接,发光元件复位晶体管T4的栅极用于接收控制信号S4。其中,发光元件复位晶体管T4接收的控制信号S4为脉冲信号,控制信号S4的有效脉冲阶段控制发光元件复位晶体管T4处于导通状态,则初始化信号Vini通过发光元件复位晶体管T4写入发光元件20的阳极,以对发光元件20进行初始化处理;控制信号S4的无效脉冲阶段控制发光元件复位晶体管T4处于关断状态。
可选的,如图4和图8所示,该像素电路10还可以包括:第一发光控制晶体管T5和第二发光控制晶体管T6,第一发光控制晶体管T5连接于第一电源信号端PVDD与驱动晶体管T0的源极之间,第二发光控制晶体管T6连接于驱动晶体管T0的漏极与发光元件20之间,用于控制像素电路10处于发光阶段还是非发光阶段。
发光元件20的阴极连接第二电源信号端PVEE。
第一发光控制晶体管T5和第二发光控制晶体管T6的栅极同时接收发光控制信号EMIT,在发光控制信号EMIT的控制下,第一发光控制晶体管T5和第二发光控制晶体管T6处于导通状态或关断状态;第一发光控制晶体管T5和第二发光控制晶体管T6的栅极接收的发光控制信号EMIT为脉冲信号,在发光阶段,发光控制信号EMIT输出有效脉冲控制第一发光控制晶体管T5和第二发光控制晶体管T6处于导通状态,则驱动晶体管T0提供的驱动电流流入发光元件20使其发光;在非发光阶段,发光控制信号EMIT输出无效脉冲控制第一发光控制晶体管T5和第二发光控制晶体管T6处于关断状态,则发光元件20不发光。
需要说明的是,本发明实施例提供的发光控制信号EMIT可以为单一控制信号而同时控制第一发光控制晶体管T5和第二发光控制晶体管T6;或者,发光控制信号EMIT可以分为两个子发光控制信号,分别控制各自相应的发光控制晶体管,且两个子发光控制信号中输出无效脉冲时长较大的时长为非发光阶段的有效时间长度。
可选的,如图4和图8所示,该像素电路10还可以包括存储电容C1,该存储电容C1的第一极板与第一电源信号端PVDD连接,该存储电容C1的第二极板与第一节点N1连接。
需要说明的是,为了简化起见,本申请中的时序图仅示出了与本申请核心内容相关的时序过程,其他晶体管的时序过程在此处省略,需要明确的是,像素电路10的运作过程是需要各个晶体管的时序过程相互配合才能实现的。
在本发明一实施例中,参考图11,图11为本发明实施例提供的又一种像素电路工作的部分时序示意图,本发明实施例提供的显示面板中像素电路的工作过程包括第一模式EMT1和第二模式EMT2。
在第一模式EMT1,数据写入帧的非发光阶段的时间长度为Ld1,保持帧的非发光阶段的时间长度为Lm1。
在第二模式EMT2,数据写入帧的非发光阶段的时间长度为Ld2,保持帧的非发光阶段的时间长度为Lm2。
其中,Ld1>Ld2,和/或,Lm1>Lm2。
具体的,在本发明实施例中至少存在以下两种方案,其一,在第一模式EMT1中数据写入帧的非发光阶段的时间长度Ld1大于第二模式EMT2中数据写入帧的非发光阶段的时间长度Ld2的情况下,第一模式EMT1中保持帧的非发光阶段的时间长度为Lm1同时大于第二模式EMT2中保持帧的非发光阶段的时间长度为Lm2;其二,第一模式EMT1中数据写入帧的非发光阶段的时间长度Ld1大于第二模式EMT2中数据写入帧的非发光阶段的时间长度Ld2,或者,第一模式EMT1中保持帧的非发光阶段的时间长度为Lm1大于第二模式EMT2中保持帧的非发光阶段的时间长度为Lm2。
需要说明的是,图11中以Ld1>Ld2,同时Lm1>Lm2进行图示说明。
也就是说,本发明实施例提供的显示面板中像素电路的工作过程包括第一模式EMT1和第二模式EMT2,按照Ld1>Ld2,和/或,Lm1>Lm2的方式,对第一模式EMT1中数据写入帧的非发光阶段的时间长度Ld1,保持帧的非发光阶段的时间长度Lm1,以及第二模式EMT2中数据写入帧的非发光阶段的时间长度Ld2,保持帧的非发光阶段的时间长度Lm2进行灵活调整,以使数据写入帧和保持帧中的非发光阶段的时间长度均达到一个最优的状态,保证显示面板在不同的模式下都可以达到一个更好的显示效果,实现多元化的显示。
进一步的,在数据写入帧和/或保持帧包括信号调节阶段时,通常情况下信号调节阶段位于非发光阶段内,因此通过对第一模式EMT1和第二模式EMT2下,数据写入帧和/或保持帧的非发光阶段的时间长度进行灵活调整,显然不同模式下信号调节阶段的可分配时长也同样可以进一步进行灵活调整,以此保证各个信号调解阶段的有效性,进而可综合提高显示面板的显示效果。
在本发明一实施例中,在第一模式下EMT1,该显示面板的发光亮度为B1,在第二模式下EMT2,该显示面板的发光亮度为B2。
其中,B1<B2。
具体的,显示面板在发光亮度不同的模式下,不同模式下的非发光阶段的时间长度是有所不同,在本发明实施例中在B1<B2的情况下,存在Ld1>Ld2,和/或,Lm1>Lm2的关系。
其中,第一模式EMIT1下数据写入帧的非发光阶段的时间长度Ld1大于第二模式EMIT2下数据写入帧的非发光阶段的时间长度Ld2,和/或,第一模式EMIT1下保持帧的非发光阶段的时间长度Lm1大于第二模式EMIT2下保持帧的非发光阶段的时间长度Lm2,那么在一帧画面下非发光阶段和发光阶段的总时间长度相同或者相近的情况下,第一模式EMIT1下发光阶段的时间长度会小于第二模式EMIT2下发光阶段的时间长度,即第一模式EMIT1下数据写入帧的发光阶段的时间长度小于第二模式EMIT2下数据写入帧的发光阶段的时间长度,和/或,第一模式EMIT1下保持帧的发光阶段的时间长度小于第二模式EMIT2下保持帧的发光阶段的时间长度,因此第二模式EMIT2下每一帧的发光阶段时长会变长,导致最终人眼观测到的整个画面,第二模式EMIT2下的总亮度更高,即存在B1<B2的关系,显示通过第一模式EMIT1和第二模式EMIT2的切换,显示面板可以实现亮度模式的切换。
需要说明的是,第一模式EMIT1下的发光亮度B1与第二模式EMIT2下的发光亮度B2,是指最终呈现出来的显示画面在人眼中体现的总亮度。
例如,在需要观看比赛等场景下,显示面板可以在第二模式EMT2进行高亮显示;在需要阅读电子书等场景下,显示面板可以在第一模式EMT1进行低亮显示;也就是说本发明实施例提供的显示面板在不同亮度的显示模式下可以体现出不同的显示效果,以实现多元化的显示,满足实际的应用需求。
在本发明一实施例中,在第一模式EMT1下,该显示面板的画面刷新帧的帧频率为Fv1,在第二模式EMT2下,该显示面板的画面刷新帧的帧频率为Fv2。
其中,Fv1<Fv2。
具体的,在第二模式EMT2下,该显示面板的画面刷新帧的帧频率Fv2可以为120Hz等,在第一模式EMT1下,该显示面板的画面刷新帧的帧频率Fv1可以为60Hz或30Hz或1Hz等,其中显示面板在画面刷新帧的帧频率不同的模式下,不同模式下的非发光阶段的时间长度是有所不同的,一般情况下在画面刷新帧的帧频率比较大的情况下,一帧内对应的非发光阶段的时间长度就会比较短,反之在画面刷新帧的帧频率比较小的情况下,一帧内对应的非发光阶段的时间长度就会比较长,在本发明实施例中在Fv1<Fv2的情况下,存在Ld1>Ld2,和/或,Lm1>Lm2的关系。
其中,显示面板中像素电路10处于不同的模式下以对应的画面刷新帧进行显示时,可以体现出不同的显示效果,以实现多元化的显示,满足实际的应用需求。
在本发明一实施例中,在第一模式EMT1下,该显示面板的画面刷新帧的一帧时间长度为S1,在第二模式EMT2下,该显示面板的画面刷新帧的一帧时间长度为S2。
其中,S1>S2。
具体的,显示面板在画面刷新帧的一帧时间长度不同的模式下,不同模式下的非发光阶段的时间长度是有所不同的,一般情况下在画面刷新帧的一帧时间长度比较长的情况下,一帧内对应的非发光阶段的时间长度就会比较长,反之在画面刷新帧的一帧时间长度比较小的情况下,一帧内对应的非发光阶段的时间长度就会比较短,在本发明实施例中在S1>S2的情况下,存在Ld1>Ld2,和/或,Lm1>Lm2的关系。
也就是说,通过调整不同模式下画面刷新帧的一帧时间长度,显示面板可以体现出不同的显示效果,以实现多元化的显示,满足实际的应用需求。
在本发明一实施例中,如图11所示,其中Ld1=Lm1,和/或,Ld2=Lm2。
具体的,在本发明实施例中至少存在以下两种方案,其一,第一模式EMT1下,数据写入帧的非发光阶段的时间长度Ld1与保持帧的非发光阶段的时间长度Lm1相等,并且第二模式EMT2下,数据写入帧的非发光阶段的时间长度Ld2与保持帧的非发光阶段的时间长度Lm2相等;其二,第一模式EMT1下,数据写入帧的非发光阶段的时间长度Ld1与保持帧的非发光阶段的时间长度Lm1相等,或,第二模式EMT2下,数据写入帧的非发光阶段的时间长度Ld2与保持帧的非发光阶段的时间长度Lm2相等;即在Ld1=Lm1,和/或,Ld2=Lm2的情况下,说明在本发明实施例中数据写入帧和保持帧在不同的模式下,其非发光阶段的时间长度的变化幅度是一样的,这一设计在信号控制方面来讲,不用区分数据写入帧还是保持帧,只需简单的调整时序的有效时长即可,无需新的脉冲信号,进而可简化显示面板的控制逻辑。
需要说明的是,在图11中以Ld1=Lm1,同时Ld2=Lm2进行图示说明。
在本发明一实施例中,也存在Ld1≠Lm1,和/或,Ld2≠Lm2的关系,即数据写入帧和保持帧在不同的模式下,其非发光阶段的时间长度的变化幅度是有所差别的。
具体的,显示面板中数据写入帧的作用和保持帧的作用在实质上还是存在差别的,其中数据写入帧的一个重要作用就是数据写入,即数据写入帧中包括数据写入阶段,并且为了保证数据写入的稳定性,在数据写入帧中还会存在驱动晶体管的复位阶段等其它信号调节阶段,而在保持帧中并没有这些限制,并不包括数据写入阶段和驱动晶体管的复位阶段。因此,基于数据写入帧和保持帧中非发光阶段中包括的信号调节阶段的不同,那么数据写入帧和保持帧的非发光阶段的时间长度可以不用完全相同,可基于实质的信号调节阶段进行灵活调整。
在本发明一实施例中,参考图12,图12为本发明实施例提供的又一种像素电路工作的部分时序示意图,其中Ld1>Lm1,和/或,Ld2>Lm2。
具体的,在本发明实施例中至少存在以下两种方案,其一,第一模式EMT1下,数据写入帧的非发光阶段的时间长度Ld1大于保持帧的非发光阶段的时间长度Lm1,并且第二模式EMT2下,数据写入帧的非发光阶段的时间长度Ld2大于保持帧的非发光阶段的时间长度Lm2;其二,第一模式EMT1下,数据写入帧的非发光阶段的时间长度Ld1大于保持帧的非发光阶段的时间长度Lm1相等,或,第二模式EMT2下,数据写入帧的非发光阶段的时间长度Ld2大于保持帧的非发光阶段的时间长度Lm2。
其中,在一个数据刷新周期里面包括一个数据写入帧和一个保持帧,在要求发光亮度非常高的情况下或基频跳变特别快的情况下,即使非发光阶段的时间长度本身就很短,而为了保证数据写入帧中数据写入阶段和驱动晶体管的复位阶段的有效性,还是需要将数据写入帧中非发光阶段的时间长度适当性的保持在一个相对较长的状态;而保持帧并没有这些要求,显然保持帧中非发光阶段的时间长度即使再缩短一些,其实也是可以的。
总的来说,在本发明实施例中还可以根据数据写入帧和保持帧的作用,以及二者包含的信号调节阶段的差异,是可以对数据写入帧和保持帧中的非发光阶段的时间长度单独进行调整,以使数据写入帧和保持帧中的非发光阶段的时间长度均达到一个最优的状态,保证显示面板在不同的模式下都可以达到一个更好的显示效果。
需要说明的是,在图12中以Ld1>Lm1,同时Ld2>Lm2进行图示说明。
在本发明一实施例中,参考图13,图13为本发明实施例提供的又一种像素电路工作的部分时序示意图,其中Ld1<Lm1,和/或,Ld2<Lm2。
具体的,在本发明实施例中至少存在以下两种方案,其一,第一模式EMT1下,数据写入帧的非发光阶段的时间长度Ld1小于保持帧的非发光阶段的时间长度Lm1,并且第二模式EMT2下,数据写入帧的非发光阶段的时间长度Ld2小于保持帧的非发光阶段的时间长度Lm2;其二,第一模式EMT1下,数据写入帧的非发光阶段的时间长度Ld1小于保持帧的非发光阶段的时间长度Lm1相等,或,第二模式EMT2下,数据写入帧的非发光阶段的时间长度Ld2小于保持帧的非发光阶段的时间长度Lm2。
其中,对于显示面板中的一些特殊功能,有可能保持帧里面也会包含一些特殊的信号时间比较长的信号调节阶段,比如上述提到的为驱动晶体管提供偏置调节信号VR的阶段,那么为了保证保持帧中这一信号调节阶段的有效性,显然保持帧中非发光阶段的时间长度也需要适当性的保持在一个相对较长的状态,比如数据写入帧和保持帧中都具有的信号调节阶段,则可以将数据写入帧中该信号调节阶段的时间长度缩短或者甚至可以取消掉数据写入帧中的该信号调节阶段,将这一时间设计到保持帧中延长保持帧中该信号调节阶段的时间长度,此时就会出现保持帧中非发光阶段的时间长度大于数据写入帧中非发光阶段的时间长度的情况,以满足对应的显示需求。
需要说明的是,在图13中以Ld1<Lm1,同时Ld2<Lm2进行图示说明。
在本发明一实施例中,参考图14,图14为本发明实施例提供的又一种像素电路工作的部分时序示意图,在第一模式EMT1,数据写入帧中信号调节阶段的时间长度总和为Wd1,保持帧中信号调节阶段的时间长度总和为Wm1。
在第二模式EMT2,数据写入帧中信号调节阶段的时间长度总和为Wd2,保持帧中信号调节阶段的时间长度总和为Wm2。
其中,Wd1/Ld1≠Wm1/Lm1;和/或,
Wd2/Ld2≠Wm2/Lm2。
需要说明的是,在本发明实施例中该信号调节阶段的数量可以是一个,也可以是多个,只需取信号调节阶段的时间长度总和这一参数即可。
具体的,在本发明实施例中至少存在以下两种方案,其一,第一模式EMT1下,数据写入帧中信号调节阶段的时间长度总和Wd1与非发光阶段的时间长度Ld1的比值不等于保持帧中信号调节阶段的时间长度总和Wm1与非发光阶段的时间长度Lm1的比值,并且第二模式EMT2下,数据写入帧中信号调节阶段的时间长度总和Wd2与非发光阶段的时间长度Ld2的比值不等于保持帧中信号调节阶段的时间长度总和Wm2与非发光阶段的时间长度Lm2的比值;其二,第一模式EMT1下,数据写入帧中信号调节阶段的时间长度总和Wd1与非发光阶段的时间长度Ld1的比值不等于保持帧中信号调节阶段的时间长度总和Wm1与非发光阶段的时间长度Lm1的比值,或,第二模式EMT2下,数据写入帧中信号调节阶段的时间长度总和Wd2与非发光阶段的时间长度Ld2的比值不等于保持帧中信号调节阶段的时间长度总和Wm2与非发光阶段的时间长度Lm2的比值。
也就是说,在两种模式中的其中至少一种模式下,信号调节阶段的时间长度总和与非发光阶段的时间长度的比值,在数据写入帧和保持帧是不相等的;其原因主要还是因为数据写入帧和保持帧所包括的信号调节阶段有所差异,一方面数据写入帧和保持帧所包括的信号调节阶段的类型有所差异,例如数据写入帧中可以包括数据写入的信号调节阶段,而保持帧中并不能包括这一数据写入的信号调节阶段;另一方面,即使数据写入帧和保持帧包括同一类型的信号调节阶段,比如都是为驱动晶体管提供偏置调节信号VR的阶段,而这一信号调节阶段在数据写入帧和保持帧的时间长度也是不一样的,因此在本发明实施例中会存在Wd1/Ld1≠Wm1/Lm1,和/或,Wd2/Ld2≠Wm2/Lm2的关系,也就是说在本发明实施例中可以根据数据写入帧和保持帧的作用,以及二者包含的信号调节阶段的差异,是可以对数据写入帧和保持帧中的非发光阶段的时间长度单独进行调整,以使数据写入帧和保持帧中的非发光阶段的时间长度均达到一个最优的状态,而不受另一者的影响,保证显示面板在不同的模式下都可以达到一个更好的显示效果。
在本发明一实施例中,Wd1/Ld1>Wm1/Lm1,和/或,Wd2/Ld2>Wm2/Lm2。
具体的,在两种模式中的其中至少一种模式下,数据写入帧中可以包括数据写入阶段、对驱动晶体管的复位阶段、以及为驱动晶体管提供偏置调节信号VR的阶段等信号调节阶段,在一些情况下保持帧中即使包括信号调节阶段,也仅仅只有为驱动晶体管提供偏置调节信号VR的阶段,甚至有些情况下保持帧中并不包括信号调节阶段,因此在本发明实施例中会存在Wd1/Ld1>Wm1/Lm1,和/或,Wd2/Ld2>Wm2/Lm2的关系,基于这一关系显示面板可以实现对应的显示需求。
在本发明一实施例中,Wd1/Ld1<Wm1/Lm1,和/或,Wd2/Ld2<Wm2/Lm2。
具体的,在两种模式中的其中至少一种模式下,对于显示面板中的一些特殊功能,有可能保持帧里面也会包含一些特殊的信号时间比较长的信号调节阶段,比如上述提到的为驱动晶体管提供偏置调节信号VR的阶段,那么为了保证保持帧中这一信号调节阶段的有效性,显然保持帧中非发光阶段的时间长度也需要适当性的保持在一个相对较长的状态,比如数据写入帧和保持帧中都具有的信号调节阶段,则可以将数据写入帧中该信号调节阶段的时间长度缩短或者甚至可以取消掉数据写入帧中的该信号调节阶段,将这一时间设计到保持帧中延长保持帧中该信号调节阶段的时间长度,因此在本发明实施例中会存在Wd1/Ld1<Wm1/Lm1,和/或,Wd2/Ld2<Wm2/Lm2的关系,基于这一关系显示面板可以实现对应的显示需求。
在本发明一实施例中,Wd1/Ld1=Wd2/Ld2,和/或,Wm1/Lm1=Wm2/Lm2。
具体的,在本发明实施例中不同模式下数据写入帧中信号调节阶段的时间长度总和与非发光阶段的时间长度的比值相等,和/或,不同模式下保持帧中信号调节阶段的时间长度总和与非发光阶段的时间长度的比值相等,即本发明实施例是针对不同模式下数据写入帧的对比和不同模式下保持帧的对比,在满足Wd1/Ld1=Wd2/Ld2,和/或,Wm1/Lm1=Wm2/Lm2这种关系下,就可以对不同模式下的数据写入帧和保持帧中的信号调节阶段的时间长度总和以及非发光阶段的时间长度统一进行调节,不用各自分开去调节,可极大程度的简化信号控制逻辑。
在本发明一实施例中,也会存在Wd1/Ld1≠Wd2/Ld2,和/或,Wm1/Lm1≠Wm2/Lm2的情况。
具体的,在本发明实施例中不同模式下数据写入帧中信号调节阶段的时间长度总和与非发光阶段的时间长度的比值不相等,和/或,不同模式下保持帧中信号调节阶段的时间长度总和与非发光阶段的时间长度的比值不相等,也就是说在不同模式下信号调节阶段的时间长度总和与非发光阶段的时间长度设置为非同比变化,例如从第一模式转换为第二模式时,非发光阶段的时间长度呈变短状态,此时按照Wd1/Ld1≠Wd2/Ld2,和/或,Wm1/Lm1≠Wm2/Lm2方式调整信号调节阶段的时间长度总和,可以保证每个模式下的信号调节阶段的时间长度总和都处于一个最优的状态,以此满足不同模式下各自的信号调节需求,保证显示面板在不同模式下都会具有较好的显示效果。
在本发明一实施例中,也会存在Wd1/Ld1<Wd2/Ld2,和/或,Wm1/Lm1<Wm2/Lm2的情况。
具体的,在本发明实施例中不同模式下数据写入帧中信号调节阶段的时间长度总和与非发光阶段的时间长度的比值不相等,和/或,不同模式下保持帧中信号调节阶段的时间长度总和与非发光阶段的时间长度的比值不相等,也就是说在不同模式下信号调节阶段的时间长度总和与非发光阶段的时间长度设置为非同比变化,例如从第一模式转换为第二模式时,非发光阶段的时间长度呈变短状态,此时按照Wd1/Ld1<Wd2/Ld2,和/或,Wm1/Lm1<Wm2/Lm2方式调整信号调节阶段的时间长度总和,可以使得工作状态的模式变化导致的信号调节阶段的时间长度总和变化幅度相对较小;亦即,在第二模式EMT2下信号调节阶段的时间长度总和相对较大,保证第二模式EMT2下信号调节阶段的有效性,即每个模式下的信号调节阶段的时间长度总和都处于一个最优的状态,以此满足不同模式下各自的信号调节需求,保证显示面板在不同模式下都会具有较好的显示效果。
需要说明的是,在本发明一实施例中也可能会存在Wd1/Ld1>Wd2/Ld2,和/或,Wm1/Lm1>Wm2/Lm2的情况,由于Ld1>Ld2,和/或,Lm1>Lm2,即第一模式EMT1的非发光阶段的时间长度相对较长,第二模式EMT2的非发光阶段的时间长度相对较小,显然第一模式EMT1下信号调节阶段的时间长度总和可以设置的相对较大,第二模式EMT2下信号调节阶段的时间长度总和可以设置的相对较小,保证每个模式下的信号调节阶段的时间长度总和都处于一个最优的状态,以此满足不同模式下各自的信号调节需求,保证显示面板在不同模式下都会具有较好的显示效果。
在本发明一实施例中,参考图15,图15为本发明实施例提供的又一种像素电路工作的部分时序示意图,在第一模式EMT1,数据写入帧中,非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度为Tda1,保持帧中,非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度为Tma1。
在第二模式EMT2,数据写入帧中,非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度为Tda2,保持帧中,非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度为Tma2。
其中,Tda1≠Tma1,和/或,Tad2≠Tma2。
具体的,在本发明实施例中无论是在第一模式EMT1的数据写入帧和保持帧,还是在第二模式EMT2的数据写入帧和保持帧,都是通过调整非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度,实现对不同模式下数据写入帧和保持帧中非发光阶段的时间长度的调整,主要由于信号调节阶段开始后,非发光阶段的时间长度的调整就会涉及到对信号调节阶段的时间调整,因此,在信号调节阶段开始前对Tda1、Tma1、Tad2、Tma2进行调整,从而可充分避免对信号调节阶段的时间带来的不良影响,保证不同模式下的显示效果。
其中,在任一模式下,基于数据写入帧中包括的信号调节阶段的类型以及保持帧中包括的信号调节阶段的类型,按照Tda1≠Tma1,和/或,Tad2≠Tma2的方式来灵活设置非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度,在实现对非发光阶段的时间长度进行调整的情况下还能够保证第一个信号调节阶段的有效性,避免第一个信号调节阶段的信号被干扰,以提高显示面板的显示效果。
在本发明一实施例中,存在Tda1<Tma1,和/或,Tda2<Tma2的情况。
具体的,在第一模式EMT1和第二模式EMT2的任一模式中,在非发光阶段的时间长度有限的情况下,数据写入帧中包括的信号调节阶段的数量较多,而保持帧中包括的信号调节阶段的数量较少,为了保证数据写入帧中各个信号调节阶段之间的间隔可以分配的合理一些,避免数据写入帧中各个信号调节阶段之间的信号出现干扰的情况发生,在本发明实施例中按照Tda1<Tma1,和/或,Tda2<Tma2的方式来灵活设置非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度,在实现对非发光阶段的时间长度进行调整的情况下还能够保证每个信号调节阶段的有效性,以提高显示面板的显示效果。
需要说明的是,在本发明一实施例中也可能会存在Tda1>Tma1,和/或,Tda2>Tma2的情况,在第一模式EMT1和第二模式EMT2的任一模式中,使数据写入帧中非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度处于一个较长的状态,保证第一个信号调节阶段的完整性和有效性,避免第一个信号调节阶段的信号被干扰,以提高显示面板的显示效果。
在本发明一实施例中,存在Tda1=Tda2,和/或,Tma2=Tma2的情况。
具体的,在本发明实施例中不同模式下数据写入帧中非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度相等,和/或,不同模式下保持帧中非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度相等,即本发明实施例是针对不同模式下数据写入帧的对比和不同模式下保持帧的对比,在满足Tda1=Tda2,和/或,Tma2=Tma2这种关系下,就可以对不同模式下的数据写入帧和保持帧中的非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度统一进行调节,不用各自分开去调节,可极大程度的简化信号控制逻辑。
在本发明一实施例中,也会存在Tda1≠Tda2,和/或,Tma1≠Tma2的情况。
具体的,在本发明实施例中不同模式下数据写入帧中非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度不相等,和/或,不同模式下保持帧中非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度不相等,也就是说在不同模式下非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度设置为非同比变化,例如从第一模式转换为第二模式时,非发光阶段的时间长度呈变短状态,此时按照Tda1≠Tda2,和/或,Tma1≠Tma2方式调整非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度,以此满足不同模式下各自的信号调节需求,保证显示面板在不同模式下都会具有较好的显示效果。
在本发明一实施例中,也会存在Tda1>Tda2,和/或,Tma1>Tma2的情况。
具体的,在本发明实施例中由于Ld1>Ld2,和/或,Lm1>Lm2,即第一模式EMT1的非发光阶段的时间长度相对较长,第二模式EMT2的非发光阶段的时间长度相对较小,显然第一模式EMT1下非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度可以设置的相对较大,第二模式EMT2下非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度可以设置的相对较小,保证每个模式下非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度都处于一个最优的状态,以此满足不同模式下各自的信号调节需求,保证显示面板在不同模式下都会具有较好的显示效果。
需要说明的是,在本发明一实施例中也会存在Tda1<Tda2,和/或,Tma1<Tma2的情况,也就是说在本发明实施例中可根据实际的显示需求,以及数据写入帧和保持帧中包括的信号调节阶段的类型和作用,尤其是第一信号调节阶段的类型和作用,来合理设置Tda1、Tma1、Tad2、Tma2的大小,保证每个模式下非发光阶段开始至第一个信号调节阶段开始之间的时间段的时间长度都处于一个最优的状态,以此满足不同模式下各自的信号调节需求,保证显示面板在不同模式下都会具有较好的显示效果。
在本发明一实施例中,参考图16,图16为本发明实施例提供的又一种像素电路工作的部分时序示意图,在第一模式EMT1,在数据写入帧中,最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度为Tdb1,保持帧中,最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度为Tmb1。
在第二模式EMT2,在数据写入帧中,最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度为Tdb2,保持帧中,最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度为Tmb2。
其中,Tdb1≠Tmb1,和/或,Tdb2≠Tmb2。
在本发明实施例中无论是在第一模式EMT1的数据写入帧和保持帧,还是在第二模式EMT2的数据写入帧和保持帧,都是通过调整最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度,实现对不同模式下数据写入帧和保持帧中非发光阶段的时间长度的调整,调整的脉冲区域并未涉及到信号调节阶段,因此,在最后一个信号调节阶段结束后对Tdb1、Tmb1、Tdb2、Tmb2进行调整,从而可充分避免对信号调节阶段的时间带来的不良影响,保证不同模式下的显示效果。
其中,在任一模式下,基于数据写入帧中包括的信号调节阶段的类型以及保持帧中包括的信号调节阶段的类型,按照Tdb1≠Tmb1,和/或,Tdb2≠Tmb2的方式来灵活设置最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度,在实现对非发光阶段的时间长度进行调整的情况下还能够保证最后一个信号调节阶段的完整性和有效性,避免最后一个信号调节阶段的信号被干扰,以提高显示面板的显示效果。
在本发明一实施例中,存在Tdb1<Tmb1,和/或,Tdb2<Tmb2的情况。
具体的,在第一模式EMT1和第二模式EMT2的任一模式中,在非发光阶段的时间长度有限的情况下,数据写入帧中包括的信号调节阶段的数量较多,而保持帧中包括的信号调节阶段的数量较少,为了保证数据写入帧中各个信号调节阶段之间的间隔可以分配的合理一些,避免数据写入帧中各个信号调节阶段之间的信号出现干扰的情况发生,在本发明实施例中按照Tdb1<Tmb1,和/或,Tdb2<Tmb2的方式来灵活设置最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度,在实现对非发光阶段的时间长度进行调整的情况下还能够保证每个信号调节阶段的有效性,以提高显示面板的显示效果。
需要说明的是,在本发明一实施例中也可能会存在Tdb1>Tmb1,和/或,Tdb2>Tmb2的情况,在第一模式EMT1和第二模式EMT2的任一模式中,使数据写入帧中最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度处于一个较长的状态,保证最后一个信号调节阶段的完整性和有效性,避免最后一个信号调节阶段的信号被干扰,以提高显示面板的显示效果。
在本发明一实施例中,存在Tdb1=Tdb2,和/或,Tmb1=Tmb2的情况。
具体的,在本发明实施例中不同模式下数据写入帧中最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度相等,和/或,不同模式下保持帧中最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度相等,即本发明实施例是针对不同模式下数据写入帧的对比和不同模式下保持帧的对比,在满足Tdb1=Tdb2,和/或,Tmb1=Tmb2这种关系下,就可以对不同模式下的数据写入帧和保持帧中的最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度统一进行调节,不用各自分开去调节,可极大程度的简化信号控制逻辑。
在本发明一实施例中,也会存在Tdb1≠Tdb2,和/或,Tmb1≠Tmb2的情况。
具体的,在本发明实施例中不同模式下数据写入帧中最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度不相等,和/或,不同模式下保持帧中最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度不相等,也就是说在不同模式下最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度设置为非同比变化,例如从第一模式转换为第二模式时,非发光阶段的时间长度呈变短状态,此时按照Tdb1≠Tdb2,和/或,Tmb1≠Tmb2方式调整最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度,以此满足不同模式下各自的信号调节需求,保证显示面板在不同模式下都会具有较好的显示效果。
在本发明一实施例中,也会存在Tdb1>Tdb2,和/或,Tmb1>Tmb2的情况。
具体的,在本发明实施例中由于Ld1>Ld2,和/或,Lm1>Lm2,即第一模式EMT1的非发光阶段的时间长度相对较长,第二模式EMT2的非发光阶段的时间长度相对较小,显然第一模式EMT1下最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度可以设置的相对较大,第二模式EMT2下最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度可以设置的相对较小,保证每个模式下最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度都处于一个最优的状态,以此满足不同模式下各自的信号调节需求,保证显示面板在不同模式下都会具有较好的显示效果。
需要说明的是,在本发明一实施例中也会存在Tdb1<Tdb2,和/或,Tmb1<Tmb2的情况,也就是说在本发明实施例中可根据实际的显示需求,以及数据写入帧和保持帧中包括的信号调节阶段的类型和作用,尤其是最后一个信号调节阶段的类型和作用,来合理设置Tdb1、Tmb1、Tdb2、Tmb2的大小,保证每个模式下最后一个信号调节阶段结束至非发光阶段结束之间的时间段的时间长度都处于一个最优的状态,以此满足不同模式下各自的信号调节需求,保证显示面板在不同模式下都会具有较好的显示效果。
在本发明一实施例中,参考图17,图17为本发明实施例提供的一种整面屏显示面板示意图,参考图18,图18为本发明实施例提供的一种折叠屏显示面板示意图,该显示面板包括第一像素电路和第二像素电路。
在该显示面板工作过程的至少部分时间段内,第一像素电路在第一模式下工作,第二像素电路在第二模式下工作。
该显示面板包括第一显示区和第二显示区,第一显示区可以为图17中的AA区域,第二显示区可以为图17中的BB区域,或第一显示区可以为图18中的CC区域,第二显示区可以为图18中的DD区域。
其中,第一像素电路位于第一显示区,第二像素电路位于第二显示区。
具体的,在本发明实施例中第一像素电路和第二像素电路位于不同的显示区域,例如第一像素电路位于图17中的AA区域,第二像素电路位于图17中的BB区域,或第一像素电路位于图18中的CC区域,第二像素电路位于图18中的DD区域,在显示面板工作过程的至少部分时间段内,即在同一时间段内,第一像素电路在第一模式下工作,同时第二像素电路在第二模式下工作,使AA区域和BB区域在同一时间段内实现差异化显示,或使CC区域和DD区域在同一时间段内实现差异化显示,例如在同一时间段内,第一像素电路所在区域进行低亮度显示,第二像素电路所在区域进行高亮度显示,在低亮度显示区域可以进行电子书阅读等,在高亮度显示区域可以进行赛事观看等,以实现显示面板的分区差异化显示。
需要说明的是,第一模式和第二模式可以是发光亮度不同的两种模式,还可以是画面刷新帧的帧频率不同的两种模式等,在本发明实施例中该第一模式和第二模式为显示面板中的两个区域在同一时间存在的两个显示模式。
进一步的,在本发明一实施例中,第一像素电路的数据刷新频率为Fs1,第二像素电路的数据刷新频率为Fs2;其中,Fs1≠Fs2。
具体的,在本发明实施例中第一像素电路和第二像素电路的数据刷新频率不同,显示面板采用较高数据刷新频率的驱动方式进行驱动显示时,一个数据刷新周期内,保持帧的数量为零或者保持帧的数量很少,驱动晶体管T0的栅极保持数据信号Vdata的输入,也就是说,驱动晶体管T0的栅极电位刷新比较频繁,可以进行高亮动态显示等;显示面板采用较低数据刷新频率的驱动方式进行驱动显示时,一个数据刷新周期内,保持帧的数量相对来说变得较多,在一个数据刷新周期内,驱动晶体管T0的栅极电位长时间保持不变,可以进行低亮静态显示等。因此在本发明实施例中,将第一像素电路和第二像素电路的数据刷新频率设置为不同,则可以实现显示面板的分区差异化显示。
在本发明一实施例中,存在Fs1<Fs2的情况,其中数据刷新频率、显示面板的发光亮度和面刷新帧的帧频率这三个参数通常情况下是正相关的变化趋势,比如较高的数据刷新频率,发光亮度也会比较高,面刷新帧的帧频率也会比较高。
此处需要说明的是,在本发明一实施例中还会存在Fs1>Fs2的情况,例如在低亮度显示下,仍然需要较高的数据刷新频率,以满足用户的实际应用需求,保证一些特殊显示需求的可行性。
在本发明一实施例中,该显示面板的工作过程包括第一时间段和第二时间段,在第一时间段,像素电路工作于第一模式,在第二时间段,像素电路工作于第二模式。
具体的,在本发明实施例中第一模式和第二模式为显示面板中的同一个区域在不同的时间段内存在的两个显示模式,例如在第一时间段进行高亮度显示,在第二时间段进行低亮度显示。
相应的,本发明实施例还提供了一种显示装置,包括上述任意一实施例提供的的显示面板。
参考图19,图19为本发明实施例提供的一种显示装置的结构示意图,其中,本发明实施例提供的显示装置1000可以为移动终端设备。
在本发明其他实施例中,本发明提供的显示装置还可以为手机、电脑、车载终端等电子显示设备,对此本发明不做具体限制。
以上对本发明所提供的一种显示面板及显示装置进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
需要说明的是,本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备所固有的要素,或者是还包括为这些过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (38)

1.一种显示面板,其特征在于,所述显示面板包括:
像素电路和发光元件;
所述像素电路包括驱动模块和信号调节模块;
所述驱动模块包括驱动晶体管;
所述显示面板的一帧画面时间包括非发光阶段和发光阶段,所述非发光阶段包括信号调节阶段,在所述信号调节阶段,所述信号调节模块为所述驱动晶体管提供预设信号;
所述像素电路的画面刷新帧包括数据写入帧和保持帧,所述数据写入帧包括p个所述信号调节阶段,p≥1,和/或,所述保持帧包括q个所述信号调节阶段,q≥0;
所述像素电路的工作过程包括第一模式和第二模式;
在所述第一模式,所述数据写入帧的非发光阶段的时间长度为Ld1,所述保持帧的非发光阶段的时间长度为Lm1;
在所述第二模式,所述数据写入帧的非发光阶段的时间长度为Ld2,所述保持帧的非发光阶段的时间长度为Lm2;
其中,Ld1>Ld2,和/或,Lm1>Lm2。
2.根据权利要求1所述的显示面板,其特征在于,
在所述第一模式下,所述显示面板的发光亮度为B1,在所述第二模式下,所述显示面板的发光亮度为B2;
其中,B1<B2。
3.根据权利要求1所述的显示面板,其特征在于,
在所述第一模式下,所述显示面板的画面刷新帧的帧频率为Fv1,在所述第二模式下,所述显示面板的画面刷新帧的帧频率为Fv2;
其中,Fv1<Fv2。
4.根据权利要求1所述的显示面板,其特征在于,
在所述第一模式下,所述显示面板的画面刷新帧的一帧时间长度为S1,在所述第二模式下,所述显示面板的画面刷新帧的一帧时间长度为S2;
其中,S1>S2。
5.根据权利要求1所述的显示面板,其特征在于,
所述显示面板包括第一像素电路和第二像素电路;
在所述显示面板工作过程的至少部分时间段内,所述第一像素电路在所述第一模式下工作,所述第二像素电路在所述第二模式下工作。
6.根据权利要求5所述的显示面板,其特征在于,
所述第一像素电路的数据刷新频率为Fs1,所述第二像素电路的数据刷新频率为Fs2;
其中,Fs1≠Fs2。
7.根据权利要求6所述的显示面板,其特征在于,
Fs1<Fs2。
8.根据权利要求6所述的显示面板,其特征在于,
Fs1>Fs2。
9.根据权利要求5所述的显示面板,其特征在于,
所述显示面板包括第一显示区和第二显示区;
所述第一像素电路位于所述第一显示区,所述第二像素电路位于所述第二显示区。
10.根据权利要求1所述的显示面板,其特征在于,
所述显示面板的工作过程包括第一时间段和第二时间段,在所述第一时间段,所述像素电路工作于所述第一模式,在所述第二时间段,所述像素电路工作于所述第二模式。
11.根据权利要求1所述的显示面板,其特征在于,
Ld1=Lm1,和/或,Ld2=Lm2。
12.根据权利要求1所述的显示面板,其特征在于,
Ld1≠Lm1,和/或,Ld2≠Lm2。
13.根据权利要求12所述的显示面板,其特征在于,
Ld1>Lm1,和/或,Ld2>Lm2。
14.根据权利要求12所述的显示面板,其特征在于,
Ld1<Lm1,和/或,Ld2<Lm2。
15.根据权利要求1所述的显示面板,其特征在于,
在所述第一模式,所述数据写入帧中,所述信号调节阶段的时间长度总和为Wd1,所述保持帧中,所述信号调节阶段的时间长度总和为Wm1;
在所述第二模式,所述数据写入帧中,所述信号调节阶段的时间长度总和为Wd2,所述保持帧中,所述信号调节阶段的时间长度总和为Wm2;
其中,Wd1/Ld1≠Wm1/Lm1;和/或,
Wd2/Ld2≠Wm2/Lm2。
16.根据权利要求15所述的显示面板,其特征在于,
Wd1/Ld1>Wm1/Lm1;和/或,
Wd2/Ld2>Wm2/Lm2。
17.根据权利要求15所述的显示面板,其特征在于,
Wd1/Ld1<Wm1/Lm1;和/或,
Wd2/Ld2<Wm2/Lm2。
18.根据权利要求15所述的显示面板,其特征在于,
Wd1/Ld1=Wd2/Ld2;和/或,
Wm1/Lm1=Wm2/Lm2。
19.根据权利要求15所述的显示面板,其特征在于,
Wd1/Ld1≠Wd2/Ld2;和/或,
Wm1/Lm1≠Wm2/Lm2。
20.根据权利要求19所述的显示面板,其特征在于,
Wd1/Ld1<Wd2/Ld2;和/或,
Wm1/Lm1<Wm2/Lm2。
21.根据权利要求1所述的显示面板,其特征在于,
在所述第一模式,所述数据写入帧中,所述非发光阶段开始至第一个所述信号调节阶段开始之间的时间段的时间长度为Tda1,所述保持帧中,所述非发光阶段开始至第一个所述信号调节阶段开始之间的时间段的时间长度为Tma1;
在所述第二模式,所述数据写入帧中,所述非发光阶段开始至第一个所述信号调节阶段开始之间的时间段的时间长度为Tda2,所述保持帧中,所述非发光阶段开始至第一个所述信号调节阶段开始之间的时间段的时间长度为Tma2;
其中,Tda1≠Tma1;和/或,
Tad2≠Tma2。
22.根据权利要求21所述的显示面板,其特征在于,
Tda1<Tma1;和/或,
Tda2<Tma2。
23.根据权利要求21所述的显示面板,其特征在于,
Tda1=Tda2;和/或,
Tma2=Tma2。
24.根据权利要求21所述的显示面板,其特征在于,
Tda1≠Tda2;和/或,
Tma1≠Tma2。
25.根据权利要求24所述的显示面板,其特征在于,
Tda1>Tda2;和/或,
Tma1>Tma2。
26.根据权利要求1所述的显示面板,其特征在于,
在所述第一模式,在所述数据写入帧中,最后一个所述信号调节阶段结束至所述非发光阶段结束之间的时间段的时间长度为Tdb1,所述保持帧中,最后一个所述信号调节阶段结束至所述非发光阶段结束之间的时间段的时间长度为Tmb1;
在所述第二模式,在所述数据写入帧中,最后一个所述信号调节阶段结束至所述非发光阶段结束之间的时间段的时间长度为Tdb2,所述保持帧中,最后一个所述信号调节阶段结束至所述非发光阶段结束之间的时间段的时间长度为Tmb2;
其中,Tdb1≠Tmb1;和/或,
Tdb2≠Tmb2。
27.根据权利要求26所述的显示面板,其特征在于,
Tdb1<Tmb1;和/或,
Tdb2<Tmb2。
28.根据权利要求26所述的显示面板,其特征在于,
Tdb1=Tdb2;和/或,
Tmb1=Tmb2。
29.根据权利要求26所述的显示面板,其特征在于,
Tdb1≠Tdb2;和/或,
Tmb1≠Tmb2。
30.根据权利要求29所述的显示面板,其特征在于,
Tdb1>Tdb2;和/或,
Tmb1>Tmb2。
31.根据权利要求1所述的显示面板,其特征在于,
所述信号调节模块为数据写入模块,所述预设信号为数据信号;
所述数据写入模块连接于所述驱动晶体管的第一极,在所述信号调节阶段,所述数据写入模块开启,所述数据写入模块为所述驱动晶体管提供所述数据信号。
32.根据权利要求1所述的显示面板,其特征在于,
所述信号调节模块为复位模块,所述预设信号为复位信号;
所述复位模块连接于所述驱动晶体管的栅极,在所述信号调节阶段,所述复位模块开启,所述复位模块为所述驱动晶体管提供复位信号。
33.根据权利要求31或32所述的显示面板,其特征在于,
q=0。
34.根据权利要求1所述的显示面板,其特征在于,所述信号调节模块为偏置调节模块,所述预设信号为偏置调节信号;
所述偏置调节模块连接于所述驱动晶体管的第一极或者第二极,在所述信号调节阶段,所述偏置调节模块开启,所述偏置调节模块为所述驱动晶体管提供偏置调节信号。
35.根据权利要求34所述的显示面板,其特征在于,
q≥1。
36.根据权利要求34所述的显示面板,其特征在于,
所述显示面板包括数据写入模块和所述偏置调节模块;
所述显示面板的工作过程包括数据写入阶段和所述信号调节阶段;
在所述数据写入阶段,所述数据写入模块开启,所述偏置调节模块关断,所述数据写入模块为所述驱动晶体管提供数据信号;
在所述信号调节阶段,所述数据写入模块关断,所述偏置调节模块开启,所述偏置调节模块为所述驱动晶体管提供所述偏置调节信号。
37.根据权利要求34所述的显示面板,其特征在于,
所述偏置调节模块复用为数据写入模块;
所述显示面板的工作过程包括数据写入阶段和所述信号调节阶段;
在所述数据写入阶段,所述偏置调节模块开启,所述偏置调节模块为所述驱动晶体管提供数据信号;
在所述信号调节阶段,所述偏置调节模块开启,所述偏置调节模块为所述驱动晶体管提供所述偏置调节信号。
38.一种显示装置,其特征在于,所述显示装置包括权利要求1-37任意一项所述的显示面板。
CN202310796556.5A 2023-06-30 2023-06-30 显示面板及显示装置 Pending CN116645907A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310796556.5A CN116645907A (zh) 2023-06-30 2023-06-30 显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310796556.5A CN116645907A (zh) 2023-06-30 2023-06-30 显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN116645907A true CN116645907A (zh) 2023-08-25

Family

ID=87640217

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310796556.5A Pending CN116645907A (zh) 2023-06-30 2023-06-30 显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN116645907A (zh)

Similar Documents

Publication Publication Date Title
CN113192460B (zh) 一种显示面板和显示装置
CN112259050B (zh) 显示面板及其驱动方法、显示装置
CN110751927B (zh) 像素驱动电路及其驱动方法、显示面板和显示装置
CN112397026B (zh) 像素驱动电路、显示面板及其驱动方法
CN114420032B (zh) 显示面板、集成芯片和显示装置
CN112102785A (zh) 像素电路、显示面板及其驱动方法和显示装置
CN111145686B (zh) 一种像素驱动电路、显示面板及驱动方法
CN112216244B (zh) 显示面板及其驱动方法和显示模组
KR20230133387A (ko) 픽셀 회로 및 그 구동 방법과 디스플레이 패널
CN113571000A (zh) 显示面板及显示装置
CN112102784A (zh) 一种像素驱动电路及其制作方法、显示装置
CN114582287A (zh) 显示面板及显示装置
CN115565493B (zh) 一种像素驱动电路及其驱动方法、显示装置
CN114495836B (zh) 像素电路及其驱动方法、显示面板及电子设备
CN116363998A (zh) 一种显示面板及显示装置
CN112530341A (zh) 像素电路
CN114241998B (zh) 像素电路、显示装置和显示装置的驱动方法
CN116645907A (zh) 显示面板及显示装置
CN219676870U (zh) 像素补偿电路和电子设备
US20230108303A1 (en) Display panel and display device
CN216450366U (zh) 像素驱动电路
US20240233640A9 (en) Display panel, driving method of display panel, and display device
US20240135877A1 (en) Display panel, driving method of display panel, and display device
US20240221646A1 (en) Pixel Circuit, Display Apparatus, and Driving Method
CN117174031A (zh) 显示面板及其驱动方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination