CN117094280A - 电源线地线接入点规则检测方法、装置、终端及介质 - Google Patents
电源线地线接入点规则检测方法、装置、终端及介质 Download PDFInfo
- Publication number
- CN117094280A CN117094280A CN202311059872.0A CN202311059872A CN117094280A CN 117094280 A CN117094280 A CN 117094280A CN 202311059872 A CN202311059872 A CN 202311059872A CN 117094280 A CN117094280 A CN 117094280A
- Authority
- CN
- China
- Prior art keywords
- power line
- access point
- preset
- ground
- design
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 title claims description 42
- 238000000034 method Methods 0.000 claims abstract description 43
- 238000013461 design Methods 0.000 claims description 128
- 239000002184 metal Substances 0.000 claims description 45
- 238000012795 verification Methods 0.000 claims description 16
- 238000012545 processing Methods 0.000 claims description 11
- 238000003860 storage Methods 0.000 claims description 11
- 238000004590 computer program Methods 0.000 claims description 9
- 238000007781 pre-processing Methods 0.000 claims description 4
- 239000010410 layer Substances 0.000 description 65
- 238000010586 diagram Methods 0.000 description 25
- 238000012938 design process Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 230000003068 static effect Effects 0.000 description 3
- 238000004891 communication Methods 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000012942 design verification Methods 0.000 description 2
- 235000019800 disodium phosphate Nutrition 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000000835 fiber Substances 0.000 description 2
- 238000002898 library design Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 238000004549 pulsed laser deposition Methods 0.000 description 1
- 238000003908 quality control method Methods 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/398—Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/394—Routing
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本申请提供电源线地线接入点规则检测方法、装置、终端及介质,本申请通过工具脚本的方式,在先进工艺下标准单元模块设计时,自动对预留的电源线地线接入点是否满足设计规则做出判断,达到节省人力、避免人为判断失误以及避免后期芯片设计时电源线地线无法接入标准单元模块而造成返工的目的。
Description
技术领域
本申请涉及数字芯片设计技术领域,特别是涉及电源线地线接入点规则检测方法、装置、终端及介质。
背景技术
标准单元模块是大规模数字芯片设计中十分常用的底层模块,标准单元库就是各种标准单元模块的集合。一个标准单元库中通常会包含数百种标准单元模块,这一个个标准单元模块是大规模数字芯片设计的底层基石。
标准单元模块设计要遵循许多设计规则,只有每个标准单元都满足统一的规则,才能保证在上层芯片设计时,这套标准单元库能够被正确地使用。以其中一种在先进工艺下需要注意的电源线地线接入点规则为例进行说明:
电源线地线接入点,是指在将来芯片设计时,通过电源线地线网络金属层,对标准单元模块的一个个供电接入点。电源线地线接入点的疏密,决定了未来芯片电源线地线网络的疏密。接入点越密,电源线地线网络就能做的越密,对标准单元的供电就越强,但同时对上层芯片信号线走线通道的挤占就越多。反之,接入点越疏,电源线地线网络越疏,对标准单元的供电就越弱,但有利于上层芯片的信号线走线。
在传统工艺下,金属层的工艺制造限制不多,一般标准单元模块使用最下层金属就可以完成,在后期上层芯片电源线地线接入时,使用最下层金属的上一层金属就可以实现接入,不会有太多限制。所以传统工艺下,标准单元模块在设计时,基本不需要考虑未来芯片设计使用标准单元模块时的电源线地线接入点。
但在先进工艺下,由于工艺的难度和复杂度大大增加,金属层已经不能随意排布,限制非常多,这导致在标准单元模块设计时,只用最下层金属已不可能实现,必须用到更上层的金属。标准单元模块内部如果没有预留足够的上层金属空间,后期芯片设计时,电源线地线接入点不足,标准单元模块就没有办法被使用,导致返工修改。
假设金属层从下往上,依次命名为M0,M1,M2,…,先进工艺下,标准单元模块使用M0已不够完成设计,必须使用到M1,如果标准单元模块结构复杂,还会用到M2。而在未来芯片设计中使用标准单元模块时,为了给标准单元模块供电,又必须通过M1将电源线地线网络接入到标准单元模块的M0层电源线地线上。在这种情况下,在标准单元模块设计时,就必须给未来的电源线地线接入点留足M1的空间,保证未来电源线地线网络能正确接入。所以,在先进工艺的标准单元模块库设计时,所有的标准单元模块就必须遵守同一个电源线地线接入点规则,也就是本方案要讨论的电源线地线接入规则。
在先进工艺下,对于一套标准单元库来说,电源线地线接入点的疏密是固定的,也就是说,给未来芯片设计时,电源线地线接入点的最小间隔是一定的。所以在标准单元模块设计初期,就必须确定好未来电源线地线的接入点之间的间隔。但如何保证在所有标准单元模块中,预留出满足要求的间隔是本领域亟需解决的技术难题。
为解决上述技术难题,本领域常用的解决方案总结如下:
方案一)基于手工方式采用标尺在版图上量取,预留出电源线地线接入点,用标尺人眼验证;
方案二)按电源线地线接入点的间隔,预先构建一个框架模块,在标准单元模块设计时,调用该框架模块,手动调整位置来实现电源线地线接入点间隔的验证。
方案三)待标准单元模块完成后,基于芯片设计所使用的自动布局布线工具构建一个芯片测试环境,在测试芯片过程中布好电源线地线网络后,尝试读入标准单元模块来验证。
然而,上述这些方案的效率都相对较低,且容易出现遗漏,造成返工频发而浪费时间。
为便于本领域技术人员理解,举例图示说明如下:
图1A展示的是上层芯片视图,图中仅展示M0/M1/M2电源线地线网络和标准单元模块;图1B展示的是芯片层次剖面图。在图1A中,假设电源线地线网络中,M1的间隔为0.6μm,则在标准单元模块设计时,必须留出足够的M1空间,让未来上层芯片设计时,电源线地线网络有足够空间可以接入。
图2展示的是底层标准单元模块的内部视图,图中仅展示电源线地线的M0层和所有M1层,其它层未图示。底层标准单元模块中的M0层电源线地线会直接与上层芯片中的M0层电源线地线重合,所以不需要考虑预留M0层的通道。
在上述示例中,在底层标准单元模块设计时,需要保证至少有一组间隔为0.6μm的M1通道被预留出来,图3A和3B展示了正确图例,在此标准单元模块中,有两组0.6μm间隔的M1通道被预留,则设计正确。图3A展示的是第一组可以通过的电源线地线M1通道;图3B展示的是第二组可以通过的电源线地线M1通道。图4A和4B展示了错误图例,在标准单元模块中,无论是图4A还是图4B展示的组,没有任何一组0.6μm间隔的M1通道被预留,设计错误。
因此,如何解决针对标准单元库设计时的预留电源线地线接入点问题,以及如何避免后续芯片设计时,电源线地线无法接入标准单元模块而造成返工的技术问题,成为本领域亟需解决的技术难题。
发明内容
鉴于以上所述现有技术的缺点,本申请的目的在于提供,用于解决针对标准单元库设计时的预留电源线地线接入点问题,以及如何避免后续芯片设计时,电源线地线无法接入标准单元模块而造成返工的技术问题。
为实现上述目的及其他相关目的,本申请的第一方面提供一种电源线地线接入点规则检测方法,包括:获取标准单元库中的标准单元模块版图并将其转换为适于工具脚本处理的预设格式;调用所述工具脚本读入所述预设格式的标准单元模块版图,并按照预设设计规则和所述工具脚本所预设的电源线地线接入点间隔期望值,生成所有电源线地线接入点在预设金属层的虚拟图形并进行分组;将每组虚拟图形与所述预设金属层的实际图形进行比对,依据比对结果及所述预设设计规则判断每组虚拟图形的电源线地线接入点设计是否正确;基于每组虚拟图形的电源线地线接入点设计是否正确的判断结果,按照所述工具脚本所预设的判定策略,输出所述标准模块版图的电源线地线接入点规则检测结果。
于本申请的第一方面的一些实施例中,所述电源线地线接入点规则检测方法在执行调用所述工具脚本读入所述预设格式的标准单元模块版图之前,还执行如下:在所述工具脚本中设定电源线地线接入点间隔期望值,并设定在满足预设组数的虚拟图形的电源线地线均能接入的条件下方可判定所述标准模块版图的电源线地线接入点规则检测正确的判定策略。
于本申请的第一方面的一些实施例中,若虚拟图形与实际图形的比对结果为不发生交叠且虚拟图形的设计符合所述预设设计规则,则判断此组电源线地线接入点的设计正确;否则,判断此组电源线地线接入点的设计错误。
于本申请的第一方面的一些实施例中,所述预设设计规则包括DRC设计规则。
于本申请的第一方面的一些实施例中,所述基于每组虚拟图形的电源线地线接入点设计是否正确的判断结果,按照所述工具脚本所预设的判定策略,输出所述标准模块版图的电源线地线接入点规则检测结果,其包括:统计电源线地线接入点设计正确的虚拟图形组数;若统计得到的虚拟图形组数满足所述判定策略中的预设组数,则输出所述标准单元模块版图的电源线地线接入点设计正确的验证结果;否则,输出所述标准单元模块版图的电源线地线接入点设计错误的验证结果。
于本申请的第一方面的一些实施例中,对所生成的电源线地线接入点在预设金属层的虚拟图形进行分组的方式包括:将所述虚拟图形按照预设方向相对所述实际图形偏移预设距离,每执行一次偏移对应生成一组虚拟图形。
于本申请的第一方面的一些实施例中,所述预设金属层包括最下层金属层的上一层金属层。
为实现上述目的及其他相关目的,本申请的第二方面提供一种电源线地线接入点规则检测装置,包括:预处理模块,用于获取标准单元库中的标准单元模块版图并将其转换为适于工具脚本处理的预设格式;图形生成模块,用于调用所述工具脚本读入所述预设格式的标准单元模块版图,并按照预设设计规则和所述工具脚本所预设的电源线地线接入点间隔期望值,生成所有电源线地线接入点在预设金属层的虚拟图形并进行分组;规则检测模块,用于将每组虚拟图形与所述预设金属层的实际图形进行比对,依据比对结果及所述预设设计规则判断每组虚拟图形的电源线地线接入点设计是否正确;基于每组虚拟图形的电源线地线接入点设计是否正确的判断结果,按照所述工具脚本所预设的判定策略,输出所述标准模块版图的电源线地线接入点规则检测结果。
为实现上述目的及其他相关目的,本申请的第三方面提供一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现所述电源线地线接入点规则检测方法。
为实现上述目的及其他相关目的,本申请的第四方面提供一种电子终端,包括:处理器及存储器;所述存储器用于存储计算机程序,所述处理器用于执行所述存储器存储的计算机程序,以使所述终端执行所述电源线地线接入点规则检测方法。
如上所述,本申请的电源线地线接入点规则检测方法、装置、终端及介质,具有以下有益效果:本申请通过工具脚本的方式,在先进工艺下标准单元模块设计时,自动对预留的电源线地线接入点是否满足设计规则做出判断,达到节省人力、避免人为判断失误以及避免后期芯片设计时电源线地线无法接入标准单元模块而造成返工的目的。
附图说明
图1A显示为本申请一实施例中上层芯片的示意图。
图1B显示为本申请一实施例中芯片层次剖面图。
图2显示为本申请一实施例中底层标准单元模块的内部视图。
图3A显示为本申请一实施例中第一组可以通过的电源线地线M1通道的示意图。
图3B显示为本申请一实施例中第二组可以通过的电源线地线M1通道的示意图。
图4A显示为本申请一实施例中没有任何一组0.6um间隔的M1通道被预留的一种错误设计示意图。
图4B显示为本申请一实施例中没有任何一组0.6um间隔的M1通道被预留的又一种错误设计示意图。
图5显示为本申请一实施例中的一种电源线地线接入点规则检测方法的流程示意图。
图6A显示为本申请一实施例中的第一组虚拟图形与实际图形比对的示意图。
图6B显示为本申请一实施例中的第二组虚拟图形与实际图形比对的示意图。
图6C显示为本申请一实施例中的第三组虚拟图形与实际图形比对的示意图。
图6D显示为本申请一实施例中的第四组虚拟图形与实际图形比对的示意图。
图6E显示为本申请一实施例中的第五组虚拟图形与实际图形比对的示意图。
图7显示为本申请一实施例中的一种电源线地线接入点规则检测方法的流程示意图。
图8显示为本申请一实施例中的一种电源线地线接入点规则检测装置的结构示意图。
图9显示为本申请一实施例中电子终端的结构示意图。
具体实施方式
以下通过特定的具体实例说明本申请的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本申请的其他优点与功效。本申请还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本申请的精神下进行各种修饰或改变。需说明的是,在不冲突的情况下,以下实施例及实施例中的特征可以相互组合。
需要说明的是,在下述描述中,参考附图,附图描述了本申请的若干实施例。应当理解,还可使用其他实施例,并且可以在不背离本申请的精神和范围的情况下进行机械组成、结构、电气以及操作上的改变。下面的详细描述不应该被认为是限制性的,并且本申请的实施例的范围仅由公布的专利的权利要求书所限定。这里使用的术语仅是为了描述特定实施例,而并非旨在限制本申请。空间相关的术语,例如“上”、“下”、“左”、“右”、“下面”、“下方”、“下部”、“上方”、“上部”等,可在文中使用以便于说明图中所示的一个元件或特征与另一元件或特征的关系。
在本申请中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”、“固持”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
再者,如同在本文中所使用的,单数形式“一”、“一个”和“该”旨在也包括复数形式,除非上下文中有相反的指示。应当进一步理解,术语“包含”、“包括”表明存在所述的特征、操作、元件、组件、项目、种类、和/或组,但不排除一个或多个其他特征、操作、元件、组件、项目、种类、和/或组的存在、出现或添加。此处使用的术语“或”和“和/或”被解释为包括性的,或意味着任一个或任何组合。因此,“A、B或C”或者“A、B和/或C”意味着“以下任一个:A;B;C;A和B;A和C;B和C;A、B和C”。仅当元件、功能或操作的组合在某些方式下内在地互相排斥时,才会出现该定义的例外。
为解决上述背景技术中的问题,本发明提供电源线地线接入点规则检测方法、系统、终端及介质,旨在通过工具脚本的方式,在标准单元模块设计时,自动对预留的电源线地线接入点是否满足设计规则做出判断,以达到节省人力、避免人为判断失误及避免后期返工的技术效果。
为了使本发明的目的、技术方案及优点更加清楚明白,通过下述实施例并结合附图,对本发明实施例中的技术方案的进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定发明。
在对本发明进行进一步详细说明之前,对本发明实施例中涉及的名词和术语进行说明,本发明实施例中涉及的名词和术语适用于如下的解释:
<1>GDS文件:一种电路版图的文件格式,需要通过Cadence软件导入可查看版图内容。
<2>DRC(Design rules checking):设计规则检查,是IC设计软件或芯片设计软件中用于在设计过程中实时检查和发现与预定设计规范不符的设计,用于保证设计正确性和满足常规涉及规范为出发点。DRC通过Checklist和Report等检查手段,重点规避开路、短路类的重大设计缺陷,检查的同时遵循IC设计或芯片设计质量控制流程与方法。
<3>标准单元库:包括版图库、符号库、电路逻辑库等,包含了组合逻辑、时序逻辑、功能单元和特殊类型单元,是集成电路芯片后端设计过程中的基础部分。运用预先设计好的优化的库单元进行自动逻辑综合和版图布局布线,可以极大地提高设计效率。
本发明实施例提供电源线地线接入点规则检测方法、电源线地线接入点规则检测方法的系统、以及存储用于实现电源线地线接入点规则检测方法的可执行程序的存储介质。就电源线地线接入点规则检测方法的实施而言,本发明实施例将对电源线地线接入点规则检测的示例性实施场景进行说明。
如图5所示,展示了本发明实施例中的一种电源线地线接入点规则检测方法的流程示意图。本实施例中的电源线地线接入点规则检测方法主要包括如下各步骤:
步骤S51:获取标准单元库中的标准单元模块版图并将其转换为适于工具脚本处理的预设格式。
示例性地,本发明实施例将标准单元模块版图转换为GDS格式。应理解的是,GDS格式是一种电路版图的文件格式,需要通过特定的软件(例如Cadence软件)导入可查看版图内容。应理解的是,Cadence软件是一个大型的EDA软件,其可完成电子设计的方方面面,包括但不限于ASIC设计、FPGA设计和IC设计等,其在仿真、电路图设计、自动布局布线、版图设计及验证方面均有优势。
步骤S52:调用所述工具脚本读入所述预设格式的标准单元模块版图,并按照预设设计规则和所述工具脚本所预设的电源线地线接入点间隔期望值,生成所有电源线地线接入点在预设金属层的虚拟图形并进行分组。
于本发明实施例中,所述电源线地线接入点规则检测方法在执行调用所述工具脚本读入所述预设格式的标准单元模块版图之前,还执行如下:在所述工具脚本中设定电源线地线接入点间隔期望值,并设定在满足预设组数的虚拟图形的电源线地线均能接入的条件下方可判定所述标准模块版图的电源线地线接入点规则检测正确的判定策略。
具体而言,在工具脚本中做如下设定:
a.设定电源线地线接入点间隔期望值,例如设定电源线地线接入点间隔期望值0.6μm。
b.设定一种判定策略,例如当N组电源线地线均能接入才判定标准模块版图设计正确;而若电源线地线均能接入的组数未达到N组,则判定标准模块版图设计错误。
应理解的是,出于说明性目的而提供以上示例,并且以上示例不应被理解成是限制性的。电源线地线接入点间隔期望值以及N的取值都随具体的应用场景而定,本发明实施例对此不做限定。
于本发明实施例中,所述预设金属层优选为最下层金属层的上一层金属层。为便于描述,下文将最下层金属层简称为M0层,将M0层的上一层金属层简称为M1层。在先进工艺下,标准单元模块使用M0层已经不够完成设计,因此必须使用M1层;为了给标准单元模块供电,需通过M1层将电源线地线网络接入到标准单元模块的M0层电源线地线上。
于本发明实施例中,所述预设设计规则包括DRC(Design rules checking)规则。DRC设计规则是指在芯片版图设计过程中用来检查和发现与预定设计规范不符的设计。换言之,在芯片版图设计完成后需检查布线设计是否符合设计者所制定的规则,也需确认所制定的规则是否符合集成电路生产工艺的需求。
应理解的是,在芯片设计中,DRC规则除了包括金属设计规则以外,还涉及到很多构成电路器件的层次(例如MOS管、电阻或电容等),所有这些层次是否能够被工厂正确地生产出来,是由工厂的一套规则限定的,而DRC规则即是用来检查这种设计是否符合工厂规则的。
在一些示例中,对所生成的电源线地线接入点在预设金属层的虚拟图形进行分组的方式包括:将所述虚拟图形按照预设方向相对所述实际图形偏移预设距离,每执行一次偏移对应生成一组虚拟图形。
示例性地,生成所有电源线地线接入点的M1虚拟图形并进行分组可得到n组,分别是第1组M1虚拟图形、第2组M1虚拟图形……第n组M1虚拟图形。
以n=5组为例进行说明,如图6A~6E所示:图6A展示的是第一组虚拟图形与实际图形比对的示意图。图6B展示的是第二组虚拟图形与实际图形比对的示意图,第二组中的M1虚拟图形相较于第一组中的M1虚拟图形发生了一定的向右偏移。图6C展示的是第三组虚拟图形与实际图形比对的示意图,第三组中的M1虚拟图形相较于第二组中的M1虚拟图形又发生了一定的向右偏移。图6D展示的是第四组虚拟图形与实际图形比对的示意图,第四组中的M1虚拟图形相较于第三组中的M1虚拟图形又发生了一定的向右偏移。图6E展示的是第五组虚拟图形与实际图形比对的示意图,第五组中的M1虚拟图形相较于第四组中的M1虚拟图形又发生了一定的向右偏移。应理解的是,出于说明性目的而提供以上示例,并且以上示例不应被理解成是限制性的。
步骤S53:将每组虚拟图形与所述预设金属层的实际图形进行比对,依据比对结果及所述预设设计规则判断每组虚拟图形的电源线地线接入点设计是否正确。
于本发明实施例中,所述依据比对结果及所述预设设计规则判断每组预设金属层的电源线地线接入点的设计是否正确,其判断方式包括:若虚拟图形与实际图形的比对结果为不发生交叠且虚拟图形的设计符合DRC设计规则,则判断此组电源线地线接入点的设计正确;否则,判断此组电源线地线接入点的设计错误。
为便于理解,仍以图6A~6E为例进行说明如下:
在图6A所展示的第一组M1虚拟图形与M1实际图形比对的示意图中,M1虚拟图形与M1实际图形出现了交叠(具体参照右侧第二个上层芯片M1层可通过通道),此组电源线地线接入点设计NG。
在图6B所展示的第二组M1虚拟图形与M1实际图形比对的示意图中,M1虚拟图形与M1实际图形出现了交叠在左侧区域出现了交叠(具体参照左侧第一个及第二个上层芯片M1层可通过通道),此组电源线地线接入点设计NG。
在图6C所展示的第三组M1虚拟图形与M1实际图形比对的示意图中,M1虚拟图形与M1实际图形在左侧及右侧区域均出现了交叠(具体参照最左侧及最右侧的上层芯片M1层可通过通道),此组电源线地线接入点设计NG。
在图6D所展示的第四组M1虚拟图形与M1实际图形比对的示意图中,M1虚拟图形与M1实际图形在中间区域出现了交叠(具体参照中间的上层芯片M1层可通过通道),此组电源线地线接入点设计NG。
在图6E所展示的第五组M1虚拟图形与M1实际图形比对的示意图中,M1虚拟图形与M1实际图形在各区域均出现了交叠(具体参照全部三个上层芯片M1层可通过通道),此组电源线地线接入点设计NG。
步骤S54:基于每组预设金属层的电源线地线接入点的设计是否正确的判断结果,按照所述判定策略,输出所述标准单元模块版图的设计验证结果。
于本发明实施例中,所述基于每组预设金属层的电源线地线接入点的设计是否正确的判断结果,按照所述判定策略,输出所述标准单元模块版图的设计验证结果,其包括:统计电源线地线接入点设计正确的组数;若统计得到的组数满足所述判定策略中的预设组数,则输出所述标准单元模块版图的设计正确的验证结果;否则,输出所述标准单元模块版图的设计错误的验证结果。
示例性地,在验证标准单元模块版图的设计正确的情况下,验证结果可以例如是“验证OK,版图无需修正”。在验证标准单元模块版图的设计错误的情况下,验证结果可以例如是“验证NG,版图需要修正,并将设计NG的电源线地线接入点组一并输出”。在本发明实施例中,不仅在标准单元模块内部完成电源线地线接入点规则的自动检测,还可将不符合规则的接入点直接报出,避免人为判断失误以及避免后期返工。
上文,对本发明实施例提供的一种电源线地线接入点规则检测方法的具体实施步骤及实施方式做了详尽的说明。下文,将结合图7来展示一具体案例,进而对本发明实施例的技术方案进一步辅以说明。
在本具体案例中,假设金属层从最底层起依次命名为M0层、M1层、M2层……,具体实施过程如下所示:
步骤S71:将标准单元库中的标准单元模块版图转换为GDS格式。
步骤S72:在工具脚本中执行如下:a.设定电源线地线接入点间隔期望值;b.设定当满足N组M1虚拟图形的电源线地线均能接入才判定标准模块版图的电源线地线接入点的设计OK。
步骤S73:使用工具脚本,读入GSD格式的标准单元模块版图;在此标准单元模块的框架范围内,按照DRC设计规则和电源线地线接入点间隔期望值,生成所有电源线地线接入点的M1虚拟图形,并分为n组,n≥M。
步骤S74:逐一判断每一组M1虚拟图形与M1实际图形,判断此组M1虚拟图形与M1实际图形是否交叠或者是否有DRC设计问题。
步骤S75:若是,则判断此组M1虚拟图形的电源线地线接入点设计NG,并继续判断下一组M1虚拟图形。
步骤S76:若否,则判断此组M1虚拟图形的电源线地线接入点设计OK,并继续判断下一组M1虚拟图形。
步骤S77:当所有组都判断完成后,判断电源线地线接入点设计OK的M1虚拟图形的组数≥N是否成立。
步骤S78:若成立,则验证OK,标准单元模块版图无需修正。
步骤S79:若不成立,则验证NG,标准单元模块版图需要修正,并将出现NG的电源线地线接入点组输出为验证结果。
值得注意的是,出于说明性目的而提供以上示例,并且以上示例不应被理解成是限制性的。同样的,该方法可以另外地或替代地包括其它特征或包括较少的特征,而未背离本申请的范围。更具体而言,上述发明实施例中的示例为单层高度的标准单元模块,而对于多层高度的标准单元模块,本申请的技术方案也同样适用。与此同时,对于示例中的电源线地线M1层不需要上下整根贯通标准单元模块而仅需要在接入点处保留一小段M1层接入空间的情况,本申请的技术方案也同样适用。
如图8所示,展示了本发明实施例中的一种电源线地线接入点规则检测装置的结构示意图。本发明实施例中的电源线地线接入点规则检测装置800包括:预处理模块801、图形生成模块802及规则检测模块803。
所述预处理模块801用于获取标准单元库中的标准单元模块版图并将其转换为适于工具脚本处理的预设格式。
所述图形生成模块802用于调用所述工具脚本读入所述预设格式的标准单元模块版图,并按照预设设计规则和所述工具脚本所预设的电源线地线接入点间隔期望值,生成所有电源线地线接入点在预设金属层的虚拟图形并进行分组。
在一些示例中,所述图形生成模块802在执行调用所述工具脚本读入所述预设格式的标准单元模块版图之前,还执行如下:在所述工具脚本中设定电源线地线接入点间隔期望值,并设定在满足预设组数的虚拟图形的电源线地线均能接入的条件下方可判定所述标准模块版图的电源线地线接入点规则检测正确的判定策略。
所述规则检测模块803用于将每组虚拟图形与所述预设金属层的实际图形进行比对,依据比对结果及所述预设设计规则判断每组虚拟图形的电源线地线接入点设计是否正确;基于每组虚拟图形的电源线地线接入点设计是否正确的判断结果,按照所述工具脚本所预设的判定策略,输出所述标准模块版图的电源线地线接入点规则检测结果。
在一些示例中,所述规则检测模块803依据比对结果及所述预设设计规则判断每组虚拟图形的电源线地线接入点设计是否正确,其判断方式包括:若虚拟图形与实际图形的比对结果为不发生交叠且虚拟图形的设计符合所述预设设计规则,则判断此组电源线地线接入点的设计正确;否则,判断此组电源线地线接入点的设计错误。
在一些示例中,所述预设设计规则包括DRC设计规则。
在一些示例中,所述规则检测模块803基于每组虚拟图形的电源线地线接入点设计是否正确的判断结果,按照所述工具脚本所预设的判定策略,输出所述标准模块版图的电源线地线接入点规则检测结果,其包括:统计电源线地线接入点设计正确的虚拟图形组数;若统计得到的虚拟图形组数满足所述判定策略中的预设组数,则输出所述标准单元模块版图的电源线地线接入点设计正确的验证结果;否则,输出所述标准单元模块版图的电源线地线接入点设计错误的验证结果。
在一些示例中,所述图形生成模块802对所生成的电源线地线接入点在预设金属层的虚拟图形进行分组的方式包括:将所述虚拟图形按照预设方向相对所述实际图形偏移预设距离,每执行一次偏移对应生成一组虚拟图形。
在一些示例中,所述预设金属层包括最下层金属层的上一层金属层。
需要说明的是:上述实施例提供的电源线地线接入点规则检测装置在进行电源线地线接入点规则检测时,仅以上述各程序模块的划分进行举例说明,实际应用中,可以根据需要而将上述处理分配由不同的程序模块完成,即将装置的内部结构划分成不同的程序模块,以完成以上描述的全部或者部分处理。另外,上述实施例提供的电源线地线接入点规则检测装置与电源线地线接入点规则检测方法实施例属于同一构思,其具体实现过程详见方法实施例,这里不再赘述。
本发明实施例提供的电源线地线接入点规则检测方法可以采用终端侧或服务器侧实施,就电源线地线接入点规则检测的电子终端硬件结构而言,请参阅图9,为本发明实施例提供的电子终端900的一个可选的硬件结构示意图,该终端900可以是移动电话、计算机设备、平板设备、个人数字处理设备、工厂后台处理设备等。应用于标准单元库的电子终端900包括:至少一个处理器901、存储器902、至少一个网络接口904和用户接口906。装置中的各个组件通过总线系统905耦合在一起。可以理解的是,总线系统905用于实现这些组件之间的连接通信。总线系统905除包括数据总线之外,还包括电源总线、控制总线和状态信号总线。但是为了清楚说明起见,在图9中将各种总线都标为总线系统。
其中,用户接口906可以包括显示器、键盘、鼠标、轨迹球、点击枪、按键、按钮、触感板或者触摸屏等。
可以理解,存储器902可以是易失性存储器或非易失性存储器,也可包括易失性和非易失性存储器两者。其中,非易失性存储器可以是只读存储器(ROM,Read Only Memory)、可编程只读存储器(PROM,Programmable Read-Only Memory),其用作外部高速缓存。通过示例性但不是限制性说明,许多形式的RAM可用,例如静态随机存取存储器(SRAM,StaticRandom Access Memory)、同步静态随机存取存储器(SSRAM,Synchronous StaticRandomAccess Memory)。本发明实施例描述的存储器旨在包括但不限于这些和任意其它适合类别的存储器。
本发明实施例中的存储器902用于存储各种类别的数据以支持应用于标准单元库的电子终端900的操作。这些数据的示例包括:用于在应用于标准单元库的电子终端900上操作的任何可执行程序,如操作系统9021和应用程序9022;操作系统9021包含各种系统程序,例如框架层、核心库层、驱动层等,用于实现各种基础业务以及处理基于硬件的任务。应用程序9022可以包含各种应用程序,例如媒体播放器(Media Player)、浏览器(Browser)等,用于实现各种应用业务。实现本发明实施例提供的电源线地线接入点规则检测方法可以包含在应用程序9022中。
上述本发明实施例揭示的方法可以应用于处理器901中,或者由处理器901实现。处理器901可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述方法的各步骤可以通过处理器901中的硬件的集成逻辑电路或者软件形式的指令完成。上述的处理器901可以是通用处理器、数字信号处理器(DSP,Digital Signal Processor),或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。处理器901可以实现或者执行本发明实施例中的公开的各方法、步骤及逻辑框图。通用处理器901可以是微处理器或者任何常规的处理器等。结合本发明实施例所提供的配件优化方法的步骤,可以直接体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件模块组合执行完成。软件模块可以位于存储介质中,该存储介质位于存储器,处理器读取存储器中的信息,结合其硬件完成前述方法的步骤。
在示例性实施例中,应用于标准单元库的电子终端900可以被一个或多个应用专用集成电路(ASIC,Application Specific Integrated Circuit)、DSP、可编程逻辑器件(PLD,Programmable Logic Device)、复杂可编程逻辑器件(CPLD,Complex ProgrammableLogicDevice),用于执行前述方法。
本领域普通技术人员可以理解:实现上述各方法实施例的全部或部分步骤可以通过计算机程序相关的硬件来完成。前述的计算机程序可以存储于一计算机可读存储介质中。该程序在执行时,执行包括上述各方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
于本申请提供的实施例中,所述计算机可读写存储介质可以包括只读存储器、随机存取存储器、EEPROM、CD-ROM或其它光盘存储装置、磁盘存储装置或其它磁存储设备、闪存、U盘、移动硬盘、或者能够用于存储具有指令或数据结构形式的期望的程序代码并能够由计算机进行存取的任何其它介质。另外,任何连接都可以适当地称为计算机可读介质。例如,如果指令是使用同轴电缆、光纤光缆、双绞线、数字订户线(DSL)或者诸如红外线、无线电和微波之类的无线技术,从网站、服务器或其它远程源发送的,则所述同轴电缆、光纤光缆、双绞线、DSL或者诸如红外线、无线电和微波之类的无线技术包括在所述介质的定义中。然而,应当理解的是,计算机可读写存储介质和数据存储介质不包括连接、载波、信号或者其它暂时性介质,而是旨在针对于非暂时性、有形的存储介质。如申请中所使用的磁盘和光盘包括压缩光盘(CD)、激光光盘、光盘、数字多功能光盘(DVD)、软盘和蓝光光盘,其中,磁盘通常磁性地复制数据,而光盘则用激光来光学地复制数据。
综上所述,本申请提供电源线地线接入点规则检测方法、装置、终端及介质,本申请通过工具脚本的方式,在先进工艺下标准单元模块设计时,自动对预留的电源线地线接入点是否满足设计规则做出判断,达到节省人力、避免人为判断失误以及避免后期芯片设计时电源线地线无法接入标准单元模块而造成返工的目的。所以,本申请有效克服了现有技术中的种种缺点而具高度产业利用价值。
上述实施例仅例示性说明本申请的原理及其功效,而非用于限制本申请。任何熟悉此技术的人士皆可在不违背本申请的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本申请所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本申请的权利要求所涵盖。
Claims (10)
1.一种电源线地线接入点规则检测方法,其特征在于,包括:
获取标准单元库中的标准单元模块版图,并将所述标准单元模块版图转换为适于工具脚本处理的预设格式;
调用所述工具脚本读入所述预设格式的标准单元模块版图,并按照预设设计规则和所述工具脚本所预设的电源线地线接入点间隔期望值,生成所有电源线地线接入点在预设金属层的虚拟图形并进行分组;
将每组虚拟图形与所述预设金属层的实际图形进行比对,依据比对结果及所述预设设计规则判断每组虚拟图形的电源线地线接入点设计是否正确;
基于每组虚拟图形的电源线地线接入点设计是否正确的判断结果,按照所述工具脚本所预设的判定策略,输出所述标准模块版图的电源线地线接入点规则检测结果。
2.根据权利要求1所述的电源线地线接入点规则检测方法,其特征在于,所述电源线地线接入点规则检测方法在执行调用所述工具脚本读入所述预设格式的标准单元模块版图之前,还执行如下:在所述工具脚本中设定电源线地线接入点间隔期望值,并设定在满足预设组数的虚拟图形的电源线地线均能接入的条件下方可判定所述标准模块版图的电源线地线接入点规则检测正确的判定策略。
3.根据权利要求1所述的电源线地线接入点规则检测方法,其特征在于,所述依据比对结果及所述预设设计规则判断每组虚拟图形的电源线地线接入点设计是否正确,其判断方式包括:若虚拟图形与实际图形的比对结果为不发生交叠且虚拟图形的设计符合所述预设设计规则,则判断此组电源线地线接入点的设计正确;否则,判断此组电源线地线接入点的设计错误。
4.根据权利要求1或3所述的电源线地线接入点规则检测方法,其特征在于,所述预设设计规则包括DRC设计规则。
5.根据权利要求1所述的电源线地线接入点规则检测方法,其特征在于,所述基于每组虚拟图形的电源线地线接入点设计是否正确的判断结果,按照所述工具脚本所预设的判定策略,输出所述标准模块版图的电源线地线接入点规则检测结果,其包括:统计电源线地线接入点设计正确的虚拟图形组数;若统计得到的虚拟图形组数满足所述判定策略中的预设组数,则输出所述标准单元模块版图的电源线地线接入点设计正确的验证结果;否则,输出所述标准单元模块版图的电源线地线接入点设计错误的验证结果。
6.根据权利要求1所述的电源线地线接入点规则检测方法,其特征在于,对所生成的电源线地线接入点在预设金属层的虚拟图形进行分组的方式包括:将所述虚拟图形按照预设方向相对所述实际图形偏移预设距离,每执行一次偏移对应生成一组虚拟图形。
7.根据权利要求1所述的电源线地线接入点规则检测方法,其特征在于,所述预设金属层包括最下层金属层的上一层金属层。
8.一种电源线地线接入点规则检测装置,其特征在于,包括:
预处理模块,用于获取标准单元库中的标准单元模块版图并将其转换为适于工具脚本处理的预设格式;
图形生成模块,用于调用所述工具脚本读入所述预设格式的标准单元模块版图,并按照预设设计规则和所述工具脚本所预设的电源线地线接入点间隔期望值,生成所有电源线地线接入点在预设金属层的虚拟图形并进行分组;
规则检测模块,用于将每组虚拟图形与所述预设金属层的实际图形进行比对,依据比对结果及所述预设设计规则判断每组虚拟图形的电源线地线接入点设计是否正确;基于每组虚拟图形的电源线地线接入点设计是否正确的判断结果,按照所述工具脚本所预设的判定策略,输出所述标准模块版图的电源线地线接入点规则检测结果。
9.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至7中任一项所述电源线地线接入点规则检测方法。
10.一种电子终端,其特征在于,包括:处理器及存储器;
所述存储器用于存储计算机程序;
所述处理器用于执行所述存储器存储的计算机程序,以使所述终端执行如权利要求1至7中任一项所述电源线地线接入点规则检测方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311059872.0A CN117094280A (zh) | 2023-08-22 | 2023-08-22 | 电源线地线接入点规则检测方法、装置、终端及介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311059872.0A CN117094280A (zh) | 2023-08-22 | 2023-08-22 | 电源线地线接入点规则检测方法、装置、终端及介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117094280A true CN117094280A (zh) | 2023-11-21 |
Family
ID=88776830
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311059872.0A Pending CN117094280A (zh) | 2023-08-22 | 2023-08-22 | 电源线地线接入点规则检测方法、装置、终端及介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117094280A (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111177996A (zh) * | 2020-01-02 | 2020-05-19 | 天津飞腾信息技术有限公司 | 一种优化集成电路可制造性的特殊图形规避方法及装置 |
CN112347735A (zh) * | 2020-11-10 | 2021-02-09 | 成都海光微电子技术有限公司 | 标准单元的检测方法和生成方法、介质、及设备 |
CN112380809A (zh) * | 2020-11-16 | 2021-02-19 | 成都海光微电子技术有限公司 | 一种标准单元以及标准单元库的物理规则验证方法、装置及电子设备 |
CN116090404A (zh) * | 2023-02-24 | 2023-05-09 | 上海华力集成电路制造有限公司 | 半导体器件版图设计规则的检查方法 |
-
2023
- 2023-08-22 CN CN202311059872.0A patent/CN117094280A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111177996A (zh) * | 2020-01-02 | 2020-05-19 | 天津飞腾信息技术有限公司 | 一种优化集成电路可制造性的特殊图形规避方法及装置 |
CN112347735A (zh) * | 2020-11-10 | 2021-02-09 | 成都海光微电子技术有限公司 | 标准单元的检测方法和生成方法、介质、及设备 |
CN112380809A (zh) * | 2020-11-16 | 2021-02-19 | 成都海光微电子技术有限公司 | 一种标准单元以及标准单元库的物理规则验证方法、装置及电子设备 |
CN116090404A (zh) * | 2023-02-24 | 2023-05-09 | 上海华力集成电路制造有限公司 | 半导体器件版图设计规则的检查方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111950226A (zh) | 芯片后端设计和版图设计方法、工具、芯片及存储介质 | |
US11604916B2 (en) | Method, system, and electronic device for detecting open/short circuit of PCB design layout | |
US20080046849A1 (en) | Method for changing physical layout data using virtual layer | |
CN112380809B (zh) | 标准单元、标准单元库的物理规则验证方法、装置及设备 | |
CN110222381B (zh) | 用于pcb装配的动态安装指引文件生成方法、系统、介质及终端 | |
CN113919254B (zh) | 寄存器传输级信号映射构建方法、装置、设备和存储介质 | |
CN116108802B (zh) | 一种标准单元库确定方法、装置及系统 | |
CN116151179B (zh) | 芯片设计的布局规划方法及相关设备 | |
CN115329713A (zh) | 一种布局模块、生成布线文件以及布线的方法、装置 | |
CN113792519B (zh) | 对电路进行布局规划的方法、电子设备及存储介质 | |
CN117688879B (zh) | Pcb叠层结构中插入式结构的叠层化处理方法 | |
CN112257382B (zh) | 用于芯片设计的物理验证方法、系统、设备以及存储介质 | |
CN111339730B (zh) | 一种在pcb设计中检查器件位置的方法和装置 | |
CN117094280A (zh) | 电源线地线接入点规则检测方法、装置、终端及介质 | |
CN111259620B (zh) | 一种检查pcb中盲埋孔的方法、系统、设备以及介质 | |
CN114444426A (zh) | 芯片设计方法、装置、存储介质及电子设备 | |
CN114626323B (zh) | 集成电路的时序收敛方法、装置、服务器及可读存储介质 | |
US8370790B2 (en) | Computer aided design system for checking dimensions of patterns and method | |
CN112257357B (zh) | Fpga芯片顶层电路的构建方法、装置及存储介质 | |
CN113743044A (zh) | 时序路径修正方法、装置、介质及芯片结构 | |
CN117291140B (zh) | 自动布线工具的绕线违例减少方法、装置、存储介质及电子终端 | |
CN112395657A (zh) | 箱体构造方法、装置、系统和计算机可读介质 | |
JP6051548B2 (ja) | 自動配置配線装置および自動配置配線方法 | |
JP2872216B1 (ja) | マクロの設計方法 | |
JP2009302179A (ja) | 半導体集積回路のレイアウトシステム及び方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |