CN117044115A - 具有回环路径全通滤波器的无线电路 - Google Patents
具有回环路径全通滤波器的无线电路 Download PDFInfo
- Publication number
- CN117044115A CN117044115A CN202280018137.2A CN202280018137A CN117044115A CN 117044115 A CN117044115 A CN 117044115A CN 202280018137 A CN202280018137 A CN 202280018137A CN 117044115 A CN117044115 A CN 117044115A
- Authority
- CN
- China
- Prior art keywords
- output
- path
- coupled
- pass filter
- radio frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000008878 coupling Effects 0.000 claims abstract description 25
- 238000010168 coupling process Methods 0.000 claims abstract description 25
- 238000005859 coupling reaction Methods 0.000 claims abstract description 25
- 238000012360 testing method Methods 0.000 claims description 69
- 239000003990 capacitor Substances 0.000 claims description 55
- 238000004891 communication Methods 0.000 claims description 21
- 230000005540 biological transmission Effects 0.000 claims description 20
- 238000012545 processing Methods 0.000 description 16
- 238000010586 diagram Methods 0.000 description 7
- 238000012937 correction Methods 0.000 description 6
- 238000000034 method Methods 0.000 description 6
- 230000010363 phase shift Effects 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 230000001413 cellular effect Effects 0.000 description 3
- 230000001419 dependent effect Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 239000000919 ceramic Substances 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 239000004033 plastic Substances 0.000 description 2
- 230000008054 signal transmission Effects 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 241000699670 Mus sp. Species 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 230000010267 cellular communication Effects 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910001092 metal group alloy Inorganic materials 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000005404 monopole Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 239000010935 stainless steel Substances 0.000 description 1
- 229910001220 stainless steel Inorganic materials 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/44—Transmit/receive switching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B1/0475—Circuits with means for limiting noise, interference or distortion
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B17/00—Monitoring; Testing
- H04B17/0082—Monitoring; Testing using service channels; using auxiliary channels
- H04B17/0085—Monitoring; Testing using service channels; using auxiliary channels using test signal generators
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B17/00—Monitoring; Testing
- H04B17/10—Monitoring; Testing of transmitters
- H04B17/11—Monitoring; Testing of transmitters for calibration
- H04B17/14—Monitoring; Testing of transmitters for calibration of the whole transmission and reception path, e.g. self-test loop-back
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B17/00—Monitoring; Testing
- H04B17/20—Monitoring; Testing of receivers
- H04B17/21—Monitoring; Testing of receivers for calibration; for correcting measurements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/36—Modulator circuits; Transmitter circuits
- H04L27/362—Modulation using more than one carrier, e.g. with quadrature carriers, separately amplitude modulated
- H04L27/364—Arrangements for overcoming imperfections in the modulator, e.g. quadrature error or unbalanced I and Q levels
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Transceivers (AREA)
Abstract
一种电子设备可包括具有基带处理器、收发器和天线的无线电路。该收发器可包括发射路径、接收路径以及将该发射路径耦接到该接收路径的回环路径。无源全通滤波器可插置在该回环路径上。控制电路可使用该全通滤波器校准该无线电路的I/Q失配,以优化该无线电路的射频性能。使用该全通滤波器执行I/Q失配校准可用于最小化该收发器中的面积消耗,可最小化校准时间,并且可允许在相对宽的带宽上进行校准。
Description
本申请要求于2021年3月3日提交的美国专利申请17/191,535号的优先权,该申请据此全文以引用方式并入本文。
技术领域
本公开整体涉及电子设备,并且更具体地涉及具有无线电路的电子设备。
背景技术
电子设备常具备无线能力。具有无线能力的电子设备具有包括一个或多个天线的无线电路。无线电路通常包括用于发射射频信号的发射路径和用于接收射频信号的接收路径。
形成用于电子设备的令人满意的无线电路可能是具有挑战性的。如果在无线电路设计中不小心,则发射路径和接收路径上的I/Q失配可能会限制无线电路的射频性能。
发明内容
电子设备可包括无线电路。该无线电路可包括处理器、射频收发器和至少一个天线。该射频收发器可包括发射路径和接收路径。回环路径可将该发射路径耦接到该接收路径。无源全通滤波器可插置在该回环路径上。
该全通滤波器可具有第一输出端和第二输出端。控制电路可使用该全通滤波器校准该无线电路的I/Q失配,以优化该无线电路的射频性能。在校准期间,该处理器可发射测试信号,该测试信号由该发射路径上的混频器上变频为射频。该全通滤波器可在该第一输出端处输出具有第一相位的该测试信号,并且可在该第二输出端处输出具有第二相位的该测试信号。该第二相位可相对于该第一相位呈90度异相。多路复用器可具有耦接到该第一输出端的第一输入端以及耦接到该第二输出端的第二输入端。该多路复用器的输出端可以可通信地耦接到该接收路径。该接收路径上的混频器可将该测试信号下变频为基带频率。
该处理器可处理所发射的测试信号和所接收的测试信号以识别该I/Q失配。该处理器可基于所识别的I/Q失配来生成补偿值。该处理器可使用所生成的补偿值补偿随后发射和/或接收的信号,以减轻系统中的该I/Q失配。使用该全通滤波器执行I/Q失配校准可用于最小化该收发器中的面积消耗,可最小化校准时间,并且可允许在相对宽的带宽上进行校准。
本公开的一方面提供了一种用于使用至少一个天线进行无线通信的射频收发器。该射频收发器可包括发射路径,该发射路径具有第一混频器,该第一混频器被配置为将发射信号从基带频率上变频为射频以供该至少一个天线发射。该射频收发器可包括接收路径,该接收路径具有第二混频器,该第二混频器被配置为将使用该至少一个天线接收的接收信号从该射频下变频为该基带频率。该射频收发器可包括回环路径,该回环路径将该发射路径耦接到该接收路径。该射频收发器可包括全通滤波器,该全通滤波器设置在位于该发射路径和该接收路径之间的该回环路径上。
本公开的一个方面提供了一种电子设备。该电子设备可包括处理器电路。该电子设备可包括至少一个天线。该电子设备可包括发射路径,该发射路径将该处理器电路耦接到该至少一个天线。该电子设备可包括接收路径,该接收路径将该至少一个天线耦接到该处理器电路。该电子设备可包括回环路径,该回环路径将该发射路径耦接到该接收路径。该电子设备可包括无源全通滤波器,该无源全通滤波器插置在位于该发射路径和该接收路径之间的该回环路径上。
本公开的一个方面提供了一种用于将差分射频信号从射频收发器中的发射路径传送到该射频收发器中的接收路径的回环路径。该回环路径可包括:第一信号线,该第一信号线耦接到该发射路径。该回环路径可包括:第二信号线,该第二信号线耦接到该发射路径,该第一信号线和该第二信号线形成差分信号线对。该回环路径可包括:全通滤波器,该全通滤波器具有耦接到该第一信号线的第一输入端子、耦接到该第二信号线的第二输入端子、被配置为输出具有第一相位的这些差分射频信号的第一输出端、以及被配置为输出具有相对于该第一相位呈90度异相的第二相位的这些差分射频信号的第二输出端。该回环路径可包括:多路复用器,该多路复用器具有耦接到该全通滤波器的该第一输出端的第一输入端、耦接到该全通滤波器的该第二输出端的第二输入端以及可通信地耦接到该接收路径的第三输出端。该多路复用器可具有第一状态和第二状态,在该第一状态下该第一输入端耦接到该第三输出端,在该第二状态下该第二输入端耦接到该第三输出端。
附图说明
图1是根据一些实施方案的例示性电子设备的功能框图,该例示性电子设备具有在发射路径和接收路径之间具有回环路径的无线电路。
图2是根据一些实施方案的例示性无线电路的电路图,该例示性无线电路具有插置在位于发射路径和接收路径之间的回环路径上的全通滤波器。
图3是根据一些实施方案的例示性全通滤波器的电路图。
图4是根据一些实施方案的在使用回环路径中的全通滤波器校准无线电路中涉及的例示性操作的流程图。
图5是根据一些实施方案的对于使用回环路径中的全通滤波器校准的例示性无线电路,频率相关镜像抑制比(IMRR)随频率变化的曲线图。
具体实施方式
图1的电子设备10可为计算设备诸如膝上型计算机、台式计算机、包含嵌入式计算机的计算机监视器、平板计算机、蜂窝电话、媒体播放器或其他手持式或便携式电子设备、较小的设备(诸如腕表设备、挂式设备、耳机或听筒设备、被嵌入在眼镜中的设备或者佩戴在用户的头部上的其他装备,或其他可穿戴式或微型设备)、电视、不包含嵌入式计算机的计算机显示器、游戏设备、导航设备、嵌入式系统(诸如其中具有显示器的电子装备被安装在信息亭或汽车中的系统)、无线互联网连接的声控扬声器、家庭娱乐设备、遥控设备、游戏控制器、外围用户输入设备、无线基站或接入点、实现这些设备中的两个或更多个设备的功能的装备或其他电子设备。
如图1中的功能框图所示,设备10可包括位于电子设备外壳诸如外壳12上或其内的部件。外壳12(有时可以称为壳体)可由塑料、玻璃、陶瓷、纤维复合材料、金属(例如,不锈钢、铝、金属合金等)、其他合适的材料、或这些材料的组合形成。在一些情况下,外壳12的部分或全部可由介电或其他低电导率材料(例如,玻璃、陶瓷、塑料、蓝宝石等)形成。在其他情况下,外壳12或构成外壳12的结构中的至少一些结构可由金属元件形成。
设备10可包括控制电路14。控制电路14可包括存储装置,诸如存储电路16。存储电路16可包括硬盘驱动器存储装置、非易失性存储器(例如,被配置为形成固态驱动器的闪存存储器或其他电可编程只读存储器)、易失性存储器(例如,静态随机存取存储器或动态随机存取存储器)等。存储电路16可包括集成在设备10内的存储装置和/或可移动存储介质。
控制电路14可包括处理电路,诸如处理电路18。处理电路18可用于控制设备10的操作。处理电路18可包括一个或多个微处理器、微控制器、数字信号处理器、主机处理器、基带处理器集成电路、专用集成电路、中央处理单元(CPU)等。控制电路14可被配置为使用硬件(例如,专用硬件或电路)、固件和/或软件在设备10中执行操作。用于在设备10中执行操作的软件代码可以存储在存储电路16(例如,存储电路16可以包括存储软件代码的非暂态(有形)计算机可读存储介质)上。该软件代码可有时被称为程序指令、软件、数据、指令、或代码。存储在存储电路16上的软件代码可由处理电路18来执行。
控制电路14可用于运行设备10上的软件,诸如卫星导航应用程序、互联网浏览应用程序、互联网语音协议(VOIP)电话呼叫应用程序、电子邮件应用程序、媒体回放应用程序、操作系统功能等。为了支持与外部装备进行交互,控制电路14可用于实现通信协议。可使用控制电路14实现的通信协议包括互联网协议、无线局域网(WLAN)协议(例如,IEEE802.11协议-有时称为)、用于其他近程无线通信链路的协议,诸如/>协议或其他无线个人局域网(WPAN)协议、IEEE 802.1 1ad协议(例如,超宽带协议)、蜂窝电话协议(例如,3G协议,4G(LTE)协议、5G协议等)、天线分集协议、卫星导航系统协议(例如,全球定位系统(GPS)协议、全球导航卫星系统(GLONASS)协议等)、基于天线的空间测距协议(例如,无线电检测和测距(RADAR)协议或用于以毫米波和厘米波频率传送的信号的其他期望的距离检测协议)、或任何其他期望的通信协议。每种通信协议可与对应的无线电接入技术(RAT)相关联,该无线电接入技术指定用于实现该协议的物理连接方法。
设备10可包括输入-输出电路20。输入-输出电路20可包括输入-输出设备22。输入-输出设备22可用于允许将数据供应给设备10并且允许将数据从设备10提供给外部设备。输入-输出设备22可包括用户接口设备、数据端口设备和其他输入-输出部件。例如,输入-输出设备22可包括触摸传感器、显示器(例如,触敏显示器和/或力敏显示器)、发光部件诸如没有触摸传感器能力的显示器、按钮(机械、电容、光学等)、滚轮、触摸板、小键盘、键盘、麦克风、相机、按钮、扬声器、状态指示器、音频插孔和其他音频端口部件、数字数据端口设备、运动传感器(加速度计、陀螺仪和/或检测运动的罗盘)、电容传感器、接近传感器、磁传感器、力传感器(例如,耦接到显示器以检测施加到显示器的压力的力传感器)等。在一些配置中,键盘、耳机、显示器、指向设备诸如触控板、鼠标和操纵杆以及其他输入-输出设备可使用有线或无线连接耦接至设备10(例如,输入-输出设备22中的一些可为经由有线或无线链路耦接至设备10的主处理单元或其他部分的外围设备)。
输入-输出电路20可包括无线电路24以支持无线通信。无线电路24(在本文中有时称为无线通信电路24)可包括一个或多个处理器诸如处理器26、射频收发器电路诸如射频收发器36以及一个或多个天线30。虽然为了清楚起见,在图1的示例中,控制电路14被示出为与无线电路24分开,但是无线电路24可包括处理电路和/或存储电路,该处理电路形成处理电路18的一部分,该存储电路形成控制电路14的存储电路16的一部分(例如,控制电路14的各部分可在无线电路24上实现)。例如,处理器26中的一些或全部处理器可形成控制电路14的一部分。处理器26可以是例如基带处理器(例如,在无线电路24用于使用蜂窝通信协议传送射频信号的实施方案中)。虽然在本文中称为“处理器”,但处理器26可包括任何期望数量的一个或多个处理器。处理器26在本文中有时也可称为处理器电路。
处理器26可通过一个或多个发射路径诸如发射路径28以及通过一个或多个接收路径诸如接收路径32耦接到天线30。射频收发器36可插置在发射路径28和接收路径32上。如果需要,射频前端电路可插置在发射路径28和/或接收路径32上(例如,在射频收发器36和天线30之间)。射频前端电路可包括如果需要可集成到一个或多个射频前端模块(例如,具有安装到共同衬底、封装件、集成电路或芯片上的多个前端部件的模块)中的切换电路、滤波器电路、阻抗匹配电路、射频耦合器、传感器电路和/或任何其他期望的前端电路。
在图1的示例中,为了清楚起见,无线电路24被示出为仅包括单个处理器26和单个射频收发器36。一般来讲,无线电路24可包括任何期望数量的处理器26、任何期望数量的射频收发器36和任何期望数量的天线30。发射路径28和接收路径32可各自包括射频传输线、基带路径和/或用于经由射频收发器36将处理器26耦接到天线30的其他信号路径。射频传输线可耦接到天线30上的天线馈电部。当射频信号通过天线馈电部被馈送到天线时,天线30可将射频信号辐射到自由空间中。相反地,天线30可从自由空间接收射频信号,并且可通过天线馈电部将射频信号传送到射频传输线。射频传输线可包括同轴电缆、微带传输线、带状线传输线、边缘耦接的微带传输线、边缘耦接的带状线传输线、由这些类型的传输线的组合所形成的传输线等。如果需要,可将设备中的传输线集成到刚性和/或柔性印刷电路板中。
在信号发射期间,处理器26可在发射路径28上生成基带信号,这些基带信号包括要由天线30发射的无线数据。发射路径28上的上变频电路(例如,在射频收发器36中)可将基带信号上变频为对应载波(无线电)频率。类似地,在信号接收期间,接收路径32上的下变频电路(例如,在射频收发器36中)可将由天线30接收的射频信号从载波频率下变频为基带。载波频率可位于对应的频率带(在本文中有时称为通信频带或简称为“频带”)内。由无线电路24处置的频率带可包括无线局域网(WLAN)频率带(例如,(IEEE 802.11)或其他WLAN通信频带)诸如2.4GHz WLAN频率带(例如,2400MHz至2480MHz)、5GHz WLAN频带(例如,5180MHz至5825MHz)、/>6E频带(例如,5925MHz至7125MHz)和/或其他/>频带(例如,1875MHz至5160MHz);无线个人区域网(WPAN)频率带诸如2.4GHz/>频带或其他WPAN通信频带;蜂窝电话频率带(例如,约600MHz至约5GHz的频带、3G频带、4G LTE频带、低于10GHz的5G新空口频率范围1(FR1)频带、在20GHz与60GHz之间的5G新空口频率范围2(FR2)频带等);10GHz至300GHz之间的其他厘米或毫米波频率带;近场通信频率带(例如,13.56MHz);卫星导航频率带(例如,1565MHz至1610MHz的GPS频带、全球卫星导航系统(GLONASS)频带、北斗卫星导航系统(BDS)频带等);在IEEE 802.15.4协议和/或其他超宽带通信协议下工作的超宽带(UWB)频率带;在3GPP无线通信标准族下的通信频带;在IEEE802.XX标准族下的通信频带,和/或任何其他期望的感兴趣的频率带。
可使用任何期望的天线结构来形成天线30。例如,天线30可包括具有谐振元件的天线,该谐振元件由环形天线结构、贴片天线结构、倒F形天线结构、隙缝天线结构、平面倒F形天线结构、螺旋形天线结构、单极天线、偶极天线、这些设计的混合等等形成。
发射路径28(在本文中有时称为发射链28)可包括在使用天线30发射射频信号中涉及的部件,诸如一个或多个上变频器、滤波器、开关、平衡-不平衡转换器、放大器、数模转换器等。接收路径32(本文中有时称为接收链32)可包括在使用天线30接收射频信号中涉及的部件,诸如一个或多个下变频器、滤波器、开关、平衡-不平衡转换器、放大器、数模转换器等。发射路径36上的发射信号和接收路径32上的接收信号可包括同相正交相位(I/Q)信号。I/Q信号包括同相(I)分量和正交相位(Q)分量。无线电路24的部件中的非理想因素可在发射路径28和接收路径32中引入不期望的I/Q失配(有时称为I/Q不平衡)(例如,其中在I分量和Q分量之间不存在精确的90度相位延迟和/或其中I分量和Q分量不具有相同振幅)。I/Q失配可包括频率相关I/Q失配(FD-IQMM)和/或频率不相关I/Q失配(FI-IQMM)。如果不小心,则I/Q失配可不期望地限制无线电路24的射频性能(例如,通过不期望地限制系统的信噪比(SNR)下限)。
为了补偿I/Q失配以优化无线电路24的射频性能,一个或多个回环路径诸如回环路径34可耦接在发射路径28和接收路径32之间。回环路径34(在本文中有时称为反馈路径34)可形成为射频收发器36的一部分或者可在射频收发器36外部。如果需要,射频收发器36的部件中的每个部件可形成为射频收发器模块的一部分,其中部件中的每个部件被集成到单个衬底(例如,刚性或或柔性印刷电路板)、集成电路、芯片或封装件上。
发射路径28上的发射信号可经由回环路径34从发射路径28传送到接收路径32上的接收器电路。无线电路24可测量由接收路径32经由回环路径34接收的发射信号,以测量、识别或估计无线电路24的I/Q失配。控制电路14可基于所识别的I/Q失配来识别校正因子。控制电路14可将校正因子应用于随后发射和/或接收的信号以补偿所识别的I/Q失配。换句话讲,控制电路14可基于所识别的I/Q失配来校准无线电路24的射频性能。该校准可用于优化无线电路24的射频性能。
在一些情况下,使用专用反馈接收器、使用片外耦合器或使用多相滤波器执行I/Q失配的校准。然而,这些部件可在射频收发器36内占据过量的面积并且可表现出有限的带宽。使用这些部件的校准还涉及顺序地校准发射路径的I/Q失配,然后使用所校准的发射路径校准接收路径的I/Q失配。该类型的顺序校准可花费过量的时间。为了校准无线电路24的I/Q失配,同时最小化芯片面积,最大化带宽并且最小化校准时间,全通滤波器诸如全通滤波器38可插置在回环路径34上。全通滤波器38可使发射路径28上的发射信号的每个频率以基本上相等的增益通过,同时还变更发射信号的不同频率之间的相位关系。全通滤波器38是无源部件(并且因此在本文中有时可称为无源全通滤波器38)并且可在回环路径34中引入相移(例如,90度相移),该相移允许同时校准发射路径28和接收路径32两者中的I/Q失配,从而最小化校准所需的时间。因此,全通滤波器38在本文中有时也可称为相移器38、90度相移器38、无源相移器38或无源90度相移器38。
图2是示出全通滤波器可如何插置在回环路径34上的一个示例的电路图。如图2所示,射频收发器36可包括发射路径28的一部分和接收路径32的一部分(例如,在图1的处理器26和天线30之间)。射频收发器36可包括发射路径28中的可通信地耦接到处理器26的第一端口40和发射路径28中的可通信地耦接到天线30的第二端口64。射频收发器36还可包括接收路径32中的可通信地耦接到处理器26的第三端口42和可通信地耦接到天线30的第四端口68。
发射路径28可包括上变频器诸如混频器44。混频器44可具有耦接到端口40的第一输入端和耦接到本机振荡器(LO)发生器46的第二输入端。LO发生器46可包括电压控制振荡器(VCO)、锁相环路和/或用于生成提供给混频器44的第二输入端的本机振荡器信号LO的其他时钟电路。在信号发射期间,射频收发器36可从处理器26(图1)接收基带频率下的发射信号sigtx。混频器44可将在该混频器的第一输入端处接收的发射信号sigtx与在该混频器的第二输入端处接收的本机振荡信号LO混频,以将发射信号sigtx上变频为射频。射频发射信号sigtx可以是I/Q信号。
第一平衡-不平衡转换器诸如平衡-不平衡转换器54可具有耦接到混频器44的输出端50的输入端。调谐电容器诸如电容器52可耦接到平衡-不平衡转换器54的输入端。平衡-不平衡转换器54的输出端可耦接到功率放大器(PA)驱动器56的输入端。平衡-不平衡转换器54可将混频器44的输出端50处的射频发射信号sigtx转换为差分信号(例如,通过差分信号路径传送的差分信号对)。PA驱动器56的输出端可耦接到第二平衡-不平衡转换器诸如平衡-不平衡转换器60的输入端。PA驱动器56可放大差分发射信号sigtx。调谐电容器诸如调谐电容器62可耦接到平衡-不平衡转换器60的输入端。平衡-不平衡转换器60的输出端可耦接到端口64。平衡-不平衡转换器60可将由PA驱动器56放大的差分发射信号sigtx转换为提供给端口64以供通过天线30发射的单端信号。
接收路径32可包括一个或多个放大器诸如低噪声放大器(LNA)82。LNA 82的输入端可耦接到端口68。LNA 82的输出端可耦接到下变频器诸如混频器48的第一输入端。混频器48还可具有从本机振荡器LO发生器46接收LO信号的第二输入端。在信号接收期间,LNA82可经由端口68从天线30接收射频信号。LNA 82可放大所接收的射频信号。混频器48可将所接收的射频信号与本机振荡器信号LO混频以将所接收的信号下变频为基带。可经由端口42将所接收的基带信号提供给处理器26(图1)。
回环路径34可具有耦接到PA驱动器56的输出端和平衡-不平衡转换器60的输入端的输入端。回环路径34是具有差分信号线(导体)86和84对的差分信号路径。回环路径34的输出端可(例如,在LNA 82的输入端处)耦接到接收路径32。AC耦合和衰减电容器66可插置在回环路径34上。AC耦合和衰减电容器66可包括以任何期望方式布置在信号线86和84上和/或之间的任何期望数量的电容器。AC耦合和衰减电容器66可对从PA驱动器56接收的发射信号执行初始衰减。AC耦合和衰减电容器66还可有助于平衡-不平衡转换器60的中心频率调谐(例如,利用调谐电容器62)。
全通滤波器38可插置在回环路径34上AC耦合衰减电容器66和接收路径32之间。全通滤波器38可具有耦接到信号线86的第一输入端和耦接到信号线84的第二输入端。全通滤波器38还可具有第一输出端70和第二输出端72。第二输出端72可与第一输出端70呈异相(例如,与之呈90度异相)。开关诸如多路复用器74可插置在回环路径34上全通滤波器38和接收路径32之间。多路复用器74可具有耦接到全通滤波器38的输出端70的第一输入端并且可具有耦接到全通滤波器38的输出端72的第二输入端。多路复用器74可具有可通信地耦接到接收路径32的输出端76。多路复用器74可具有从控制电路14(图1)接收控制信号75的控制输入端。控制信号75可选择性地将多路复用器74置于至少第一状态和第二状态中的一者中。在第一状态下,多路复用器74的第一输入端(例如,全通滤波器38的输出端70)耦接到多路复用器74的输出端76。在第二状态下,多路复用器74的第二输入端(例如,全通滤波器38的输出端72)耦接到多路复用器74的输出端76。如果需要,多路复用器74可具有第三状态,在该第三状态下,第一输入端和第二输入端两者都与输出端76解耦。
如果需要,可编程衰减器诸如可编程衰减器78可插置在回环路径34上多路复用器74的输出端76和接收路径68之间。差分转单端信号转换器诸如转换器80可插置在回环路径34上可编程衰减器78的输出端和接收路径68之间。可编程衰减器78可向由多路复用器74输出的信号提供所选择的衰减量(例如,图1的控制电路14可随时间有源地调整由可编程衰减器引入的衰减量)。转换器80可将由可编程衰减器78输出的差分信号转换成提供给接收路径32上的LNA 82的输入端的单端信号。
射频收发器36可在无线数据发射期间发射该发射信号sigtx(例如,发射信号sigtx可传送无线数据以供天线30发射和外部通信装备接收)。射频收发器36还可从外部通信装备接收射频信号。在对I/Q失配的校准期间,处理器26(图1)可发射测试信号testtx以用于识别射频收发器36的I/Q失配。混频器44可将测试信号testtx上变频为射频。平衡-不平衡转换器54可将射频测试信号testtx转换为差分信号。PA驱动器56可放大差分测试信号testtx。回环路径34可将差分测试信号testtx从发射路径28路由回到接收路径32。
AC耦合和衰减电容器66可使差分测试信号testtx衰减固定量(例如,2dB-8dB)。这可例如有助于补偿差分测试信号在由PA驱动器56放大之后的任何过量量值。全通滤波器38可使差分测试信号的所有频率以基本上恒定的增益通过。然而,全通滤波器38可在第一输出端70处输出具有第一相位(例如,零度)的差分测试信号,同时还在第二输出端72处输出具有第二相位(例如,九十度或相对于第一相位呈九十度异相的任何其他相位)的差分测试信号。换句话讲,全通滤波器38可对如在输出端72处产生的信号相对于如在输出端70处产生的信号施加90度相移。全通滤波器38可无源地且在不使用有源(供电)部件的情况下执行该相移操作。输出端70和72各自是差分信号路径。
在校准操作期间,在第一时间,控制信号75可控制多路复用器74将全通滤波器38的输出端70耦接到可编程衰减器78(例如,因此将具有第一相位的差分测试信号提供给接收路径32)。在第二时间,控制信号75可控制多路复用器74将全通滤波器38的输出端72耦接到可编程衰减器78(例如,因此将具有第二相位的差分测试信号提供给接收路径32)。差分衰减器78可有助于减小提供给LNA 82的信号的量值。转换器80可将差分测试信号转换为提供给LNA 82的单端测试信号。LNA 82可放大通过回环路径34接收的测试信号。混频器48可将通过回环路径34接收的测试信号下变频到基带。射频收发器36可通过端口42将基带测试信号提供给处理器26(图1)。
处理器26可处理所接收的测试信号以识别射频收发器36的I/Q失配(例如,通过将经由回环路径34接收的I/Q测试信号的相位和量值与由混频器44发射的I/Q测试信号的已知相位和量值进行比较)。然后处理器26可基于所识别的I/Q失配来识别补偿因子。处理器26可将所识别的补偿因子应用于随后发射的信号sigtx和/或随后接收的信号,这些补偿因子用于减轻所识别的I/Q失配,从而优化射频收发器36的射频性能。图2的示例仅为例示性的,并且如果需要,附加电路部件可插置在发射路径28、接收路径32和/或回环路径34上的不同位置处。
图3是一个合适的具体实施中的全通滤波器38的电路图。如图3所示,全通滤波器38可具有第一输入端子93和第二输入端子91。输入端子91可耦接到信号线84并且输入端子93可耦接到信号线86(图3)。因此,输入端子91接收提供给回环路径34的差分信号对的第一信号(V+)(例如,差分测试信号testtx),而输入端子93接收差分信号对的第二信号(V-)。
在图3的示例中,全通滤波器38是二阶全通滤波器,其具有将输入端子91和93耦接到第一输出端70的第一全通滤波器电路(级)90以及将输入端子91和93耦接到第二输出端72的第二全通滤波器电路(级)92。第一全通滤波器电路90可包括串联耦接在输入端子91和93之间的具有电阻R1的第一电阻器94和具有电容Cl的第一电容器96。第一全通滤波器电路90还可包括串联耦接在输入端子91和93之间(例如,与电阻器94和电容器96并联)的具有电容Cl的第二电容器98和具有电阻R1的第二电阻器100。第一输出端70可耦接到位于电阻器94和电容器96之间的电路节点95,并且可耦接到位于电容器98和电阻器100之间的电路节点97。
第二全通滤波器电路92可包括串联耦接在输入端子91和93之间的具有电阻R2的第三电阻器102和具有电容C2的第三电容器104。第二全通滤波器电路92还可包括串联耦接在输入端子91和93之间(例如,与电阻器102和电容器104并联)的具有电容C2的第四电容器106和具有电阻R2的第四电阻器108。第二输出端72可耦接到位于电阻器102和电容器104之间的电路节点101,并且可耦接到位于电容器106和电阻器108之间的电路节点103。电容Cl和电阻R1可被选择成使得在输入端子91和93处接收的差分测试信号以第一相位(例如,零度)在第一输出端70处输出。同时,电容C2和电阻R2可被选择成使得在输入端子91和93处接收的差分测试信号以相对于第一相位呈90度异相的第二相位(例如,90度)在第二输出端72处输出。
当以此方式配置时,全通滤波器38可覆盖相对宽的带宽(例如,用于覆盖5GHz-7GHz频率信道)。全通滤波器38是完全无源的,并且在发射路径28(图2)上不需要像片外耦合器那样原本将需要附加开关。在发射信号sigtx的发射期间,全通滤波器38中的电容器对平衡-不平衡转换器60(图2)的任何负载可由系统中的其他调谐电路补偿。如果需要,可在全通滤波器电路90和92两者中使用相同类型的电容器和电阻器,以最小化过程变化。为了实现令人满意的相位精度,可在发射路径和接收路径之间需要一定量(例如,大于40dB)的隔离。
图3的示例仅为例示性的。全通滤波器38可包括以任何期望方式布置的其他电阻部件、电容部件或其他电路部件(例如,用于覆盖感兴趣的期望频率范围)。全通滤波器38不需要是二阶全通滤波器,并且如果需要,可以是三阶全通滤波器、四阶全通滤波器或更高阶全通滤波器。
图4是可在使用全通滤波器38校准无线电路24(图1)的I/Q失配中涉及的例示性操作的流程图。图4的操作可在校准操作模式期间(例如,在此期间无线电路24停止发射图2的发射信号sigtx)执行。校准操作可在设备10的制造或组装期间(例如,在制造、工厂或组装、测试或验证系统中)执行并且/或者可由终端用户在设备10的常规操作期间执行。
在操作110处,控制电路14可使用控制信号75(图2)来控制多路复用器74将全通滤波器38的第一输出端70耦接到输出端76并且因此耦接到接收路径32。
在操作112处,处理器26可发射测试信号testtx。混频器44可将测试信号testtx上变频为具有已知I/Q分量/值的射频信号。平衡-不平衡转换器54可将射频测试信号testtx转换为差分信号。PA驱动器56可放大差分测试信号testtx。回环路径34可将所放大的差分测试信号路由到接收路径68。如果需要,AC耦合和衰减电容器可衰减差分测试信号。全通滤波器38可使差分测试信号在第一相位(例如,零度)下从该全通滤波器的输入端(例如,图3的输入端子91和93)通过到达第一输出端70并且在相对于第一相位呈90度异相的第二相位(例如,90度)下通过到达第二输出端72。多路复用器74可将第一相位下的差分测试信号从第一输出端70路由到该多路复用器的输出端76。可编程衰减器78可将所选择的衰减(或无衰减)应用于第一相位下的差分测试信号。转换器80可将第一相位下的差分测试信号转换成单端信号。LNA 82可放大第一相位下的测试信号。混频器48可将第一相位下的测试信号下变频为对应基带信号。
在操作114处,处理器26可接收第一相位下的基带测试信号(例如,经由接收路径32和回环路径34)。
在操作116处,处理器26可识别并记录(存储)所接收的第一相位下的基带测试信号的I/Q分量/值以供后续处理。
在操作118处,控制电路14可使用控制信号75(图2)来控制多路复用器74将全通滤波器38的第二输出端72耦接到输出端76并且因此耦接到接收路径32。
在操作120处,处理器26可继续发射测试信号testtx。多路复用器74可将第二相位下的差分测试信号从第二输出端72路由到可编程衰减器78。可编程衰减器78可将所选择的衰减(或无衰减)应用于第二相位下的差分测试信号。转换器80可将第二相位下的差分测试信号转换成单端信号。LNA 82可放大第二相位下的测试信号。混频器48可将第二相位下的测试信号下变频为对应基带信号。
在操作122处,处理器26可接收第二相位下的基带测试信号(例如,经由接收路径32和回环路径34)。处理器26可识别所接收的第二相位下的基带测试信号的I/Q分量/值。
在操作124处,控制电路14(例如,在处理器26处)可基于所接收的第一相位下的测试信号的所识别的I/Q分量、所接收的第二相位下的测试信号的所识别的I/Q分量以及所发射的测试信号的已知I/Q分量来识别射频收发器36中的任何I/Q失配。I/Q失配可例如对应于所接收的测试信号的所识别的I/Q分量与所发射的测试信号的已知I/Q分量的差。
在操作126处,控制电路14(例如,在处理器26处)可基于所识别的I/Q失配来识别校正因子。校准过程可随后结束。无线电路24然后可返回到正常通信模式,在该正常通信模式下,处理器26发射发射信号sigtx。
在操作128处,处理器26可将所识别的校正因子应用于发射信号sigtx和/或由天线30接收的任何信号。校正因子可用于补偿所识别的I/Q失配,使得在已应用校正因子之后,在所发射或所接收的信号中不再存在I/Q失配。这可用于优化无线电路24的射频性能。图4的操作可在用户或在设备10上运行的应用程序的要求下或响应于任何其他触发条件而随时间周期性地重复(例如,以确保I/Q失配保持校准,即使在I/Q失配随时间改变的情形下也是如此)。
图5是所接收的频率相关镜像抑制比(FD-IMRR)随频率(例如,跨多个发射/接收信道CH)变化的曲线图,其示出校准I/Q失配如何可优化无线电路24的射频性能。曲线130描绘了在使用全通滤波器38进行校准之前的所接收的IMRR。如由曲线130所示,所接收的IMRR低于与最低满意IMRR(例如,50dB)相关联的最小阈值IMRR值TH。曲线132描绘了使用全通滤波器38(例如,使用图4的操作)进行校准之后的所接收的IMRR。如箭头134所示,使用全通滤波器38校准无线电路24可用于将无线电路24的所接收的IMRR增大到高于最小阈值IMRR值TH(例如,跨所有信道CH)。类似地,使用全通滤波器38校准无线电路24可用于增大无线电路24的发射IMRR、所接收的频率不相关镜像抑制比(FI-IMRR)和发射FI-IMRR。图5的示例仅为例示性的。曲线130和132在实践中可具有其他形状。
上文结合图1至图5所述的方法和操作可以由设备10的部件使用软件、固件和/或硬件(例如,专用电路或硬件)来执行。用于执行这些操作的软件代码可存储在非暂态计算机可读存储介质(例如,有形计算机可读存储介质)上,该非暂态计算机可读存储介质存储在设备10的部件中的一个或多个部件上(例如,图1的存储电路16)。该软件代码有时可被称为软件、数据、指令、程序指令或代码。非暂态计算机可读存储介质可包括驱动器、非易失性存储器诸如非易失性随机存取存储器(NVRAM)、可移动闪存驱动器或其他可移动介质、其他类型的随机存取存储器等。存储在非暂态计算机可读存储介质上的软件可由设备10的部件中的一个或多个部件上的处理电路(例如,图1的处理电路18等)来执行。处理电路可包括微处理器、中央处理单元(CPU)、具有处理电路的专用集成电路或其他处理电路。图2和图3的部件可使用硬件(例如,电路部件、数字逻辑门等)和/或使用适用的软件实现。
根据一个实施方案,提供了一种用于使用至少一个天线进行无线通信的射频收发器,该射频收发器包括:发射路径,该发射路径具有第一混频器,该第一混频器被配置为将发射信号从基带频率上变频为射频以供该至少一个天线发射;接收路径,该接收路径具有第二混频器,该第二混频器被配置为将使用该至少一个天线接收的接收信号从该射频下变频为该基带频率;回环路径,该回环路径将该发射路径耦接到该接收路径;以及全通滤波器,该全通滤波器设置在位于该发射路径和该接收路径之间的该回环路径上。
根据另一个实施方案,该全通滤波器包括第一输出端和第二输出端,该第二输出端相对于该第一输出端呈90度异相。
根据另一个实施方案,该射频收发器包括:多路复用器,该多路复用器具有耦接到该第一输出端的第一输入端、耦接到该第二输出端的第二输入端以及可通信地耦接到该接收路径的第三输出端。
根据另一个实施方案,该回环路径包括具有第一信号线和第二信号线的差分信号路径,该全通滤波器具有耦接到该第一信号线的第一输入端子并且具有耦接到该第二信号线的第二输入端子。
根据另一个实施方案,该全通滤波器包括二阶全通滤波器,该二阶全通滤波器具有将该第一输入端子和该第二输入端子耦接到该第一输出端的第一全通滤波器级以及将该第一输入端子和该第二输入端子耦接到该第二输出端的第二全通滤波器级。
根据另一个实施方案,该第一全通滤波器级包括第一电阻器、与该第一电阻器串联耦接在该第一输入端子和该第二输入端子之间的第一电容器、第二电容器以及与该第二电容器串联耦接在该第一输入端子和该第二输入端子之间的第二电阻器,该第一电阻器和该第一电容器与该第二电阻器和该第二电容器并联耦接在该第一输入端子和该第二输入端子之间,该第一输出端耦接到位于该第一电阻器和该第一电容器之间的第一电路节点以及位于该第二电阻器和该第二电容器之间的第二电路节点。
根据另一个实施方案,该第二全通滤波器级包括第三电阻器、与该第三电阻器串联耦接在该第一输入端子和该第二输入端子之间的第三电容器、第四电容器以及与该第四电容器串联耦接在该第一输入端子和该第二输入端子之间的第四电阻器,该第三电阻器和该第三电容器与该第四电阻器和该第四电容器并联耦接在该第一输入端子和该第二输入端子之间,该第二输出端耦接到位于该第三电阻器和该第三电容器之间的第三电路节点以及位于该第四电阻器和该第四电容器之间的第四电路节点。
根据另一个实施方案,该射频收发器包括插置在该发射路径上的第一平衡-不平衡转换器、插置在该发射路径上的第二平衡-不平衡转换器以及插置在该发射路径上该第一平衡-不平衡转换器和第二平衡-不平衡转换器之间的功率放大器,该第一信号线和该第二信号线在该功率放大器的输出端和该第二平衡-不平衡转换器之间的位置处耦接到该发射路径。
根据另一个实施方案,该射频收发器包括:至少一个电容器,该至少一个电容器插置在该回环路径上该全通滤波器和该发射路径之间;可编程衰减器,该可编程衰减器插置在该回环路径上该多路复用器的该第三输出端和该接收路径之间;以及差分信号转单端信号转换器,该差分信号转单端信号转换器插置在回环路径上该可编程衰减器和该接收路径之间。
根据一个实施方案,提供了一种电子设备,该电子设备包括:处理器电路;至少一个天线;发射路径,该发射路径将该处理器电路耦接到该至少一个天线;接收路径,该接收路径将该至少一个天线耦接到该处理器电路;回环路径,该回环路径将该发射路径耦接到该接收路径;以及无源全通滤波器,该无源全通滤波器插置在位于该发射路径和该接收路径之间的该回环路径上。
根据另一个实施方案,该处理器电路被配置为使用该全通滤波器来校准该发射路径和该接收路径的同相正交相位(I/Q)失配。
根据另一个实施方案,该无源全通滤波器具有第一输出端和第二输出端,该电子设备包括:多路复用器,该多路复用器插置在该回环路径上并且具有耦接到该第一输出端的第一输入端、耦接到该第二输出端的第二输入端以及可通信地耦接到该接收路径的第三输出端。
根据另一个实施方案,该一个或多个处理器被配置为通过以下方式校准该I/Q失配:控制该处理器电路发射测试信号,该无源全通滤波器被配置为通过该第一输出端传送具有第一相位并且通过该第二输出端传送具有相对于该第一相位呈90度异相的第二相位的该测试信号;控制该多路复用器将该第一输入端耦接到该第三输出端;控制该处理器电路在该多路复用器的该第一输入端耦接到该第三输出端时测量该测试信号;控制该多路复用器将该第二输入端耦接到该第三输出端;控制该处理器电路在该多路复用器的该第二输入端耦接到该第三输出端时测量该测试信号;控制该处理器电路基于在该多路复用器的该第一输入端耦接到该第三输出端时测量的该测试信号并且基于在该多路复用器的该第二输入端耦接到该第三输出端时测量的该测试信号来识别该I/Q失配;并且控制该处理器电路基于所识别的I/Q失配来生成要应用于随后发射的信号的补偿值。
根据另一个实施方案,该电子设备包括:第一混频器,该第一混频器插置在该发射路径上;第一平衡-不平衡转换器,该第一平衡-不平衡转换器插置在该发射路径上该第一混频器和该至少一个天线之间;功率放大器,该功率放大器插置在该发射路径上该第一平衡-不平衡转换器和该至少一个天线之间;第二平衡-不平衡转换器,该第二平衡-不平衡转换器插置在该发射路径上该功率放大器和该至少一个天线之间,
该回环路径在该功率放大器和该第二平衡-不平衡转换器之间的位置处耦接到该发射路径;以及差分信号转单端信号转换器,该差分信号转单端信号转换器插置在该回环路径上该多路复用器和该接收路径之间。
根据另一个实施方案,该电子设备包括:低噪声放大器,该低噪声放大器插置在该接收路径上;以及第二混频器,该第二混频器插置在该接收路径上该低噪声放大器和该处理器电路之间,该回环路径在该低噪声放大器和该至少一个天线之间的位置处耦接到该接收路径。
根据另一个实施方案,该电子设备包括:射频收发器模块,该回环路径和该无源全通滤波器位于该射频收发器模块上。
根据一个实施方案,提供了一种用于将差分射频信号从射频收发器中的发射路径传送到该射频收发器中的接收路径的回环路径,该回环路径包括:第一信号线,该第一信号线耦接到该发射路径;第二信号线,该第二信号线耦接到该发射路径,该第一信号线和该第二信号线形成差分信号线对;全通滤波器,该全通滤波器具有耦接到该第一信号线的第一输入端子、耦接到该第二信号线的第二输入端子、被配置为输出具有第一相位的该差分射频信号的第一输出端以及被配置为输出具有相对于该第一相位呈90度异相的第二相位的该差分射频信号的第二输出端;以及多路复用器,该多路复用器具有耦接到该全通滤波器的该第一输出端的第一输入端、耦接到该全通滤波器的该第二输出端的第二输入端以及可通信地耦接到该接收路径的第三输出端,该多路复用器具有第一状态并且具有第二状态,在该第一状态下该第一输入端耦接到该第三输出端,在该第二状态下该第二输入端耦接到该第三输出端。
根据另一个实施方案,该回环路径包括:差分信号转单端信号转换器,该差分信号转单端信号转换器耦接在该第三输出端和该接收路径之间。
根据另一个实施方案,该回环路径包括:可编程衰减器,该可编程衰减器耦接在该第三输出端和该差分信号转单端信号转换器之间。
根据另一个实施方案,该全通滤波器包括耦接在该第一输入端子、该第二输入端子和该第一输出端之间的第一级,并且该全通滤波器包括耦接在该第一输入端子、该第二输入端子和该第二输出端之间的第二级。
前述内容仅为示例性的并且可对所述实施方案作出各种修改。前述实施方案可独立实施或可以任意组合实施。
Claims (20)
1.一种用于使用至少一个天线进行无线通信的射频收发器,所述射频收发器包括:
发射路径,所述发射路径具有第一混频器,所述第一混频器被配置为将发射信号从基带频率上变频为射频以供所述至少一个天线发射;
接收路径,所述接收路径具有第二混频器,所述第二混频器被配置为将使用所述至少一个天线接收的接收信号从所述射频下变频为所述基带频率;
回环路径,所述回环路径将所述发射路径耦接到所述接收路径;和
全通滤波器,所述全通滤波器设置在位于所述发射路径和所述接收路径之间的所述回环路径上。
2.根据权利要求1所述的射频收发器,其中所述全通滤波器包括第一输出端和第二输出端,所述第二输出端相对于所述第一输出端呈90度异相。
3.根据权利要求2所述的射频收发器,还包括:
多路复用器,所述多路复用器具有耦接到所述第一输出端的第一输入端、耦接到所述第二输出端的第二输入端以及可通信地耦接到所述接收路径的第三输出端。
4.根据权利要求3所述的射频收发器,其中所述回环路径包括具有第一信号线和第二信号线的差分信号路径,所述全通滤波器具有耦接到所述第一信号线的第一输入端子并且具有耦接到所述第二信号线的第二输入端子。
5.根据权利要求4所述的射频收发器,其中所述全通滤波器包括二阶全通滤波器,所述二阶全通滤波器具有:
第一全通滤波器级,所述第一全通滤波器级将所述第一输入端子和所述第二输入端子耦接到所述第一输出端;和
第二全通滤波器级,所述第二全通滤波器级将所述第一输入端子和所述第二输入端子耦接到所述第二输出端。
6.根据权利要求5所述的射频收发器,其中所述第一全通滤波器级包括:
第一电阻器;
第一电容器,所述第一电容器与所述第一电阻器串联耦接在所述第一输入端子和所述第二输入端子之间;
第二电容器;和
第二电阻器,所述第二电阻器与所述第二电容器串联耦接在所述第一输入端子和所述第二输入端子之间,其中所述第一电阻器和所述第一电容器与所述第二电阻器和所述第二电容器并联耦接在所述第一输入端子和所述第二输入端子之间,所述第一输出端耦接到位于所述第一电阻器和所述第一电容器之间的第一电路节点以及位于所述第二电阻器和所述第二电容器之间的第二电路节点。
7.根据权利要求6所述的射频收发器,其中所述第二全通滤波器级包括:
第三电阻器;
第三电容器,所述第三电容器与所述第三电阻器串联耦接在所述第一输入端子和所述第二输入端子之间;
第四电容器;和
第四电阻器,所述第四电阻器与所述第四电容器串联耦接在所述第一输入端子和所述第二输入端子之间,其中所述第三电阻器和所述第三电容器与所述第四电阻器和所述第四电容器并联耦接在所述第一输入端子和所述第二输入端子之间,所述第二输出端耦接到位于所述第三电阻器和所述第三电容器之间的第三电路节点以及位于所述第四电阻器和所述第四电容器之间的第四电路节点。
8.根据权利要求5所述的射频收发器,还包括:
第一平衡-不平衡转换器,所述第一平衡-不平衡转换器插置在所述发射路径上;
第二平衡-不平衡转换器,所述第二平衡-不平衡转换器插置在所述发射路径上;和
功率放大器,所述功率放大器插置在所述发射路径上所述第一平衡-不平衡转换器和所述第二平衡-不平衡转换器之间,其中所述第一信号线和所述第二信号线在所述功率放大器的输出端和所述第二平衡-不平衡转换器之间的位置处耦接到所述发射路径。
9.根据权利要求8所述的射频收发器,还包括:
至少一个电容器,所述至少一个电容器插置在所述回环路径上所述全通滤波器和所述发射路径之间;
可编程衰减器,所述可编程衰减器插置在所述回环路径上所述多路复用器的所述第三输出端和所述接收路径之间;和
差分信号转单端信号转换器,所述差分信号转单端信号转换器插置在所述回环路径上所述可编程衰减器和所述接收路径之间。
10.一种电子设备,包括:
处理器电路;
至少一个天线;
发射路径,所述发射路径将所述处理器电路耦接到所述至少一个天线;
接收路径,所述接收路径将所述至少一个天线耦接到所述处理器电路;
回环路径,所述回环路径将所述发射路径耦接到所述接收路径;和
无源全通滤波器,所述无源全通滤波器插置在位于所述发射路径和所述接收路径之间的所述回环路径上。
11.根据权利要求10所述的电子设备,其中所述处理器电路被配置为使用所述全通滤波器来校准所述发射路径和所述接收路径的同相正交相位(I/Q)失配。
12.根据权利要求11所述的电子设备,其中所述无源全通滤波器具有第一输出端和第二输出端,所述电子设备还包括:
多路复用器,所述多路复用器插置在所述回环路径上并且具有耦接到所述第一输出端的第一输入端、耦接到所述第二输出端的第二输入端以及可通信地耦接到所述接收路径的第三输出端。
13.根据权利要求12所述的电子设备,其中所述一个或多个处理器被配置为通过以下方式校准所述I/Q失配:
控制所述处理器电路发射测试信号,所述无源全通滤波器被配置为通过所述第一输出端传送具有第一相位并且通过所述第二输出端传送具有相对于所述第一相位呈90度异相的第二相位的所述测试信号;
控制所述多路复用器将所述第一输入端耦接到所述第三输出端;
控制所述处理器电路在所述多路复用器的所述第一输入端耦接到所述第三输出端时测量所述测试信号;
控制所述多路复用器将所述第二输入端耦接到所述第三输出端;
控制所述处理器电路在所述多路复用器的所述第二输入端耦接到所述第三输出端时测量所述测试信号;
控制所述处理器电路基于在所述多路复用器的所述第一输入端耦接到所述第三输出端时测量的所述测试信号并且基于在所述多路复用器的所述第二输入端耦接到所述第三输出端时测量的所述测试信号来识别所述I/Q失配;以及
控制所述处理器电路基于所识别的I/Q失配来生成要应用于随后发射的信号的补偿值。
14.根据权利要求12所述的电子设备,还包括:
第一混频器,所述第一混频器插置在所述发射路径上;
第一平衡-不平衡转换器,所述第一平衡-不平衡转换器插置在所述发射路径上所述第一混频器和所述至少一个天线之间;
功率放大器,所述功率放大器插置在所述发射路径上所述第一平衡-不平衡转换器和所述至少一个天线之间;
第二平衡-不平衡转换器,所述第二平衡-不平衡转换器插置在所述发射路径上所述功率放大器和所述至少一个天线之间,其中所述回环路径在所述功率放大器和所述第二平衡-不平衡转换器之间的位置处耦接到所述发射路径;和
差分信号转单端信号转换器,所述差分信号转单端信号转换器插置在所述回环路径上所述多路复用器和所述接收路径之间。
15.根据权利要求14所述的电子设备,还包括:
低噪声放大器,所述低噪声放大器插置在所述接收路径上;和
第二混频器,所述第二混频器插置在所述接收路径上所述低噪声放大器和所述处理器电路之间,其中所述回环路径在所述低噪声放大器和所述至少一个天线之间的位置处耦接到所述接收路径。
16.根据权利要求10所述的电子设备,还包括:
射频收发器模块,其中所述回环路径和所述无源全通滤波器位于所述射频收发器模块上。
17.一种用于将差分射频信号从射频收发器中的发射路径传送到所述射频收发器中的接收路径的回环路径,所述回环路径包括:
第一信号线,所述第一信号线耦接到所述发射路径;
第二信号线,所述第二信号线耦接到所述发射路径,所述第一信号线和所述第二信号线形成差分信号线对;
全通滤波器,所述全通滤波器具有耦接到所述第一信号线的第一输入端子、耦接到所述第二信号线的第二输入端子、被配置为输出具有第一相位的所述差分射频信号的第一输出端以及被配置为输出具有相对于所述第一相位呈90度异相的第二相位的所述差分射频信号的第二输出端;和
多路复用器,所述多路复用器具有耦接到所述全通滤波器的所述第一输出端的第一输入端、耦接到所述全通滤波器的所述第二输出端的第二输入端以及可通信地耦接到所述接收路径的第三输出端,所述多路复用器具有第一状态并且具有第二状态,在所述第一状态下所述第一输入端耦接到所述第三输出端,在所述第二状态下所述第二输入端耦接到所述第三输出端。
18.根据权利要求17所述的回环路径,还包括:
差分信号转单端信号转换器,所述差分信号转单端信号转换器耦接在所述第三输出端和所述接收路径之间。
19.根据权利要求18所述的回环路径,还包括:
可编程衰减器,所述可编程衰减器耦接在所述第三输出端和所述差分信号转单端信号转换器之间。
20.根据权利要求17所述的回环路径,其中所述全通滤波器包括耦接在所述第一输入端子、所述第二输入端子和所述第一输出端之间的第一级,并且其中所述全通滤波器包括耦接在所述第一输入端子、所述第二输入端子和所述第二输出端之间的第二级。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/191,535 | 2021-03-03 | ||
US17/191,535 US11476889B2 (en) | 2021-03-03 | 2021-03-03 | Wireless circuitry with loopback path all-pass filters |
PCT/US2022/018251 WO2022187185A1 (en) | 2021-03-03 | 2022-03-01 | Wireless circuitry with loopback path all-pass filters |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117044115A true CN117044115A (zh) | 2023-11-10 |
Family
ID=80780643
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202280018137.2A Pending CN117044115A (zh) | 2021-03-03 | 2022-03-01 | 具有回环路径全通滤波器的无线电路 |
Country Status (4)
Country | Link |
---|---|
US (2) | US11476889B2 (zh) |
EP (1) | EP4302406A1 (zh) |
CN (1) | CN117044115A (zh) |
WO (1) | WO2022187185A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114268340A (zh) * | 2022-01-26 | 2022-04-01 | 北京奕斯伟计算技术有限公司 | 发射机、收发机及其信号传输方法 |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7031669B2 (en) | 2002-09-10 | 2006-04-18 | Cognio, Inc. | Techniques for correcting for phase and amplitude offsets in a MIMO radio device |
KR100539874B1 (ko) * | 2003-04-02 | 2005-12-28 | 한국과학기술원 | 무선 송수신장치에서 자가 보상장치 및 방법 |
US8295845B1 (en) | 2008-12-04 | 2012-10-23 | Qualcomm Atheros, Inc. | Transceiver I/Q mismatch calibration |
US8351492B2 (en) * | 2011-01-05 | 2013-01-08 | Qualcomm Incorporated | Estimation of intentional phase shift in a calibration apparatus |
US8817834B2 (en) | 2011-05-02 | 2014-08-26 | Maxlinear, Inc. | Method and system for I/Q mismatch calibration and compensation for wideband communication receivers |
US8565707B2 (en) * | 2011-10-13 | 2013-10-22 | Qualcomm Incorporated | Cancellation of spectral images in communication devices |
WO2013108590A1 (ja) * | 2012-01-20 | 2013-07-25 | パナソニック株式会社 | 直交変換誤差補正装置 |
US8908575B2 (en) * | 2012-04-16 | 2014-12-09 | Qualcomm Incorporated | Methods and systems for calibrating a frequency-division duplexing transceiver |
KR101975789B1 (ko) | 2014-01-03 | 2019-05-09 | 삼성전자주식회사 | I/q 미스매치 보상을 위한 방법 및 그 장치 |
US9791490B2 (en) | 2014-06-09 | 2017-10-17 | Apple Inc. | Electronic device having coupler for tapping antenna signals |
US20160094331A1 (en) * | 2014-09-26 | 2016-03-31 | Avago Technologies General IP (Singapore) Pte. Ltd . | Multiplexers and Duplexers Having Active Cancellation for Improved Isolation between Transmit and Receive Ports |
US9594147B2 (en) | 2014-10-03 | 2017-03-14 | Apple Inc. | Wireless electronic device with calibrated reflectometer |
US9673916B2 (en) | 2015-04-17 | 2017-06-06 | Apple Inc. | Electronic device with over-the-air wireless self-testing capabilities |
US9621337B2 (en) * | 2015-06-08 | 2017-04-11 | Marvell World Trade Ltd. | Adaptive I/O mismatch calibration |
US9893728B2 (en) * | 2015-06-09 | 2018-02-13 | Mediatek Inc. | Wideband highly-linear low output impedance D2S buffer circuit |
US10554240B2 (en) | 2015-12-28 | 2020-02-04 | Apple, Inc. | Wireless electronic device with radio-frequency sensors |
US10103772B2 (en) * | 2016-08-10 | 2018-10-16 | Skyworks Solutions, Inc. | Apparatus and methods for filter bypass for radio frequency front-ends |
US10396830B2 (en) * | 2016-12-13 | 2019-08-27 | Skyworks Solutions, Inc. | Front-end systems with multiple loopbacks and a shared back switch |
WO2020258315A1 (zh) * | 2019-06-28 | 2020-12-30 | 华为技术有限公司 | 一种传输通道校准装置及无线通信设备 |
US11240089B2 (en) * | 2020-05-15 | 2022-02-01 | Samsung Electronics Co., Ltd. | Methods and apparatus for transmit IQ mismatch calibration |
US11695614B2 (en) * | 2020-05-15 | 2023-07-04 | Samsung Electronics Co., Ltd. | Systems, methods and devices for joint calibration of transmit and receive IQ mismatch |
US12003270B2 (en) * | 2021-09-08 | 2024-06-04 | Qualcomm Incorporated | Passive intermodulation distortion filtering |
US20230083550A1 (en) * | 2021-09-16 | 2023-03-16 | Apple Inc. | Radio-Frequency Exposure Beam Management and Selection in Communications Systems |
-
2021
- 2021-03-03 US US17/191,535 patent/US11476889B2/en active Active
-
2022
- 2022-03-01 WO PCT/US2022/018251 patent/WO2022187185A1/en active Application Filing
- 2022-03-01 EP EP22710895.8A patent/EP4302406A1/en active Pending
- 2022-03-01 CN CN202280018137.2A patent/CN117044115A/zh active Pending
- 2022-07-19 US US17/868,270 patent/US12028105B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
EP4302406A1 (en) | 2024-01-10 |
US20220286158A1 (en) | 2022-09-08 |
US12028105B2 (en) | 2024-07-02 |
WO2022187185A1 (en) | 2022-09-09 |
US20220360292A1 (en) | 2022-11-10 |
US11476889B2 (en) | 2022-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11757407B2 (en) | Wideband voltage-controlled oscillator circuitry | |
US11664766B2 (en) | Mixer circuitry with noise cancellation | |
CN114172472B (zh) | 用于载波聚合的无线放大器电路 | |
CN116626378A (zh) | 具有输出负载独立检测能力的电子设备 | |
US12028105B2 (en) | Wireless circuitry with loopback path all-pass filters | |
CN117424565A (zh) | 具有非线性抑制的无线放大器电路 | |
US11909406B1 (en) | Ring oscillator phase-locked loop with digital phase noise suppression | |
JP7382452B2 (ja) | 調整可能な入力抵抗を備えたトランスインピーダンス増幅器(tia) | |
CN114257190B (zh) | 用于载波聚合的放大器电路 | |
CN115811285A (zh) | 具有调幅到调相(ampm)补偿的射频功率放大器 | |
US20240322855A1 (en) | Wireless Circuitry with Loopback Path All-Pass Filters | |
US12052048B2 (en) | Local oscillator driver circuitry with second harmonic rejection | |
US11909370B2 (en) | Electronic devices with differential LC filters | |
US20240072735A1 (en) | Differential Mode and Common Mode Distortion Cancellation Circuitry | |
US20240088835A1 (en) | Radio-frequency Mixer having Transformer with Passive Termination | |
CN117674735A (zh) | 具有带有无源终端的变压器的射频混频器 | |
CN118631274A (zh) | 具有非线性消除的射频功率检测器 | |
CN115811288A (zh) | 具有增益调整和输入匹配的放大器电路 | |
CN115811280A (zh) | 具有调幅到调相(ampm)补偿的射频功率放大器 | |
CN115700997A (zh) | 具有可调谐输入电阻的跨阻放大器(tia) | |
CN118249829A (zh) | 具有带高阶滤波器的无源混频器的接收器 | |
CN117147956A (zh) | 具有用于多个参考平面中的功率波检测的耦接器的电子设备 | |
CN117713864A (zh) | 具有用于低损耗阻抗匹配的可成形差分耦合线的射频电路 | |
CN116470865A (zh) | 射频放大器的增益降低技术 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |