CN116745768B - 一种数据处理方法及电子设备 - Google Patents

一种数据处理方法及电子设备 Download PDF

Info

Publication number
CN116745768B
CN116745768B CN202280005868.3A CN202280005868A CN116745768B CN 116745768 B CN116745768 B CN 116745768B CN 202280005868 A CN202280005868 A CN 202280005868A CN 116745768 B CN116745768 B CN 116745768B
Authority
CN
China
Prior art keywords
memory
processor
power
target data
message
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202280005868.3A
Other languages
English (en)
Other versions
CN116745768A (zh
Inventor
吕建涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Publication of CN116745768A publication Critical patent/CN116745768A/zh
Application granted granted Critical
Publication of CN116745768B publication Critical patent/CN116745768B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/81Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer by operating on the power supply, e.g. enabling or disabling power-on, sleep or resume operations
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Security & Cryptography (AREA)
  • Software Systems (AREA)
  • Power Sources (AREA)

Abstract

本申请公开了一种数据处理方法及电子设备。在该方法中,当电子设备进入省电状态时,处理器可以将存储器的第一内存中的目标数据迁移至处理器的第二内存中,然后控制断开存储器的电源。由于所述处理器从内存中读取数据比从存储器的持久化存储单元中读取数据消耗的时间更短,因此,该方法不仅能够降低省电状态中电子设备的功耗,还可以保证恢复工作状态时处理器的读写效率,进而可以保证所述处理器的处理效率。

Description

一种数据处理方法及电子设备
技术领域
本申请涉及电子设备技术领域,尤其涉及一种数据处理方法及电子设备。
背景技术
受限于电池容量和待机时间的约束,尽量降低电子设备的功耗为本领域的研究方向。目前,电子设备一般至少具有两种状态:工作状态和省电状态。以手机或电脑为例,工作状态可以为亮屏状态,而省电状态可以为息屏状态。而在电子设备处于省电状态时,为了进一步节省功耗,电子设备可以将除处理器以外的其他耗电器件下电。
存储器作为电子设备的主要存储空间,在上电时其功耗较高。因此,在一种省电方案中,电子设备进入省电状态时,存储器不下电。但是该方案存储器仍然会造成较大功耗,电子设备的省电效果不明显。
存储器一般包含内存和持久化存储单元两部分。相对于持久化存储单元,内存的读写速度较快,因此内存中存储有存储器内部或处理器的一些临时性数据。在另一种省电方案中,电子设备进入省电状态时,存储器将内存中数据保存到持久化存储单元中,然后存储器下电。但是当电子设备恢复工作状态时,处理器需要从持久化存储单元中读取这些临时性数据,导致处理器的读写时间较长。
综上,在尽量节省电子设备的功耗的基础上,如何提高电子设备中处理器的读写效率,是本领域亟待解决的问题。
发明内容
本申请提供一种数据处理方法及电子设备,用以在节省电子设备的功耗的基础上,提高电子设备中处理器的读写效率。
第一方面,本申请实施例提供了一种数据处理方法,该方法可以应用于电子设备的处理器,该方法包括以下步骤:
当所述电子设备进入省电状态时,所述处理器向所述电子设备的存储器发送第一消息;其中,所述第一消息用于通知所述存储器将第一内存中保存的目标数据发送给所述处理器,所述第一内存为所述存储器的内部存储器;所述处理器接收来自所述存储器的所述目标数据,并将所述目标数据保存至第二内存;其中,所述第二内存为所述处理器的内部存储器;最后,所述处理器控制断开所述存储器的电源。
在该方法中,当电子设备进入省电状态时,处理器可以将存储器的第一内存中的目标数据迁移至处理器的第二内存中,然后控制断开存储器的电源。这样,当电子设备恢复工作状态时,处理器可以直接根据第二内存中的目标数据执行电子设备的业务;或者处理器再将第二内存中的目标数据迁移回第一内存中,并根据第一内存中的目标数据执行电子设备的业务。由于所述处理器从内存中读取数据比从存储器的持久化存储单元中读取数据消耗的时间更短,因此,该方法不仅能够降低省电状态中电子设备的功耗,还可以保证恢复工作状态时处理器的读写效率,进而可以保证所述处理器的处理效率。
另外,由于电子设备一般会在省电状态和工作状态之间频繁切换,相对于传统将存储器第一内存中的目标数据持久化的方案,本申请实施例提供的方法可以避免由于状态切换导致地向持久化存储单元写入和从持久化存储单元读取目标数据的过程,从而可以大幅度降低持久化存储单元的读写次数,进而减少了对持久化存储单元的寿命损耗,延长了持久化存储单元的使用寿命。
在一种可能的设计中,所述处理器在控制断开所述存储器的电源之前,还可以接收来自所述存储器的第二消息,所述第二消息用于通知所述第一内存中的所述目标数据传输结束。
通过该设计,所述处理器可以在所述第一内存中保存的数据传输结束后再断开所述存储器的电源,避免在第一内存中还有数据未传输时即断开存储器的电源导致这些数据断电后消失的问题。
在一种可能的设计中,所述处理器可以但不限于通过以下几种方式控制断开所述存储器的电源:
方式一:所述处理器向所述存储器发送第一下电指示,所述第一下电指示用于指示所述存储器断开电源;
方式二:所述处理器向所述电子设备的电源管理模块发送第二下电指示,所述第二下电指示用于指示所述电源管理模块断开所述存储器的电源;
方式三:所述处理器发送的第一消息中还可以指示所述存储器在所述目标数据传输结束后自行下电。
在一种可能的设计中,当所述电子设备进入工作状态时,所述处理器还可以控制恢复所述存储器的电源;然后所述处理器根据所述第二内存中保存的所述目标数据,实现所述电子设备的业务。
本设计可以避免目标数据的再次传输过程,从而缩短了处理器读取所述目标数据的时延,可以提高恢复工作状态时处理器的读写效率,进而可以保证所述处理器的处理效率。
在一种可能的设计中,当所述电子设备进入工作状态时,所述处理器还可以控制恢复所述存储器的电源;然后所述处理器将所述第二内存中的所述目标数据发送给所述存储器,以使所述存储器将所述目标数据重新保存到所述第一内存中;最后,所述处理器可以根据所述第一内存中保存的所述目标数据,实现所述电子设备的业务。
相比与从存储器的持久化存储单元中读取数据,处理器从内存中读取数据所消耗的时间更短。因此,本设计可以保证恢复工作状态时处理器的读写效率,进而保证所述处理器的处理器效率,也可以保证所述存储器的工作效率。
此外,由于保存在所述第一内存的所述目标数据可能包含所述存储控制器运行所需要的数据或指令;因此,当所述电子设备恢复工作状态后,为了保证所述存储器的正常工作,需要将所述目标数据恢复到所述第一内存中。本设计可以将迁移出所述第一内存的所述目标数据重新恢复至所述第一内存,以保证所述存储器的工作,进而保证所述电子设备的工作。
在一种可能的设计中,所述处理器在将所述第二内存中的所述目标数据发送给所述存储器之前,还可以接收来自所述存储器的第三消息,其中,所述第三消息用于请求所述目标数据。
通过该设计,所述处理器可以在接收到存储器的请求时将目标数据重新恢复至第一内存。
在一种可能的设计中,所述处理器可以通过以下方式控制恢复所述存储器的电源:
方式一:所述处理器向所述存储器发送第一上电指示,所述第一上电指示用于指示所述存储器恢复电源;
方式二:所述处理器向所述电子设备的电源管理模块发送第二上电指示,所述第二上电指示用于指示所述电源管理模块恢复所述存储器的电源。
在一种可能的设计中,为了进一步降低省电状态电子设备的功耗,所述处理器在断开所述存储器的电源时,还可以对所述处理器与所述存储器之间的链路进行下电。对应的,当所述处理器在恢复所述存储器的电源时,还可以对所述处理器与所述存储器之间的链路进行上电。示例性的,所述存储器和所述存储器之间的链路包含处理器中的接口单元,以及存储器中的接口单元。
第二方面,本申请实施例提供了一种数据处理方法,该方法可以应用于电子设备的存储器,该方法包括以下步骤:
当所述电子设备进入省电状态时,所述存储器接收来自所述电子设备的处理器的第一消息;所述存储器根据所述第一消息,将第一内存中保存的目标数据发送给所述处理器,以使所述处理器将所述目标数据保存至第二内存;其中,所述第一内存为所述存储器的内部存储器,所述第二内存为所述处理器的内部存储器。
通过该方法,当电子设备进入省电状态时,处理器可以将存储器的第一内存中的目标数据迁移至处理器的第二内存中,然后控制断开存储器的电源。这样,当电子设备恢复工作状态时,处理器可以直接根据第二内存中的目标数据执行电子设备的业务;或者处理器再将第二内存中的目标数据迁移回第一内存中,并根据第一内存中的目标数据执行电子设备的业务。由于所述处理器从内存中读取数据比从存储器的持久化存储单元中读取数据消耗的时间更短,因此,该方法不仅能够降低省电状态中电子设备的功耗,还可以保证恢复工作状态时处理器的读写效率,进而可以保证所述处理器的处理效率。
另外,由于电子设备一般会在省电状态和工作状态之间频繁切换,相对于传统将存储器第一内存中的目标数据持久化的方案,本申请实施例提供的方法可以避免由于状态切换导致地向持久化存储单元写入和从持久化存储单元读取目标数据的过程,从而可以大幅度降低持久化存储单元的读写次数,进而减少了对持久化存储单元的寿命损耗,延长了持久化存储单元的使用寿命。
在一种可能的设计中,所述存储器在将第一内存中保存的目标数据发送给所述处理器之后,还可以向所述处理器发送第二消息,所述第二消息用于通知所述第一内存中的所述目标数据传输结束。
通过该设计,所述存储器可以在第一内存中的目标数据传输结束后通知所述处理器,以使所述处理器可以控制断开所述存储器的电源。该方法可以避免在所述处理器在第一内存中还有数据未传输时即断开存储器的电源导致这些数据断电后消失的问题。
在一种可能的设计中,所述存储器在将第一内存中保存的目标数据发送给所述处理器之后,可以断开所述存储器的电源。
在一种可能的设计中,所述存储器可以通过以下方式,断开所述存储器的电源:
方式一:接收来自所述处理器的第一下电指示,根据所述第一下电指示断开所述存储器的电源;
方式二:第一消息中还可以指示所述存储器在所述目标数据传输结束后自行下电,所述存储器在将第一内存中保存的目标数据发送给所述处理器之后,可以自行断开所述存储器的电源。
在一种可能的设计中,当所述电子设备进入工作状态时,所述存储器还可以恢复所述存储器的电源。
在一种可能的设计中,所述存储器在恢复电源后,还可以接收来自所述处理器的所述目标数据,将所述目标数据重新保存到所述第一内存中。
通过该设计,当所述电子设备恢复工作状态后,所述处理器可以将所述目标数据重新恢复到所述第一内存中。
在一种可能的设计中,所述存储器可以在接收来自所述处理器的所述目标数据之前,向所述处理器发送第三消息,其中,所述第三消息用于请求所述目标数据。
通过该设计,所述存储器可以在恢复电源后向处理器请求所述目标数据以恢复到所述第一内存中。
在一种可能的设计中,所述存储器可以通过以下方式恢复所述存储器的电源:
所述存储器接收来自所述处理器的第一上电指示,根据所述第一上电指示恢复所述存储器的电源。
可选的,所述存储控制器中可以设置有逻辑电路,当所述逻辑电路收到符合特定波形的第一信号时,可以闭合所述存储器的供电开关,从而恢复所述存储器的电源。当所述逻辑电路收到符合另一特定波形的第二信号时,可以关断所述存储器的供电开关,从而断开所述存储器的电源。因此,所述控制器可以在需要断开所述存储器的电源时,向所述存储控制器发送第二信号(即第一下电指示);在需要恢复所述存储器的电源时,向所述存储控制器发送第一信号(即第一上电指示)。
第三方面,本申请实施例提供了一种处理器,所述处理器中包含第二内存、控制单元,以及通信单元;所述通信单元,用于接收和发送数据;所述控制单元,用于执行第一方面提供的方法。
第四方面,本申请实施例提供了一种存储器,所述处理器中包含第一内存、存储控制单元,以及通信单元;所述通信单元,用于接收和发送数据;所述存储控制单元,用于执行第二方面提供的方法。
第五方面,本申请实施例提供了一种电子设备,所述电子设备包括:处理器、存储器;所述处理器用于执行第一方面提供的方法,所述存储器用于执行第二方面提供的方法。
第六方面,本申请实施例还提供了一种计算机程序,当计算机程序在计算机上运行时,使得计算机执行上述任一方面提供的方法。
第七方面,本申请实施例还提供了一种计算机可读存储介质,该计算机可读存储介质中存储有计算机程序,当计算机程序被计算机执行时,使得计算机执行上述任一方面提供的方法。
第八方面,本申请实施例还提供了一种芯片,芯片用于读取存储的计算机程序,执行上述任一方面提供的方法。
附图说明
图1为本申请实施例提供的一种电子设备的结构图;
图2为本申请实施例提供的一种电子设备内部的处理器和存储器之间的架构图;
图3为本申请实施例提供的一种数据处理方法的流程图;
图4为本申请实施例提供的一种数据处理方法的示意图;
图5为本申请实施例提供的一种存储器的结构图;
图6为本申请实施例提供的一种处理器的结构图;
图7为本申请实施例提供的一种电子设备的结构图。
具体实施方式
本申请提供了一种数据处理方法及电子设备,用以在节省电子设备的功耗的基础上,提高电子设备中处理器的读写效率。其中,方法和设备是基于同一技术构思的,由于方法及电子设备解决问题的原理相似,因此电子设备与方法的实施可以相互参见,重复之处不再赘述。
以下,对本申请中的部分用语进行解释说明,以便于本领域技术人员理解。
1)电子设备,为具有数据计算、处理,以及存储功能的设备或装置。例如,所述电子设备可以为手机、平板电脑、笔记本电脑、上网本、车载设备,智能家居设备(如智能电视),以及商务智能终端(包括:可视电话、会议桌面智能终端等)、个人数字助理(personaldigital assistant,PDA)、增强现实(augmented reality,AR)\虚拟现实(virtualreality,VR)设备等,本申请对所述电子设备的具体形态不作限定。
2)器件的上电和下电。上电,表示启动或恢复器件(例如存储器)的电源(供电),即闭合供电开关,导通器件的供电电路。下电,表示切断该器件的电源停止供电,即关断供电开关,断开该器件的供电电路。
3)“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。字符“/”一般表示前后关联对象是一种“或”的关系。
需要说明的是,本申请中所涉及的多个,是指两个或两个以上。至少一个,是指一个或多个。
另外,需要理解的是,在本申请的描述中,“第一”、“第二”等词汇,仅用于区分描述的目的,而不能理解为指示或暗示相对重要性,也不能理解为指示或暗示顺序。
下面将结合附图,对本申请实施例进行详细描述。
本申请实施例提供的数据处理方法可以适用于电子设备中,图1示出了电子设备的一种可能结构。参阅图1所示,电子设备100中包含:通信单元101、处理器102、存储器103、显示单元104、输入单元105、音频电路106、电池107、电源管理模块108等部件。下面结合图1对所述电子设备100的各个构成部件进行具体的介绍。
通信单元101用于实现所述电子设备100的数据连通功能,实现与其他设备的数据通信。可选的,所述通信单元101中可以包含无线通信模块1011和移动通信模块1012。除了所述通信单元101,所述电子设备100还可以配合天线、处理器102中的调制解调处理器和基带处理器等部件实现通信功能。
无线通信模块1011可以提供应用在电子设备上的包括无线局域网(wirelesslocal area networks,WLAN)(如无线保真(wireless fidelity,Wi-Fi)网络),蓝牙(Bluetooth,BT),全球导航卫星系统(global navigation satellite system,GNSS),调频(frequency modulation,FM),近距离无线通信技术(near field communication,NFC),红外技术(infrared,IR)等无线通信的解决方案。无线通信模块1011可以是集成至少一个通信处理模块的一个或多个器件。无线通信模块1011经由天线接收电磁波,将电磁波进行信号调频以及滤波处理,将处理后的信号发送到处理器102。无线通信模块1011还可以从处理器102接收待发送的信号,对其进行调频、放大,经天线转为电磁波辐射出去。
移动通信模块1012可以提供应用在电子设备上的包括2G/3G/4G/5G等移动通信的解决方案。移动通信模块1012可以包括至少一个滤波器,开关,功率放大器,低噪声放大器(low noise amplifier,LNA)等。移动通信模块1012可以由天线接收电磁波,并对接收的电磁波进行滤波,放大等处理,传送至调制解调处理器进行解调。移动通信模块1012还可以对经调制解调处理器调制后的信号放大,经天线转为电磁波辐射出去。在一些实施例中,移动通信模块1012的至少部分功能模块可以被设置于处理器102中。在一些实施例中,移动通信模块1012的至少部分功能模块可以与处理器102的至少部分模块被设置在同一个器件中。所述电子设备100可以根据所述移动通信模块1012与移动通信系统中的基站建立无线连接,并通过所述移动通信模块1012接受移动通信系统的服务。
所述通信单元101中还可以包括通信接口,用于所述电子设备100与其他设备实现物理连接。所述通信接口可以与所述其他设备的通信接口通过电缆连接,实现所述电子设备100和其他设备之间的数据传输。示例性的,通过所述通信接口所述电子设备100可以连接耳机,音响等设备。
所述存储器103可用于存储软件程序以及数据。所述处理器102通过运行存储在所述存储器103的软件程序以及数据,从而执行所述电子设备100的各种功能以及数据处理。示例性的,所述存储器103可以为固态硬盘(solid state drive,SSD)、通用闪存存储器(universal flash storage,UFS)、闪存、光盘、磁盘,或者其他磁存储设备,或者其他包含非易失性固态存储介质的器件。
需要说明的是,在本申请实施例中,所述存储器103中主要包含两个存储单元:内存和持久化存储单元。其中,所述内存为所述存储器103的内部存储器,特点是存取速率快,存储器103下电或电子设备100关机时数据会丢失,用于存储正在执行的临时数据。为了区别于处理器102的内存,所述存储器103的内存可以称为第一内存。所述持久化存储单元为持久化(非易失性)存储介质形成,存储器103下电或电子设备100关机时数据不会丢失,能够长期保存数据。可选的,所示持久化存储单元中可以存储各种软件程序,用户数据等。
所述输入单元105可用于接收用户输入的字符信息以及信号。可选的,输入单元105可包括触控面板1051以及其他输入设备(例如功能键)。其中,所述触控面板1051,也称为触摸屏,可收集用户在其上或附近的触摸操作,生成相应的触摸信息发送给处理器102,以使102执行该触摸信息对应的命令。触控面板1051可以采用电阻式、电容式、红外线以及表面声波等多种类型实现。
所述显示单元104用于呈现用户界面,实现人机交互。例如,所述显示单元104可以显示由用户输入的信息,或提供给用户的信息,以及所述电子设备100的各种菜单、各个主界面(包含各种应用的图标),各个应用的窗口,摄像头拍摄的图像等内容。
所述显示单元104可以包括显示面板1041,所述显示面板1041又称为显示屏,可以采用液晶显示屏(liquid crystal display,LCD)、有机发光二极管(organic light-emitting diode,OLED)等形式来配置。
需要说明的是,所述触控面板1051可覆盖所述显示面板1041,虽然在图2中,所述触控面板1051与所述显示面板1041是作为两个独立的部件来实现所述电子设备100的输入和输入功能,但是在本申请实施例中,可以将所述触控面板1051与所述显示面板1041集成(即触摸显示屏)从而实现所述电子设备100的输入和输出功能。
所述处理器102是所述电子设备100的控制中心,利用各种接口和线路连接各个部件,通过运行或执行存储在所述存储器103内的软件程序,以及调用存储在所述存储器103内的数据,执行所述电子设备100的各种功能和处理数据,从而实现所述电子设备100的多种业务。所述处理器102又可以称为主机(host)。
可选的,所述处理器102可包括一个或多个处理单元,例如所述处理器102可包括:应用处理器(application processor,AP)、网络处理器(network processor,NP)、调制解调处理器、基带处理器,图形处理器(graphics processing unit,GPU)、图像信号处理器(image signal processor,ISP),控制器,运算器,视频编解码器,数字信号处理器(digital signal processor,DSP),基带处理器,神经网络处理器(neural-networkprocessing unit,NPU)中的至少一项。其中,不同的处理单元可以是独立的器件,也可以集成在一个或多个处理器102中。其中,控制器可以是电子设备的神经中枢和指挥中心。控制器可以根据指令操作码和时序信号,产生操作控制信号,完成取指令和执行指令的控制。此外,所述处理器102还可以包括硬件芯片,例如以下中的至少一项或组合:专用集成电路(application-specific integrated circuit,ASIC),可编程逻辑器件(programmablelogic device,PLD)、微控制单元(micro controller unit,MCU)、单片机。上述PLD可以是复杂可编程逻辑器件(complex programmable logic device,CPLD),现场可编程逻辑门阵列(field-programmable gate array,FPGA),通用阵列逻辑(generic array logic,GAL)或其任意组合。
应注意,在本申请实施例中,电子设备100中还设置有处理器102的内部存储器,即处理器102的内存。为了区别于存储器103的内存,所述处理器102的内存可以称为第二内存。可选的,所述第二内存用于存储所述处理器102在运行过程中的临时性的指令和数据。
需要说明的是,在本申请实施例中,第一内存或第二内存可以为高速缓冲存储器、随机读写存储器(random access memory,RAM)等。所述第一内存或第二内存可以保存处理器102刚用过或循环使用的指令或数据。这样,如果处理器102需要再次使用该指令或数据时,可以直接从第一内存或第二内存中调用即可,可以避免从持久化存储单元中重复存取的过程,从而可以降低处理器102的读写时长,进而提高处理器102的工作效率。
所述音频电路106可提供用户与所述电子设备100之间的音频接口,如图1中所示,所述音频电路106可以包括扬声器1061,麦克风1062。音频电路106可将接收到的音频数据转换后的电信号,传输到所述扬声器1061,由所述扬声器1061转换为声音信号输出。另一方面,所述麦克风1062将收集的声音信号转换为电信号,由所述音频电路106接收后转换为音频数据,以进行传输或存储等进一步处理。
所述电池107用于存储电能。
所述电源管理模块108与所述电池107,以及所述电子设备100中的其他耗电器件(例如,处理器102、存储器103,显示单元104、摄像头等)相连,用于为这些耗电器件供电。
可选的,在本申请实施例中,任一耗电器件可以但不限于通过以下实施方式上电/下电:
在一些实施方式中,所述电源管理模块108还可以控制该耗电器件的上电和下电。例如所述电源管理模块108可以闭合或关断该耗电器件的供电开关,以导通或断开该耗电器件的供电电路,从而使该耗电器件上电或下电。
而在另一些实施方式中,所述处理器102可以指示该耗电器件自行上电或下电。例如,处理器102可以向该耗电器件发送上电/下电指示,以指示该耗电器件断开或恢复电源。
本领域技术人员可以理解,图1中示出的电子设备100的结构并不构成对本申请适用的电子设备的限定,本申请实施例适用的电子设备可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置,例如电子设备中还可以包含传感器、摄像头、充电管理模块等。
基于图1所示的电子设备,下面结合图2对电子设备100内部的处理器102和存储器103之间的架构进行说明。
如图2所示,在电子设备100内部包含处理器102和存储器103。所述存储器103能够存储软件程序以及数据,所述处理器102可以通过运行存储在所述存储器103中的软件程序,以及调用所述存储器103中的数据,从而执行所述电子设备100的各种功能和业务。可选的,所述处理器102与所述存储器103之间可以但不限于通过以下至少一种接口通信:通用闪存存储(universal flash storage,UFS)接口、小型计算机系统接口(small computersystem interface,SCSI)。
如图所示,在本申请实施例中,所述存储器103中至少包含:存储控制器、持久化存储单元,存储器103的内部存储器(简称为第一内存)。
所述存储控制器,能够实现所述存储器103与所述处理器102进行通信交互,并且能够实现对所述第一内存和所述持久化存储单元中的存储空间进行空间管理,以及空间映射等功能。
所述第一内存,用于存储所述存储器103的临时数据或指令,或者需要循环使用的数据或指令。
所述持久化存储单元,能够长期保存电子设备100的软件程序、用户数据等。
所述处理器102中至少包含:控制器和处理器102的内部存储器(简称为第二内存)。
所述控制器,作为电子设备100的指挥中心,用于实现所述处理器102的控制管理功能,能够根据指令操作码和时序信号,产生操作控制信号,完成取指令或执行指令的控制。
所述第二内存,用于存储所述处理器102的临时数据或指令,或者需要循环使用的数据或指令。
为了降低电子设备的功耗,针对开机后的电子设备100可以定义两种状态:工作状态和省电状态。示例性的,工作状态可以为亮屏状态,省电状态可以为息屏(黑屏)状态。
为了保证电子设备100能够快速恢复业务,即使电子设备100处于省电状态,所述处理器102也会处于保电状态,即所述处理器102中的所述第二内存和所述控制器处于持续保电状态。而其他耗电器件可以在电子设备100处于省电状态时下电。
当所述存储器103在电子设备100处于省电状态时下电,一般存储器103中的存储控制器会将第一内存中的保存的数据迁移至持久化存储单元中。然而,当电子设备100恢复工作状态时,所述处理器102需要从存储器103中的持久化存储单元中读取原本存储在第一内存中的数据,导致所述处理器102的读写时间较长,进而影响所述处理器102的处理效率。
为了在节省电子设备功耗的基础上,保证电子设备的处理器的读写效率,本申请实施例提供了一种数据处理方法。该方法可以适用于图1所示的电子设备,如图2所示的架构中。下面结合图3所示的方法流程图,对本申请实施例提供的方法进行详细说明。为了便于区分,在本申请实施例中,将存储器的内部存储器称为第一内存,将处理器的内部存储器称为第二内存。
应注意,本申请以处理器中的控制器、存储器中的存储控制器执行本方法为例进行说明,然而该方法并不对该方法的应用场景构成限定。在一些实施例中,存储器、存储器也可以分别执行图3中的控制器和存储控制器的步骤。
S300:在电子设备执行业务过程中,所述电子设备的存储器中的第一内存中保存有目标数据。
其中,所述目标数据可以为所述存储器中的临时数据或指令,或者所述存储器需要循环使用的指令或数据。
S301:当所述电子设备进入省电状态时,所述处理器中的控制器向所述存储器中的存储控制器发送第一消息。其中,所述第一消息用于通知所述存储器(即所述存储控制器)将所述第一内存中保存的所述目标数据发送给所述处理器(即所述控制器)。所述存储控制器接收来自所述控制器的所述第一消息。
其中,本步骤可以在所述电子设备即将进入省电状态(即进入省电状态前的第一设定时长内)时,或者在所述电子设备进入省电状态的时刻,又或者在所述电子设备刚进入省电状态后(即进入省电状态后的第二设定时长内)执行,本申请对此不作限定。
可选的,所述第一消息还可以指示所述存储器在所述目标数据传输结束后下电。此时,所述第一消息还可以称为低功耗请求。
S302:所述存储控制器根据所述第一消息,将所述第一内存中保存的目标数据发送给所述控制器。所述控制器接收来自所述存储器的所述目标数据。
可选的,在执行S302之前,所述存储控制器还可以将所述目标数据的特征信息发送给所述控制器。所述特征信息可以但不限于:所述目标数据的数据量、所述目标数据的类型等。
在步骤S302中,所述存储控制器可以通过以下两个步骤发送所述目标数据:所述存储控制器可以从所述第一内存中读取所述目标数据,然后将所述目标数据发送给所述控制器。
需要说明的是,所述存储控制器可以通过一次或多次读取和传输,将所述目标数据全部传输至所述处理器。
在本实施例中,所述存储控制器(即存储器)与所述控制器(即处理器)之间可以通过UFS接口或SCSI通信。
S303:所述控制器将接收的所述目标数据保存至所述处理器中的第二内存。
S304:可选的,所述存储控制器在将所述第一内存中的所述目标数据全部传输至所述控制器后,还可以向所述控制器发送第二消息。其中,所述第二消息用于通知所述第一内存中的所述目标数据传输结束。所述控制器接收来自所述存储控制器的所述第二消息。
S305:所述控制器控制断开所述存储器的电源。所述存储器断开电源。
可选的,所述控制器可以在接收到所述第二消息后,或者持续设定时长内未接收到所述目标数据后,控制断开所述存储器的电源。
可选的,在本申请实施例中,所述控制器可以但不限于通过以下方式,断开所述存储器的电源:
方式1:所述控制器向所述存储控制器发送第一下电指示,所述第一下电指示用于指示所述存储器断开电源。这样,所述存储控制器在接收到来自所述控制器的第一下电指示后,可以根据所述第一下电指示断开所述存储器的电源。
方式2:所述控制器向所述电子设备的电源管理模块发送第二下电指示,所述第二下电指示用于指示所述电源管理模块断开所述存储器的电源。这样,所述电源管理模块在接收到所述第二下电指示后,可以断开所述存储器的电源。
方式3:当所述第一消息还指示所述存储器在所述目标数据传输结束后下电的情况下,所述存储控制器可以在所述目标数据传输完毕后,自行下电。
通过以上步骤,在所述电子设备进入省电状态时,所述控制器可以将所述存储器中第一内存中保存的目标数据迁移至所述处理器的第二内存中,并将所述存储器下电。由于所述处理器从内存中读取数据比从存储器的持久化存储单元中读取数据消耗的时间更短,因此,该方法不仅能够降低省电状态中电子设备的功耗,还可以保证恢复工作状态时处理器的读写效率,进而可以保证所述处理器的处理效率。
S306:当所述电子设备进入工作状态时,所述控制器控制恢复所述存储器的电源。
可选的,本步骤可以在所述电子设备进入工作状态的时刻,又或者在所述电子设备刚进入工作状态后(即进入工作状态后的第三设定时长内)执行,本申请对此不作限定。
与S305类似的,所述控制器可以但不限于通过以下方式,恢复所述存储器的电源:
方式1:所述控制器向所述存储控制器发送第一上电指示,所述第一上电指示用于指示所述存储器恢复电源。这样,所述存储控制器在接收到来自所述控制器的第一上电指示后,可以根据所述第一上电指示恢复所述存储器的电源。
可选的,所述存储控制器中可以设置有逻辑电路,当所述逻辑电路收到符合特定波形的第一信号时,可以闭合所述存储器的供电开关,从而恢复所述存储器的电源。当所述逻辑电路收到符合另一特定波形的第二信号时,可以关断所述存储器的供电开关,从而断开所述存储器的电源。因此,所述控制器可以在需要断开所述存储器的电源时,向所述存储控制器发送第二信号(即第一下电指示);在需要恢复所述存储器的电源时,向所述存储控制器发送第一信号(即第一上电指示)。
方式2:所述控制器向所述电子设备的电源管理模块发送第二上电指示,所述第二上电指示用于指示所述电源管理模块恢复所述存储器的电源。这样,所述电源管理模块在接收到所述第二上电指示后,可以恢复所述存储器的电源。
还需要说明是,由于所述处理器与所述存储器进行通信交互的链路也会耗电,为了进一步降低省电状态下电子设备的功耗,所述控制器在S305中断开存储器的电源时,还可以对处理器与存储器之间的链路进行下电。因此,所述控制器在S306中恢复存储器的电源时,还可以对处理器与存储器之间的链路进行上电。其中,处理器和存储器之间的链路包含:处理器中的接口单元,以及存储器中的接口单元。示例性的,该接口单元可以为UFS协议信息单元(UFS protocol information unit,UPIU)或SCSI单元。
在本申请实施例中,当所述电子设备进入工作状态时,所述处理器与所述存储器可以采用以下两种方案,恢复所述电子设备的业务:
方案A:如图3所示,包含步骤S307a。
S307a:所述处理器(包含所述控制器)可以根据所述第二内存中保存的所述目标数据,实现所述电子设备的业务。
该方案可以避免了目标数据的再次传输过程,从而缩短了处理器读取所述目标数据的时延,可以提高恢复工作状态时处理器的读写效率,进而可以保证所述处理器的处理效率。
方案B:如图3所示,步骤S307b1-S307b4。
S307b1:可选的,在所述存储器恢复电源后,所述存储控制器可以向所述控制器发送第三消息;其中,所述第三消息用于请求所述目标数据。所述控制器接收来自所述第三消息。
S307b2:所述控制器可以在恢复所述控制器的电源后或接收所述第三消息后,将所述第二内存中保存的所述目标数据发送给所述存储控制器。所述存储控制器接收来自所述控制器的所述目标数据。
与S302类似,在本步骤中,所述控制器也可以通过以下两个步骤发送所述目标数据:所述控制器可以从所述第二内存中读取所述目标数据,然后将所述目标数据发送给所述存储控制器。
需要说明的是,所述控制器可以通过一次或多次读取和传输,将所述目标数据全部传输至所述存储器。
S307b3:所述存储控制器将所述目标数据重新保存到所述第一内存中。
S307b4:所述处理器(包含所述控制器)可以根据所述第一内存中保存的所述目标数据,实现所述电子设备的业务。
可选的,由于保存在所述第一内存的所述目标数据可能包含所述存储控制器运行所需要的数据或指令;因此,当所述电子设备恢复工作状态后,为了保证所述存储器的正常工作,需要将所述目标数据恢复到所述第一内存中。因此本方案可以将迁移出所述第一内存的所述目标数据重新恢复至所述第一内存,以保证所述存储器的工作,进而保证所述电子设备的工作。
相比与从存储器的持久化存储单元中读取数据,处理器从内存中读取数据所消耗的时间更短。因此,该方案也可以保证恢复工作状态时处理器的读写效率,进而保证所述处理器的处理器效率,也可以保证所述存储器的工作效率。
综上,本申请实施例提供了一种数据处理方法,在该方法中,当电子设备进入省电状态时,处理器可以将存储器的第一内存中的目标数据迁移至处理器的第二内存中,然后控制断开存储器的电源。这样,当电子设备恢复工作状态时,处理器可以直接根据第二内存中的目标数据执行电子设备的业务;或者处理器再将第二内存中的目标数据迁移回第一内存中,并根据第一内存中的目标数据执行电子设备的业务。由于所述处理器从内存中读取数据比从存储器的持久化存储单元中读取数据消耗的时间更短,因此,该方法不仅能够降低省电状态中电子设备的功耗,还可以保证恢复工作状态时处理器的读写效率,进而可以保证所述处理器的处理效率。由于电子设备一般会在省电状态和工作状态之间频繁切换,相对于传统将存储器第一内存中的目标数据持久化的方案,本申请实施例提供的方法可以避免由于状态切换导致地向持久化存储单元写入和从持久化存储单元读取目标数据的过程,从而可以大幅度降低持久化存储单元的读写次数,进而减少了对持久化存储单元的寿命损耗,延长了持久化存储单元的使用寿命。
基于图2所示的架构,以及图3所示的实施例提供的数据处理方法,本申请实施例提供了另一种数据处理方法。下面参阅图4对本申请实施例提供的方法进行详细说明。
参阅图4中的(1)所示,在电子设备100进入省电状态时,处理器102和存储器103执行该方法的流程如下:
1、在电子设备100进入省电状态时,处理器102中的控制器向存储器103中的存储控制器发送第一消息。用于通知存储器控制将第一内存中保存的目标数据发送给所述控制器。
2、所述存储控制器根据所述第一消息,从所述第一内存中读取所述目标数据。
3、所述存储控制器将读取的所述目标数据发送给所述控制器。
4、所述控制器将接收到的所述目标数据保存至所述处理器102中的第二内存中。
5、所述存储控制器在将所述第一内存中的所述目标数据全部传输至所述控制器后,还可以向所述控制器发送第二消息,以通知所述第一内存中的所述目标数据传输结束。
通过以上步骤,在电子设备100进入省电状态时,处理器102中的控制器可以将存储器103中第一内存中保存的目标数据迁移至处理器102的第二内存中。这样,所述处理器102可以控制断开所述存储器的电源,具体过程可以参考图3所示的实施例中的S305,此处不再赘述。
在一种实施方式中,当电子设备100恢复工作状态时,所述处理器102中的控制器还可以恢复存储器103的电源。在电子设备100恢复工作状态时,处理器102可以直接根据第二内存中的所述目标数据,实现所述电子设备100的业务。
在另一种实施方式中,参阅图4中的(2)所示,在电子设备100进入省电状态时,处理器102和存储器103还可以通过以下步骤,实现所述电子设备100的业务:
6、在存储器103恢复电源上电后,存储控制器可以向控制器发送第三消息。所述第三消息用于请求所述目标数据。
7、所述控制器可以根据所述第一消息,从所述第二内存中读取所述目标数据。
8、所述控制器将所述目标数据发送给存储控制器。
9、所述存储控制器将所述目标数据重新保存到所述第一内存中。
这样,所述处理器102可以根据所述第一内存中保存的所述目标数据,实现所述电子设备100的业务。
可选的,当所述控制器在将所述目标数据全部传输至所述存储控制器后,还可以向所述控制器发送第四消息,以通知所述目标数据传输结束。
基于以上实施例,本申请还提供了一种存储器,该存储器可以应用于如图1所示的电子设备100中,能够实现图3或图4所示的实施例提供的方法。参阅图5所示,存储器500中包含:通信单元501、存储控制单元502,以及第一内存503和持久化存储单元504。
下面对所述存储器500中的各个单元的功能进行介绍。
所述第一内存503为所述存储器500中的内部存储器。所述第一内存503中可以存储所述存储器500的临时数据或指令,或者需要循环使用的指令或数据。
所述通信单元501,用于接收和发送数据,以实现所述存储器500与电子设备中其他部件(例如处理器)之间的通信交互。示例性的,所述通信单元501可以为物理通信接口,例如UFS接口(即UPIU)、SCSI单元等,本申请对此不作限定。
所述存储控制单元502,用于:当所述电子设备进入省电状态时,通过所述通信单元501接收来自所述电子设备的处理器的第一消息;根据所述第一消息,将第一内存503中保存的目标数据发送给所述处理器,以使所述处理器将所述目标数据保存至第二内存;其中,所述第二内存为所述处理器的内部存储器。
可选的,所述存储控制单元502还用于:在将第一内存503中保存的目标数据发送给所述处理器之后,通过所述通信单元501向所述处理器发送第二消息,所述第二消息用于通知所述第一内存中的所述目标数据传输结束。
可选的,所述存储控制单元502,还用于:在将第一内存503中保存的目标数据发送给所述处理器之后,断开所述存储器500的电源。
可选的,所述存储控制单元502,在断开所述存储器的电源时,具体用于:通过所述通信单元501接收来自所述处理器的第一下电指示,根据所述第一下电指示断开所述存储器的电源。
可选的,所述存储控制单元502,还用于:当所述电子设备进入工作状态时,恢复所述存储器500的电源。
可选的,所述存储控制单元502,还用于:通过所述通信单元501接收来自所述处理器的所述目标数据,将所述目标数据重新保存到所述第一内存503中。
可选的,所述存储控制单元502,还用于:在通过所述通信单元501接收来自所述处理器的所述目标数据之前,通过所述通信单元501向所述处理器发送第三消息,其中,所述第三消息用于请求所述目标数据。
可选的,所述存储控制单元502,在恢复所述存储器的电源时,具体用于:
通过所述通信单元501接收来自所述处理器的第一上电指示,根据所述第一上电指示恢复所述存储器的电源。
基于以上实施例,本申请还提供了一种处理器,该存储器可以应用于如图1所示的电子设备100中,能够实现图3或图4所示的实施例提供的方法。参阅图6所示,处理器600中包含:通信单元601、控制单元602,以及第二内存603。
下面对所述处理器600中的各个单元的功能进行介绍。
所述第二内存603为所述处理器600中的内部存储器。所述第二内存603中可以存储所述处理器600的临时数据或指令,或者需要循环使用的指令或数据。
所述通信单元601,用于接收和发送数据,以实现所述处理器600与电子设备中其他部件(例如处理器、电源管理模块)之间的通信交互。示例性的,所述通信单元601可以为物理通信接口,例如UFS接口(即UPIU)、SCSI单元等,本申请对此不作限定。
所述控制单元602,用于:当所述电子设备进入省电状态时,通过所述通信单元601向所述电子设备的存储器发送第一消息;其中,所述第一消息用于通知所述存储器将第一内存中保存的目标数据发送给所述处理器600,所述第一内存为所述存储器的内部存储器;通过所述通信单元601接收来自所述存储器的所述目标数据,并将所述目标数据保存至第二内存;其中,所述第二内存为所述处理器的内部存储器;控制断开所述存储器的电源。
可选的,所述控制单元602,还用于:在控制断开所述存储器的电源之前,通过所述通信单元601接收来自所述存储器的第二消息,所述第二消息用于通知所述第一内存中的所述目标数据传输结束。
可选的,所述控制单元602,在控制断开所述存储器的电源时,具体用于:
通过所述通信单元601向所述存储器发送第一下电指示,所述第一下电指示用于指示所述存储器断开电源;或者通过所述通信单元601向所述电子设备的电源管理模块发送第二下电指示,所述第二下电指示用于指示所述电源管理模块断开所述存储器的电源。
可选的,所述控制单元602,还用于:当所述电子设备进入工作状态时,控制恢复所述存储器的电源;根据所述第二内存中保存的所述目标数据,实现所述电子设备的业务。
可选的,所述控制单元602,还用于:当所述电子设备进入工作状态时,控制恢复所述存储器的电源;通过所述通信单元601将所述第二内存中的所述目标数据发送给所述存储器,以使所述存储器将所述目标数据重新保存到所述第一内存中;根据所述第一内存中保存的所述目标数据,实现所述电子设备的业务。
可选的,所述控制单元602,还用于:在通过所述通信单元601将所述第二内存中的所述目标数据发送给所述存储器之前,通过所述通信单元601接收来自所述存储器的第三消息,其中,所述第三消息用于请求所述目标数据。
可选的,所述控制单元602,在控制恢复所述存储器的电源时,具体用于:
通过所述通信单元601向所述存储器发送第一上电指示,所述第一上电指示用于指示所述存储器恢复电源;或者通过所述通信单元601向所述电子设备的电源管理模块发送第二上电指示,所述第二上电指示用于指示所述电源管理模块恢复所述存储器的电源。
应理解,各单元执行上述相应步骤的具体过程在上述方法实施例中已经详细说明,为了简洁,在此不再赘述。
需要说明的是,本申请实施例中对模块的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
基于以上实施例,本申请还提供了一种电子设备,该电子设备包含处理器和存储器,二者的之间的连接关系如图2所示的,用以实现以上图3或图4所示的实施例提供的方法。参阅图7所示,所述电子设备700中包括:通信模块701、处理器702、存储器703。其中,所述存储器703中包含的内部存储器,称为第一内存,所述处理器702中包含的内部存储器称为第二内存。可选的,所述电子设备700中还可以包含电源管理模块,电池等其他部件,本申请对此不作限定。
其中,所述通信模块701、所述处理器702,以及所述存储器703之间相互连接。可选的,所述通信模块701、所述处理器702,以及所述存储器703之间可以通过总线704相互连接。总线704可以是外设部件互连标准(peripheral component interconnect,PCI)总线或扩展工业标准结构(extended industry standard architecture,EISA)总线等。总线可以分为地址总线、数据总线、控制总线等。为便于表示,图7中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。示例性的,所述处理器702与所述存储器703之间可以通过兼容UFS接口或SCSI的总线连接。
通信模块701,用于接收和发送数据,实现所述电子设备与其他设备之间的通信。示例性的,所述通信模块701可以包含收发器、物理接口、输入输出接口等。示例性的,所述收发器可以包含图1所示电子设备100中的通信单元101中的无线通信模块1011或移动通信模块1012。
处理器702与所述存储器703之间可以通过交互,实现以上实施例提供的方法,包括:
所述处理器702,用于当所述电子设备进入省电状态时,向所述存储器703发送第一消息;其中,所述第一消息用于通知所述存储器703将第一内存中保存的目标数据发送给所述处理器;接收来自所述存储器703的所述目标数据,将所述目标数据保存至第二内存;控制断开所述存储器703的电源;
所述存储器703,用于当所述电子设备进入省电状态时,接收来自所述处理器702的所述第一消息;根据所述第一消息,将所述第一内存中保存的所述目标数据发送给所述处理器702。
所述处理器702与所述存储器703的功能可以参考以上实施例中的描述,此处不再赘述。在一种实施方式中,所述处理器702中还可以包含控制器,所述控制器用于执行所述处理器702对应的步骤;所述存储器703中还可以包含存储控制器,所述存储控制器用于执行所述存储器703对应的步骤。
可选的,所述处理器702可以包含中央处理器(central processing unit,CPU),GPU、ISP、NPU,或者以上至少一项的组合等等。处理器702还可以进一步包括硬件芯片。处理器702在实现上述功能时,可以通过硬件实现,当然也可以通过硬件执行相应的软件实现。
存储器703,用于存放软件程序以及数据。存储器703除了包含第一内存以外,还可以包含持久化存储单元。示例性的,所述存储器703可以为SSD、UFS、光盘、磁盘,或者其他磁存储设备,或者其他包含非易失性固态存储介质的器件。
基于以上实施例,本申请实施例还提供了一种计算机程序,当所述计算机程序在计算机上运行时,使得所述计算机执行以上实施例提供的方法。
基于以上实施例,本申请实施例还提供了一种计算机可读存储介质,该计算机可读存储介质中存储有计算机程序,所述计算机程序被计算机执行时,使得计算机执行以上实施例提供的方法。
其中,存储介质可以是计算机能够存取的任何可用介质。以此为例但不限于:计算机可读介质可以包括RAM、ROM、EEPROM、CD-ROM或其他光盘存储、磁盘存储介质或者其他磁存储设备、或者能够用于携带或存储具有指令或数据结构形式的期望的程序代码并能够由计算机存取的任何其他介质。
基于以上实施例,本申请实施例还提供了一种芯片,所述芯片用于读取存储的计算机程序,实现以上实施例提供的方法。
综上所述,本申请实施例提供了一种数据处理方法及电子设备。在该方法中,当电子设备进入省电状态时,处理器可以将存储器的第一内存中的目标数据迁移至处理器的第二内存中,然后控制断开存储器的电源。这样,当电子设备恢复工作状态时,处理器可以直接根据第二内存中的目标数据执行电子设备的业务;或者处理器再将第二内存中的目标数据迁移回第一内存中,并根据第一内存中的目标数据执行电子设备的业务。由于所述处理器从内存中读取数据比从存储器的持久化存储单元中读取数据消耗的时间更短,因此,该方法不仅能够降低省电状态中电子设备的功耗,还可以保证恢复工作状态时处理器的读写效率,进而可以保证所述处理器的处理效率。由于电子设备一般会在省电状态和工作状态之间频繁切换,相对于传统将存储器第一内存中的目标数据持久化的方案,本申请实施例提供的方法可以避免由于状态切换而持久化存储单元写入和读取目标数据的过程,进而可以大幅度降低持久化存储单元的读写次数,进而减少了对持久化存储单元的寿命损耗,延长了持久化存储单元的使用寿命。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的保护范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (24)

1.一种数据处理方法,应用于电子设备的处理器,其特征在于,包括:
当所述电子设备进入省电状态时,向所述电子设备的存储器发送第一消息;其中,所述第一消息用于通知所述存储器将第一内存中保存的目标数据发送给所述处理器,所述第一内存为所述存储器的内部存储器;
接收来自所述存储器的所述目标数据,并将所述目标数据保存至第二内存;其中,所述第二内存为所述处理器的内部存储器;
控制断开所述存储器的电源。
2.如权利要求1所述的方法,其特征在于,在控制断开所述存储器的电源之前,所述方法还包括:
接收来自所述存储器的第二消息,所述第二消息用于通知所述第一内存中的所述目标数据传输结束。
3.如权利要求1或2所述的方法,其特征在于,控制断开所述存储器的电源,包括:
向所述存储器发送第一下电指示,所述第一下电指示用于指示所述存储器断开电源;或者
向所述电子设备的电源管理模块发送第二下电指示,所述第二下电指示用于指示所述电源管理模块断开所述存储器的电源。
4.如权利要求1-3任一项所述的方法,其特征在于,所述方法还包括:
当所述电子设备进入工作状态时,控制恢复所述存储器的电源;
根据所述第二内存中保存的所述目标数据,实现所述电子设备的业务。
5.如权利要求1-3任一项所述的方法,其特征在于,所述方法还包括:
当所述电子设备进入工作状态时,控制恢复所述存储器的电源;
将所述第二内存中的所述目标数据发送给所述存储器,以使所述存储器将所述目标数据重新保存到所述第一内存中;
根据所述第一内存中保存的所述目标数据,实现所述电子设备的业务。
6.如权利要求5所述的方法,其特征在于,在将所述第二内存中的所述目标数据发送给所述存储器之前,所述方法还包括:
接收来自所述存储器的第三消息,其中,所述第三消息用于请求所述目标数据。
7.如权利要求5或6所述的方法,其特征在于,控制恢复所述存储器的电源,包括:
向所述存储器发送第一上电指示,所述第一上电指示用于指示所述存储器恢复电源;或者
向所述电子设备的电源管理模块发送第二上电指示,所述第二上电指示用于指示所述电源管理模块恢复所述存储器的电源。
8.一种数据处理方法,应用于电子设备的存储器,其特征在于,包括:
当所述电子设备进入省电状态时,接收来自所述电子设备的处理器的第一消息;
根据所述第一消息,将第一内存中保存的目标数据发送给所述处理器,以使所述处理器将所述目标数据保存至第二内存;其中,所述第一内存为所述存储器的内部存储器,所述第二内存为所述处理器的内部存储器。
9.如权利要求8所述的方法,其特征在于,在将第一内存中保存的目标数据发送给所述处理器之后,所述方法还包括:
向所述处理器发送第二消息,所述第二消息用于通知所述第一内存中的所述目标数据传输结束。
10.如权利要求8或9所述的方法,其特征在于,在将第一内存中保存的目标数据发送给所述处理器之后,所述方法还包括:
断开所述存储器的电源。
11.如权利要求10所述的方法,其特征在于,断开所述存储器的电源,包括:
接收来自所述处理器的第一下电指示,根据所述第一下电指示断开所述存储器的电源。
12.如权利要求8-11任一项所述的方法,其特征在于,所述方法还包括:
当所述电子设备进入工作状态时,恢复所述存储器的电源。
13.如权利要求12所述的方法,其特征在于,所述方法还包括:
接收来自所述处理器的所述目标数据,将所述目标数据重新保存到所述第一内存中。
14.如权利要求13所述的方法,其特征在于,在接收来自所述处理器的所述目标数据之前,所述方法还包括:
向所述处理器发送第三消息,其中,所述第三消息用于请求所述目标数据。
15.如权利要求12-14任一项所述的方法,其特征在于,恢复所述存储器的电源,包括:
接收来自所述处理器的第一上电指示,根据所述第一上电指示恢复所述存储器的电源。
16.一种处理器,其特征在于,包括:
第二内存、控制单元,以及通信单元;
所述通信单元,用于接收和发送数据;
所述控制单元,用于执行如权利要求1-7任一项所述的方法。
17.一种存储器,其特征在于,包括:
第一内存、存储控制单元,以及通信单元;
所述通信单元,用于接收和发送数据;
所述存储控制单元,用于执行如权利要求8-15任一项所述的方法。
18.一种电子设备,其特征在于,所述电子设备包括:
处理器、存储器;
所述处理器,用于当所述电子设备进入省电状态时,向所述存储器发送第一消息;其中,所述第一消息用于通知所述存储器将第一内存中保存的目标数据发送给所述处理器;接收来自所述存储器的所述目标数据,将所述目标数据保存至第二内存;控制断开所述存储器的电源;其中,所述第一内存为所述存储器的内部存储器,所述第二内存为所述处理器的内部存储器;
所述存储器,用于当所述电子设备进入省电状态时,接收来自所述处理器的所述第一消息;根据所述第一消息,将所述第一内存中保存的所述目标数据发送给所述处理器。
19.如权利要求18所述的电子设备,其特征在于,
所述存储器,还用于:在将所述第一内存中保存的所述目标数据发送给所述处理器之后,向所述处理器发送第二消息,所述第二消息用于通知所述第一内存中的所述目标数据传输结束;
所述处理器,还用于:在控制断开所述存储器的电源之前,接收来自所述存储器的所述第二消息。
20.如权利要求18或19所述的电子设备,其特征在于,
所述处理器,具体用于:向所述存储器发送第一下电指示,所述第一下电指示用于指示所述存储器断开电源;所述存储器,还用于:接收来自所述处理器的所述第一下电指示,根据所述第一下电指示,断开所述存储器的电源;或者
所述电子设备还包括电源管理模块;所述处理器,具体用于:向所述电源管理模块发送第二下电指示,所述第二下电指示用于指示所述电源管理模块断开所述存储器的电源;所述电源管理模块,用于:根据第二下电指示,断开所述存储器的电源。
21.如权利要求18-20任一项所述的电子设备,其特征在于,
所述处理器,还用于:当所述电子设备进入工作状态时,控制恢复所述存储器的电源;以及根据所述第二内存中保存的所述目标数据,实现所述电子设备的业务。
22.如权利要求18-20任一项所述的电子设备,其特征在于,
所述处理器,还用于:当所述电子设备进入工作状态时,控制恢复所述存储器的电源;以及将所述第二内存中的所述目标数据发送给所述存储器;
所述存储器,还用于:接收来自所述处理器的所述目标数据,将所述目标数据重新保存到所述第一内存中;
所述处理器,还用于:根据所述第一内存中保存的所述目标数据,实现所述电子设备的业务。
23.如权利要求22所述的电子设备,其特征在于,
所述存储器,还用于:在接收来自所述处理器的所述目标数据之前,向所述处理器发送第三消息,其中,所述第三消息用于请求所述目标数据;
所述处理器,还用于:在将所述第二内存中的所述目标数据发送给所述存储器之前,接收来自所述存储器的所述第三消息。
24.如权利要求21-23任一项所述的电子设备,其特征在于,
所述处理器,具体用于:向所述存储器发送第一上电指示,所述第一上电指示用于指示所述存储器恢复电源;所述存储器,还用于:接收来自所述处理器的所述第一上电指示,根据所述第一上电指示,恢复所述存储器的电源;或者
所述电子设备还包括电源管理模块;所述处理器,具体用于:向所述电源管理模块发送第二上电指示,所述第二上电指示用于指示所述电源管理模块恢复所述存储器的电源;所述电源管理模块,用于:根据第二上电指示,恢复所述存储器的电源。
CN202280005868.3A 2022-01-10 2022-01-10 一种数据处理方法及电子设备 Active CN116745768B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2022/071003 WO2023130443A1 (zh) 2022-01-10 2022-01-10 一种数据处理方法及电子设备

Publications (2)

Publication Number Publication Date
CN116745768A CN116745768A (zh) 2023-09-12
CN116745768B true CN116745768B (zh) 2024-05-07

Family

ID=87072871

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202280005868.3A Active CN116745768B (zh) 2022-01-10 2022-01-10 一种数据处理方法及电子设备

Country Status (2)

Country Link
CN (1) CN116745768B (zh)
WO (1) WO2023130443A1 (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1853151A (zh) * 2003-09-16 2006-10-25 皇家飞利浦电子股份有限公司 具有高速缓冲存储器的装置的节电工作
CN104656870A (zh) * 2013-11-20 2015-05-27 联想(北京)有限公司 一种信息处理方法及电子设备
JP2016110513A (ja) * 2014-12-09 2016-06-20 キヤノン株式会社 情報処理装置、情報処理装置の制御方法、プログラムおよび記録媒体
CN106557438A (zh) * 2015-09-30 2017-04-05 中兴通讯股份有限公司 一种掉电保护的方法、装置和电子设备
CN108509020A (zh) * 2018-03-30 2018-09-07 联想(北京)有限公司 一种信息处理方法、电子设备及可读存储介质
CN111506351A (zh) * 2020-04-03 2020-08-07 珠海市一微半导体有限公司 片上系统的深度休眠方法、唤醒方法和休眠与唤醒方法
CN111552365A (zh) * 2020-04-02 2020-08-18 北京新忆科技有限公司 存储器芯片及其控制方法
CN111562836A (zh) * 2020-05-28 2020-08-21 深圳市鑫瑞智实业有限公司 一种应用于电子设备的省电方法、装置、设备及存储介质
CN113835760A (zh) * 2020-06-04 2021-12-24 Oppo广东移动通信有限公司 系统启动方法、电子设备及存储介质

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9223642B2 (en) * 2013-03-15 2015-12-29 Super Talent Technology, Corp. Green NAND device (GND) driver with DRAM data persistence for enhanced flash endurance and performance
JP2011150653A (ja) * 2010-01-25 2011-08-04 Renesas Electronics Corp マルチプロセッサシステム
KR20150098649A (ko) * 2012-12-22 2015-08-28 퀄컴 인코포레이티드 비-휘발성 메모리의 이용을 통한 휘발성 메모리의 전력 소비 감소
US9239610B2 (en) * 2013-02-28 2016-01-19 Sandisk Technologies Inc. Systems and methods for managing data in a system for hibernation states
US20140310552A1 (en) * 2013-04-15 2014-10-16 Advanced Micro Devices, Inc. Reduced-power sleep state s3
US20160103478A1 (en) * 2014-10-08 2016-04-14 Kabushiki Kaisha Toshiba Memory system and memory controller

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1853151A (zh) * 2003-09-16 2006-10-25 皇家飞利浦电子股份有限公司 具有高速缓冲存储器的装置的节电工作
CN104656870A (zh) * 2013-11-20 2015-05-27 联想(北京)有限公司 一种信息处理方法及电子设备
JP2016110513A (ja) * 2014-12-09 2016-06-20 キヤノン株式会社 情報処理装置、情報処理装置の制御方法、プログラムおよび記録媒体
CN106557438A (zh) * 2015-09-30 2017-04-05 中兴通讯股份有限公司 一种掉电保护的方法、装置和电子设备
CN108509020A (zh) * 2018-03-30 2018-09-07 联想(北京)有限公司 一种信息处理方法、电子设备及可读存储介质
CN111552365A (zh) * 2020-04-02 2020-08-18 北京新忆科技有限公司 存储器芯片及其控制方法
CN111506351A (zh) * 2020-04-03 2020-08-07 珠海市一微半导体有限公司 片上系统的深度休眠方法、唤醒方法和休眠与唤醒方法
CN111562836A (zh) * 2020-05-28 2020-08-21 深圳市鑫瑞智实业有限公司 一种应用于电子设备的省电方法、装置、设备及存储介质
CN113835760A (zh) * 2020-06-04 2021-12-24 Oppo广东移动通信有限公司 系统启动方法、电子设备及存储介质

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
基于SEP0611的电源管理驱动设计;张跃;凌明;;电子技术;20111225(第12期);60-62 *
陈宏铭 ; 程玉华 ; .高效能,低功耗DDR2控制器的硬件实现.中国集成电路.2011,(第05期),63-70. *

Also Published As

Publication number Publication date
CN116745768A (zh) 2023-09-12
WO2023130443A1 (zh) 2023-07-13

Similar Documents

Publication Publication Date Title
US10627893B2 (en) HSIC communication system and method
US8285345B2 (en) Mobile terminal and method for switching states thereof
EP2402863B1 (en) Wireless internet access device, SD control chip, and method for data communication
US7434076B1 (en) Device and method for wireless communication selection and control
US8738953B2 (en) Power-saving device for universal serial bus modem apparatus and method thereof
US9128891B2 (en) Method, mobile terminal and computer program product for sharing storage device
US20060160569A1 (en) Cellular phone and portable storage device using the same
CN101790225A (zh) 上网模块电源管理的方法和装置
WO2023179425A1 (zh) 一种输入设备的连接方法、设备及系统
CN102202132B (zh) 一种对上网设备进行初始化的方法、系统及设备
CN112996089A (zh) 数据传输方法、装置、存储介质及电子设备
JP5146046B2 (ja) 情報処理装置および情報処理装置の制御方法
CN114817120A (zh) 一种跨域数据共享方法、系统级芯片、电子设备及介质
CN112269086A (zh) 充电线缆的识别方法、装置、充电线缆及可读存储介质
JP6785332B2 (ja) ブルートゥーススピーカーデータ処理の方法、装置及びブルートゥーススピーカー
CN110602772A (zh) WiFi模块控制方法、控制装置、电子装置及存储介质
CN116745768B (zh) 一种数据处理方法及电子设备
CN105282327A (zh) 一种控制方法、电子设备及外接设备
CN101276317A (zh) 数据传输方法、数据传输系统及终端
WO2018045549A1 (zh) 一种射频系统、信号处理系统及终端
WO2022127546A1 (zh) 网关业务处理方法、网关、接收端、系统以及存储介质
CN202771456U (zh) 一种无线存储sd卡
JP6938991B2 (ja) 情報処理装置、プログラム及び情報処理システム
CN112713627A (zh) 电压控制方法、电压控制装置、存储介质与电子设备
JP2006251982A (ja) 省電力システム、記録媒体、ドライバ及びプログラム

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant