CN116682381A - 源极驱动器及其操作方法 - Google Patents
源极驱动器及其操作方法 Download PDFInfo
- Publication number
- CN116682381A CN116682381A CN202310852872.XA CN202310852872A CN116682381A CN 116682381 A CN116682381 A CN 116682381A CN 202310852872 A CN202310852872 A CN 202310852872A CN 116682381 A CN116682381 A CN 116682381A
- Authority
- CN
- China
- Prior art keywords
- sub
- pixel
- scale data
- frame
- value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 31
- 238000006243 chemical reaction Methods 0.000 claims description 10
- 238000010586 diagram Methods 0.000 description 40
- 230000000007 visual effect Effects 0.000 description 15
- 101100063435 Caenorhabditis elegans din-1 gene Proteins 0.000 description 7
- 238000013461 design Methods 0.000 description 7
- 239000004973 liquid crystal related substance Substances 0.000 description 6
- 238000012935 Averaging Methods 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- 238000012545 processing Methods 0.000 description 4
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000011017 operating method Methods 0.000 description 2
- 230000010287 polarization Effects 0.000 description 2
- 230000002123 temporal effect Effects 0.000 description 2
- 238000003491 array Methods 0.000 description 1
- 235000019800 disodium phosphate Nutrition 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3607—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0828—Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开一种源极驱动器及其操作方法。所述源极驱动器包括斩波电路及源极驱动电路,斩波电路接收帧串流包括的第一子像素与第二子像素,二者在空间或时间上相邻。斩波电路将第一子像素的原灰阶数据加上第一值作为第一子像素新灰阶数据,并将第二子像素的原灰阶数据减去第二值作为第二子像素新灰阶数据。源极驱动电路将第一子像素新灰阶数据的第一部分位转换为第一高电压与第一低电压,并将第二子像素新灰阶数据的第一部分位转换为第二高电压与第二低电压,所述四个电压位于无电压极性区分的电压范围。源极驱动电路依据第一高电压与第一低电压获得第一子像素对应的第一驱动电压并依据第二高电压与第二低电压获得第二子像素对应的第二驱动电压。
Description
本申请是申请日为2019年01月17日、申请号为201910044356.8、发明名称为“源极驱动器及其操作方法”的发明专利申请的分案申请。
技术领域
本发明涉及一种显示装置,且特别涉及一种源极驱动器(source driver)及其操作方法。
背景技术
为了使显示装置拥有更高阶的颜色深度,源极驱动器要能够处理更多的数据位。差动差分放大器(differential difference amplifier,简称为DDA)常常被应用于高数据位数量的源极驱动器中,以便减少数字模拟转换器(digital to analog converter,简称为DAC)的电路面积。
图1是一种源极驱动器100的电路方块(circuit block)示意图。在此假设源极驱动器100可以处理8位灰阶数据(子像素数据)Din。源极驱动器100包括电平移位器(levelshifter)130、DAC 110以及DDA 120。在源极驱动器100中,灰阶数据Din的一部分位(例如8位中的6位)(数字码D1)通过电平移位器130被提供给DAC 110,而此灰阶数据Din的另一部分位(例如8位中的2位)(数字码D2)通过电平移位器130被提供给DDA 120。DAC 110可以将灰阶数据Din中的这6位数据(数字码D1)转换为对应高电压VH与对应低电压VL。
DDA 120可以依据灰阶数据Din中的这2位数据(数字码D2)而在对应高电压VH与对应低电压VL之间内插出相关于灰阶数据Din的驱动电压Vout。这个驱动电压Vout将被传送到显示面板10的一条数据线(源极线)。当不同数字码D2输入DDA 120时,理想上DDA 120所输出的驱动电压Vout应该具有线性特性。然而,DDA电路所输出的内插电压往往是非线性的。由DDA 120输出的内插电压(驱动电压Vout)的非线性可能容易导致视效上的伽马色阶(gamma color level)不顺。
发明内容
本发明提供一种源极驱动器及其操作方法,以改善显示质量。
本发明的一实施例提供一种源极驱动器。所述源极驱动器包括斩波(chopper)电路以及源极驱动电路。斩波电路用以接收帧串流(frame stream)。帧串流包括第一子像素的原灰阶数据与第二子像素的原灰阶数据。第一子像素与第二子像素在时间上或在空间上相邻。斩波电路还用以将第一子像素的原灰阶数据加上第一值作为第一子像素的新灰阶数据。斩波电路将第二子像素的原灰阶数据减去第二值作为第二子像素的新灰阶数据。其中,第一值与第二值均为正值或均为负值。源极驱动电路用以接收第一子像素的新灰阶数据和第二子像素的新灰阶数据。源极驱动电路根据第一子像素的新灰阶数据产生第一子像素的第一驱动电压,以及根据第二子像素的新灰阶数据产生第二子像素的第二驱动电压。
本发明的一实施例提供一种源极驱动器的操作方法。所述操作方法包括:由斩波电路接收帧串流,其中帧串流包括第一子像素的原灰阶数据与第二子像素的原灰阶数据,第一子像素与第二子像素在时间上或在空间上相邻;由斩波电路将第一子像素的原灰阶数据加上第一值作为第一子像素的新灰阶数据;由斩波电路将第二子像素的原灰阶数据减去第二值作为第二子像素的新灰阶数据,其中第一值与第二值均为正值或均为负值;由源极驱动电路依据第一子像素的新灰阶数据产生第一驱动电压;以及由源极驱动电路根据第二子像素的新灰阶数据产生第二驱动电压。
基于上述,本发明诸实施例所述源极驱动器及其操作方法分别对在时间上(和/或是在空间上)相邻的两组灰阶数据进行调增与调减,以便抵销源极驱动电路所造成非线性误差。在视觉效果上,所述非线性误差可以被有效抵销,因此所述源极驱动器可以改善面板显示质量。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1是一种源极驱动器的电路方块(circuit block)示意图。
图2绘示了图1所示差动差分放大器所输出的驱动电压的特性曲线示意图。
图3是依照本发明的一实施例的一种源极驱动器的电路方块示意图。
图4是依照本发明的一实施例所绘示一种源极驱动器的操作方法的流程示意图。
图5绘示了图3所示源极运算放大器电路所输出的驱动电压的特性曲线示意图。
图6是依照本发明一实施例所绘示在帧串流中的所述新灰阶数据的第二部分位与实际特性曲线的示意图。
图7是依照本发明另一实施例所绘示在帧串流中的所述新灰阶数据的第二部分位与实际特性曲线的示意图。
图8是依照本发明又一实施例所绘示在帧串流中的所述新灰阶数据的第二部分位与实际特性曲线的示意图。
图9是依照本发明一实施例所绘示在时间上相邻的两个帧的示意图。
图10是依照本发明另一实施例所绘示在时间上相邻的两个帧的示意图。
图11是依照本发明另一实施例所绘示在时间上相邻的两个帧的示意图。
图12是依照本发明另一实施例所绘示在时间上相邻的两个帧的示意图。
图13是依照本发明另一实施例所绘示在时间上相邻的两个帧的示意图。
图14是依照本发明另一实施例所绘示在时间上相邻的两个帧的示意图。
图15是依照本发明另一实施例所绘示在时间上相邻的两个帧的示意图。
图16是依照本发明另一实施例所绘示在时间上相邻的两个帧的示意图。
图17、图18与图19是依照本发明不同实施例所绘示在时间上相邻的两个帧的示意图。
图20是依照本发明又一实施例所绘示在时间上相邻的五个帧的示意图。
图21是依照本发明再一实施例所绘示一个帧的不同子像素的示意图。
图22是依照本发明更一实施例所绘示一个帧的不同子像素的示意图。
图23绘示了图3所示源极运算放大器电路所输出的驱动电压的特性曲线示意图。
【符号说明】
10:显示面板
100:源极驱动器
110:数字模拟转换器(DAC)
120:差动差分放大器(DDA)
201、202:特性曲线
300:源极驱动器
310:斩波电路
320:源极驱动电路
501、502、2301、2302:特性曲线
A、B、B’、C、C’、D、D’、E、E’、F、F’、G:点
D1:数字码
D2:数字码
Din:灰阶数据
Din1、Din2:帧串流
Din2_1:第一部分位
Din2_2:第二部分位
Frame-1:第一帧
Frame-2:第二帧
Frame-3:第三帧
Frame-4:第四帧
Frame-5:第五帧
N0、N1、N1’、N2:点
P0、P1、P1’、P2:点
S410~S430:步骤
V0、V4、V8、V12:电压
VH:对应高电压
VL:对应低电压
Vo、Vout:驱动电压
具体实施方式
在本申请说明书全文(包括权利要求书)中所使用的“耦接(或连接)”一词可指任何直接或间接的连接手段。举例而言,若文中描述第一装置耦接(或连接)于第二装置,则应该被解释成该第一装置可以直接连接于该第二装置,或者该第一装置可以通过其他装置或某种连接手段而间接地连接至该第二装置。另外,凡可能之处,在图式及实施方式中使用相同标号的元件/构件/步骤代表相同或类似部分。不同实施例中使用相同标号或使用相同用语的元件/构件/步骤可以相互参照相关说明。
图2绘示了图1所示差动差分放大器(DDA,例如DDA 120)所输出的驱动电压的特性曲线示意图。图2所示横轴表示数字码D2,而图2所示纵轴表示DDA 120所输出的驱动电压Vout。DDA 120可以依据数字码D2而在对应高电压VH与对应低电压VL之间内插出相关于灰阶数据Din的驱动电压Vout。图2所示特性曲线201表示驱动电压Vout的理想特性曲线,而图2所示特性曲线202表示驱动电压Vout的实际特性曲线。理想上,DDA120所输出的驱动电压Vout应该具有线性特性(如特性曲线201所示)。然而,DDA电路所输出的驱动电压Vout往往是非线性的(如特性曲线202所示)。DDA 120所输出的内插电压(驱动电压Vout)的非线性特性很容易造成视效上的伽玛(Gamma)色阶不顺。
图3是依照本发明的一实施例的一种源极驱动器300的电路方块(circuit block)示意图。图3所示源极驱动器300包括数字电路(digital circuit)305以及源极驱动电路320。数字电路305可以根据需要包括斩波(chopper)电路310和其他数字电路,这意味着源极驱动电路320可以直接或间接地耦接到斩波器电路310。斩波电路310经配置用来接收帧串流(frame stream)Din1。所述帧串流Din1包括第一子像素(sub-pixel)的原灰阶数据与第二子像素的原灰阶数据,其中所述第一子像素与所述第二子像素在时间上(和/或是在空间上)彼此相邻。在本申请说明书全文(包括权利要求书)中所使用的“相邻”一词可指直接相邻或间接相邻。举例来说,在一些实施例中,所述第一子像素在时间上(和/或是在空间上)直接相邻于所述第二子像素。亦即在时间上(和/或是在空间上),所述第一子像素与所述第二子像素之间并不存在任何其他子像素。在另一些实施例中,所述第一子像素在时间上(和/或是在空间上)间接相邻于所述第二子像素。亦即在时间上(和/或是在空间上),所述第一子像素与所述第二子像素之间存在至少一个子像素。举例来说,所述第一子像素与所述第二子像素之间存在一个至三个子像素。对于一个或三个子像素,原灰阶数据可以做为斩波电路中的新灰阶数据。
图4是依照本发明的一实施例所绘示一种源极驱动器的操作方法的流程示意图。请参照图3与图4。在步骤S410中,斩波电路310接收帧串流Din1。帧串流Din1包括第一子像素的原灰阶数据与第二子像素的原灰阶数据,其中第一子像素与第二子像素在时间上(和/或是在空间上)相邻。斩波电路310可以在步骤S420中处理帧串流Din1而获得帧串流Din2。举例来说,在步骤S420中,斩波电路310可以将所述第一子像素的原灰阶数据加上第一值作为所述第一子像素的新灰阶数据,以及斩波电路310可以将所述第二子像素的原灰阶数据减去第二值作为所述第二子像素的新灰阶数据。所述第一值与所述第二值可以具有相同的符号,这意味着它们可以均为正值或均为负值。所述第一值与所述第二值可以依照设计需求来决定。含有这些新灰阶数据的帧串流Din2会被传送至源极驱动电路320。
在一些实施例中,不论所述第一子像素的原灰阶数据是否相同于所述第二子像素的原灰阶数据,斩波电路310在步骤S420中都会去调整所述第一子像素的原灰阶数据与所述第二子像素的原灰阶数据而获得所述第一子像素的新灰阶数据与所述第二子像素的新灰阶数据。
在另一些实施例中,斩波电路310可以在步骤S420中检查所述第一子像素的原灰阶数据是否相同于所述第二子像素的原灰阶数据,并依据检查结果来决定是否调整所述第一子像素的原灰阶数据与所述第二子像素的原灰阶数据。当所述第一子像素的原灰阶数据相同于所述第二子像素的原灰阶数据时,斩波电路310可以在步骤S420中调整所述第一子像素的原灰阶数据与所述第二子像素的原灰阶数据而获得所述第一子像素的新灰阶数据与所述第二子像素的新灰阶数据。当所述第一子像素的原灰阶数据不同于所述第二子像素的原灰阶数据时,斩波电路310可以在步骤S420中不调整所述第一子像素的原灰阶数据与所述第二子像素的原灰阶数据,亦即拿所述第一子像素的原灰阶数据作为所述第一子像素的新灰阶数据,以及拿所述第二子像素的原灰阶数据作为所述第二子像素的新灰阶数据。
在一些实施例中,所述第一子像素与第二子像素是在时间上相邻的两个子像素。举例来说,所述第一子像素与所述第二子像素分别是在目前帧与先前帧中相同位置的两个子像素。
为了方便说明,在此假设所述第一子像素在第一帧(frame)中,所述第二子像素在第二帧中,第三子像素在第三帧中,第四子像素在第四帧中,其中第一帧、第二帧、第三帧与第四帧在时间上相邻,而第一子像素、第二子像素、第三子像素与第四子像素在空间上为相同位置。在一些实施例中,斩波电路310可以将所述第一子像素的原灰阶数据加上第一值作为所述第一子像素的新灰阶数据,将所述第二子像素的原灰阶数据减去第二值作为所述第二子像素的新灰阶数据,将所述第三子像素的原灰阶数据加上第三值作为所述第三子像素的新灰阶数据,以及将所述第四子像素的原灰阶数据减去第四值作为所述第四子像素的新灰阶数据。所述第一值、所述第二值、所述第三值与所述第四值可以均为正值或是均为负值。再者,所述第一值、所述第二值、所述第三值与所述第四值可以依照设计需求来决定。亦即,在空间上位于相同位置的多个帧中的多个子像素的原灰阶数据,以“加、减、加、减、…”的规则来调整原灰阶数据以作为新灰阶数据。在另一些实施例中,斩波电路310可以将所述第一子像素的原灰阶数据加上第一值作为所述第一子像素的新灰阶数据,将所述第二子像素的原灰阶数据减去第二值作为所述第二子像素的新灰阶数据,将所述第三子像素的原灰阶数据减去第三值作为所述第三子像素的新灰阶数据,以及将所述第四子像素的原灰阶数据加上第四值作为所述第四子像素的新灰阶数据。亦即,在空间上具有相同位置的多个子像素,以“加、减、减、加、加、减、减、加、…”的规则来调整原灰阶数据以作为新灰阶数据。
在另一些实施例中,所述第一子像素与第二子像素是在空间上相邻的两个子像素。举例来说,所述第一子像素与所述第二子像素是在一个相同帧中位置相邻的两个子像素。
为了方便说明,在此假设所述第一子像素与所述第二子像素位于第一帧中且在空间上相邻,而第三子像素与第四像子素位于第二帧中,其中所述第一帧与所述第二帧在时间上相邻,所述第一子像素与所述第三子像素在空间上具有相同位置,而所述第二子像素与所述第四子像素在空间上具有相同位置。在一些实施例中,斩波电路310可以将所述第一子像素的原灰阶数据加上第一值作为所述第一子像素的新灰阶数据,将所述第二子像素的原灰阶数据减去第二值作为所述第二子像素的新灰阶数据,将所述第三子像素的原灰阶数据加上第三值作为所述第三子像素的新灰阶数据,以及将所述第四子像素的原灰阶数据减去第四值作为所述第四子像素的新灰阶数据。其中,所述第一值、所述第二值、所述第三值与所述第四值均为正值,并且所述第一值、所述第二值、所述第三值与所述第四值可以依照设计需求来决定。亦即,对于在空间上相邻的两个子像素而言,若其中一个子像素在不同时间保持以“加”来进行调整,则另一个子像素在不同时间保持以“减”来进行调整,以获得新灰阶数据。在另一些实施例中,斩波电路310可以将所述第一子像素的原灰阶数据加上第一值作为所述第一子像素的新灰阶数据,将所述第二子像素的原灰阶数据减去第二值作为所述第二子像素的新灰阶数据,将所述第三子像素的原灰阶数据减去第三值作为所述第三子像素的新灰阶数据,以及将所述第四子像素的原灰阶数据加上第四值作为所述第四子像素的新灰阶数据。亦即,对于在空间上相邻的两个像素而言,若其中一个子像素在不同时间以“加、减、加、减、…”的规则来进行调整,则另一个子像素在不同时间以“减、加、减、加、…”的规则来进行调整,以获得新灰阶数据。
依照设计需求,在一些实施例中,所述第一值、所述第二值、所述第三值与所述第四值可以互为相同。在另一些实施例中,所述第一值、所述第二值、所述第三值与所述第四值中的部分或全部可以互不相同。举例来说,所述第一值可以不等于所述第二值。
源极驱动电路320耦接至斩波电路310的输出端,以便接收帧串流Din2。在源极驱动电路320接收了所述第一子像素的新灰阶数据和所述第二子像素的新灰阶数据之后,源极驱动电路320在步骤S430中可以根据所述第一子像素的新灰阶数据产生所述第一子像素的第一驱动电压,以及根据所述第二子像素的新灰阶数据产生所述第二子像素的第二驱动电压。
本实施例并不限制源极驱动电路320的实现方式。举例来说(但并不限于此),图3所示源极驱动电路320包括电平移位器(level shifter)323、数字模拟转换电路321以及源极运算放大器(source operational amplifier,SOP)电路322。数字模拟转换电路321可以将所述第一子像素的新灰阶数据的第一部分位Din2_1转换为对应的高电压VH与对应的低电压VL。
例如,表1是表示数字模拟转换电路321的输入和输出之间的关系表。在表1的例子中,假设斩波电路310和电平移位器323所输出的新灰阶数据的位数量是3+2=5位,亦即m是3并且n是2。数字模拟转换电路321可以将第一位“000”转换成第一高电压(例如V0)与第一低电压(例如V1)。数字模拟转换电路321也可以将所述第二位转换为第二高电压(例如V1)与第二低电压(例如V2)。表1中的高电压VH和低电压VL可以基于设计要求来决定。例如,在一些实施例中,V0是6V,V1是5.6V,V2是5.2V,V3是4.8V,V4是4.4V,V5是4V,V6是3.6V,V7是3.2V,而V8是2.8V.
表1:数字模拟转换电路321的输入和输出之间的关系
源极运算放大器电路322耦接至数字模拟转换电路321,以接收高电压VH与低电压VL。源极运算放大器电路322依据第一高电压(例如V0)与第一低电压(例如V1)去获得所述第一子像素的第一驱动电压,以驱动显示面板10。源极运算放大器电路322依据第二高电压(例如V1)与第二低电压(例如V2)去获得所述第二子像素的第二驱动电压,以驱动显示面板10。举例来说,源极运算放大器电路322可以依据所述第一子像素的新灰阶数据的第二部分位Din2_2而藉由内插第一高电压(例如V0)与第一低电压(例如V1)来产生所述第一驱动电压。源极运算放大器电路322可以依据所述第二子像素的新灰阶数据的第二部分位Din2_2而藉由内插第二高电压(例如V1)与第二低电压(例如V2)来产生所述第二驱动电压。
例如,表2是表示源极运算放大器电路322的输入和输出之间的关系表。在表2的例子中,假设斩波电路310和电平移位器323所输出的新灰阶数据的位数量是3+2=5位,即m是3,而n是2。藉由对表1中的高电压VH和低电压VL进行内插,源极运算放大器电路322可以根据比特Din2_2来产生驱动电压。表2中列出的电压是理想的线性电压,不包括源极运算放大器电路322的插值非线性误差。
表2:源极运算放大器电路322的输入和输出之间的关系
本实施例并不限制源极运算放大器电路322的实施方式。举例来说,在一些实施例中,源极运算放大器电路322包括差动差分放大器(Differential Difference Amplifier,DDA)或是其他放大器电路。
所述“第一部分位Din2_1”的位数量与所述“第二部分位Din2_2”的位数量可以依照设计需求来决定。举例来说,在一些实施例中,假设斩波电路310所输出的新灰阶数据的位数量是m+n,m与n为整数,则所述“第一部分位Din2_1”的位数量可以是m,而所述“第二部分位Din2_2”的位数量可以是n。
本实施例并不限制所述第一值、所述第二值、所述第三值与所述第四值。举例来说(但并不限于此),当所述新灰阶数据的“第二部分位Din2_2”的位数量为n时,以及所述第一值、所述第二值、所述第三值和/或所述第四值为2(n-2)。若所述新灰阶数据的“第二部分位Din2_2”的位数量为2,则斩波电路310可以将所述第一子像素的原灰阶数据加上2(2-2)=1(亦即第一值)作为所述第一子像素的新灰阶数据,以及斩波电路310可以将所述第二子像素的原灰阶数据减去1(亦即第二值)作为所述第二子像素的新灰阶数据。若所述“第二部分位Din2_2”的位数量为3,则斩波电路310可以将所述第一子像素的原灰阶数据加上2(3-2)=2(亦即第一值)作为所述第一子像素的新灰阶数据,以及斩波电路310可以将所述第二子像素的原灰阶数据减去2(亦即第二值)作为所述第二子像素的新灰阶数据。
图5绘示了图3所示源极运算放大器电路322所输出的驱动电压Vo的特性曲线示意图。图5所示横轴表示在帧串流Din2中的所述新灰阶数据,而图5所示纵轴表示源极运算放大器电路322所输出的驱动电压Vo。图5所示特性曲线501表示驱动电压Vo的理想特性曲线,而图5所示特性曲线502表示驱动电压Vo的实际特性曲线。
为了方便说明,在图5所示实施例中,斩波电路310所输出的新灰阶数据的位数量被假设为4,所述“第一部分位Din2_1”的位数量被假设为2,而所述“第二部分位Din2_2”的位数量被假设为2。当在帧串流Din2中的所述新灰阶数据的“第一部分位Din2_1”为“00”时,数字模拟转换电路321可以将“00”转换为电压V4(高电压)与电压V0(低电压)给源极运算放大器电路322。源极运算放大器电路322依据所述“第二部分位Din2_2”而在电压V4至电压V0的范围中内插出驱动电压Vo。理想上,当在帧串流Din2中的所述新灰阶数据为“0000”、“0001”、“0010”或“0011”时,驱动电压Vo分别是V0、(1/4)V4+(3/4)V0、(1/2)V4+(1/2)V0或(3/4)V4+(1/4)V0。
以此类推,当在帧串流Din2中的所述新灰阶数据为“0100”、“0101”、“0110”或“0111”时,数字模拟转换电路321可以将“01”转换为电压V8(高电压)与电压V4(低电压)给源极运算放大器电路322,而源极运算放大器电路322所输出的驱动电压Vo理想上分别是V4、(1/4)V8+(3/4)V4、(1/2)V8+(1/2)V4或(3/4)V8+(1/4)V4。当在帧串流Din2中的所述新灰阶数据为“1000”、“1001”、“1010”或“1011”时,数字模拟转换电路321可以将“10”转换为电压V12(高电压)与电压V8(低电压)给源极运算放大器电路322,而源极运算放大器电路322所输出的驱动电压Vo理想上分别是V8、(1/4)V12+(3/4)V8、(1/2)V12+(1/2)V8或(3/4)V12+(1/4)V8。亦即理想上,源极运算放大器电路322所输出的驱动电压Vo应该具有线性特性(如特性曲线501所示)。
然而,源极运算放大器电路322所输出的驱动电压Vo往往是非线性的(如特性曲线502所示)。本实施例将利用在时间上(或是在空间上)相邻的两个子像素的新灰阶数据来抵销源极运算放大器电路322所造成非线性误差。说明如下。
图5所示点A、点B、点C、点D、点E、点F与点G分别表示当在帧串流Din2中的所述新灰阶数据为“0011”、“0100”、“0101”、“0110”、“0111”、“1000”与“1001”时,源极运算放大器电路322所输出驱动电压Vo的实际电压电平。若以点A与点C的平均电压(图5所示点B’)取代点B,则此点B’相当接近新灰阶数据“0100”的理想电压电平。若以点B与点D的平均电压(图5所示点C’)取代点C,则此点C’相当接近新灰阶数据“0101”的理想电压电平。若以点C与点E的平均电压(图5所示点D’)取代点D,则此点D’相当接近新灰阶数据“0110”的理想电压电平。若以点D与点F的平均电压(图5所示点E’)取代点E,则此点E’相当接近新灰阶数据“0111”的理想电压电平。若以点E与点G的平均电压(图5所示点F’)取代点F,则此点F’相当接近新灰阶数据“1000”的理想电压电平。藉由上述点B’、点C’、点D’、点E’、点F’的计算得知,利用两个子像素的灰阶数据来在时间上(或是在空间上)进行平均,其确实可以有效抵销/减少源极运算放大器电路322的非线性误差。
图6是依照本发明一实施例所绘示在帧串流Din2中的所述新灰阶数据的“第二部分位Din2_2”与实际特性曲线502的示意图。图6所示横轴表示在帧串流Din2中的所述新灰阶数据的第二部分位Din2_2,而图6所示纵轴表示源极运算放大器电路322所输出的驱动电压Vo。在图6所示实施例中,斩波电路310所输出的新灰阶数据的“第二部分位Din2_2”的位数量被假设为2。
图6所示实际特性曲线502可以视为图5所示实际特性曲线502的变形。当在时间上(或是在空间上)相邻的第一子像素与第二子像素的灰阶数据的第二部分位Din2_2为“01”时,斩波电路310可以将所述第一子像素的原灰阶数据加上1(第一值),以及将所述第二子像素的原灰阶数据减去1(第二值)。因此,所述第一子像素的新灰阶数据的第二部分位Din2_2变为“10”,而所述第二子像素的新灰阶数据的第二部分位Din2_2变为“00”。藉由人眼的视觉特性,所述“10”与所述“00”可以在时间上(或是在空间上)进行平均,使得原始位数据“01”在显示面板的灰阶相当接近理想灰阶。
图7是依照本发明另一实施例所绘示在帧串流Din2中的所述新灰阶数据的“第二部分位Din2_2”与实际特性曲线502的示意图。图7所示横轴表示在帧串流Din2中的所述新灰阶数据的第二部分位Din2_2,而图7所示纵轴表示源极运算放大器电路322所输出的驱动电压Vo。在图7所示实施例中,斩波电路310所输出的新灰阶数据的“第二部分位Din2_2”的位数量被假设为3。图7所示实际特性曲线502可以视为图5所示实际特性曲线502的变形。
当在时间上(或是在空间上)相邻的第一子像素与第二子像素的灰阶数据的第二部分位Din2_2为“010”时,斩波电路310可以将所述第一子像素的原灰阶数据加上2(第一值),以及将所述第二子像素的原灰阶数据减去2(第二值)。因此,所述第一子像素的新灰阶数据的第二部分位Din2_2变为“100”,而所述第二子像素的新灰阶数据的第二部分位Din2_2变为“000”。藉由人眼的视觉特性,所述“100”与所述“000”可以在时间上(或是在空间上)进行平均,使得原始位数据“010”在显示面板的灰阶相当接近理想灰阶。
当在时间上(或是在空间上)相邻的第一子像素与第二子像素的灰阶数据的第二部分位Din2_2为“011”时,斩波电路310可以将所述第一子像素的原灰阶数据加上2(第一值),以及将所述第二子像素的原灰阶数据减去2(第二值)。因此,所述第一子像素的新灰阶数据的第二部分位Din2_2变为“101”,而所述第二子像素的新灰阶数据的第二部分位Din2_2变为“001”。藉由人眼的视觉特性,所述“101”与所述“001”可以在时间上(或是在空间上)进行平均,使得原始位数据“011”在显示面板的灰阶相当接近理想灰阶。
图8是依照本发明又一实施例所绘示在帧串流Din2中的所述新灰阶数据的“第二部分位Din2_2”与实际特性曲线502的示意图。图8所示横轴表示在帧串流Din2中的所述新灰阶数据的第二部分位Din2_2,而图8所示纵轴表示源极运算放大器电路322所输出的驱动电压Vo。在图8所示实施例中,斩波电路310所输出的新灰阶数据的“第二部分位Din2_2”的位数量被假设为4。图8所示实际特性曲线502可以视为图5所示实际特性曲线502的变形。
当在时间上(或是在空间上)相邻的第一子像素与第二子像素的灰阶数据的第二部分位Din2_2为“0100”时,斩波电路310可以将所述第一子像素的原灰阶数据加上4(第一值),以及将所述第二子像素的原灰阶数据减去4(第二值)。因此,所述第一子像素的新灰阶数据的第二部分位Din2_2变为“1000”,而所述第二子像素的新灰阶数据的第二部分位Din2_2变为“0000”。藉由人眼的视觉特性,所述“1000”与所述“0000”可以在时间上(或是在空间上)进行平均,使得原始位数据“0100”在显示面板的灰阶相当接近理想灰阶。
当在时间上(或是在空间上)相邻的第一子像素与第二子像素的灰阶数据的第二部分位Din2_2为“0101”时,斩波电路310可以将所述第一子像素的原灰阶数据加上4(第一值),以及将所述第二子像素的原灰阶数据减去4(第二值)。因此,所述第一子像素的新灰阶数据的第二部分位Din2_2变为“1001”,而所述第二子像素的新灰阶数据的第二部分位Din2_2变为“0001”。藉由人眼的视觉特性,所述“1001”与所述“0001”可以在时间上(或是在空间上)进行平均,使得原始位数据“0101”在显示面板的灰阶相当接近理想灰阶。
图9是依照本发明一实施例所绘示在时间上相邻的两个帧的示意图。图9绘示了在时间上相邻的第一帧Frame-1与第二帧Frame-2。图9所示每一个小方块表示一个子像素。图9所示记号“+”表示该子像素的灰阶数据被加上第一值,而图9所示记号“-”表示该子像素的灰阶数据被减去第二值。在图9所示实施例中,斩波电路310可以将在第一帧Frame-1中的所有子像素的原灰阶数据各自加上所述第一值,作为在第一帧Frame-1中的这些子像素的新灰阶数据。斩波电路310可以将在第二帧Frame-2中的所有子像素的原灰阶数据各自减去所述第二值,作为在第二帧Frame-2中的这些子像素的新灰阶数据。
图10是依照本发明另一实施例所绘示在时间上相邻的两个帧的示意图。图10绘示了在时间上相邻的第一帧Frame-1与第二帧Frame-2。图10所示每一个小方块表示一个子像素。图10所示记号“+”表示该子像素的灰阶数据被加上第一值,而图10所示记号“-”表示该子像素的灰阶数据被减去第二值。斩波电路310可以将在一个相同帧中的奇数行(row)与偶数行其中一个的所有子像素的原灰阶数据各自加上所述第一值,以及斩波电路310可以将在此相同帧中的奇数与偶数行其中另一个的所有子像素的原灰阶数据各自减去所述第二值。例如在图10所示实施例中,斩波电路310可以将在第一帧Frame-1(或第二帧Frame-2)中的奇数行的所有子像素的原灰阶数据各自加上所述第一值,以及斩波电路310可以将在此第一帧Frame-1(或第二帧Frame-2)中的偶数行的所有子像素的原灰阶数据各自减去所述第二值。
图11是依照本发明另一实施例所绘示在时间上相邻的两个帧的示意图。图11绘示了在时间上相邻的第一帧Frame-1与第二帧Frame-2。图11所示每一个小方块表示一个子像素。图11所示记号“+”表示该子像素的灰阶数据被加上第一值,而图11所示记号“-”表示该子像素的灰阶数据被减去第二值。斩波电路310可以在一个相同帧中的第4i-3行与第4i-2行的所有子像素的原灰阶数据各自加上所述第一值,以及斩波电路310可以将在此相同帧中的第4i-1行与第4i行的所有子像素的原灰阶数据各自减去所述第二值,其中i为正整数。例如在图11所示实施例中,斩波电路310可以在第一帧Frame-1(或第二帧Frame-2)中的第1行、第2行、第5行与第6行的所有子像素的原灰阶数据各自加上所述第一值,以及斩波电路310可以将在此第一帧Frame-1(或第二帧Frame-2)中的第3行、第4行、第7行与第8行的所有子像素的原灰阶数据各自减去所述第二值。
图12是依照本发明另一实施例所绘示在时间上相邻的两个帧的示意图。图12绘示了在时间上相邻的第一帧Frame-1与第二帧Frame-2。图12所示每一个小方块表示一个子像素。图12所示记号“+”表示该子像素的灰阶数据被加上第一值,而图12所示记号“-”表示该子像素的灰阶数据被减去第二值。斩波电路310可以将在一个相同帧中的第4i-3行与第4i行的所有子像素的原灰阶数据各自加上所述第一值,以及斩波电路310可以将在此相同帧中的第4i-1行与第4i-2行的所有子像素的原灰阶数据各自减去所述第二值,其中i为正整数。例如在图12所示实施例中,斩波电路310可以将在第一帧Frame-1(或第二帧Frame-2)中的第1行、第4行、第5行与第8行的所有子像素的原灰阶数据各自加上所述第一值,以及斩波电路310可以将在此第一帧Frame-1(或第二帧Frame-2)中的第2行、第3行、第6行与第7行的所有子像素的原灰阶数据各自减去所述第二值。
图13是依照本发明另一实施例所绘示在时间上相邻的两个帧的示意图。图13绘示了在时间上相邻的第一帧Frame-1与第二帧Frame-2。图13所示每一个小方块表示一个子像素。图13所示记号“+”表示该子像素的灰阶数据被加上第一值,而图13所示记号“-”表示该子像素的灰阶数据被减去第二值。斩波电路310可以将在一个相同帧中的第8i-7行、第8i-4行、第8i-2行与第8i-1行的所有子像素的原灰阶数据各自加上所述第一值,以及斩波电路310可以将在此相同帧中的第8i-6行、第8i-5行、第8i-3行与第8i行的所有子像素的原灰阶数据各自减去所述第二值,其中i为正整数。例如在图13所示实施例中,斩波电路310可以将在第一帧Frame-1(或第二帧Frame-2)中的第1行、第4行、第6行与第7行的所有子像素的原灰阶数据各自加上所述第一值,以及斩波电路310可以将在此第一帧Frame-1(或第二帧Frame-2)中的第2行、第3行、第5行与第8行的所有子像素的原灰阶数据各自减去所述第二值。
图14是依照本发明另一实施例所绘示在时间上相邻的两个帧的示意图。图14绘示了在时间上相邻的第一帧Frame-1与第二帧Frame-2。图14所示每一个小方块表示一个子像素。图14所示记号“+”表示该子像素的灰阶数据被加上第一值,而图14所示记号“-”表示该子像素的灰阶数据被减去第二值。斩波电路310可以将在一个相同帧中的第6i-5列(column)、第6i-4列与第6i-3列的所有子像素的原灰阶数据各自加上所述第一值,以及斩波电路310可以将在此相同帧中的第6i-2列、第6i-1列与第6i列的所有子像素的原灰阶数据各自减去所述第二值,其中i为正整数。例如在图14所示实施例中,斩波电路310可以将在第一帧Frame-1(或第二帧Frame-2)中的第1列、第2列、第3列、第7列与第8列的所有子像素的原灰阶数据各自加上所述第一值,以及斩波电路310可以将在此第一帧Frame-1(或第二帧Frame-2)中的第4列、第5列与第6列的所有子像素的原灰阶数据各自减去所述第二值。
图15是依照本发明另一实施例所绘示在时间上相邻的两个帧的示意图。图15绘示了在时间上相邻的第一帧Frame-1与第二帧Frame-2。图15所示每一个小方块表示一个子像素。图15所示记号“+”表示该子像素的灰阶数据被加上第一值,而图15所示记号“-”表示该子像素的灰阶数据被减去第二值。斩波电路310可以将在一个相同帧中的第8i-7列、第8i-4列、第8i-2列与第8i-1列的所有子像素的原灰阶数据各自加上所述第一值,以及斩波电路310可以将在此相同帧中的第8i-6列、第8i-5列、第8i-3列与第8i列的所有子像素的原灰阶数据各自减去所述第二值,其中i为正整数。例如在图15所示实施例中,斩波电路310可以将在第一帧Frame-1(或第二帧Frame-2)中的第1列、第4列、第6列与第7列的所有子像素的原灰阶数据各自加上所述第一值,以及斩波电路310可以将在此第一帧Frame-1(或第二帧Frame-2)中的第2列、第3列、第5列与第8列的所有子像素的原灰阶数据各自减去所述第二值。
图16是依照本发明另一实施例所绘示在时间上相邻的两个帧的示意图。图16绘示了在时间上相邻的第一帧Frame-1与第二帧Frame-2。图16所示每一个小方块表示一个子像素。图16所示记号“+”表示该子像素的灰阶数据被加上第一值,而图16所示记号“-”表示该子像素的灰阶数据被减去第二值。在图16所示实施例中,斩波电路310可以将在第一帧Frame-1中的第1行、第4行、第5行与第8行的所有子像素的原灰阶数据各自加上所述第一值,以及将在此第一帧Frame-1中的第2行、第3行、第6行与第7行的所有子像素的原灰阶数据各自减去所述第二值。斩波电路310可以将在第二帧Frame-2中的第2行、第3行、第6行与第7行的所有子像素的原灰阶数据各自加上所述第一值,以及将在此第二帧Frame-2中的第1行、第4行、第5行与第8行的所有子像素的原灰阶数据各自减去所述第二值。
图17、图18与图19是依照本发明不同实施例所绘示在时间上相邻的两个帧的示意图。图17、图18与图19绘示了在时间上相邻的第一帧Frame-1与第二帧Frame-2。图17、图18与图19所示每一个小方块表示一个子像素。图17、图18与图19所示记号“+”表示该子像素的灰阶数据被加上第一值,而图17、图18与图19所示记号“-”表示该子像素的灰阶数据被减去第二值。
在一些实施例中,斩波电路310可以对时间上相连序的所有帧中原灰阶数据进行上述调整操作(加上第一值和/或减去第二值)。在另一些实施例中,斩波电路310可以对一部分帧的原灰阶数据进行上述调整操作,但是对另一部分帧的原灰阶数据不进行上述调整操作。
举例来说,图20是依照本发明又一实施例所绘示在时间上相邻的五个帧的示意图。图20绘示了在时间上相邻的第一帧Frame-1、第二帧Frame-2、第三帧Frame-3、第四帧Frame-4与第五帧Frame-5。图20所示每一个小方块表示一个子像素。图20所示记号“+”表示该子像素的灰阶数据被加上第一值,图20所示记号“-”表示该子像素的灰阶数据被减去第二值,而没记号的小方块表示该子像素的灰阶数据不会被调整。在图20所示实施例中,第一帧Frame-1与第二帧Frame-2进行了与图9相关说明相类似的调整操作,而第四帧Frame-4与第五帧Frame-5亦进行了所述调整操作,但是第三帧Frame-3没有进行所述调整操作。
在另一些实施例中,帧串流Din1包括在时间上(或在空间上)相邻的第一子像素、第二子像素、第三子像素与第四子像素。其中,斩波电路310可以将所述第一子像素的原灰阶数据加上第一值作为所述第一子像素的新灰阶数据,将所述第二子像素的原灰阶数据减去第二值作为所述第二子像素的新灰阶数据,将所述第三子像素的原灰阶数据作为所述第三子像素的新灰阶数据,以及将所述第四子像素的原灰阶数据作为所述第四子像素的新灰阶数据。
举例来说,图21是依照本发明再一实施例所绘示一个帧Frame-1的不同子像素的示意图。图21所示每一个小方块表示一个子像素。图21所示记号“+”表示该子像素的灰阶数据被加上第一值,图21所示记号“-”表示该子像素的灰阶数据被减去第二值,而没记号的小方块表示该子像素的灰阶数据不会被调整。在图21所示实施例中,斩波电路310可以将在帧Frame-1中的第1行与第5行的所有子像素的原灰阶数据各自加上所述第一值,斩波电路310可以将在此帧Frame-1中的第2行与第6行的所有子像素的原灰阶数据各自减去所述第二值,以及斩波电路310可以将在此帧Frame-1中的第3行、第4行、第7行与第8行的所有子像素的原灰阶数据作为新灰阶数据(亦即斩波电路310不调整这些子像素的灰阶数据)。
图22是依照本发明更一实施例所绘示一个帧Frame-1的不同子像素的示意图。图22所示每一个小方块表示一个子像素。图22所示记号“+”表示该子像素的灰阶数据被加上第一值,图22所示记号“-”表示该子像素的灰阶数据被减去第二值,而没记号的小方块表示该子像素的灰阶数据不会被调整。在图22所示实施例中,斩波电路310可以将在帧Frame-1中的第1列、第3列与第7列的所有子像素的原灰阶数据各自加上所述第一值,斩波电路310可以将在此帧Frame-1中的第4列与第6列的所有子像素的原灰阶数据各自减去所述第二值,以及斩波电路310可以将在此帧Frame-1中的第2列、第5列与第8列的所有子像素的原灰阶数据作为新灰阶数据(亦即斩波电路310不调整这些子像素的灰阶数据)。
值得注意的是,不论显示面板10是有机发光二极管(organic light emittingdiode,OLED)显示面板、液晶显示(liquid crystal display,LCD)面板或是其他显示面板,源极驱动器300皆可藉由人眼的视效平均特性而让源极驱动电路320的输出电压达到更好的线性特性。
以液晶显示面板为例,液晶的特性有极化问题。因此,一般源极驱动器需要对液晶显示面板进行极性转换来克服此极化问题。当正极性电压与参考电压(例如接地电压或共同电压VCOM)之间的电压差相同于负极性电压与参考电压之间的电压差时,所述正极性电压的灰阶是相同于所述负极性电压的灰阶。所以,源极驱动器可以进行所述极性转换的操作(在正极性电压与负极性电压之间切换),使得液晶不会极化。源极驱动器300可以将上述诸实施例的相关说明内容应用于正极性驱动以及负极性驱动。藉由人眼的视效平均特性,液晶显示面板的显示灰阶可以达到更好的线性特性。
图23绘示了图3所示源极运算放大器电路322所输出的驱动电压Vo的特性曲线示意图。图23所示横轴表示在帧串流Din2中的所述新灰阶数据的第二部分位Din2_2,而图23所示纵轴表示源极运算放大器电路322所输出的驱动电压Vo。图23所示特性曲线2301表示驱动电压Vo的理想特性曲线,而图23所示特性曲线2302表示驱动电压Vo的实际特性曲线。
为了方便说明,在图23所示实施例中,所述“第二部分位Din2_2”的位数量被假设为2。源极运算放大器电路322依据所述“第二部分位Din2_2”而内插出驱动电压Vo。如图23,当第二部分位Din2_2为“00”时,理想输出Vo的电平如点P0与点N0所示。当第二部分位Din2_2为“01”时,理想输出Vo的电平如点P1’与点N1’所示。当第二部分位Din2_2为“10”时,理想输出Vo的电平如点P2与点N2所示。因为源极运算放大器电路322的非线性特性,导致当第二部分位Din2_2为“01”时,实际输出Vo的电平为点P1与点N1。此时,源极驱动器300可以上述诸实施例的相关说明内容应用于正极性驱动以及负极性驱动,来达到视效平均后的线性化。
举例来说,将点P1的第二部分位Din2_2(即“01”)加1,使第二部分位Din2_2变成“10”,做为点P2的输出Vo。此外,将点N1的第二部分位Din2_2(即“01”)减1,使第二部分位Din2_2变成“00”,做为点N0的输出Vo。因为正极性电压与负极性电压具有正负对称的特性(亦即“点P2”的亮度等于“点N2”的亮度),所以由点P0(相当于点N0)与点P2的输出Vo藉由时间与空间视效平均后,即可以得到点P1’的输出Vo。由点N0与点N2的输出Vo藉由时间与空间视效平均后,即可以得到点N1’的输出Vo。
将点P1的第二部分位Din2_2(即“01”)加1,使第二部分位Din2_2变“10”,做为点P2的输出Vo。此外,将点P1的第二部分位Din2_2(即“01”)减1,使第二部分位Din2_2变成“00”,做为点P0的输出Vo。所以由点P0与点P2的输出Vo藉由时间(Frame)与空间(Line/Column)视效平均后,即可以得到点P1’的输出Vo。
将点N1的第二部分位Din2_2(即“01”)加1,使第二部分位Din2_2变成“10”,做为点N2的输出Vo。此外,将点N1的第二部分位Din2_2(即“01”)减1,使第二部分位Din2_2变成“00”,做为点N0的输出Vo。所以由点N0与点N2的输出Vo藉由时间(Frame)与空间(Line/Column)视效平均后,即可以得到N1’点的输出Vo。
因此,由这个实施例说明,不论应用在OLED或LCD,皆可藉由本发明来让源极运算放大器电路322的输出电压藉由视效平均达到更好的线性特性。
依照不同的设计需求,上述斩波电路310的方块的实现方式可以是硬件(hardware)、固件(firmware)、软件(software,即程序)或是前述三者中的多者的组合形式。
以硬件形式而言,上述斩波电路310的方块可以实现于集成电路(integratedcircuit)上的逻辑电路。上述斩波电路310的相关功能可以利用硬件描述语言(hardwaredescription languages,例如Verilog HDL或VHDL)或其他合适的编程语言来实现为硬件。举例来说,上述斩波电路310的相关功能可以被实现于一或多个控制器、微控制器、微处理器、特殊应用集成电路(Application-specific integrated circuit,ASIC)、数字信号处理器(digital signal processor,DSP)、现场可编程逻辑门阵列(Field ProgrammableGate Array,FPGA)和/或其他处理单元中的各种逻辑区块、模块和电路。
以软件形式和/或固件形式而言,上述斩波电路310的相关功能可以被实现为编程码(programming codes)。例如,利用一般的编程语言(programming languages,例如C、C++或组合语言)或其他合适的编程语言来实现上述斩波电路310。所述编程码可以被记录/存放在记录介质中,所述记录介质中例如包括只读存储器(Read Only Memory,ROM)、存储装置和/或随机存取存储器(Random Access Memory,RAM)。中央处理器(Central ProcessingUnit,CPU)、控制器、微控制器或微处理器可以从所述记录介质中读取并执行所述编程码,从而达成相关功能。作为所述记录介质,可使用“非临时的计算机可读取介质(non-transitory computer readable medium)”,例如可使用带(tape)、碟(disk)、卡(card)、半导体存储器、可编程设计的逻辑电路等。
综上所述,本发明诸实施例所述源极驱动器300及其操作方法分别对在时间上(和/或是在空间上)相邻的两组灰阶数据分别进行调增与调减,以便补偿源极驱动电路320所造成非线性误差。在视觉效果上,所述非线性误差可以被有效补偿,因此所述源极驱动器300可以改善面板显示质量。
虽然本发明已以实施例公开如上,然其并非用以限定本发明,本领域技术人员在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视所附权利要求书界定范围为准。
Claims (32)
1.一种源极驱动器,其特征在于,该源极驱动器包括:
斩波电路,用以接收帧串流,其中该帧串流包括第一子像素的原灰阶数据与第二子像素的原灰阶数据,该第一子像素与该第二子像素分别是在第一帧与第二帧中相同位置的两个子像素或分别是在相同帧中位置相邻的两个子像素,该斩波电路还用以将该第一子像素的该原灰阶数据加上第一值作为该第一子像素的新灰阶数据,以及将该第二子像素的该原灰阶数据减去第二值作为该第二子像素的新灰阶数据,其中该第一值与该第二值均为正值或均为负值;以及
源极驱动电路,包括:
数字模拟转换电路,具有输入端耦接至该斩波电路的输出端,用以将该第一子像素的该新灰阶数据的第一部分位转换为第一高电压与第一低电压,以及将该第二子像素的该新灰阶数据的第一部分位转换为第二高电压与第二低电压,其中,该第一高电压、该第一低电压、该第二高电压和该第二低电压位于无电压极性区分的电压范围;以及
源极运算放大器电路,耦接至该数字模拟转换电路,用以依据该第一高电压与该第一低电压去获得该第一子像素的该第一驱动电压,以及依据该第二高电压与该第二低电压去获得该第二子像素的该第二驱动电压,其中,该第一驱动电压与该第二驱动电压位于该无电压极性区分的电压范围。
2.如权利要求1所述的源极驱动器,其特征在于,当该第一子像素与该第二子像素分别是在相同帧中位置相邻的两个子像素,该第一子像素与该第二子像素之间还存在至少一个子像素。
3.如权利要求1所述的源极驱动器,其特征在于,该第一子像素在该第一帧中,该第二子像素在该第二帧中,第三子像素在第三帧中,第四子像素在第四帧中,该第一帧、该第二帧、该第三帧与该第四帧在时间上相邻,该第一子像素、该第二子像素、该第三子像素与该第四子像素在空间上位于相同位置,该斩波电路将该第三子像素的一原灰阶数据加上第三值作为该第三子像素的新灰阶数据,以及该斩波电路将该第四子像素的原灰阶数据减去第四值作为该第四子像素的新灰阶数据,其中该第三值与该第四值均为正值。
4.如权利要求1所述的源极驱动器,其特征在于,该第一子像素在该第一帧中,该第二子像素在该第二帧中,第三子像素在第三帧中,第四子像素在第四帧中,该第一帧、该第二帧、该第三帧与该第四帧在时间上相邻,该第一子像素、该第二子像素、该第三子像素与该第四子像素在空间上位于相同位置,该斩波电路将该第三子像素的原灰阶数据减去第三值作为该第三子像素的新灰阶数据,以及该斩波电路将该第四子像素的原灰阶数据加上第四值作为该第四子像素的新灰阶数据,其中该第三值与该第四值均为正值。
5.如权利要求1所述的源极驱动器,其特征在于,当该第一子像素与该第二子像素分别是在该第一帧中位置相邻的两个子像素,第三子像素与第四子像素位于第二帧中,该第一帧与该第二帧在时间上相邻,该第一子像素与该第三子像素在空间上具有相同位置,且该第二子像素与该第四子像素在空间上具有相同位置,该斩波电路将该第三子像素的原灰阶数据加上第三值作为该第三子像素的新灰阶数据,以及该斩波电路将该第四子像素的原灰阶数据减去第四值作为该第四子像素的新灰阶数据,其中该第三值与该第四值均为正值。
6.如权利要求1所述的源极驱动器,其特征在于,该当该第一子像素与该第二子像素分别是在该第一帧中位置相邻的两个子像素,第三子像素与第四子像素位于第二帧中,该第一帧与该第二帧在时间上相邻,该第一子像素与该第三子像素在空间上具有相同位置,该第二子像素与该第四子像素在空间上具有相同位置,该斩波电路将该第三子像素的原灰阶数据减去第三值作为该第三子像素的新灰阶数据,以及该斩波电路将该第四子像素的原灰阶数据加上第四值作为该第四子像素的新灰阶数据,其中该第三值与该第四值均为正值。
7.如权利要求1所述的源极驱动器,其特征在于,该源极运算放大器电路用以依据该第一子像素的该新灰阶数据的第二部分位而藉由内插该第一高电压与该第一低电压来产生该第一驱动电压,以及还用以依据该第二子像素的该新灰阶数据的第二部分位而藉由内插该第二高电压与该第二低电压来产生该第二驱动电压。
8.如权利要求7所述的源极驱动器,其特征在于,该第一子像素与该第二子像素中的任一个的该新灰阶数据的该第二部分位的位数量为n,以及该第一值与该第二值为2(n-2)。
9.如权利要求1所述的源极驱动器,其特征在于,该第一值等于该第二值。
10.如权利要求1所述的源极驱动器,其特征在于,该第一值不等于该第二值。
11.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在第一帧中的所有子像素的原灰阶数据各自加上该第一值作为在该第一帧中的这些子像素的新灰阶数据,以及该斩波电路将在第二帧中的所有子像素的原灰阶数据各自减去该第二值作为在该第二帧中的这些子像素的新灰阶数据。
12.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的奇数行与偶数行其中一个的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的奇数与偶数行其中另一个的所有子像素的原灰阶数据各自减去该第二值。
13.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的第4i-3行与第4i-2行的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的第4i-1行与第4i行的所有子像素的原灰阶数据各自减去该第二值,其中i为正整数。
14.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的第4i-3行与第4i行的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的第4i-1行与第4i-2行的所有子像素的原灰阶数据各自减去该第二值,其中i为正整数。
15.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的第8i-7行、第8i-4行、第8i-2行与第8i-1行的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的第8i-6行、第8i-5行、第8i-3行与第8i行的所有子像素的原灰阶数据各自减去该第二值,其中i为正整数。
16.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的第6i-5列、第6i-4列与第6i-3列的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的第6i-2列、第6i-1列与第6i列的所有子像素的原灰阶数据各自减去该第二值,其中i为正整数。
17.如权利要求1所述的源极驱动器,其特征在于,该斩波电路将在相同帧中的第8i-7列、第8i-4列、第8i-2列与第8i-1列的所有子像素的原灰阶数据各自加上该第一值,以及该斩波电路将在该相同帧中的第8i-6列、第8i-5列、第8i-3列与第8i列的所有子像素的原灰阶数据各自减去该第二值,其中i为正整数。
18.如权利要求1所述的源极驱动器,其特征在于,该帧串流还包括第三子像素与第四子像素,该第三子像素与该第四子像素分别是在不同的两帧中相同位置的两个子像素或分别是在相同帧中位置相邻的两个子像素,该斩波电路将该第三子像素的原灰阶数据作为该第三子像素的新灰阶数据以及将该第四子像素的原灰阶数据作为该第四子像素的新灰阶数据。
19.如权利要求1所述的源极驱动器,其特征在于,该源极运算放大器电路包括差动差分放大器。
20.一种源极驱动器的操作方法,其特征在于,该操作方法包括:
由斩波电路接收帧串流,其中该帧串流包括第一子像素的原灰阶数据与第二子像素的原灰阶数据,该第一子像素与该第二子像素分别是在第一帧与第二帧中相同位置的两个子像素或分别是在相同帧中位置相邻的两个子像素;
由该斩波电路将该第一子像素的该原灰阶数据加上第一值作为该第一子像素的新灰阶数据,以及将该第二子像素的该原灰阶数据减去第二值作为该第二子像素的新灰阶数据,其中该第一值与该第二值均为正值或均为负值;
由该源极驱动电路中的数字模拟转换电路将该第一子像素的该新灰阶数据的第一部分位转换为第一高电压与第一低电压,以及将该第二子像素的该新灰阶数据的第一部分位转换为第二高电压与第二低电压,其中,该第一高电压、该第一低电压、该第二高电压和该第二低电压位于无电压极性区分的电压范围;以及
由该源极驱动电路中的源极运算放大器电路依据该第一高电压与该第一低电压去获得该第一子像素的该第一驱动电压,以及依据该第二高电压与该第二低电压去获得该第二子像素的该第二驱动电压,其中,该第一驱动电压與该第二驱动电压位于该无电压极性区分的电压范围。
21.如权利要求20所述的操作方法,其特征在于,当该第一子像素与该第二子像素分别是在相同帧中位置相邻的两个子像素,该第一子像素与该第二子像素之间还存在至少一个子像素。
22.如权利要求20所述的操作方法,其特征在于,该第一子像素在该第一帧中,该第二子像素在该第二帧中,第三子像素在第三帧中,第四子像素在第四帧中,该第一帧、该第二帧、该第三帧与该第四帧在时间上相邻,该第一子像素、该第二子像素、该第三子像素与该第四子像素在空间上位于相同位置,该操作方法还包括:
由该斩波电路将该第三子像素的原灰阶数据加上第三值作为该第三子像素的新灰阶数据,其中该第三值为正值;以及
由该斩波电路将该第四子像素的原灰阶数据减去第四值作为该第四子像素的新灰阶数据,其中该第四值为正值。
23.如权利要求20所述的操作方法,其特征在于,该第一子像素在该第一帧中,该第二子像素在该第二帧中,第三子像素在第三帧中,第四子像素在第四帧中,该第一帧、该第二帧、该第三帧与该第四帧在时间上相邻,该第一子像素、该第二子像素、该第三子像素与该第四子像素在空间上位于相同位置,该操作方法还包括:
由该斩波电路将该第三子像素的原灰阶数据减去第三值作为该第三子像素的新灰阶数据,其中该第三值为正值;以及
由该斩波电路将该第四子像素的原灰阶数据加上第四值作为该第四子像素的新灰阶数据,其中该第四值为正值。
24.如权利要求20所述的操作方法,其特征在于,当该第一子像素与该第二子像素分别是在该第一帧中位置相邻的两个子像素,第三子像素与第四子像素位于第二帧中,该第一帧与该第二帧在时间上相邻,该第一子像素与该第三子像素在空间上具有相同位置,且该第二子像素与该第四子像素在空间上具有相同位置,该操作方法还包括:
由该斩波电路将该第三子像素的原灰阶数据加上第三值作为该第三子像素的新灰阶数据,其中该第三值为正值;以及
由该斩波电路将该第四子像素的原灰阶数据减去第四值作为该第四子像素的新灰阶数据,其中该第四值为正值。
25.如权利要求20所述的操作方法,其特征在于,当该第一子像素与该第二子像素分别是在该第一帧中位置相邻的两个子像素,第三子像素与第四子像素位于第二帧中,该第一帧与该第二帧在时间上相邻,且该第一子像素与该第三子像素在空间上具有相同位置,该第二子像素与该第四子像素在空间上具有相同位置,该操作方法还包括:
由该斩波电路将该第三子像素的原灰阶数据减去第三值作为该第三子像素的新灰阶数据,其中该第三值为正值;以及
由该斩波电路将该第四子像素的原灰阶数据加上第四值作为该第四子像素的新灰阶数据,其中该第四值为正值。
26.如权利要求20所述的操作方法,其特征在于,该源极运算放大器电路用以依据该第一子像素的该新灰阶数据的第二部分位而藉由内插该第一高电压与该第一低电压来产生该第一驱动电压,以及还用以依据该第二子像素的该新灰阶数据的第二部分位而藉由内插该第二高电压与该第二低电压来产生该第二驱动电压。
27.如权利要求26所述的操作方法,其特征在于,该第一子像素与该第二子像素中的任一个的该新灰阶数据的该第二部分位的位数量为n,以及该第一值与该第二值为2(n-2)。
28.如权利要求20所述的操作方法,其特征在于,该第一值等于该第二值。
29.如权利要求20所述的操作方法,其特征在于,该第一值不等于该第二值。
30.如权利要求20所述的操作方法,其特征在于,该操作方法还包括:
由该斩波电路将在第一帧中的所有子像素的原灰阶数据各自加上该第一值作为在该第一帧中的这些子像素的新灰阶数据;以及
由该斩波电路将在第二帧中的所有子像素的原灰阶数据各自减去该第二值作为在该第二帧中的这些子像素的新灰阶数据。
31.如权利要求20所述的操作方法,其特征在于,该操作方法还包括:
由该斩波电路将在相同帧中的奇数行与偶数行其中一个的所有子像素的原灰阶数据各自加上该第一值;以及
由该斩波电路将在该相同帧中的奇数与偶数行其中另一个的所有子像素的原灰阶数据各自减去该第二值。
32.如权利要求20所述的操作方法,其特征在于,该帧串流还包括第三子像素与第四子像素,该第三子像素与该第四子像素分别是在不同的两帧中相同位置的两个子像素或分别是在相同帧中位置相邻的两个子像素,其中,该操作方法还包括:
由该斩波电路将该第三子像素的原灰阶数据作为该第三子像素的新灰阶数据以及将该第四子像素的原灰阶数据作为该第四子像素的新灰阶数据。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201862618590P | 2018-01-17 | 2018-01-17 | |
US62/618,590 | 2018-01-17 | ||
US16/247,595 | 2019-01-15 | ||
US16/247,595 US10755655B2 (en) | 2018-01-17 | 2019-01-15 | Source driver and operation method for improving display quality |
CN201910044356.8A CN110047439A (zh) | 2018-01-17 | 2019-01-17 | 源极驱动器及其操作方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910044356.8A Division CN110047439A (zh) | 2018-01-17 | 2019-01-17 | 源极驱动器及其操作方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116682381A true CN116682381A (zh) | 2023-09-01 |
Family
ID=67214124
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910044356.8A Pending CN110047439A (zh) | 2018-01-17 | 2019-01-17 | 源极驱动器及其操作方法 |
CN202310852872.XA Pending CN116682381A (zh) | 2018-01-17 | 2019-01-17 | 源极驱动器及其操作方法 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910044356.8A Pending CN110047439A (zh) | 2018-01-17 | 2019-01-17 | 源极驱动器及其操作方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10755655B2 (zh) |
CN (2) | CN110047439A (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113160767B (zh) * | 2021-04-13 | 2022-11-01 | 惠州市华星光电技术有限公司 | 显示补偿方法及装置、显示面板 |
CN115812237A (zh) * | 2021-04-25 | 2023-03-17 | 京东方科技集团股份有限公司 | 源极驱动电路、显示装置和数据驱动方法 |
CN113628578B (zh) * | 2021-10-13 | 2021-12-31 | 常州欣盛半导体技术股份有限公司 | 源极驱动器 |
TW202406325A (zh) * | 2022-07-27 | 2024-02-01 | 睿生光電股份有限公司 | 偵測裝置的影像訊號調整方法 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100806901B1 (ko) | 2001-09-03 | 2008-02-22 | 삼성전자주식회사 | 광시야각 모드용 액정 표시 장치와 이의 구동 방법 |
JP4100407B2 (ja) | 2004-12-16 | 2008-06-11 | 日本電気株式会社 | 出力回路及びデジタルアナログ回路並びに表示装置 |
KR100674999B1 (ko) | 2005-11-25 | 2007-01-29 | 삼성전자주식회사 | 디스플레이 장치에서 오프셋 제거 기능을 가지는 소스드라이버 및 디스플레이 장치의 소스 라인 구동 방법 |
JP4797734B2 (ja) | 2006-03-23 | 2011-10-19 | 日本電気株式会社 | 差動増幅器とデジタル・アナログ変換器、並びに表示装置 |
JP4198720B2 (ja) | 2006-05-17 | 2008-12-17 | Necエレクトロニクス株式会社 | 表示装置、表示パネルドライバ、及び表示パネルの駆動方法 |
KR101263510B1 (ko) | 2006-06-30 | 2013-05-13 | 엘지디스플레이 주식회사 | 감마 보정 가능한 액정 표시 장치 |
CN101303834B (zh) | 2007-05-08 | 2011-01-19 | 瑞鼎科技股份有限公司 | 数字模拟转换器 |
KR101640448B1 (ko) | 2008-12-05 | 2016-07-19 | 삼성전자주식회사 | 디지털-아날로그 변환 회로 및 이를 포함하는 컬럼 드라이버 |
KR101323090B1 (ko) | 2009-03-11 | 2013-10-29 | 엘지디스플레이 주식회사 | 액정표시장치와 그 구동방법 |
TWI467538B (zh) | 2012-07-05 | 2015-01-01 | Novatek Microelectronics Corp | 驅動電壓產生器及其數位類比轉換器 |
JP2014029428A (ja) * | 2012-07-31 | 2014-02-13 | Sony Corp | 信号処理回路、表示装置、電子機器および信号処理方法 |
TWI597711B (zh) | 2015-05-15 | 2017-09-01 | 瑞鼎科技股份有限公司 | 源極驅動器及其運作方法 |
-
2019
- 2019-01-15 US US16/247,595 patent/US10755655B2/en active Active
- 2019-01-17 CN CN201910044356.8A patent/CN110047439A/zh active Pending
- 2019-01-17 CN CN202310852872.XA patent/CN116682381A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
US20190221175A1 (en) | 2019-07-18 |
US10755655B2 (en) | 2020-08-25 |
CN110047439A (zh) | 2019-07-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN116682381A (zh) | 源极驱动器及其操作方法 | |
US7750900B2 (en) | Digital-to-analog converting circuit and display device using same | |
US7511694B2 (en) | Source driver that generates from image data an interpolated output signal for use by a flat panel display and methods thereof | |
CN107452354B (zh) | 一种灰阶控制电路、显示驱动电路及显示装置 | |
KR101472063B1 (ko) | 표시 패널을 구동하기 위한 데이터 생성 방법과, 이를수행하기 위한 데이터 구동회로 및 이 데이터 구동회로를포함하는 표시 장치 | |
CN108305578B (zh) | 用于子像素渲染以及显示驱动器的系统和方法 | |
US9013517B2 (en) | Liquid crystal display device | |
KR20120005813A (ko) | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 | |
JP4611942B2 (ja) | データ伝送装置及び伝送方法と、これを用いた画像表示装置の駆動装置及び駆動方法 | |
KR20080042433A (ko) | 표시 장치 및 그 구동 장치 | |
US6844839B2 (en) | Reference voltage generating circuit for liquid crystal display | |
US10984739B2 (en) | Ghost relieving circuit for display panel, display panel and ghost relieving method for display panel | |
KR20160055620A (ko) | 표시 패널의 구동 방법 및 이를 수행하는 표시 장치 | |
US10818258B2 (en) | Liquid crystal display device | |
KR20110024993A (ko) | 액정 표시장치의 구동장치와 그 구동방법 | |
CN110660369B (zh) | 显示驱动方法、源极驱动电路、驱动芯片以及显示装置 | |
KR102315192B1 (ko) | 표시 장치 및 이의 구동 방법 | |
CN110827733A (zh) | 用于显示面板的显示方法与显示设备 | |
JP2009288526A (ja) | Da変換回路、液晶駆動回路、液晶表示装置、およびda変換回路の設計方法 | |
KR20060067290A (ko) | 표시 장치 및 그 구동 방법 | |
JP2019028291A (ja) | 表示ドライバー、表示コントローラー、電気光学装置及び電子機器 | |
US20080246718A1 (en) | Liquid crystal display device | |
KR100686680B1 (ko) | 액정표시장치 및 그 처리방법 | |
KR100945584B1 (ko) | 액정 표시 장치의 구동 장치 | |
KR101165468B1 (ko) | 액정표시장치 및 그의 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |