CN116631340A - 像素单元、显示面板、像素单元的补偿方法及装置 - Google Patents

像素单元、显示面板、像素单元的补偿方法及装置 Download PDF

Info

Publication number
CN116631340A
CN116631340A CN202210125504.0A CN202210125504A CN116631340A CN 116631340 A CN116631340 A CN 116631340A CN 202210125504 A CN202210125504 A CN 202210125504A CN 116631340 A CN116631340 A CN 116631340A
Authority
CN
China
Prior art keywords
circuit
signal
pixel
row
compensation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210125504.0A
Other languages
English (en)
Inventor
张衎
翟东
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Xiaomi Mobile Software Co Ltd
Original Assignee
Beijing Xiaomi Mobile Software Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Xiaomi Mobile Software Co Ltd filed Critical Beijing Xiaomi Mobile Software Co Ltd
Priority to CN202210125504.0A priority Critical patent/CN116631340A/zh
Priority to PCT/CN2022/090804 priority patent/WO2023151194A1/zh
Publication of CN116631340A publication Critical patent/CN116631340A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本公开是关于一种像素单元、显示面板、像素单元的补偿方法及装置,所述像素单元,包括:发光电路;驱动电路,与所述发光电路连接;数据写入电路,与所述驱动电路连接;第一初始化电路,与所述驱动电路连接;补偿控制电路,包括:第一线路,连接第一电源端和所述驱动电路的输入端;第二线路,连接第二信号端和所述驱动电路的输入端;其中,所述第一线路和所述第二线路的通断状态相反;控制电路,分别与第一线路和第二线路连接,用于在数据写入电路将所述第一数据信号写入所述驱动电路之前,控制导通第一线路,由所述第一电源端输出的第一电源信号对所述驱动电路的电压降进行补偿。

Description

像素单元、显示面板、像素单元的补偿方法及装置
技术领域
本公开涉及一种显示技术领域,尤其涉及一种像素单元、显示面板、像素单元的补偿方法、装置及存储介质。
背景技术
有机发光二极管(Organic Light-Emitting Doide,OLED)显示面板由于具备色域广、对比度高和可柔性弯曲等特征,逐渐替代液晶(Liquid Crystal Display,LCD)显示面板。
由于OLED显示面板是依靠电流驱动,而OLED显示面板内像素单元接收的ELVDD信号的信号衰减对OLED显示面板的色度、亮度准确性影响较大。
相关技术中通常采用补偿算法对OLED面板进行补偿,但这种补偿方式只能对显示面板整体进行补偿,容易导致显示面板的峰值亮度降低。
发明内容
为克服相关技术中存在的问题,本公开提供一种像素单元、显示面板、像素单元的补偿方法、装置及存储介质。
根据本公开实施例的第一方面,提供一种像素单元,包括:
发光电路;
驱动电路,与所述发光电路连接,用于向所述发光电路输出驱动电信号,驱动所述发光电路发光;
数据写入电路,与所述驱动电路连接,用于接收第一数据信号和扫描信号,根据所述扫描信号将所述第一数据信号写入所述驱动电路;
第一初始化电路,与所述驱动电路连接,用于对所述驱动电路的输入端的电位进行初始化;
补偿控制电路,包括:
第一线路,连接第一电源端和所述驱动电路的输入端;
第二线路,连接第二信号端和所述驱动电路的输入端;其中,所述第一线路和所述第二线路的通断状态相反;
控制电路,分别与第一线路和第二线路连接,用于在数据写入电路将所述第一数据信号写入所述驱动电路之前,控制导通第一线路,由所述第一电源端输出的第一电源信号对所述驱动电路的电压降进行补偿。
可选地,所述第一线路具有第一开关管,其中,所述第一开关管的受控端与所述控制电路连接,所述第一开关管的输入端和输出端连接在所述第一线路上;
所述第二线路具有第二开关管,其中,所述第二开关管的受控端与所述控制电路连接,所述第二开关管的输入端和输出端连接在所述第二线路上;
所述控制电路向所述第一开关管和所述第二开关管输出的第一补偿信号,所述第一开关管导通,所述第二开关管断开;
所述控制电路向所述第一开关管和所述第二开关管输出的第二补偿信号,所述第一开关管断开,所述第二开关管导通。
可选地,所述控制电路,包括:
阵列基板行驱动(Gate Driver on Array,GOA)单元,至少包括:
第一控制电路,输入端分别与恒压高电位端、恒压低电位端连接,输出端与所述数据写入电路连接,用于在级联的上一级GOA单元输出的扫描信号的控制下,向所述数据写入电路输出所述扫描信号;
第二控制电路,输入端分别与所述恒压高电压和第一控制端连接,输出端与所述第一线路和所述第二线路连接,用于在级联的上一级GOA单元输出的扫描信号的控制下,基于所述第一控制端输出的第一电信号,向所述第一线路和所述第二线路输出所述第一补偿信号或所述第二补偿信号。
可选地,所述驱动电路,包括:
驱动晶体管,输入端分别与所述第一线路的输出端、所述第二线路的输出端连接,输出端与所述发光电路的输入端连接;
第一电容,第一端与所述数据写入电路的输出端连接,第二端与所述驱动晶体管的受控端连接;
第二电容,第一端与所述驱动晶体管的受控端连接,第二端与所述第一电源端连接;
第三开关管,连接在所述驱动晶体管的受控端和输出端之间;所述受控端与第二控制端连接。
可选地,所述发光电路,包括:
发光元件;
第二初始化电路,包括:第四开关管,连接在所述发光元件的输入端与初始电源之间;所述第四开关管的受控端与第二控制端连接;
发光控制电路,包括:第五开关管,连接在所述驱动电路的输出端与所述发光元件的输入端之间,所述第五开关管的受控端与发光控制端连接。
根据本公开实施例的第二方面,提供一种显示面板,包括:
多个如本公开实施例第一方面所述的像素单元;且多个所述像素单元呈矩阵排列。
根据本公开实施例的第三方面,提供一种像素单元的补偿方法,应用于本公开实施例第二方面所述的显示面板,包括:
获取显示面板内一帧待显示画面中待补偿的目标像素行;
确定显示面板内待写入第一数据信号的第n行像素单元是否为所述待补偿的目标像素行;其中,所述n为小于或等于N的正整数,所述N为所述显示面板的像素阵列的行数;
若所述第n行像素单元为所述待补偿的目标像素行,利用补偿控制电路对所述第n行像素单元的电压降进行补偿。
可选地,所述利用补偿控制电路对所述第n行像素单元的电压降进行补偿,包括:
在所述第n行像素单元的数据写入电路将所述第一数据信号写入驱动电路之前,利用控制电路控制导通第一线路,由第一电源端输出的第一电源信号对所述驱动电路的电压降进行补偿。
可选地,所述利用控制电路控制导通第一线路,由第一电源端对所述驱动电路的电压降进行补偿,包括:
控制第一控制端输出第一预设值的第一电信号,GOA单元的第二控制电路在级联的上一级GOA单元输出的扫描信号的控制下,向第一开关管和第二开关管输出第一补偿信号;
在所述第一补偿信号的控制下,所述第一开关管导通,所述第二开关管断开,利用所述第一电源端输出的第一电源信号,对所述驱动电路的电压降进行补偿。
可选地,所述利用补偿控制电路对所述第n行像素单元的电压降进行补偿,包括:
确定所述第n行像素单元接收到的第一电源端输出的第一电源信号的衰减量;
基于所述第一电源信号的衰减量,对第二信号源输出的第二数据信号进行补偿;
在所述第n行像素单元的数据写入电路将所述第一数据信号写入驱动电路之前,利用控制电路控制导通第二线路,由补偿后的第二数据信号对所述驱动电路的电压降进行补偿。
可选地,所述确定所述第n行像素单元接收到的第一电源端输出的第一电源信号的衰减量,包括:
获取显示面板的像素阵列内的第一行像素单元接收的所述第一电源端输出的第一电源信号和第N行像素单元接收的所述第一电源端输出的第一电源信号;
根据所述第一电源端的预设信号值与所述第一行像素单元的第一电源信号的信号值、所述第N行像素单元的第一电源信号的信号值之间的差值,分别确定所述第一行像素单元的第一电源信号的第一衰减量和所述第N行像素单元的第一电源信号的第二衰减量;
根据所述第一衰减量和所述第二衰减量,以及所述第n行像素单元在所述像素阵列内的位置,确定所述第n行像素单元接收的所述第一电源端输出的第一电源信号的衰减量;其中,第一电源信号的信号值在所述像素阵列内呈逐行线性衰减。
可选地,所述获取显示面板内一帧待显示画面中待补偿的目标像素行,包括:
获取一帧待显示画面内每一行像素单元的第一数据信号;
基于所述第一数据信号的直方图,将第一数据信号之间的信号差值小于预设差值的像素行确定为待补偿的目标像素行。
可选地,所述确定显示面板内待写入第一数据信号的第n行像素单元是否为所述待补偿的目标像素行,包括:
获取帧同步信号和行同步信号;
基于所述帧同步信号和行同步信号,确定所述显示面板内待写入第一数据信号的第n行像素单元;
基于所述目标像素行在像素阵列内的位置,确定所述第n行像素单元是否为所述待补偿的目标像素行。
根据本公开实施例的第四方面,提供一种像素单元的补偿装置,应用于本公开实施例第二方面所述的显示面板,包括:
获取模块,用于获取显示面板内一帧待显示画面中待补偿的目标像素行;
确定模块,用于确定显示面板内待写入第一数据信号的第n行像素单元是否为所述待补偿的目标像素行;其中,所述n为小于或等于N的正整数,所述N为所述显示面板的像素阵列的行数;
补偿模块,用于若所述第n行像素单元为所述待补偿的目标像素行,利用补偿控制电路对所述第n行像素单元的电压降进行补偿。
可选地,所述补偿模块,用于:
在所述第n行像素单元的数据写入电路将所述第一数据信号写入驱动电路之前,利用控制电路控制导通第一线路,由第一电源端输出的第一电源信号对所述驱动电路的电压降进行补偿。
可选地,所述补偿模块,用于:
控制第一控制端输出第一预设值的第一电信号,GOA单元的第二控制电路在级联的上一级GOA单元输出的扫描信号的控制下,向第一开关管和第二开关管输出第一补偿信号;
在所述第一补偿信号的控制下,所述第一开关管导通,所述第二开关管断开,利用所述第一电源端输出的第一电源信号,对所述驱动电路的电压降进行补偿。
可选地,所述补偿模块,用于:
确定所述第n行像素单元接收到的第一电源端输出的第一电源信号的衰减量;
基于所述第一电源信号的衰减量,对第二信号源输出的第二数据信号进行补偿;
在所述第n行像素单元的数据写入电路将所述第一数据信号写入驱动电路之前,利用控制电路控制导通第二线路,由补偿后的第二数据信号对所述驱动电路的电压降进行补偿。
可选地,所述补偿模块,用于:
获取显示面板的像素阵列内的第一行像素单元接收的所述第一电源端输出的第一电源信号和第N行像素单元接收的所述第一电源端输出的第一电源信号;
根据所述第一电源端的预设信号值与所述第一行像素单元的第一电源信号的信号值、所述第N行像素单元的第一电源信号的信号值之间的差值,分别确定所述第一行像素单元的第一电源信号的第一衰减量和所述第N行像素单元的第一电源信号的第二衰减量;
根据所述第一衰减量和所述第二衰减量,以及所述第n行像素单元在所述像素阵列内的位置,确定所述第n行像素单元接收的所述第一电源端输出的第一电源信号的衰减量;其中,第一电源信号的信号值在所述像素阵列内呈逐行线性衰减。
可选地,所述获取模块,用于:
获取一帧待显示画面内每一行像素单元的第一数据信号;
基于所述第一数据信号的直方图,将第一数据信号之间的信号差值小于预设差值的像素行确定为待补偿的目标像素行。
可选地,所述确定模块,用于:
获取帧同步信号和行同步信号;
基于所述帧同步信号和行同步信号,确定所述显示面板内待写入第一数据信号的第n行像素单元;
基于所述目标像素行在像素阵列内的位置,确定所述第n行像素单元是否为所述待补偿的目标像素行。
根据本公开实施例的第五方面,提供一种像素单元的补偿装置,包括:
处理器;
用于存储可执行指令的存储器;
其中,所述处理器被配置为:执行所述存储器中存储的可执行指令时,实现上述第三方面中所述的像素单元的补偿方法。
根据本公开实施例的第四方面,提供一种可读存储介质,包括:
当所述存储介质中的指令由像素单元的补偿装置的处理器执行时,使得像素单元的补偿装置的处理器能够执行如上述第三方面中所述的像素单元的补偿方法。
本公开的实施例提供的技术方案可以包括以下有益效果:
本公开实施例通过在像素单元内设置第一线路和第二线路,第一线路连接在连接第一电源端和所述驱动电路的输入端;第二线路连接在第二信号端和所述驱动电路的输入端;并利用控制电路控制第一线路和第二线路的通断状态,以打开或关闭对该像素单元的电压降补偿,从而既能够对显示面板内的像素单元进行电压降补偿,提升亮度均一性;又能够实现对显示面板的一部分像素行进行电压降补偿,对另一部分像素行不进行电压降补偿,提高显示面板的峰值亮度。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本发明的实施例,并与说明书一起用于解释本发明的原理。
图1是相关技术中显示面板及像素单元的结构示意图。
图2是第一电源信号对显示面板内像素单元的Gamma亮度的影响示意图。
图3是第一电源信号对不同loading下色度的影响示意图。
图4是相关技术中补偿算法的操作界面示意图。
图5是根据一示例性实施例示出的一种像素单元的电路结构示意图一。
图6是根据一示例性实施例示出的一种像素单元的电路结构示意图二。
图7是根据一示例性实施例示出的一种像素单元的补偿方法的流程示意图一。
图8是根据一示例性实施例示出的一种像素单元的电路结构示意图三。
图9是根据一示例性实施例示出的一种初始化阶段像素单元内各个晶体管的通断示意图。
图10是根据一示例性实施例示出的一种初始化阶段像素单元接收信号的时序变化示意图。
图11是根据一示例性实施例示出的一种电压降补偿关闭情况下补偿阶段像素单元内各个晶体管的通断示意图。
图12是根据一示例性实施例示出的一种电压降补偿关闭情况下补偿阶段像素单元接收信号的时序变化示意图。
图13是根据一示例性实施例示出的一种电压降补偿开启情况下补偿阶段像素单元内各个晶体管的通断示意图。
图14是根据一示例性实施例示出的一种电压降补偿开启情况下补偿阶段像素单元接收信号的时序变化示意图。
图15是根据一示例性实施例示出的一种数据写入阶段像素单元内各个晶体管的通断示意图。
图16是根据一示例性实施例示出的一种数据写入阶段像素单元接收信号的时序变化示意图。
图17是根据一示例性实施例示出的一种发光阶段像素单元内各个晶体管的通断示意图。
图18是根据一示例性实施例示出的一种发光阶段像素单元接收信号的时序变化示意图。
图19是根据一示例性实施例示出的一种控制电路的电路结构示意图。
图20是根据一示例性实施例示出的一种第一控制端输出高电平信号时第二控制电路输出信号的时序示意图。
图21是根据一示例性实施例示出的一种第一控制端输出低电平信号时第二控制电路输出信号的时序示意图。
图22是根据一示例性实施例示出的一种像素单元的补偿方法的流程示意图二。
图23是根据一示例性实施例示出的一种显示面板的补偿结构示意图。
图24是根据一示例性实施例示出的一种像素单元的电压降补偿过程中信号时序变化示意图。
图25是根据一示例性实施例示出的一种像素单元的补偿装置的结构示意图。
图26是根据一示例性实施例示出的一种像素单元的补偿装置框图。
具体实施方式
这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本发明相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本发明的一些方面相一致的装置和方法的例子。
在OLED显示面板中,会存在电压降(IR Drop)现象,电压降是由于显示面板中导线的自身电阻分压造成的,即电流经过显示面板中的导线,导线上会产生一定的电压降。
如图1-3所示,图1是相关技术中显示面板及像素单元的结构示意图;图2是第一电源信号对显示面板内像素单元的Gamma亮度的影响示意图;图3是第一电源信号对不同loading下色度的影响示意图。由于上述显示面板是电流驱动型,像素单元内的驱动晶体管输出的发光电流会受到第一电源端输出的第一电源信号ELVDD的影响,影响像素单元的亮度、以及色度/亮度的准确性。
位于不同位置的像素单元收到电压降影响的程度也不相同,导致显示面板显示不均匀,因此需要对OLED显示面板中的电压降进行补偿。
相关技术中,为降低像素单元电压降对显示亮度、色度的影响,通过利用补偿算法进行电压降补偿。
示例性地,可通过GIR/LIR补偿算法进行补偿,如图4所示,图4是相关技术中补偿算法的操作界面示意图。具体地:
先确定白色参考亮度和参考色,利用LIR算法公版;对四个不同灰阶大小块亮度补偿计算,分别基于补偿上下限,确定出面板补偿值;由于不同色度(即R、G、B)的补偿系数抑制,根据小块的RGB校准大块的RGB,由于小块的IR Drop可以忽略,校准出的大块的W-RGB的亮度差很小;根据补偿后小块的色偏问题,调整RGB补偿比率。
但这种算法计算逻辑比较复杂,并且无法准确补偿到所有场景,无法实现在同一帧显示画面内实现同时开启和关闭电压降补偿。
本公开实施例提出一种像素单元,如图5所示,图5是根据一示例性实施例示出的一种像素单元的电路结构示意图一。所述像素单元,包括:
发光电路;
驱动电路,与所述发光电路连接,用于向所述发光电路输出驱动电信号,驱动所述发光电路发光;
数据写入电路,与所述驱动电路连接,用于接收第一数据信号和扫描信号,根据所述扫描信号将所述第一数据信号写入所述驱动电路;
第一初始化电路,与所述驱动电路连接,用于对所述驱动电路的输入端的电位进行初始化;
补偿控制电路,包括:
第一线路,连接第一电源端和所述驱动电路的输入端;
第二线路,连接第二信号端和所述驱动电路的输入端;其中,所述第一线路和所述第二线路的通断状态相反;
控制电路,分别与第一线路和第二线路连接,用于在数据写入电路将所述第一数据信号写入所述驱动电路之前,控制导通第一线路,由所述第一电源端输出的第一电源信号对所述驱动电路的电压降进行补偿。
需要说明的是,所述像素单元可以应用于任意具有显示面板的终端设备,所述终端设备可以是:智能手机、平板电脑或者可穿戴式电子设备等。多个像素单元可组成像素阵列,需要说明的是,该像素阵列可用于显示画面。
在本公开实施例中,第一初始化电路对驱动电路的输入端进行初始化,补偿控制电路在数据写入电路向驱动电路写入第一数据信号之前,对驱动电路的受控端进行电压降补偿;数据写入电路在扫描信号的触发下,将接收的第一数据信号写入所述驱动电路;所述驱动电路在第一数据信号的触发下,向发光电路输出驱动电信号,驱动发光电路发光。
需要说明的是,由于显示面板内存在电压降(IR Drop)现象,显示面板中不同位置的像素单元与第一电源端之间的距离不同,导致不同像素单元接收到的第一电源端输出的第一电源信号ELVDD存在信号衰减,显示面板中不同位置的像素单元显示的亮度也不同,显示面板的亮度均一性较差。
另外,考虑到显示面板对峰值亮度有一定的要求,而电压降补偿关闭能够提升显示面板的峰值亮度;并且,由于第一电源端输出的第一电源信号的信号值在显示面板的像素单元内呈逐行线性衰减,显示面板内存在一部分像素行需要进行电压降补偿,另一部分像素行可能不需要进行电压降补偿的情况。
基于此,本公开实施例通过设置两条补偿控制线路,即第一线路和第二线路,第一线路连接在连接第一电源端和所述驱动电路的输入端;第二线路连接在第二信号端和所述驱动电路的输入端;并利用控制电路控制第一线路和第二线路的通断状态,以打开或关闭对该像素单元的电压降补偿,从而既能够对显示面板内的像素单元进行电压降补偿,提升亮度均一性;又能够实现对显示面板的一部分像素行进行电压降补偿,对另一部分像素行不进行电压降补偿。
在本公开实施例中,所述像素单元,包括:发光电路、驱动电路、数据写入电路、第一初始化电路和补偿控制电路;
所述发光电路的输入端与驱动电路的输出端连接,发光电路的输出端可与第二电源端ELVSS连接;所述发光电路包含有发光元件,这里,所述发光元件可为有机发光二极管OLED。
所述数据写入电路,分别连接第一信号源、扫描端和驱动电路,用于接收第一信号源输出的第一数据信号和扫描端输出的扫描信号,根据扫描信号将第一数据信号写入驱动电路。
所述数据写入电路,可包括:第六开关管,连接在第一信号源和驱动电路输入端之间,受控端与扫描端连接。
所述第一初始化电路,可包括:第七开关管,连接在初始电源和驱动电路输入端之间,受控端与第二控制端连接。
在数据写入电路将第一数据信号写入驱动电路之前,第二控制端控制第七开关管导通,利用初始电源输出的第一初始化电信号对驱动电路的输入端的电压进行初始化,使得驱动电路的输入端的电压值与第一初始化电信号的电压值相同。
这里,所述第七开关管可为晶体管。
所述驱动电路可包括:驱动晶体管和存储电容;
存储电容的一端与驱动晶体管的受控端连接,另一端与驱动晶体管的输入端连接;驱动晶体管的输入端与第一电源端连接,输出端与发光电路的输入端连接。
数据写入电路在扫描信号的触发下,输出第一数据信号;此时,第一数据信号可以对驱动晶体管和存储电容进行充电;并在充电结束后,驱动晶体管向所述发光电路输出驱动电信号,所述驱动电信号用于驱动所述发光电路内的发光元件发光。
需要说明的是,驱动晶体管一般工作在饱和区,其栅源电压VGS决定了流过其电流一的大小,进而为发光电路提供稳定的电流。
其中,驱动晶体管的栅源电压VGS为:
VGS=ELVDD-Vdata1;
其中,所述ELVDD为驱动晶体管接收的第一电源端输出的第一电源信号的电压值;所述Vdata1为驱动晶体管接收的第一数据信号的电压值。
而存储电容的作用是在一帧的时间内维持驱动晶体管的栅极电压(受控端电压)的稳定。
可以理解的是,由于显示面板内不同位置的像素单元接收的第一电源信号的电压值可能不同,使得不同位置的像素单元内的驱动晶体管的栅源电压不同,其向发光电路输出的发光电流也不同,发光电路内发光元件的发光亮度也不同,导致显示面板出现亮度不均的问题。
补偿控制电路,包括:第一线路、第二线路和控制电路;
第一线路连接在第一电源端和驱动电路之间,第二线路连接在第二信号端与驱动电路之间;
控制电路分别与第一线路和第二线路连接,用于控制第一线路和第二线路的通断状态。
这里,所述第一线路和第二线路的通断状态相反。
可以理解的是,第一线路导通时,所述第一电源端输出第一电源信号ELVDD对所述驱动晶体管进行补偿,使得所述驱动晶体管输入端的电压值等于第一电源信号ELVDD的电压值;数据写入电路在扫描信号的触发下,利用第一数据信号对驱动晶体管和存储电容进行充电。
此时,驱动晶体管的输入端的电压值为第一电源信号的电压值和第一数据信号的电压值之和,驱动晶体管的栅源电压VGS仅与第一数据信号的电压值相关。第一电源信号的信号衰减情况不影响驱动晶体管输出的驱动电信号的信号值,即第一线路导通时,第一电源端输出的第一电源信号对驱动晶体管的电压降进行补偿。
第二线路导通时,所述第二信号端输出的第二数据信号对所述驱动晶体管进行补偿,使得驱动晶体管输入端的电压值等于第二数据信号的电压值;数据写入电路在扫描信号的触发下,利用第一数据信号对驱动晶体管和存储电容进行充电。
此时,驱动晶体管的输入端的电压值为第一数据信号的电压值和第二数据信号的电压值之和,驱动晶体管的栅源电压VGS与第一数据信号、第二数据信号和第一电源信号的电压值相关;即第一电源信号的衰减情况会对驱动晶体管输出的驱动电信号的信号值造成影响,第二数据源输出的第二数据信号并未对驱动晶体管的电压降进行补偿。
控制电路可通过控制第一线路和第二线路的不同通断状态,进而开启或关闭对像素单元的电压降补偿。
可以理解的是,可根据显示面板内各个像素单元的第一数据信号之间的信号差值,确定显示面板内待补偿的目标像素单元,利用目标像素单元的控制电路,在数据写入电路将第一数据信号写入驱动电路之前,控制目标像素单元内的第一线路导通,第二线路断开,对目标像素单元进行电压降补偿。
在第一阶段(即初始阶段),控制电路可控制第一线路导通、第二线路断开,此时第一初始化电路内的第七开关管导通,利用初始电源输出的第一初始化电信号对驱动电路的输入端的电压进行初始化,使得驱动电路的输入端的电压值与第一初始化电信号的电压值相同。
在第二阶段(即补偿阶段),控制电路可控制第一线路导通、第二线路断开,开启对驱动晶体管的电压降补偿;此时所述驱动晶体管输入端的电压值等于第一电源信号ELVDD的电压值。
或者,控制电路可控制第一线路断开、第二线路导通,关闭对驱动晶体管的电压降补偿;此时所述驱动晶体管输入端的电压值等于第二数据信号的电压值。
在第三阶段(即数据写入阶段),控制电路可控制第一线路导通、第二线路断开;数据写入电路在扫描信号的触发下,向驱动晶体管写入第一数据信号。
若在第二阶段,控制电路控制开启对驱动晶体管的电压降补偿,此时驱动晶体管的输入端的电压值为第一电源信号的电压值和第一数据信号的电压值之和;驱动晶体管的栅源电压VGS仅与第一数据信号的电压值相关。
若在第二阶段,控制电路控制关闭对驱动晶体管的电压降补偿,此时驱动晶体管的输入端的电压值为第一数据信号的电压值和第二数据信号的电压值之和,驱动晶体管的栅源电压VGS与第一数据信号、第二数据信号和第一电源信号的电压值相关。
在第四阶段(即发光阶段),控制电路可控制第一线路导通、第二线路断开;驱动晶体管向发光电路输出驱动电信号,以驱动发光电路内的发光元件发光。这里,所述驱动电信号的电流值与所述驱动晶体管的栅源电压VGS有关。
本公开实施例通过在像素单元内设置第一线路和第二线路,第一线路连接在连接第一电源端和所述驱动电路的输入端;第二线路连接在第二信号端和所述驱动电路的输入端;并利用控制电路控制第一线路和第二线路的通断状态,以打开或关闭对该像素单元的电压降补偿,从而既能够对显示面板内的像素单元进行电压降补偿,提升亮度均一性;又能够实现对显示面板的一部分像素行进行电压降补偿,对另一部分像素行不进行电压降补偿,提高显示面板的峰值亮度。
可选地,如图6所示,图6是根据一示例性实施例示出的一种像素单元的电路结构示意图二。
所述第一线路具有第一开关管,其中,所述第一开关管的受控端与所述控制电路连接,所述第一开关管的输入端和输出端连接在所述第一线路上;
所述第二线路具有第二开关管,其中,所述第二开关管的受控端与所述控制电路连接,所述第二开关管的输入端和输出端连接在所述第二线路上;
所述控制电路向所述第一开关管和所述第二开关管输出的第一补偿信号,所述第一开关管导通,所述第二开关管断开;
所述控制电路向所述第一开关管和所述第二开关管输出的第二补偿信号,所述第一开关管断开,所述第二开关管导通。
在本公开实施例中,所述补偿控制电路,包括:第一开关管和第二开关管;
所述第一开关管设置于所述第一线路,所述第一开关管的输入端与第一电源端连接,第一开关管的输出端与驱动电路的输入端连接,受控端与控制电路的输出端连接;所述第一开关管用于控制第一线路的通断状态。
所述第二开关管设置于所述第二线路,所述第二开关管的输入端与第二信号端连接,第二开关管的输出端与驱动电路连接,受控端与控制电路的输出端连接;第二开关管用于控制第二线路的通断状态。
在所述像素单元处于补偿阶段时,控制电路输出控制第一开关管和第二开关管的通断状态的补偿信号,并且,在同一补偿信号的触发下,所述第一开关管的通断状态和所述第二开关管的通断状态相反。
控制电路向所述第一开关管和所述第二开关管输出第一补偿信号时,所述第一开关管导通,第二开关管断开;控制电路控制开启对驱动晶体管的电压降补偿,第一电源端输出第一电源信号ELVDD对所述驱动晶体管进行补偿。
可以理解的是,开启电压降补偿后,驱动晶体管输入端的电压值等于第一电源信号ELVDD的电压值;数据写入电路在扫描信号的触发下,利用第一数据信号对驱动晶体管和存储电容进行充电。驱动晶体管的输入端的电压值为第一电源信号的电压值和第一数据信号的电压值之和,驱动晶体管的栅源电压VGS仅与第一数据信号的电压值相关;第一电源信号的信号衰减情况不影响驱动晶体管输出的驱动电信号的信号值。
控制电路向所述第一开关管和所述第二开关管输出第二补偿信号时,所述第一开关管断开,第二开关管导通;控制电路控制关闭对驱动晶体管的电压降补偿,第二信号源输出的第二数据信号对所述驱动晶体管进行补偿。
可以理解的是,关闭电压降补偿后,驱动晶体管输入端的电压值等于第二数据信号的电压值,数据写入电路在扫描信号的触发下,利用第一数据信号对驱动晶体管和存储电容进行充电。驱动晶体管的输入端的电压值为第一数据信号的电压值和第二数据信号的电压值之和,驱动晶体管的栅源电压VGS与第一数据信号、第二数据信号和第一电源信号的电压值相关;即第一电源信号的衰减情况会对驱动晶体管输出的驱动电信号的信号值造成影响。
可选地,所述第一开关管为NMOS管,所述第二开关管为PMOS管。
在本公开实施例中,第一开关管、第二开关管为晶体管,其中第一开关管为NMOS管,第二开关管为PMOS管。
可以理解的是,所述NMOS管的输入端为漏极,输出端为源极,并且所述NMOS管的受控端(即栅极)接入高电平信号时,NMOS管导通。
所述PMOS端的输入端为源极,输出端为漏极,并且所述PMOS管的受控端(即栅极)接入低电平时,PMOS管导通。
故当控制电路输出高电平的第一补偿信号时,所述NMOS管导通,所述PMOS管断开,开启对驱动晶体管的电压降补偿。
当控制电路输出低电平的第二补偿信号时,所述NMOS管断开,所述PMOS管导通,关闭对驱动晶体管的电压降补偿。
可选地,所述控制电路,包括:
GOA单元,至少包括:
第一控制电路,输入端分别与恒压高电位端、恒压低电位端连接,输出端与所述数据写入电路连接,用于在级联的上一级GOA单元输出的扫描信号的控制下,向所述数据写入电路输出所述扫描信号;
第二控制电路,输入端分别与所述恒压高电压和第一控制端连接,输出端与所述第一线路和所述第二线路连接,用于在级联的上一级GOA单元输出的扫描信号的控制下,基于所述第一控制端输出的第一电信号,向所述第一线路和所述第二线路输出所述第一补偿信号或所述第二补偿信号。
在本公开实施例中,所述控制电路,包括:GOA单元。
需要说明的是,显示面板内包含有GOA电路,所述GOA电路包括:多个级联的GOA单元。像素阵列内同一行像素单元可共用一个GOA单元,或者,同一行像素单元的GOA单元同步。如此,利用GOA电路对显示面板内的像素阵列进行逐行扫描。
所述GOA单元,至少包括:
第一控制电路和第二控制电路;
其中,第一控制电路的输入端分别与恒压高电位端VGH、恒压低电位端VGL连接,输出端与数据写入电路的受控端连接,用于在级联的上一级GOA单元输出的扫描信号的控制下,向数据写入电路输出扫描信号,以触发数据写入电路将第一数据信号写入驱动电路。
可以理解的是,所述第一控制电路的输出端与级联的下一级GOA单元的输入端连接,用于在级联的上一级GOA单元输出的扫描信号的控制下,向下一级GOA单元输出扫描信号,以触发下一级GOA单元输出扫描信号。
所述第二控制电路的输入端分别与恒压高电位端VGH和第一控制端VSS连接;输出端与第一线路、第二线路的受控端连接,用于在级联的上一级GOA单元输出的扫描信号的控制下,基于所述第一控制端输出的第一电信号,向所述第一线路和所述第二线路输出第一补偿信号或第二补偿信号。
这里,所述第一控制端可为控制芯片的输出端,所述控制芯片可获取像素阵列内每一行像素单元的第一数据信号,根据各行像素单元的第一数据信号之间的信号差值,确定待补偿的目标像素行,并在所述目标像素行对应的时间周期内,输出第一预设值的第一电信号。
这里,所述第一预设值的第一电信号可为高电平信号,具体地,第一电信号的信号值(即第一预设值)可根据实际需求进行设定,例如,可为第一预设值可为5V等。
第二控制电路接收到第一控制端VSS输出的高电平信号后,控制向第一线路和第二线路输出第一补偿信号,以导通第一线路,断开第二线路。
本公开实施例中利用GOA单元内的第二控制电路向像素单元内的第一线路、第二线路输出第一补偿信号或第二补偿信号,从而逐行控制打开或关闭对像素单元内驱动晶体管的电压降补偿。
可选地,所述驱动电路,包括:
驱动晶体管,输入端分别与所述第一线路的输出端、所述第二线路的输出端连接,输出端与所述发光电路的输入端连接;
第一电容,第一端与所述数据写入电路的输出端连接,第二端与所述驱动晶体管的受控端连接;
第二电容,第一端与所述驱动晶体管的受控端连接,第二端与所述第一电源端连接;
第三开关管,连接在所述驱动晶体管的受控端和输出端之间;所述受控端与第二控制端连接。
在本公开实施例中,所述驱动电路,包括:驱动晶体管、第一电容、第二电容和第三开关管。
第一电容的第一端与第一节点连接,第一电容的第二端与第二节点连接;
第二电容的第一端与第二节点连接,第二端与第一电源端连接;
驱动晶体管的受控端与第二节点连接,输入端与第一线路的输出端、第二线路的输出端连接,输出端与发光电路的输入端连接。
第三开关管,输入端与驱动晶体管的输出端连接,输出端与驱动晶体管的受控端的连接,第三开关管的受控端与第二控制端连接。这里,所述第三开关管用于对驱动晶体管的阈值电压进行补偿。
需要说明的是,由于驱动晶体管本身存在阈值电压(Vth),该阈值电压也会对驱动晶体管输出的发光电流造成影响;而驱动晶体管的阈值电压由于制备工艺、温度变化等影响,可能会导致不同像素单元的驱动晶体管的阈值电压不同,故可以通过第三开关管对驱动晶体管的阈值电压进行补偿,减少阈值电压对驱动晶体管输出的发光电流的影响。
所述第一节点与数据写入电路的输出端和第一初始化电路的输出端连接。
在第一阶段时,第一初始化电路内的第七开关管导通,所述驱动电路内的第三开关管导通;第一节点的电压值、第二节点的电压值与初始电源输出的第一初始电信号的电压值相同。
在第二阶段时,所述第一初始化电路内的第七开关管导通,第一节点的电压值与初始电源输出的第一初始电信号的电压值相同;所述驱动电路内的第三开关管导通,所述驱动晶体管形成一个二极管结构。
在第一线路导通,第二线路断开时,第一电源端输出的第一电源信号ELVDD对驱动晶体管进行补偿,并且由于所述驱动晶体管形成一个二极管连接结构,因此,此时第二节点处的电压值等于第一电源信号ELVDD的信号值和驱动晶体管的阈值电压Vth的信号值之和。
在第一线路断开,第二线路导通时,第二信号源输出的第二数据信号对驱动晶体管进行补偿,并且由于所述驱动晶体管形成一个二极管结构,因此,此时第二节点处的电压值为第二数据信号的信号值和驱动晶体管的阈值电压Vth的信号值之和。
在第三阶段时,所述第一初始化电路内的第七开关管断开,数据写入电路内的第六开关管导通,数据写入电路在扫描信号的触发下,将第一数据信号写入驱动电路内,此时,第一节点的电压值与第一数据信号的电压值相同。
第一数据信号通过第一电容耦合到第二节点,并且第一电容和第二电容串联分压;此时,第二节点的电压值与第一数据信号的电压值(Vdata1)、第一电容的电容值(C1)、第二电容的电容值(C2)和第二节点上一阶段的电压值相关。
若像素单元在第二阶段内,第一线路导通,第二线路断开,则第三阶段时第二节点的电压值为(Vdata1-Vint)*C1/(C1+C2)+ELVDD+|Vth|。
若像素单元在第二阶段内,第一线路断开,第二线路导通,则第三阶段时第二节点的电压值为(Vdata1-Vint)*C1/(C1+C2)+Vdata2+|Vth|。
在第四阶段,第一初始化电路内的第七开关管断开、数据写入电路内的第六开关管断开,第三开关管断开,驱动晶体管处于饱和状态,驱动晶体管输出的发光电流与驱动晶体管的栅源电压VGS有关。
若像素单元在第二阶段内,第一线路导通,第二线路断开,驱动晶体管的栅极电压(即第二节点的电压)为(Vdata1-Vint)*C1/(C1+C2)+ELVDD+|Vth|;驱动晶体管的栅源电压VGS为:
驱动晶体管输出的发光电流为:
I=0.5K(VGS-|Vth|)2=0.5K((Vdata1-Vint)*C1/(C1+C2))2
其中,K=u*W/L,所述u为所述驱动晶体管的迁移率;所述W为沟道宽度;所述L为长度。
驱动晶体管输出的发光电流与第一电源信号ELVDD无关,第一电源信号的信号衰减情况不影响驱动晶体管输出的发光电流的电流值,进而不同像素单元的发光亮度不受第一电源信号ELVDD衰减的影响。
若像素单元在第二阶段内,第一线路断开,第二线路导通,驱动晶体管的栅极电压(即第二节点的电压)为(Vdata1-Vint)*C1/(C1+C2)+Vdata2+|Vth|;驱动晶体管的栅源电压VGS为:
VGS=(Vdata1-Vint)*C1/(C1+C2)+Vdata2+|Vth|-ELVDD;
驱动晶体管输出的发光电流为:
I=0.5K(VGS-|Vth|)2=0.5K((Vdata1-Vint)*C1/(C1+C2)+Vdata2-ELVDD)2
驱动晶体管输出的发光电流与第一电源信号ELVDD有关,第一电源信号的信号衰减情况会影响驱动晶体管输出的发光电流的电流值。
可选地,所述发光电路,包括:
发光元件;
第二初始化电路,包括:第四开关管,连接在所述发光元件的输入端与初始电源之间;所述第四开关管的受控端与第二控制端连接;
发光控制电路,包括:第五开关管,连接在所述驱动电路的输出端与所述发光元件的输入端之间,所述第五开关管的受控端与发光控制端连接。
在本公开实施例中,发光控制电路内的第五开关管的输入端与驱动晶体管的输出端连接,第五开关管的输出端与发光元件的输入端连接;第五开关管的受控端与发光控制端连接,用于根据发光控制端输出的发光控制信号的控制下,导通或断开所述发光电路。
所述发光元件的输入端通过发光控制电路与驱动晶体管的输出端连接,发光元件的输出端与第二电源端ELVSS连接。这里,所述发光元件可为OLED,所述发光元件的输入端为所述OLED的阳极;所述发光元件的输出端为OLED的阴极。
所述第二初始化电路的第四开关管的输出端与发光元件的输入端连接,第四开关管的输入端与初始电源连接;受控端与第二控制端连接。
在第一阶段,第二控制端控制所述第二初始化电路导通,根据所述初始电源输出的第二初始化电信号对所述发光元件的输入端进行初始化,使得发光元件的输入端的电压值与所所第二初始化电信号的电压值相同。
在第四阶段,发光控制端输出发光控制信号,以控制发光控制电路内的第五开关管导通,驱动晶体管输出的发光电流流通至发光元件,驱动发光元件发光。
本公开实施例提供一种显示面板,包括:
多个如上述一个或多个技术方案所述的像素单元,且多个所述像素单元呈矩阵排列。
在本公开实施例中,所述显示面板包括:多个像素单元,且多个像素单元呈矩阵排列,形成像素阵列。
本公开实施例示出的显示面板可以用于智能手机、平板电脑、电视机、显示器、笔记本电脑等任何具有显示功能的产品和部件。
本公开实施例可对显示面板内的像素阵列进行电压降补偿,提高像素阵列内各个像素单元输出的发光电流的均匀性,提高显示面板显示的均匀性;并且,利用补偿控制电路可以逐行控制开启或关闭电压降补偿,提高显示面板的峰值亮度。
本公开实施例提供一种像素单元的补偿方法,如图7所示,图7是根据一示例性实施例示出的一种像素单元的补偿方法的流程示意图一。所述方法,包括:
步骤S101,获取显示面板内一帧待显示画面中待补偿的目标像素行;
步骤S102,确定显示面板内待写入数据信号的第n行像素单元是否为所述待补偿的目标像素行;其中,所述n为小于或等于N的正整数,所述N为所述显示面板的像素阵列的行数;
步骤S103,若所述第n行像素单元为所述待补偿的目标像素行,利用补偿控制电路对所述第n行像素单元的电压降进行补偿。
在本公开实施例中,所述像素单元的补偿方法可应用于上述技术方案所示的显示面板内。
在步骤S101中,可获取显示面板内一帧待显示画面的图像数据,根据图像数据确定出所述待显示画面内待补偿的目标像素行。
可以理解的是,由于显示面板内不同位置的像素单元接收到第一电源端输出的第一电源信号的信号值不同,导致像素单元内发光元件的亮度不同,容易出现亮度不均的情况,需要对像素单元进行电压降补偿。
但是对于一些特殊图像,例如高动态范围的图像,也可能出现亮度不均的情况,此时若也对像素单元进行电压降补偿,可能会降低图像显示效果,并且对显示面板内的像素单元进行电压降补偿,会降低显示面板的峰值亮度。
基于此,本公开实施例根据待显示画面的图像数据,确定出待显示画面内待补偿的目标像素行,从而仅对待补偿的目标像素行进行电压降补偿。
在步骤S102中,可通过获取输入至每一行像素单元的驱动信号,根据所述驱动信号,确定当前待写入第一数据信号的第n行像素单元;根据第n行像素单元在像素阵列内的位置,确定所述第n行像素单元是否为待补偿的目标像素行。
可以理解的是,由于本公开实施例可通过控制像素单元内的补偿控制电路控制开启或关闭对像素单元的电压降补偿,从而实现对像素阵列内一部分像素行开启电压降补偿,对另一部分像素行关闭电压降补偿。
在步骤S103中,若确定所述第n行像素单元是待补偿的目标像素行,可利用补偿控制电路控制开启对第n行像素单元的电压降补偿。
可选地,所述利用补偿控制电路对所述第n行像素单元的电压降进行补偿,包括:
在所述第n行像素单元的数据写入电路将所述第一数据信号写入驱动电路之前,利用控制电路控制导通第一线路,由第一电源端输出的第一电源信号对所述驱动电路的电压降进行补偿。
在本公开实施例中,若所述第n行像素单元为需要补偿的目标像素行,可在所述第n行像素单元的数据写入电路将第一数据信号写入驱动电路之前,具体地,可在所述第n行像素单元的第二阶段内,利用补偿控制电路内的控制电路导通第一线路,断开第二线路,从而利用第一线路连接的第一电源端输出的第一电源信号对第n行像素单元内的驱动晶体管进行电压降补偿。
可以理解的是,第一线路导通时,所述第一电源端输出第一电源信号ELVDD对所述驱动晶体管进行补偿,使得所述驱动晶体管输入端的电压值等于第一电源信号ELVDD的电压值;数据写入电路在扫描信号的触发下,利用第一数据信号对驱动晶体管和存储电容进行充电。
此时,驱动晶体管的输入端的电压值为第一电源信号的电压值和第一数据信号的电压值之和,驱动晶体管的栅源电压VGS仅与第一数据信号的电压值相关。第一电源信号的信号衰减情况不影响驱动晶体管输出的驱动电信号的信号值,即第一线路导通时,第一电源端输出的第一电源信号对驱动晶体管的电压降进行补偿。
可选地,所述利用控制电路控制导通第一线路,由第一电源端对所述驱动电路的电压降进行补偿,包括:
控制第一控制端输出第一预设值的第一电信号,GOA单元的第二控制电路在级联的上一级GOA单元输出的扫描信号的控制下,向第一开关管和第二开关管输出第一补偿信号;
在所述第一补偿信号的控制下,所述第一开关管导通,所述第二开关管断开,利用所述第一电源端输出的第一电源信号,对所述驱动电路的电压降进行补偿。
在本公开实施例中,所述第一控制端VSS可为控制芯片的输出端,所述控制芯片确定出所述第n行像素单元为待补偿的目标像素行后,控制第一控制端VSS在所述第n行像素单元对应的第二阶段内输出第一预设值的第一电信号。
这里,所述第一预设值的第一电信号可为高电平信号,具体地,第一电信号的信号值(即第一预设值)可根据实际需求进行设定,例如,可为第一预设值可为5V等。
第n行像素单元内的GOA单元的第二控制电路接收到第一预设值的第一电信号后,控制向第一开关管和第二开关管输出第一补偿信号;所述第一补偿信号用于导通第一开关管,断开第二开关管。
第一电源端输出的第一电源信号通过第一开关管输入至驱动晶体管,对所述驱动晶体管进行补偿。
由于补偿后的驱动晶体管的栅极电压为:
(Vdata1-Vint)*C1/(C1+C2)+ELVDD+|Vth|;
驱动晶体管的栅源电压VGS为:
驱动晶体管输出的发光电流为:
I=0.5K(VGS-|Vth|)2=0.5K((Vdata1-Vint)*C1/(C1+C2))2
其中,K=u*W/L,所述u为所述驱动晶体管的迁移率;所述W为沟道宽度;所述L为长度。
驱动晶体管输出的发光电流与第一电源信号ELVDD无关,第一电源信号的信号衰减情况不影响驱动晶体管输出的发光电流的电流值,进而不同像素单元的发光亮度不受第一电源信号ELVDD衰减的影响。
可选地,所述利用补偿控制电路对所述第n行像素单元的电压降进行补偿,包括:
确定所述第n行像素单元接收到的第一电源端输出的第一电源信号的衰减量;
基于所述第一电源信号的衰减量,对第二信号源输出的第二数据信号进行补偿;
在所述第n行像素单元的数据写入电路将所述第一数据信号写入驱动电路之前,利用控制电路控制导通第二线路,由补偿后的第二数据信号对所述驱动电路的电压降进行补偿。
需要说明的是,由于不同像素单元对应的第一电源信号的信号衰减量不同,使得不同像素单元的驱动晶体管输出的发光电流的电流值也不同。
为了降低第一电源信号的信号衰减情况对驱动晶体管的影响,本公开实施例通过确定第n行像素单元接收到的第一电源端输出的第一电源信号的衰减量;基于第一电源信号的衰减量,对第二信号源输出的第二数据信号进行补偿,使得补偿后的第二数据信号和第一电源信号的信号差值与未衰减的第一电源信号和未补偿的第二数据信号之间的信号差值相同。
所述第二信号源可为控制芯片的第二信号源输出端,所述控制芯片确定出所述第n行像素单元为待补偿的目标像素行后,确定所述第n行像素单元的第一电源信号的衰减量,确定补偿后的第二数据信号;并控制第一控制端VSS在所述第n行像素单元对应的第二阶段内输出第二预设值的第一电信号;控制第二信号源输出补偿后的第二数据信号。
这里,所述第二预设值的第一电信号可为底电平信号,具体地,第一电信号的信号值(即第二预设值)可根据实际需求进行设定。
第n行像素单元内的GOA单元的第二控制电路接收到第二预设值的第一电信号后,控制向第一开关管和第二开关管输出第二补偿信号;所述第二补偿信号用于断开第一开关管,导通第二开关管。
第二信号源输出的第二数据信号通过第二开关管输入至驱动晶体管,对所述驱动晶体管进行补偿。
此时,驱动晶体管的栅极电压为(Vdata1-Vint)*C1/(C1+C2)+Vdata2′+|Vth|;其中,所述Vdata2′为补偿后的第二数据信号的电压值;所述Vdata2′=Vdata2+△V,所述△V为第一电源信号的衰减量。
驱动晶体管的栅源电压VGS为:
其中,所述ELVDD′为第n行像素单元接收的第一电源信号的实际电压值。
驱动晶体管输出的发光电流为:
I=0.5K(VGS-|Vth|)2=0.5K((Vdata1-Vint)*C1/(C1+C2)+Vdata2-ELVDD)2
驱动晶体管输出的发光电流与第一电源信号ELVDD有关,第一电源信号的信号衰减情况会影响驱动晶体管输出的发光电流的电流值,但本公开实施例根据第一电源信号的衰减量,第二数据信号进行补偿,使得第二数据信号和第一电源信号之间的差值保持不同,从而减少第一电源信号的信号衰减对发光电流的影响,实现对驱动晶体管的电压降补偿。
可选地,所述确定所述第n行像素单元接收到的第一电源端输出的第一电源信号的衰减量,包括:
获取显示面板的像素阵列内的第一行像素单元接收的所述第一电源端输出的第一电源信号和第N行像素单元接收的所述第一电源端输出的第一电源信号;
根据所述第一电源端的预设信号值与所述第一行像素单元的第一电源信号的信号值、所述第N行像素单元的第一电源信号的信号值之间的差值,分别确定所述第一行像素单元的第一电源信号的第一衰减量和所述第N行像素单元的第一电源信号的第二衰减量;
根据所述第一衰减量和所述第二衰减量,以及所述第n行像素单元在所述像素阵列内的位置,确定所述第n行像素单元接收的所述第一电源端输出的第一电源信号的衰减量;其中,第一电源信号的信号值在所述像素阵列内呈逐行线性衰减。
在本公开实施例中,由于第一电源端输出的第一电源信号的信号值在像素阵列内呈逐行线性递减;由于像素阵列内第一行像素单元与所述第一电源端距离最近,第一行像素单元接收到的第一电源信号的衰减相对最小;像素阵列内第N行像素单元(即最后一行像素单元)与第一电源端的距离最远,第N行像素单元接收到的第一电源信号的衰减相对最大。
可通过获取第一行像素单元接收的第一电源信号,根据第一行像素单元的第一电源信号的信号值和第一电源端输出第一电源信号的预设信号值之间的差值,确定第一行像素单元的第一电源信号的第一衰减量;
通过获取第N行像素单元接收的第一电源信号,根据第N行像素单元的第一电源信号的信号值和第一电源端输出的第一电源信号的预设信号值之间的差值,确定第N行像素单元的第一电源信号的第二衰减量。
可以理解的是,由于随着像素阵列内像素单元与第一电源端距离的增大,像素单元接收到的第一电源信号的衰减量越大,故所述第一衰减量可为第一电源信号在像素阵列内的最小衰减量,所述第二衰减量可为第一电源信号在像素阵列内的最大衰减量。
由于第一电源信号在像素阵列内呈逐行线性衰减的,故可根据第一衰减量、第二衰减量,通过线性插值的方式,确定出第n行像素单元的第一电源信号的衰减量。
在一些实施例中,所述第n行像素单元的第一电源信号的衰减量△V(n)为:
△V(n)=(offset_max-offset_min)*n/N;
其中,所述offset_min为第一衰减量;所述offset_max为第二衰减量。
可选地,所述获取显示面板内一帧待显示画面中待补偿的目标像素行,包括:
获取一帧待显示画面内每一行像素单元的第一数据信号;
基于所述第一数据信号的直方图,将第一数据信号之间的信号差值小于预设差值的像素行确定为待补偿的目标像素行。
需要说明的是,通过对像素单元进行电压降补偿,可以提升显示单元的显示亮度,但是对于一些特殊图像,例如,高动态范围的图像,也可能出现亮度不均的情况,此时若也对像素单元进行电压降补偿,可能会降低图像显示效果,并且对显示面板内的像素单元进行电压降补偿,会降低显示面板的峰值亮度。
故在对像素单元进行电压降补偿之前,需要从像素阵列内确定出待补偿的目标像素行。
这里,所述目标像素行至少用于指示待补偿的像素单元在像素阵列内的行数。
通过获取一帧待显示画面内每一行像素单元的第一数据信号,可以理解的是,由于像素单元的第一数据信号的信号值可用于指示该像素单元的图像亮度。
基于所述每一行像素单元的第一数据信号,确定所述第一数据信号的直方图;
由于直方图用于指示第一数据信号的不同信号值对应的像素行的数量,故可根据第一数据信号的直方图,确定出第一数据信号的不同信号值之间的信号差值,若多行像素阵列之间的信号差值小于预设差值,说明所述多行像素阵列之间的图像亮度差异较小,故可对所述多行像素阵列开启电压降补偿,即所述多行像素阵列为待补偿的目标像素行。
可选地,所述确定显示面板内待写入第一数据信号的第n行像素单元是否为所述待补偿的目标像素行,包括:
获取帧同步信号和行同步信号;
基于所述帧同步信号和行同步信号,确定所述显示面板内待写入第一数据信号的第n行像素单元;
基于所述目标像素行在像素阵列内的位置,确定所述第n行像素单元是否为所述待补偿的目标像素行。
在本公开实施例中,所述帧同步信号用于确定显示面板内像素阵列被扫描的帧数;可以理解的是,由于帧同步信号标识像素阵列扫描一帧图像的开始,根据所述帧同步信号可以确定出显示面板内像素阵列扫描图像的帧数,也即像素阵列内扫描的帧数。
所述行同步信号用于确定像素阵列内扫描的像素的行数;可以理解的是,由于行同步信号标识像素阵列内一行像素单元扫描的开始,根据所述行同步信号可以确定出像素阵列内当前待扫描的像素的行数。
由于显示面板内驱动设备根据所述帧同步信号,向所述像素阵列发送驱动信号,以驱动像素阵列开始扫描一帧图像;根据行同步信号,向像素阵列内各行像素单元发送扫描信号,以驱动像素阵列进行逐行扫描。
故可直接获取帧同步信号和行同步信号,根据帧同步信号和行同步信号,确定当前待写入第一数据信号(即扫描)的第n行像素单元;
由于目标像素行至少用于指示待补偿的像素单元在所述像素阵列内的行数,故根据第n行像素单元在像素阵列内的行数,确定与所述目标像素行所指示的行数是否匹配;
若所述第n行像素单元在像素阵列内的行数与所述目标像素行所指示的行数匹配,说明第n行像素单元为待补偿的目标像素行,可开启对第n行像素单元的电压降补偿。
若所述第n行像素单元在像素阵列内的行数与所述目标像素行所指示的行数不匹配,说明第n行像素单元不是待补偿的目标像素行,可关闭对第n行像素单元的电压降补偿。
以下结合上述任意一个技术方案提供一个具体示例,如图8所示,图8是根据一示例性实施例示出的一种像素单元的电路结构示意图三。本公开提供一种显示面板,所述显示面板,包括:
多个像素单元,且所述多个像素单元呈矩阵排列;
其中,像素单元,包括:发光电路、数据写入电路、驱动电路、补偿控制电路和第一初始化电路;
所述补偿控制电路,包括:第一晶体管T1、第二晶体管T2和控制电路;
所述驱动电路,包括:驱动晶体管D-TFT、第一电容C1、第二电容C2和第三晶体管T3;
所述发光电路,包括:
第二初始化电路,包括:第四晶体管T4;
发光控制电路,包括第五晶体管T5;
发光元件;
所述数据写入电路,包括:第六晶体管T6;
所述第一初始化电路,包括:第七晶体管T7;
所述第一晶体管T1的输入端与第一电压源ELVDD连接,输出端与驱动晶体管D-TFT的输入端连接;受控端与控制电路的输出端scan-b连接;
所述第二晶体管T2的输入端与第二信号源data2连接,输出端与驱动晶体管D-TFT的输入端连接;受控端与控制电路的输出端连接;
驱动晶体管D-TFT的输出端与第三晶体管T3的输入端连接;驱动晶体管D-TFT的受控端与第二节点b连接;
第三晶体管T3的输出端与第二节点b连接,受控端与第二控制端comp连接;
第一电容C1的第一端与第一节点a连接,第二端与第二节点b连接;
第二电容C2的第一端与第一电源端ELVDD连接,第二端与第二节点b连接;
第四晶体管T4的输入端与初始电源Vint连接,输出端与发光元件的阳极连接,受控端与第二控制端comp连接;
第五晶体管T5的输入端与驱动晶体管D-TFT的输出端连接,输出端与发光元件的阳极连接,受控端与发光控制端EM连接;
发光元件的阴极与第二电源端ELVSS连接;
第六晶体管T6的输入端与第一信号源data1连接,输出端与第一节点a连接,受控端与驱动信号端scan-c连接;
第七晶体管T7的输入端与初始电源Vint连接,输出端与第一节点a连接,受控端与第二控制端comp连接。
其中,第一晶体管T1是NMOS管,其他的晶体管均为PMOS管。
在本示例中,可利用像素单元的补偿控制电路,基于时序控制的方式控制开启或关闭对像素单元的电压降补偿。
下面对像素单元的不同时序阶段进行描述:
初始化阶段:
如图9-10所示,图9是根据一示例性实施例示出的一种初始化阶段像素单元内各个晶体管的通断示意图;图10是根据一示例性实施例示出的一种初始化阶段像素单元接收信号的时序变化示意图。
驱动信号端scan-c和控制电路的输出端scan-b输出高电平信号,发光控制端EM、第二控制端comp输出低电平信号。此时第二晶体管T2和第六晶体管T6断开,其他晶体管导通;即第一初始化电路、第二初始化电路导通,对第一电容、发光元件的阳极进行初始化。
所述第一节点a和b的电压:Va=Vb=Vint。
对于补偿阶段,需要针对开启电压降补偿和关闭电压降补偿这两种情况分开说明。
补偿阶段(关闭电压降补偿):
如图11-12所示,图11是根据一示例性实施例示出的一种电压降补偿关闭情况下补偿阶段像素单元内各个晶体管的通断示意图;图12是根据一示例性实施例示出的一种电压降补偿关闭情况下补偿阶段像素单元接收信号的时序变化示意图。
驱动信号端scan-c、发光控制端EM输出高电平信号,控制电路的输出端scan-b、第二控制端comp输出低电平信号。此时,第一晶体管T1、第五晶体管T5和第六晶体管T6断开,其他晶体管导通。第二信号端data2输出第二数据信号,对驱动晶体管进行补偿。
所述第一节点a和b的电压:Va=Vint,Vb=Vdata1+|Vth|;
补偿阶段(开启电压降补偿):
如图13-14所示,图13是根据一示例性实施例示出的一种电压降补偿开启情况下补偿阶段像素单元内各个晶体管的通断示意图;图14是根据一示例性实施例示出的一种电压降补偿开启情况下补偿阶段像素单元接收信号的时序变化示意图。
驱动信号端scan-c、发光控制端EM输出高电平信号,控制电路的输出端scan-b、第二控制端comp输出低电平信号。此时,第一晶体管T1、第五晶体管T5和第六晶体管T6断开,其他晶体管导通。第一电源端ELVDD输出第一电源信号,对驱动晶体管进行补偿。
所述第一节点a和b的电压:Va=Vint,Vb=ELVDD+|Vth|。
数据写入阶段:
如图15-16所示,图15是根据一示例性实施例示出的一种数据写入阶段像素单元内各个晶体管的通断示意图;图16是根据一示例性实施例示出的一种数据写入阶段像素单元接收信号的时序变化示意图。
驱动信号端scan-c端输出低电平信号,发光控制端EM、控制电路的输出端scan-b、第二控制端comp输出高电平信号。此时,第一晶体管T1和第六晶体管T5导通,其他晶体管断开。第六晶体管在驱动信号的触发下,将第一信号端输出的第一数据信号写入驱动晶体管内。
此时,第一节点a的电压:Va=Vdata1;
由于开启电压降补偿后的第二节点b的电压值和关闭电压降补偿后的第二节点b的电压值不同;
故此时,开启电压降补偿后的第二节点b的电压为:
Vb=(Vdata1-Vint)*C1/(C1+C2)+ELVDD+|Vth|;
关闭电压降补偿后的第二节点b的电压为:
Vb=(Vdata1-Vint)*C1/(C1+C2)+Vdata2+|Vth|
发光阶段:
如图17-18所示,图17是根据一示例性实施例示出的一种发光阶段像素单元内各个晶体管的通断示意图;图18是根据一示例性实施例示出的一种发光阶段像素单元接收信号的时序变化示意图。
控制电路的输出端scan-b输出高电平信号,驱动信号端scan-c端、发光控制端EM、第二控制端comp输出低电平信号。此时,第一晶体管T1和第五晶体管T5导通,其他晶体管断开。
由于开启电压降补偿后的第二节点b的电压值和关闭电压降补偿后的第二节点b的电压值不同;
故开启电压降补偿后,驱动晶体管D-TFT的栅源电压VGS为:
驱动晶体管D-TFT输出的发光电流为:
发光元件的发光电流与第一电源信号ELVDD无关,不受第一电源信号衰减的影响。
关闭电压降补偿后,驱动晶体管D-TFT的栅源电压VGS为:
VGS=(Vdata1-Vint)*C1/(C1+C2)+Vdata2+|Vth|-ELVDD;
驱动晶体管D-TFT输出的发光电流为:
发光元件的发光电流与第一电源信号ELVDD有关,受第一电源信号衰减的影响。
在本示例中,如图19所示,图19是根据一示例性实施例示出的一种控制电路的电路结构示意图。所述控制电路,包括:GOA单元,至少包括:
第一控制电路,输入端分别与恒压高电位端、恒压低电位端连接,输出端与所述数据写入电路连接,用于在级联的上一级GOA单元输出的扫描信号的控制下,向所述数据写入电路输出所述扫描信号;
第二控制电路,输入端分别与所述恒压高电压端和第一控制端连接,输出端与所述第一线路和所述第二线路连接,用于在级联的上一级GOA单元输出的扫描信号的控制下,基于所述第一控制端输出的第一电信号,向所述第一线路和所述第二线路输出所述第一补偿信号或所述第二补偿信号。
由于控制电路输出的补偿信号scan-b是由GOA单元产生的;GOA单元包含有第一控制电路和第二控制电路,其中,第一控制电路输出扫描信号,该扫描信号输入至数据写入电路和级联的下一级GOA单元的输入端。第二控制电路输出第一补偿信号或第二补偿信号。
这里,由于第二控制电路的输入端分别与恒压高电压端VGH和第一控制端VSS连接,可通过控制第一控制端VSS输出高电平信号,驱动第二控制电路输出第一补偿信号;可通过控制第一控制端VSS输出低电平信号,驱动第二控制电路输出第二补偿信号。
如图20-21所示,图20是根据一示例性实施例示出的一种第一控制端输出高电平信号时第二控制电路输出信号的时序示意图。图21是根据一示例性实施例示出的一种第一控制端输出低电平信号时第二控制电路输出信号的时序示意图。
在第一补偿信号的控制下,第一晶体管T1导通,第二晶体管T2断开;
在第二补偿信号的控制下,第一晶体管T1断开,第二晶体管T2导通。
本示例还提供一种像素单元的补偿方法,如图22所示,图22是根据一示例性实施例示出的一种像素单元的补偿方法的流程示意图二。
步骤S201,获取一帧待显示画面内每一行像素单元的第一数据信号;基于所述第一数据信号的直方图,将第一数据信号之间的信号差值小于预设差值的像素行确定为待补偿的目标像素行。
步骤S202,获取帧同步信号和行同步信号;基于所述帧同步信号和行同步信号,确定所述显示面板内待写入第一数据信号的第n行像素单元;基于所述目标像素行在像素阵列内的位置,确定所述第n行像素单元是否为所述待补偿的目标像素行。
步骤S203,若所述第n行像素单元为所述待补偿的目标像素行,获取显示面板的像素阵列内的第一行像素单元接收的所述第一电源端输出的第一电源信号和第N行像素单元接收的所述第一电源端输出的第一电源信号。
步骤S204,根据所述第一电源端的预设信号值与所述第一行像素单元的第一电源信号的信号值、所述第N行像素单元的第一电源信号的信号值之间的差值,分别确定所述第一行像素单元的第一电源信号的第一衰减量和所述第N行像素单元的第一电源信号的第二衰减量。
步骤S205,根据所述第一衰减量和所述第二衰减量,以及所述第n行像素单元在所述像素阵列内的位置,确定所述第n行像素单元接收的所述第一电源端输出的第一电源信号的衰减量;其中,第一电源信号的信号值在所述像素阵列内呈逐行线性衰减。
步骤S206,基于所述第一电源信号的衰减量,对所述第二信号源输出的第二数据信号进行补偿;在所述第n行像素单元的数据写入电路将所述第一数据信号写入驱动电路之前,利用控制电路控制导通第二线路,由补偿后的第二数据信号对所述驱动电路的电压降进行补偿。
在本示例中,可利用像素单元的补偿控制电路,基于控制芯片控制的方式控制开启或关闭对像素单元的电压降补偿。
如图23所示,图23是根据一示例性实施例示出的一种显示面板的补偿结构示意图。可通过在显示面板的第一电源信号的走线近端(即第一行像素单元)和远端(即第N行像素单元)引出感测线,通过感测线检测第一行像素单元接收的第一电源信号的信号值,以及第N行像素单元接收的第一电源信号的信号值。
通过感测线将第一行像素单元的第一电源信号和第N行像素单元的第一电源信号输入至控制芯片内,基于ELVDD标准值,确定出第一行像素单元的第一衰减量offset_min和第N行像素单元的第二衰减量offset_max;基于第一衰减量和第二衰减量,确定出第n行像素单元的衰减量;将第n行像素单元的衰减量输入至VGSP/VGMP生成单元直接加到VGSP和VGMP电压上,实现对第二数据信号的补偿。
需要说明的是,由于显示面板内第一电源信号的走线是金属网状结构,并且第一电源信号呈逐行线性衰减,可通过获取任意时刻像素阵列内第一行像素单元和最后一行像素单元的第一电源信号的衰减情况,就可基于线性插值方式确定出任意时刻像素阵列内任意行的第一电源信号的衰减量。
由于第二数据信号是由VGSP和VGMP电阻串联分压产生的,将第n行像素单元的衰减量输入至VGSP/VGMP生成单元直接加到VGSP和VGMP电压上,使得VGSP/VGMP生成单元生成的第二数据信号也加上第n行像素单元的衰减量。
如此,利用第n行像素单元的衰减量,对第二数据信号进行补偿,可以维持(Vdata1-Vint)*C1/(C1+C2)+Vdata2-ELVDD的差值不受第一电源信号衰减的影响,实现对像素单元的电压降补偿。
在实际应用中,可通过确定第n行像素单元的衰减量,基于第n行像素单元的衰减量,对第n+1行像素单元的第二数据信号进行补偿。如图24所示,图24是根据一示例性实施例示出的一种像素单元的电压降补偿过程中信号时序变化示意图。
本公开实施例提供一种像素单元的补偿装置,如图25所示,图25是根据一示例性实施例示出的一种像素单元的补偿装置的结构示意图。所述装置100,包括:
获取模块101,用于获取显示面板内一帧待显示画面中待补偿的目标像素行;
确定模块102,用于确定显示面板内待写入第一数据信号的第n行像素单元是否为所述待补偿的目标像素行;其中,所述n为小于或等于N的正整数,所述N为所述显示面板的像素阵列的行数;
补偿模块103,用于若所述第n行像素单元为所述待补偿的目标像素行,利用补偿控制电路对所述第n行像素单元的电压降进行补偿。
可选地,所述补偿模块103,用于:
在所述第n行像素单元的数据写入电路将所述第一数据信号写入驱动电路之前,利用控制电路控制导通第一线路,由第一电源端输出的第一电源信号对所述驱动电路的电压降进行补偿。
可选地,所述补偿模块103,用于:
控制第一控制端输出第一预设值的第一电信号,所述GOA单元的第二控制电路在级联的上一级GOA单元输出的扫描信号的控制下,向所述第一开关管和所述第二开关管输出第一补偿信号;
在所述第一补偿信号的控制下,所述第一开关管导通,所述第二开关管断开,利用所述第一电源端输出的第一电源信号,对所述驱动电路的电压降进行补偿。
可选地,所述补偿模块103,用于:
确定所述第n行像素单元接收到的第一电源端输出的第一电源信号的衰减量;
基于所述第一电源信号的衰减量,对所述第二信号源输出的第二数据信号进行补偿;
在所述第n行像素单元的数据写入电路将所述第一数据信号写入驱动电路之前,利用控制电路控制导通第二线路,由补偿后的第二数据信号对所述驱动电路的电压降进行补偿。
可选地,所述补偿模块103,用于:
获取显示面板的像素阵列内的第一行像素单元接收的所述第一电源端输出的第一电源信号和第N行像素单元接收的所述第一电源端输出的第一电源信号;
根据所述第一电源端的预设信号值与所述第一行像素单元的第一电源信号的信号值、所述第N行像素单元的第一电源信号的信号值之间的差值,分别确定所述第一行像素单元的第一电源信号的第一衰减量和所述第N行像素单元的第一电源信号的第二衰减量;
根据所述第一衰减量和所述第二衰减量,以及所述第n行像素单元在所述像素阵列内的位置,确定所述第n行像素单元接收的所述第一电源端输出的第一电源信号的衰减量;其中,第一电源信号的信号值在所述像素阵列内呈逐行线性衰减。
可选地,所述获取模块101,用于:
获取一帧待显示画面内每一行像素单元的第一数据信号;
基于所述第一数据信号的直方图,将第一数据信号之间的信号差值小于预设差值的像素行确定为待补偿的目标像素行。
可选地,所述确定模块102,用于:
获取帧同步信号和行同步信号;
基于所述帧同步信号和行同步信号,确定所述显示面板内待写入第一数据信号的第n行像素单元;
基于所述目标像素行在像素阵列内的位置,确定所述第n行像素单元是否为所述待补偿的目标像素行。
图26是根据一示例性实施例示出的一种像素单元的补偿装置框图。例如,装置800可以是移动电话,计算机,数字广播终端,消息收发设备,游戏控制台,平板设备,医疗设备,健身设备,个人数字助理等。
参照图26,装置800可以包括以下一个或多个组件:处理组件802,存储器804,电力组件806,多媒体组件808,音频组件810,输入/输出(I/O)的接口812,传感器组件814,以及通信组件816。
处理组件802通常控制装置800的整体操作,诸如与显示,电话呼叫,数据通信,相机操作和记录操作相关联的操作。处理组件802可以包括一个或多个处理器820来执行指令,以完成上述的方法的全部或部分步骤。此外,处理组件802可以包括一个或多个模块,便于处理组件802和其他组件之间的交互。例如,处理组件802可以包括多媒体模块,以方便多媒体组件808和处理组件802之间的交互。
存储器804被配置为存储各种类型的数据以支持在设备800的操作。这些数据的示例包括用于在装置800上操作的任何应用程序或方法的指令,联系人数据,电话簿数据,消息,图片,视频等。存储器804可以由任何类型的易失性或非易失性存储设备或者它们的组合实现,如静态随机存取存储器(SRAM),电可擦除可编程只读存储器(EEPROM),可擦除可编程只读存储器(EPROM),可编程只读存储器(PROM),只读存储器(ROM),磁存储器,快闪存储器,磁盘或光盘。
电力组件806为装置800的各种组件提供电力。电力组件806可以包括电源管理系统,一个或多个电源,及其他与为装置800生成、管理和分配电力相关联的组件。
多媒体组件808包括在所述装置800和用户之间的提供一个输出接口的屏幕。在一些实施例中,屏幕可以包括液晶显示器(LCD)和触摸面板(TP)。如果屏幕包括触摸面板,屏幕可以被实现为触摸屏,以接收来自用户的输入信号。触摸面板包括一个或多个触摸传感器以感测触摸、滑动和触摸面板上的手势。所述触摸传感器可以不仅感测触摸或滑动动作的边界,而且还检测与所述触摸或滑动操作相关的持续时间和压力。在一些实施例中,多媒体组件808包括一个前置摄像头和/或后置摄像头。当设备800处于操作模式,如拍摄模式或视频模式时,前置摄像头和/或后置摄像头可以接收外部的多媒体数据。每个前置摄像头和后置摄像头可以是一个固定的光学透镜系统或具有焦距和光学变焦能力。
音频组件810被配置为输出和/或输入音频信号。例如,音频组件810包括一个麦克风(MIC),当装置800处于操作模式,如呼叫模式、记录模式和语音识别模式时,麦克风被配置为接收外部音频信号。所接收的音频信号可以被进一步存储在存储器804或经由通信组件816发送。在一些实施例中,音频组件810还包括一个扬声器,用于输出音频信号。
I/O接口812为处理组件802和外围接口模块之间提供接口,上述外围接口模块可以是键盘,点击轮,按钮等。这些按钮可包括但不限于:主页按钮、音量按钮、启动按钮和锁定按钮。
传感器组件814包括一个或多个传感器,用于为装置800提供各个方面的状态评估。例如,传感器组件814可以检测到设备800的打开/关闭状态,组件的相对定位,例如所述组件为装置800的显示器和小键盘,传感器组件814还可以检测装置800或装置800一个组件的位置改变,用户与装置800接触的存在或不存在,装置800方位或加速/减速和装置800的温度变化。传感器组件814可以包括接近传感器,被配置用来在没有任何的物理接触时检测附近物体的存在。传感器组件814还可以包括光传感器,如CMOS或CCD图像传感器,用于在成像应用中使用。在一些实施例中,该传感器组件814还可以包括加速度传感器,陀螺仪传感器,磁传感器,压力传感器或温度传感器。
通信组件816被配置为便于装置800和其他设备之间有线或无线方式的通信。装置800可以接入基于通信标准的无线网络,如WiFi,2G或3G,或它们的组合。在一个示例性实施例中,通信组件816经由广播信道接收来自外部广播管理系统的广播信号或广播相关信息。在一个示例性实施例中,所述通信组件816还包括近场通信(NFC)模块,以促进短程通信。例如,在NFC模块可基于射频识别(RFID)技术,红外数据协会(IrDA)技术,超宽带(UWB)技术,蓝牙(BT)技术和其他技术来实现。
在示例性实施例中,装置800可以被一个或多个应用专用集成电路(ASIC)、数字信号处理器(DSP)、数字信号处理设备(DSPD)、可编程逻辑器件(PLD)、现场可编程门阵列(FPGA)、控制器、微控制器、微处理器或其他电子元件实现,用于执行上述方法。
在示例性实施例中,还提供了一种包括指令的非临时性计算机可读存储介质,例如包括指令的存储器804,上述指令可由装置800的处理器820执行以完成上述方法。例如,所述非临时性计算机可读存储介质可以是ROM、随机存取存储器(RAM)、CD-ROM、磁带、软盘和光数据存储设备等。
一种非临时性计算机可读存储介质,当所述存储介质中的指令由像素单元的补偿装置的处理器执行时,使得像素单元的补偿装置能够执行一种像素单元的补偿方法。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本发明的其它实施方案。本申请旨在涵盖本发明的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本发明的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本发明的真正范围和精神由下面的权利要求指出。
应当理解的是,本发明并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本发明的范围仅由所附的权利要求来限制。

Claims (16)

1.一种像素单元,其特征在于,包括:
发光电路;
驱动电路,与所述发光电路连接,用于向所述发光电路输出驱动电信号,驱动所述发光电路发光;
数据写入电路,与所述驱动电路连接,用于接收第一数据信号和扫描信号,根据所述扫描信号将所述第一数据信号写入所述驱动电路;
第一初始化电路,与所述驱动电路连接,用于对所述驱动电路的输入端的电位进行初始化;
补偿控制电路,包括:
第一线路,连接第一电源端和所述驱动电路的输入端;
第二线路,连接第二信号端和所述驱动电路的输入端;其中,所述第一线路和所述第二线路的通断状态相反;
控制电路,分别与第一线路和第二线路连接,用于在数据写入电路将所述第一数据信号写入所述驱动电路之前,控制导通第一线路,由所述第一电源端输出的第一电源信号对所述驱动电路的电压降进行补偿。
2.根据权利要求1所述的像素单元,其特征在于,
所述第一线路具有第一开关管,其中,所述第一开关管的受控端与所述控制电路连接,所述第一开关管的输入端和输出端连接在所述第一线路上;
所述第二线路具有第二开关管,其中,所述第二开关管的受控端与所述控制电路连接,所述第二开关管的输入端和输出端连接在所述第二线路上;
所述控制电路向所述第一开关管和所述第二开关管输出的第一补偿信号,所述第一开关管导通,所述第二开关管断开;
所述控制电路向所述第一开关管和所述第二开关管输出的第二补偿信号,所述第一开关管断开,所述第二开关管导通。
3.根据权利要求2所述的像素单元,其特征在于,所述控制电路,包括:
GOA单元,至少包括:
第一控制电路,输入端分别与恒压高电位端、恒压低电位端连接,输出端与所述数据写入电路连接,用于在级联的上一级GOA单元输出的扫描信号的控制下,向所述数据写入电路输出所述扫描信号;
第二控制电路,输入端分别与所述恒压高电压和第一控制端连接,输出端与所述第一线路和所述第二线路连接,用于在级联的上一级GOA单元输出的扫描信号的控制下,基于所述第一控制端输出的第一电信号,向所述第一线路和所述第二线路输出所述第一补偿信号或所述第二补偿信号。
4.根据权利要求1所述的像素单元,其特征在于,所述驱动电路,包括:
驱动晶体管,输入端分别与所述第一线路的输出端、所述第二线路的输出端连接,输出端与所述发光电路的输入端连接;
第一电容,第一端与所述数据写入电路的输出端连接,第二端与所述驱动晶体管的受控端连接;
第二电容,第一端与所述驱动晶体管的受控端连接,第二端与所述第一电源端连接;
第三开关管,连接在所述驱动晶体管的受控端和输出端之间;所述受控端与第二控制端连接。
5.根据权利要求1所述的像素单元,其特征在于,所述发光电路,包括:
发光元件;
第二初始化电路,包括:第四开关管,连接在所述发光元件的输入端与初始电源之间;所述第四开关管的受控端与第二控制端连接;
发光控制电路,包括:第五开关管,连接在所述驱动电路的输出端与所述发光元件的输入端之间,所述第五开关管的受控端与发光控制端连接。
6.一种显示面板,其特征在于,包括:
多个如权利要求1-5任一项所述的像素单元,且所述多个像素单元呈矩阵排列。
7.一种像素单元的补偿方法,其特征在于,应用于权利要求6所述的显示面板,所述方法,包括:
获取显示面板内一帧待显示画面中待补偿的目标像素行;
确定显示面板内待写入第一数据信号的第n行像素单元是否为所述待补偿的目标像素行;其中,所述n为小于或等于N的正整数,所述N为所述显示面板的像素阵列的行数;
若所述第n行像素单元为所述待补偿的目标像素行,利用补偿控制电路对所述第n行像素单元的电压降进行补偿。
8.根据权利要求7所述的方法,其特征在于,所述利用补偿控制电路对所述第n行像素单元的电压降进行补偿,包括:
在所述第n行像素单元的数据写入电路将所述第一数据信号写入驱动电路之前,利用控制电路控制导通第一线路,由第一电源端输出的第一电源信号对所述驱动电路的电压降进行补偿。
9.根据权利要求8所述的方法,其特征在于,所述利用控制电路控制导通第一线路,由第一电源端对所述驱动电路的电压降进行补偿,包括:
控制第一控制端输出第一预设值的第一电信号,GOA单元的第二控制电路在级联的上一级GOA单元输出的扫描信号的控制下,向第一开关管和第二开关管输出第一补偿信号;
在所述第一补偿信号的控制下,所述第一开关管导通,所述第二开关管断开,利用所述第一电源端输出的第一电源信号,对所述驱动电路的电压降进行补偿。
10.根据权利要求7所述的方法,其特征在于,所述利用补偿控制电路对所述第n行像素单元的电压降进行补偿,包括:
确定所述第n行像素单元接收到的第一电源端输出的第一电源信号的衰减量;
基于所述第一电源信号的衰减量,对第二信号源输出的第二数据信号进行补偿;
在所述第n行像素单元的数据写入电路将所述第一数据信号写入驱动电路之前,利用控制电路控制导通第二线路,由补偿后的第二数据信号对所述驱动电路的电压降进行补偿。
11.根据权利要求10所述的方法,其特征在于,所述确定所述第n行像素单元接收到的第一电源端输出的第一电源信号的衰减量,包括:
获取显示面板的像素阵列内的第一行像素单元接收的所述第一电源端输出的第一电源信号和第N行像素单元接收的所述第一电源端输出的第一电源信号;
根据所述第一电源端的预设信号值与所述第一行像素单元的第一电源信号的信号值、所述第N行像素单元的第一电源信号的信号值之间的差值,分别确定所述第一行像素单元的第一电源信号的第一衰减量和所述第N行像素单元的第一电源信号的第二衰减量;
根据所述第一衰减量和所述第二衰减量,以及所述第n行像素单元在所述像素阵列内的位置,确定所述第n行像素单元接收的所述第一电源端输出的第一电源信号的衰减量;其中,第一电源信号的信号值在所述像素阵列内呈逐行线性衰减。
12.根据权利要求7所述的方法,其特征在于,所述获取显示面板内一帧待显示画面中待补偿的目标像素行,包括:
获取一帧待显示画面内每一行像素单元的第一数据信号;
基于所述第一数据信号的直方图,将第一数据信号之间的信号差值小于预设差值的像素行确定为待补偿的目标像素行。
13.根据权利要求7所述的方法,其特征在于,所述确定显示面板内待写入第一数据信号的第n行像素单元是否为所述待补偿的目标像素行,包括:
获取帧同步信号和行同步信号;
基于所述帧同步信号和行同步信号,确定所述显示面板内待写入第一数据信号的第n行像素单元;
基于所述目标像素行在像素阵列内的位置,确定所述第n行像素单元是否为所述待补偿的目标像素行。
14.一种像素单元的补偿装置,其特征在于,包括:
获取模块,用于获取显示面板内一帧待显示画面中待补偿的目标像素行;
确定模块,用于确定显示面板内待写入第一数据信号的第n行像素单元是否为所述待补偿的目标像素行;其中,所述n为小于或等于N的正整数,所述N为所述显示面板的像素阵列的行数;
补偿模块,用于若所述第n行像素单元为所述待补偿的目标像素行,利用补偿控制电路对所述第n行像素单元的电压降进行补偿。
15.一种像素单元的补偿装置,其特征在于,包括:
处理器;
用于存储可执行指令的存储器;
其中,所述处理器被配置为:执行所述存储器中存储的可执行指令时,实现权利要求7-13任一项所述的像素单元的补偿方法。
16.一种非临时性计算机可读存储介质,其特征在于,当所述存储介质中的指令由像素单元的补偿装置的处理器执行时,使得所述像素单元的补偿装置能够执行权利要求7-13任一项所述的像素单元的补偿方法。
CN202210125504.0A 2022-02-10 2022-02-10 像素单元、显示面板、像素单元的补偿方法及装置 Pending CN116631340A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210125504.0A CN116631340A (zh) 2022-02-10 2022-02-10 像素单元、显示面板、像素单元的补偿方法及装置
PCT/CN2022/090804 WO2023151194A1 (zh) 2022-02-10 2022-04-29 像素单元电路、显示面板、像素单元的补偿方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210125504.0A CN116631340A (zh) 2022-02-10 2022-02-10 像素单元、显示面板、像素单元的补偿方法及装置

Publications (1)

Publication Number Publication Date
CN116631340A true CN116631340A (zh) 2023-08-22

Family

ID=87563511

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210125504.0A Pending CN116631340A (zh) 2022-02-10 2022-02-10 像素单元、显示面板、像素单元的补偿方法及装置

Country Status (2)

Country Link
CN (1) CN116631340A (zh)
WO (1) WO2023151194A1 (zh)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4111128B2 (ja) * 2003-11-28 2008-07-02 カシオ計算機株式会社 表示駆動装置及び表示装置並びにその駆動制御方法
CN103971635B (zh) * 2014-04-21 2016-03-02 京东方科技集团股份有限公司 一种显示器驱动信号补偿方法及装置和显示器
CN110111736B (zh) * 2019-04-09 2020-10-16 深圳市华星光电半导体显示技术有限公司 显示装置驱动方法及显示装置驱动系统
CN110246462A (zh) * 2019-07-26 2019-09-17 云谷(固安)科技有限公司 一种像素电路及其驱动方法、显示装置及其驱动方法
CN114424278B (zh) * 2019-09-17 2023-12-22 夏普株式会社 显示装置及其驱动方法
CN111768739B (zh) * 2020-07-30 2021-11-23 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN112086056B (zh) * 2020-09-15 2022-11-15 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板及其驱动方法
CN112735314B (zh) * 2020-12-30 2023-01-13 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板和显示装置

Also Published As

Publication number Publication date
WO2023151194A1 (zh) 2023-08-17

Similar Documents

Publication Publication Date Title
CN109493795B (zh) 像素电路、像素驱动方法和显示装置
EP3690871A1 (en) Pixel circuit and driving method thereof, and display device
EP1170718B1 (en) Current sampling circuit for organic electroluminescent display
US11380261B2 (en) Pixel circuit, pixel driving method and display device
US20090091562A1 (en) Display Apparatus and Driving Method Therefor
US20110109610A1 (en) Display device and electronic apparatus
US8154566B2 (en) Active-matrix display apparatus driving method of the same and electronic instruments
KR20080084613A (ko) 표시장치 및 그 구동방법과 전자기기
US8139004B2 (en) Display device and electronic apparatus
KR20080086351A (ko) 표시장치 및 그 구동방법과 전자기기
US11393394B2 (en) Compensation method and compensation apparatus for organic light-emitting display and display device
US8284135B2 (en) Display apparatus and electronic instrument
CN111613178A (zh) 像素电路及其驱动方法、显示基板和显示装置
US11367400B2 (en) Display device
CN113421524A (zh) 电压提供单元、电压提供方法和显示装置
EP3629317B1 (en) Oled displaying method and device
CN116631340A (zh) 像素单元、显示面板、像素单元的补偿方法及装置
JP2011069943A (ja) 表示装置および電子機器
US20110001741A1 (en) Display device and electronic apparatus
US9378677B2 (en) Drive circuit, display unit, and electronic apparatus
CN111383583B (zh) 显示控制方法和装置、电子设备以及计算机可读存储介质
CN107622755B (zh) 栅极驱动电路及其驱动方法、电子设备
CN114187871B (zh) 电压调整方法及装置、电子设备
CN219575140U (zh) 像素驱动电路、显示面板、显示装置及电子设备
CN220020582U (zh) 像素电路、显示面板及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination