CN116582096A - 用于单端和差分射频输入的阻抗匹配驱动电路 - Google Patents
用于单端和差分射频输入的阻抗匹配驱动电路 Download PDFInfo
- Publication number
- CN116582096A CN116582096A CN202310369516.2A CN202310369516A CN116582096A CN 116582096 A CN116582096 A CN 116582096A CN 202310369516 A CN202310369516 A CN 202310369516A CN 116582096 A CN116582096 A CN 116582096A
- Authority
- CN
- China
- Prior art keywords
- switch unit
- radio frequency
- impedance
- unit
- ended
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 description 38
- 230000000295 complement effect Effects 0.000 description 12
- 238000000034 method Methods 0.000 description 11
- 238000010586 diagram Methods 0.000 description 7
- 101100489713 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) GND1 gene Proteins 0.000 description 6
- 230000000903 blocking effect Effects 0.000 description 6
- 238000004377 microelectronic Methods 0.000 description 4
- 101100489717 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) GND2 gene Proteins 0.000 description 3
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000003750 conditioning effect Effects 0.000 description 2
- 230000001939 inductive effect Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- LKJPSUCKSLORMF-UHFFFAOYSA-N Monolinuron Chemical compound CON(C)C(=O)NC1=CC=C(Cl)C=C1 LKJPSUCKSLORMF-UHFFFAOYSA-N 0.000 description 1
- 230000003044 adaptive effect Effects 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/56—Modifications of input or output impedances, not otherwise provided for
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/70—Reducing energy consumption in communication networks in wireless communication networks
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Logic Circuits (AREA)
Abstract
本申请提供了一种用于单端和差分射频输入的阻抗匹配驱动电路,用于单端和差分射频输入的阻抗匹配驱动电路包括第一信号输入端、第二信号输入端、四个阻抗单元、四个开关单元、第一信号输出端、第二信号输出端、第一接地端和第二接地端。在第一信号输入端和第二信号输入端输入差分射频信号的情况下,第一开关单元、第二开关单元和第四开关单元断开,第三开关单元闭合;在第一信号输入端输入单端射频信号的情况下,第一开关单元、第二开关单元和第四开关单元闭合,第三开关单元断开,从而实现既能传输差分信号,也能传输单通信号的目的,进而解决了现有方案的单端输入和差分输入分别需要一个阻抗匹配驱动电路而造成集成电路较为复杂的问题。
Description
技术领域
本申请涉及信号处理电路技术领域,具体而言,涉及一种用于单端和差分射频输入的阻抗匹配驱动电路和电子器件。
背景技术
在射频(RF)集成电路中,输入阻抗匹配是确保输入源和RF电路之间实现最大功率传输的关键。通常,宽带匹配技术被用于各种的频率范围.因为大带宽的要求,电阻性元件优先于电容/电感元件以实现大频率范围内所需的阻抗匹配。根据系统要求和RF电路的特性,单端输入驱动或差分输入驱动配置可能更为合适。
传统方案中,单端输入和差分输入分别需要一个阻抗匹配驱动电路,且这两个阻抗匹配驱动电路不能通用,这样在不同的输入的情况下,就需要不同的阻抗匹配驱动电路,这增加了实现此类RF集成电路的复杂性和成本。
因此,亟需一种可以同时用于单端输入和差分输入的阻抗匹配驱动电路,来降低集成电路的复杂性。
发明内容
本申请的主要目的在于提供一种用于单端和差分射频输入的阻抗匹配驱动电路和电子器件,以至少解决现有方案的单端输入和差分输入分别需要一个阻抗匹配驱动电路而造成集成电路较为复杂的问题。
为了实现上述目的,根据本申请的一个方面,提供了一种用于单端和差分射频输入的阻抗匹配驱动电路,用于单端和差分射频输入的阻抗匹配驱动电路包括第一信号输入端、第二信号输入端、四个阻抗单元、四个开关单元、第一信号输出端、第二信号输出端、第一接地端和第二接地端,其中,四个所述阻抗单元分别为依次串联的第一阻抗单元、第二阻抗单元、第三阻抗单元和第四阻抗单元,所述第一阻抗单元的第一端分别与所述第一信号输入端和所述第一信号输出端电连接,所述第四阻抗单元的第二端分别与所述第二信号输入端和所述第二信号输出端电连接;所述四个开关单元分别为第一开关单元、第二开关单元、第三开关单元和第四开关单元,所述第一开关单元的第一端电连接在所述第一阻抗单元的第二端和所述第二阻抗单元的第一端的串联支路上,所述第二开关单元的第一端电连接在所述第三阻抗单元的第二端和所述第四阻抗单元的第一端的串联支路上,所述第三开关单元的第一端与所述第一接地端电连接,所述第三开关单元的第二端电连接在所述第二阻抗单元的第二端和所述第三阻抗单元的第一端的串联支路上,所述第四开关单元的第一端与所述第四阻抗单元的第二端电连接,所述第四开关单元的第二端与所述第二接地端电连接,所述第一开关单元的第二端和所述第二开关单元的第二端电连接。
可选地,所述用于单端和差分射频输入的阻抗匹配驱动电路还包括第一电容单元和第二电容单元,所述第一电容单元电连接在与所述第一信号输入端与所述第一阻抗单元的第一端之间,所述第二电容单元电连接在所述第二信号输入端与所述第四阻抗单元的第二端之间。
可选地,所述第一电容单元的电容值和所述第二电容单元的电容值相等。
可选地,所述用于单端和差分射频输入的阻抗匹配驱动电路还包括第三电容单元和第四电容单元,所述第三电容单元电连接在所述第一接地端与所述第三开关单元的第一端之间,所述第四电容单元电连接在所述第四开关单元的第二端与所述第二接地端之间。
可选地,所述用于单端和差分射频输入的阻抗匹配驱动电路还包括直流偏置电压输入端和第五开关单元,所述第五开关单元的第一端与所述第二阻抗单元的第二端电连接,所述第五开关单元的第二端与所述直流偏置电压输入端电连接。
可选地,所述第五开关单元的第二端还与所述第一开关单元的第二端电连接。
可选地,所述用于单端和差分射频输入的阻抗匹配驱动电路还包括第六开关单元和第三接地端,所述第六开关单元的第一端与所述第三接地端电连接,所述第六开关单元的第二端与所述第一阻抗单元的第一端电连接。
根据本申请的另一方面,提供了一种电子器件,电子器件包括任意一种所述的用于单端和差分射频输入的阻抗匹配驱动电路。
可选地,所述电子器件为射频放大器、射频衰减器或射频功率检测器。
应用本申请的技术方案,通过设置第一信号输入端、第二信号输入端、四个阻抗单元、四个开关单元、第一信号输出端、第二信号输出端、第一接地端和第二接地端,在第一信号输入端和第二信号输入端输入差分射频信号的情况下,第一开关单元、第二开关单元和第四开关单元断开,第三开关单元闭合,以实现将第一信号输入端的信号耦合至第一信号输出端,将第二信号输入端的信号耦合至第二信号输出端;在第一信号输入端输入单端射频信号的情况下,第一开关单元、第二开关单元和第四开关单元闭合,第三开关单元断开,以实现单端射频信号耦合到第一信号输出端,交流接地信号耦合到第二信号输出端,从而实现既能传输差分信号,也能传输单通信号的目的,进而解决了现有方案的单端输入和差分输入分别需要一个阻抗匹配驱动电路而造成集成电路较为复杂的问题。可以在单一芯片中实现,对于传统上需要用多个芯片来实现单端和差分输入驱动的方式,降低了相应的成本和复杂度。
附图说明
构成本申请的一部分的说明书附图用来提供对本申请的进一步理解,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1示出了根据本申请的实施例中提供的第一种用于单端和差分射频输入的阻抗匹配驱动电路的示意图;
图2示出了根据本申请的实施例中提供的第二种用于单端和差分射频输入的阻抗匹配驱动电路的示意图;
图3示出了根据本申请的实施例中提供的第三种用于单端和差分射频输入的阻抗匹配驱动电路的示意图;
图4示出了根据本申请的实施例中提供的第四种用于单端和差分射频输入的阻抗匹配驱动电路的示意图;
图5示出了根据本申请的实施例中提供的第五种用于单端和差分射频输入的阻抗匹配驱动电路的示意图;
图6示出了根据本申请的实施例中提供的第六种用于单端和差分射频输入的阻抗匹配驱动电路的示意图;
图7示出了根据本申请的实施例中提供的第七种用于单端和差分射频输入的阻抗匹配驱动电路的示意图。
具体实施方式
需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分的实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。
需要说明的是,本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请的实施例。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
正如背景技术中所介绍的,在射频(RF)集成电路中,输入阻抗匹配是确保输入源和RF电路之间实现最大功率传输的关键。通常,宽带匹配技术被用于各种的频率范围.因为大带宽的要求,电阻性元件优先于电容/电感元件以实现大频率范围内所需的阻抗匹配。根据系统要求和RF电路的特性,单端输入驱动或差分输入驱动配置可能更为合适。传统方案中,单端输入和差分输入分别需要一个阻抗匹配驱动电路,且这两个阻抗匹配驱动电路不能通用,这样在不同的输入的情况下,就需要不同的阻抗匹配驱动电路,这增加了实现此类RF集成电路的复杂性和成本。因此,亟需一种可以同时用于单端输入和差分输入的阻抗匹配驱动电路,来降低集成电路的复杂性,为解决现有方案造成了对不同信号接收效率较低的问题,本申请的实施例提供了一种用于单端和差分射频输入的阻抗匹配驱动电路和电子器件。
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。
本申请实施例提供了一种用于单端和差分射频输入的阻抗匹配驱动电路,如图1所示,用于单端和差分射频输入的阻抗匹配驱动电路包括第一信号输入端RF IN+、第二信号输入端RF IN-、四个阻抗单元、四个开关单元、第一信号输出端OUT+、第二信号输出端OUT-、第一接地端GND1和第二接地端GND2,其中,四个上述阻抗单元分别为依次串联的第一阻抗单元Z1、第二阻抗单元Z2、第三阻抗单元Z3和第四阻抗单元Z4,上述第一阻抗单元Z1的第一端分别与上述第一信号输入端RF IN+和上述第一信号输出端OUT+电连接,上述第四阻抗单元Z4的第二端分别与上述第二信号输入端RF IN-和上述第二信号输出端OUT-电连接;上述四个开关单元分别为第一开关单元S1、第二开关单元S2、第三开关单元S3和第四开关单元S4,上述第一开关单元S1的第一端电连接在上述第一阻抗单元Z1的第二端和上述第二阻抗单元Z2的第一端的串联支路上,上述第二开关单元S2的第一端电连接在上述第三阻抗单元Z3的第二端和上述第四阻抗单元Z4的第一端的串联支路上,上述第三开关单元S3的第一端与上述第一接地端GND1电连接,上述第三开关单元S3的第二端电连接在上述第二阻抗单元Z2的第二端和上述第三阻抗单元Z3的第一端的串联支路上,上述第四开关单元S4的第一端与上述第四阻抗单元Z4的第二端电连接,上述第四开关单元S4的第二端与上述第二接地端GND2电连接,上述第一开关单元S1的第二端和上述第二开关单元S2的第二端电连接。
具体地,控制信号由两个互补信号Q和Qbar组成,用于控制第一开关单元S1、第二开关单元S2、第三开关单元S3和第四开关单元S4的状态,互补信号(Q、Qbar)由外部产生并提供给用于单端和差分射频输入的阻抗匹配驱动电路,在第一信号输入端RF IN+输入单端射频信号的情况下,外部产生互补信号Q,第一开关单元S1、第二开关单元S2、第三开关单元S3和第四开关单元S4接收到互补信号Q之后,第一开关单元S1、第二开关单元S2和第四开关单元S4闭合,第三开关单元S3断开,以实现单端射频信号耦合到第一信号输出端OUT+,交流接地信号耦合到第二信号输出端OUT-;
在第一信号输入端RF IN+和第二信号输入端RF IN-输入差分射频信号的情况下,外部产生互补信号Qbar,第一开关单元S1、第二开关单元S2、第三开关单元S3和第四开关单元S4接收到互补信号Qbar之后,第一开关单元S1、第二开关单元S2和第四开关单元S4断开,第三开关单元S3闭合,以实现将第一信号输入端的信号耦合至第一信号输出端,将第二信号输入端的信号耦合至第二信号输出端;
第一阻抗单元Z1、第二阻抗单元Z2、第三阻抗单元Z3和第四阻抗单元Z4可以由多个依次串联的阻抗组成,也可以由多个并联的阻抗组成,四个开关单元可以为微电子开关。第一阻抗单元Z1的阻抗、第二阻抗单元Z2的阻抗、第三阻抗单元Z3的阻抗和第四阻抗单元Z4的阻抗相同,均为Zin/2,Zin可以取值为50Ω,则第一阻抗单元Z1的阻抗、第二阻抗单元Z2的阻抗、第三阻抗单元Z3的阻抗和第四阻抗单元Z4的阻抗均为25Ω。
上述用于单端和差分射频输入的阻抗匹配驱动电路,通过设置第一信号输入端、第二信号输入端、四个阻抗单元、四个开关单元、第一信号输出端、第二信号输出端、第一接地端GND1和第二接地端GND2,在第一信号输入端和第二信号输入端输入差分射频信号的情况下,第一开关单元、第二开关单元和第四开关单元断开,第三开关单元闭合,以实现将第一信号输入端的信号耦合至第一信号输出端,将第二信号输入端的信号耦合至第二信号输出端;在第一信号输入端输入单端射频信号的情况下,第一开关单元、第二开关单元和第四开关单元闭合,第三开关单元断开,以实现单端射频信号耦合到第一信号输出端,交流接地信号耦合到第二信号输出端,从而实现既能传输差分信号,也能传输单通信号的目的,进而解决了现有方案的单端输入和差分输入分别需要一个阻抗匹配驱动电路而造成集成电路较为复杂的问题。可以在单一芯片中实现,对于传统上需要用多个芯片来实现单端和差分输入驱动的方式,降低了相应的成本和复杂度。
在实际应用中,用于单端和差分射频输入的阻抗匹配驱动电路可以与同一半导体晶片上的其他集成被动元件(IPD)或者多芯片模块(MCM)结合在一起,以创建高度集成的射频前端解决方案。这可以显著减小整个射频系统的大小、重量和复杂性。
在另一种实施方式中,用于单端和差分射频输入的阻抗匹配驱动电路可以扩展以支持多个输入通道,允许同时处理多个射频信号。这在多通道射频接收器、多输入多输出(MIMO)系统或波束成形阵列等应用中特别有用。
其中因为通过设置第一信号输入端、第二信号输入端、四个阻抗单元、四个开关单元、第一信号输出端、第二信号输出端、第一接地端GND1和第二接地端GND2,在第一信号输入端和第二信号输入端输入差分射频信号的情况下,第一开关单元、第二开关单元和第四开关单元断开,第三开关单元闭合,以实现将第一信号输入端的信号耦合至第一信号输出端,将第二信号输入端的信号耦合至第二信号输出端;在第一信号输入端输入单端射频信号的情况下,第一开关单元、第二开关单元和第四开关单元闭合,第三开关单元断开,以实现单端射频信号耦合到第一信号输出端,交流接地信号耦合到第二信号输出端,从而实现既能传输差分信号,也能传输单通信号的目的,进而解决了现有方案的单端输入和差分输入分别需要一个阻抗匹配驱动电路而造成集成电路较为复杂的问题。可以在单一芯片中实现,对于传统上需要用多个芯片来实现单端和差分输入驱动的方式,降低了相应的成本和复杂度;
所以用于单端和差分射频输入的阻抗匹配驱动电路可以被设计以支持多种输入和输出阻抗值,允许更大的灵活性以适应各种射频系统和应用。这可以通过将额外的开关和电阻纳入电路,并相应地调整控制信号来实现。
用于单端和差分射频输入的阻抗匹配驱动电路也可以被设计以与各种类型的输入信号一起工作,例如幅度调制(AM)、频率调制(FM)、相位调制(PM)或数字调制信号,为广泛的通信系统和标准提供通用解决方案。
在本申请的一种实施例中,如图2所示,上述用于单端和差分射频输入的阻抗匹配驱动电路还包括第一电容单元C1和第二电容单元C2,上述第一电容单元C1的第一端与上述第一信号输入端RF IN+电连接,上述第二电容单元C2的第一端与上述第二信号输入端RFIN-电连接,上述第一电容单元C1的第二端与上述第一阻抗单元Z1的第一端电连接,上述第二电容单元C2的第二端与上述第四阻抗单元Z4的第二端电连接。
具体地,第一电容单元C1和第二电容单元C2均为隔直电容单元,隔直电容单元可以由多个依次串联的电容组成,也可以由多个并联的电容组成,第一电容单元C1和第二电容单元C2用于对第一信号输入端RF IN+和第二信号输入端RF IN-输入的信号进行隔直处理,即隔离直流的作用。
在本申请的一种实施例中,如图2所示,上述第一电容单元C1的电容值和上述第二电容单元C2的电容值相等。电容值相同从而使得第一电容单元C1和第二电容单元C2达到相同的隔直效果,也使得用于单端和差分射频输入的阻抗匹配驱动电路整体上更加对称,便于在集成电路中布置线路。
在本申请的一种实施例中,如图3所示,上述用于单端和差分射频输入的阻抗匹配驱动电路还包括第三电容单元C3和第四电容单元C4,上述第三电容单元C3的第二端与上述第三开关单元S3的第一端电连接,上述第四电容单元C4的第一端与上述第四开关单元S4的第二端电连接,上述第三电容单元C3的第一端与上述第一接地端GND1电连接,上述第四电容单元C4的第二端与上述第二接地端GND2电连接。
具体地,第三电容单元C3和第四电容单元C4均为隔直电容单元,隔直电容单元可以由多个依次串联的电容组成,也可以由多个并联的电容组成,第三电容单元C3用于和第一接地端GND1隔离,第四电容单元C4用于和第二接地端GND2隔离(即AC耦合)。
在本申请的一种实施例中,如图4所示,上述用于单端和差分射频输入的阻抗匹配驱动电路还包括直流偏置电压输入端Vbias和第五开关单元S5,上述第五开关单元S5的第一端与上述第二阻抗单元Z2的第二端电连接,上述第五开关单元S5的第二端与上述直流偏置电压输入端Vbias电连接。
具体地,直流偏置电压输入端Vbias用于提供直流偏置电压,第五开关单元S5用于控制是否提供直流偏置电压,第五开关单元可以为微电子开关。
在本申请的一种实施例中,如图5所示,上述第五开关单元S5的第二端还与上述第一开关单元S1的第二端电连接。
具体地,第五开关单元可以为微电子开关,通过第五开关单元S5的第二端与上述第一开关单元S1的第二端电连接,从而实现将第五开关单元S5的第二端电连接在上述第一开关单元S1的第二端和上述第二开关单元S2的第二端之间的目的,进而提高了用于单端和差分射频输入的阻抗匹配驱动电路的电路对称性。
在本申请的一种实施例中,如图6所示,上述用于单端和差分射频输入的阻抗匹配驱动电路还包括第六开关单元S6和第三接地端GND3,上述第六开关单元S6的第一端与上述第三接地端GND3电连接,上述第六开关单元S6的第二端与上述第一阻抗单元Z1的第一端电连接。
具体地,第六开关单元S6可以为微电子开关。通过设置第六开关单元S6,且使得第六开关单元S6保持断开,在第六开关单元S6闭合的情况下,能够保护用于单端和差分射频输入的阻抗匹配驱动电路。
如图7所示,用于单端和差分射频输入的阻抗匹配驱动电路包括第一信号输入端RF IN+、第二信号输入端RF IN-、第一信号输出端OUT+、第二信号输出端OUT-、第一开关单元S1、第二开关单元S2、第三开关单元S3、第四开关单元S4、第五开关单元S5、第六开关单元S6、第一阻抗单元Z1、第二阻抗单元Z2、第三阻抗单元Z3、第四阻抗单元Z4、第一电容单元C1、第二电容单元C2、第三电容单元C3、第四电容单元C4、第一接地端、第二接地端、第三接地端和直流偏置电压输入端Vbias,连接方式如图7所示。
具体地,控制信号由两个互补信号Q和Qbar组成,用于控制第一开关单元S1、第二开关单元S2、第三开关单元S3、第四开关单元S4、第五开关单元S5和第六开关单元S6的状态,互补信号(Q、Qbar)由外部产生并提供给用于单端和差分射频输入的阻抗匹配驱动电路,在第一信号输入端RF IN+输入单端射频信号的情况下,外部产生互补信号Q,第一开关单元S1、第二开关单元S2、第三开关单元S3、第四开关单元S4、第五开关单元S5和第六开关单元S6接收到互补信号Q之后,第一开关单元S1、第二开关单元S2和第四开关单元S4闭合,第三开关单元S3、第五开关单元S5和第六开关单元S6断开,以实现单端射频信号耦合到第一信号输出端OUT+,交流接地信号耦合到第二信号输出端OUT-;
在第一信号输入端RF IN+和第二信号输入端RF IN-输入差分射频信号的情况下,外部产生互补信号Qbar,第一开关单元S1、第二开关单元S2、第三开关单元S3、第四开关单元S4、第五开关单元S5和第六开关单元S6接收到互补信号Qbar之后,第一开关单元S1、第二开关单元S2和第四开关单元S4、第六开关单元S6断开,第三开关单元S3和第五开关单元S5闭合,以实现将第一信号输入端的信号耦合至第一信号输出端,将第二信号输入端的信号耦合至第二信号输出端。
本申请还提供了一种电子器件,电子器件包括任意一种上述的用于单端和差分射频输入的阻抗匹配驱动电路。
因为该电子器件包括上述用于单端和差分射频输入的阻抗匹配驱动电路,在单端输入或者差分输入的情况下,均可以采用上述用于单端和差分射频输入的阻抗匹配驱动电路来传输单端射频信号或者差分射频信号,相比现有方案不再需要两个独立的阻抗匹配驱动电路来分别实现传输单端射频信号和差分射频信号,进而降低了电子器件的内部集成电路的复杂程度,从而解决了现有方案的单端输入和差分输入分别需要一个阻抗匹配驱动电路而造成集成电路较为复杂的问题。
在本申请的一种实施例中,上述电子器件为射频放大器、射频衰减器或射频功率检测器。提高了电路在各种应用场景下的通用性和灵活度,为各种应用中实现射频集成电路提供了更高的灵活性和降低的成本。
本申请的概念和原则也可以扩展到其他电子领域,例如微波、毫米波甚至光学频率范围,其中输入阻抗匹配和信号调理对于实现最佳系统性能至关重要。
在另一种实施方式中,用于单端和差分射频输入的阻抗匹配驱动电路可以应用于其他类型的射频系统,如频率合成器、混频器或射频调制解调器,为广泛的射频应用提供灵活性和适应性。
用于单端和差分射频输入的阻抗匹配驱动电路可以进一步优化功率效率、线性度或噪声性能,这取决于射频集成电路及其应用的具体要求。高级设计技术,如自适应偏置、阻抗调谐或噪声抵消方案,可以并入输入匹配电路以实现这些目标。
本申请可以延展到各种其它的实现方式.该用于单端和差分射频输入的阻抗匹配驱动电路可集成到射频“单片集成系统(SoC)”中,为多个射频应用提供单一集成解决方案。
在另一实施案例中,该用于单端和差分射频输入的阻抗匹配驱动电路可以进一步与其他匹配电路、滤波器或信号调节组件结合使用,为各种射频应用场景提供高度可适应的射频前端。
还可以引入其他控制信号,以进一步灵活定制输入匹配电路的配置,例如添加更多的开关、电阻或电容,以支持更宽范围的输入阻抗值或适应特定的射频应用需求。输入匹配电路可以使用各种半导体技术制造,如CMOS、SiGe、GaAs或GaN,这取决于射频集成电路的性能要求和工作频率范围。
需要说明的是,上述的电连接可以是直接电连接,也可以是间接电连接,直接电连接就是指两个器件直接连接,间接电连接就是指相连接的A与B之间还连接有其余类似电容、电阻等器件。
还需要说明的是,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括要素的过程、方法、商品或者设备中还存在另外的相同要素。
从以上的描述中,可以看出,本申请上述的实施例实现了如下技术效果:
1)、本申请的用于单端和差分射频输入的阻抗匹配驱动电路,通过设置第一信号输入端、第二信号输入端、四个阻抗单元、四个开关单元、第一信号输出端、第二信号输出端、第一接地端和第二接地端,在第一信号输入端和第二信号输入端输入差分射频信号的情况下,第一开关单元、第二开关单元和第四开关单元断开,第三开关单元闭合,以实现将第一信号输入端的信号耦合至第一信号输出端,将第二信号输入端的信号耦合至第二信号输出端;在第一信号输入端输入单端射频信号的情况下,第一开关单元、第二开关单元和第四开关单元闭合,第三开关单元断开,以实现单端射频信号耦合到第一信号输出端,交流接地信号耦合到第二信号输出端,从而实现既能传输差分信号,也能传输单通信号的目的,进而解决了现有方案的单端输入和差分输入分别需要一个阻抗匹配驱动电路而造成集成电路较为复杂的问题。可以在单一芯片中实现,对于传统上需要用多个芯片来实现单端和差分输入驱动的方式,降低了相应的成本和复杂度。
2)、本申请的电子器件,通过设置第一信号输入端、第二信号输入端、四个阻抗单元、四个开关单元、第一信号输出端、第二信号输出端、第一接地端和第二接地端,在第一信号输入端和第二信号输入端输入差分射频信号的情况下,第一开关单元、第二开关单元和第四开关单元断开,第三开关单元闭合,以实现将第一信号输入端的信号耦合至第一信号输出端,将第二信号输入端的信号耦合至第二信号输出端;在第一信号输入端输入单端射频信号的情况下,第一开关单元、第二开关单元和第四开关单元闭合,第三开关单元断开,以实现单端射频信号耦合到第一信号输出端,交流接地信号耦合到第二信号输出端,从而实现既能传输差分信号,也能传输单通信号的目的,进而解决了现有方案的单端输入和差分输入分别需要一个阻抗匹配驱动电路而造成集成电路较为复杂的问题。可以在单一芯片中实现,对于传统上需要用多个芯片来实现单端和差分输入驱动的方式,降低了相应的成本和复杂度。
以上所述仅为本申请的优选实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。
Claims (9)
1.一种用于单端和差分射频输入的阻抗匹配驱动电路,其特征在于,包括:第一信号输入端、第二信号输入端、四个阻抗单元、四个开关单元、第一信号输出端、第二信号输出端、第一接地端和第二接地端,其中,
四个所述阻抗单元分别为依次串联的第一阻抗单元、第二阻抗单元、第三阻抗单元和第四阻抗单元,所述第一阻抗单元的第一端分别与所述第一信号输入端和所述第一信号输出端电连接,所述第四阻抗单元的第二端分别与所述第二信号输入端和所述第二信号输出端电连接;
四个开关单元分别为第一开关单元、第二开关单元、第三开关单元和第四开关单元,所述第一开关单元的第一端电连接在所述第一阻抗单元的第二端和所述第二阻抗单元的第一端的串联支路上,所述第二开关单元的第一端电连接在所述第三阻抗单元的第二端和所述第四阻抗单元的第一端的串联支路上,所述第三开关单元的第一端与所述第一接地端电连接,所述第三开关单元的第二端电连接在所述第二阻抗单元的第二端和所述第三阻抗单元的第一端的串联支路上,所述第四开关单元的第一端与所述第四阻抗单元的第二端电连接,所述第四开关单元的第二端与所述第二接地端电连接,所述第一开关单元的第二端和所述第二开关单元的第二端电连接。
2.根据权利要求1所述的用于单端和差分射频输入的阻抗匹配驱动电路,其特征在于,所述用于单端和差分射频输入的阻抗匹配驱动电路还包括第一电容单元和第二电容单元,所述第一电容单元电连接在与所述第一信号输入端与所述第一阻抗单元的第一端之间,所述第二电容单元电连接在所述第二信号输入端与所述第四阻抗单元的第二端之间。
3.根据权利要求2所述的用于单端和差分射频输入的阻抗匹配驱动电路,其特征在于,所述第一电容单元的电容值和所述第二电容单元的电容值相等。
4.根据权利要求1所述的用于单端和差分射频输入的阻抗匹配驱动电路,其特征在于,所述用于单端和差分射频输入的阻抗匹配驱动电路还包括第三电容单元和第四电容单元,所述第三电容单元电连接在所述第一接地端与所述第三开关单元的第一端之间,所述第四电容单元电连接在所述第四开关单元的第二端与所述第二接地端之间。
5.根据权利要求1所述的用于单端和差分射频输入的阻抗匹配驱动电路,其特征在于,所述用于单端和差分射频输入的阻抗匹配驱动电路还包括直流偏置电压输入端和第五开关单元,所述第五开关单元的第一端与所述第二阻抗单元的第二端电连接,所述第五开关单元的第二端与所述直流偏置电压输入端电连接。
6.根据权利要求5所述的用于单端和差分射频输入的阻抗匹配驱动电路,其特征在于,所述第五开关单元的第二端还与所述第一开关单元的第二端电连接。
7.根据权利要求1所述的用于单端和差分射频输入的阻抗匹配驱动电路,其特征在于,所述用于单端和差分射频输入的阻抗匹配驱动电路还包括第六开关单元和第三接地端,所述第六开关单元的第一端与所述第三接地端电连接,所述第六开关单元的第二端与所述第一阻抗单元的第一端电连接。
8.一种电子器件,其特征在于,包括:权利要求1至7中任一项所述的用于单端和差分射频输入的阻抗匹配驱动电路。
9.根据权利要求8所述的电子器件,其特征在于,所述电子器件为射频放大器、射频衰减器或射频功率检测器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310369516.2A CN116582096A (zh) | 2023-04-07 | 2023-04-07 | 用于单端和差分射频输入的阻抗匹配驱动电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310369516.2A CN116582096A (zh) | 2023-04-07 | 2023-04-07 | 用于单端和差分射频输入的阻抗匹配驱动电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116582096A true CN116582096A (zh) | 2023-08-11 |
Family
ID=87534923
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310369516.2A Pending CN116582096A (zh) | 2023-04-07 | 2023-04-07 | 用于单端和差分射频输入的阻抗匹配驱动电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116582096A (zh) |
-
2023
- 2023-04-07 CN CN202310369516.2A patent/CN116582096A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9300286B2 (en) | Antenna transmit receive switch | |
CN107743686B (zh) | 具有旁路拓扑的射频开关 | |
US11689225B2 (en) | Radio frequency module and communication device | |
US8620244B2 (en) | Electrical component with a front-end circuit | |
US20150180466A1 (en) | Switching circuit and semiconductor module | |
US11349469B2 (en) | High power radio frequency switches with low leakage current and low insertion loss | |
CN111585592B (zh) | 支持非连续带内载波聚合和带间载波聚合两者的rffe lna拓扑 | |
CN215186736U (zh) | 高频模块和通信装置 | |
US10998901B2 (en) | RF switch with bypass topology | |
US10848197B2 (en) | Hybrid coupler based T/R switch | |
US10666231B2 (en) | Balun arrangement | |
CN116582096A (zh) | 用于单端和差分射频输入的阻抗匹配驱动电路 | |
US10200031B2 (en) | Electronically switchable diplexer | |
CN114665858A (zh) | 开关电路和晶体管堆叠及其操作方法 | |
US10218404B2 (en) | Interconnect element circuitry for RF electronics | |
WO2023017760A1 (ja) | 高周波回路、通信装置および高周波回路の電力増幅方法 | |
WO2023068079A1 (ja) | 高周波回路および通信装置 | |
WO2023008255A1 (ja) | 高周波回路および通信装置 | |
WO2022254875A1 (ja) | 高周波回路および通信装置 | |
US20240063833A1 (en) | Broadband high power transmit/receive switch system | |
US20240030944A1 (en) | Configurable radio frequency (rf) multiplexing switch for rf front end in 4g/5g applications | |
US20240014841A1 (en) | Radio-frequency module and communication device | |
WO2023157725A1 (ja) | 高周波回路および通信装置 | |
US20240120905A1 (en) | System and apparatus for on-substrate circuit configured to operate as transformer | |
CN118249835A (zh) | 高频模块 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |