CN116420229A - 封装结构、动力电气控制系统及制造方法 - Google Patents

封装结构、动力电气控制系统及制造方法 Download PDF

Info

Publication number
CN116420229A
CN116420229A CN202180067212.XA CN202180067212A CN116420229A CN 116420229 A CN116420229 A CN 116420229A CN 202180067212 A CN202180067212 A CN 202180067212A CN 116420229 A CN116420229 A CN 116420229A
Authority
CN
China
Prior art keywords
substrate
power
package structure
control unit
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202180067212.XA
Other languages
English (en)
Inventor
刘志华
陈惠斌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Digital Power Technologies Co Ltd
Original Assignee
Huawei Digital Power Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Digital Power Technologies Co Ltd filed Critical Huawei Digital Power Technologies Co Ltd
Publication of CN116420229A publication Critical patent/CN116420229A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • H01L23/49531Additional leads the additional leads being a wiring board
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/4985Flexible insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L24/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/162Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits the devices being mounted on two or more different substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0601Structure
    • H01L2224/0603Bonding areas having different sizes, e.g. different heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/4005Shape
    • H01L2224/4009Loop shape
    • H01L2224/40091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/40137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/4024Connecting between the body and an opposite side of the item with respect to the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/41Structure, shape, material or disposition of the strap connectors after the connecting process of a plurality of strap connectors
    • H01L2224/411Disposition
    • H01L2224/4111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/41113Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting different bonding areas on the semiconductor or solid-state body to a common bonding area outside the body, e.g. converging straps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/848Bonding techniques
    • H01L2224/84801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L24/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L24/41Structure, shape, material or disposition of the strap connectors after the connecting process of a plurality of strap connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Combinations Of Printed Boards (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

本申请公开了一种封装结构、动力电气控制系统及制造方法。封装结构包括第一基板和第二基板。第一基板的第一面设置有功率单元。第二基板的第一面设置有控制单元,第二基板连接在第一基板的一端。控制单元与功率单元电连接,控制单元用于接收外部输入信号及采集内部传感信号,并控制功率单元工作。第二基板的第一面与第一基板的第一面同侧设置。在采用上述结构时,将信号部分与功率部分集成,满足高集成度、智能化的产品需求,另外,功率单元设置在第一基板上,控制单元设置在第二基板上,可以将信号部分与功率部分分开设置,从而能够减小功率部分工作时对信号部分的热干扰,避免信号部分的性能因高温受损而导致失效,提高可靠性,延长使用寿命。

Description

封装结构、动力电气控制系统及制造方法 技术领域
本申请涉及电子产品技术领域,尤其涉及一种封装结构、动力电气控制系统及制造方法。
背景技术
现有的车载逆变器等装置由于产品功率大,散热要求高,这些装置的功率模块大多只包含功率芯片部分,再外接集成电路,集成度和智能化程度较低。该结构形式的功率模块与其他模块之间的电气路径相对较长,信号干扰较多,寄生参数较大,导致延时时间长,容易出现保护不及时的现象,应用于高频时损耗大,振荡严重。并且,功率模块所需电路板的面积也较大,无法满足小型化、高可靠性的产品需求。此外,由于功率模块中集成的芯片较多,芯片上的电极与电路板上的引脚需要通过金属丝线键合连接,导线数量多而密,在功率模块的封装过程中存在塌线、冲线偏移短接等风险,影响功率模块的工作可靠性。
发明内容
本申请提供一种封装结构,以提高封装结构的产品集成度和可靠性。
第一方面,本申请提供了一种封装结构,该封装结构包括第一基板及第二基板;第一基板的第一面设置有功率单元;第二基板的第一面设置有控制单元,第二基板连接在第一基板的一端,控制单元与功率单元电连接,控制单元用于接收外部输入信号及采集内部传感信号,并控制功率单元工作;其中,第二基板的第一面与第一基板的第一面同侧设置。
本申请提供的技术方案,功率单元为功率部分,控制单元为信号部分,功率单元设置在第一基板上,控制单元设置在第二基板上,第二基板与第一基板连接,从而将信号部分与功率部分集成,满足高集成度、智能化的产品需求,另外,功率单元设置在第一基板上,控制单元设置在与第一基板相互独立的第二基板上,可以将信号部分与功率部分分开设置,从而能够减小功率部分工作时对信号部分的热干扰,减轻功率部分所在区域向信号部分所在区域传递热量和温度冲击,避免信号部分的性能因高温受损而导致失效,提高产品可靠性,延长产品使用寿命。
在一个具体的可实施方案中,第一基板上可设置有多排功率单元,每排功率单元包括沿第一方向排列的一个以上功率单元,同一排功率单元可通过第一连接部电连接。功率单元可分成多排设置,每排包括一个以上功率单元,多个功率单元整体上间隔设置,有利于提高功率部分的散热效率。
在具体设置第一连接部时,第一连接部可包括导电件,导电件可为多拱桥状,导电件包括多个拱形结构以及连接在相邻的拱形结构之间的连接部,连接部与功率单元电连接。多拱桥状的导电件将同一排的功率单元并联,相较于采用金属丝线键合的连接方式,导电件形状牢固,连接后位置稳定,不易发生塌线,也不易发生偏移短接,可靠性高,且导电件的接触电阻低,能耗低,此外,导电件的连接及制作工艺简单。
在一个具体的可实施方案中,控制单元通过第二连接部与功率单元电连接,第二连接部可包括至少一个柔性电路板。采用柔性电路板连接控制单元与功率单元,可以使得与功 率单元连接的线路对称分布,优化多个功率芯片并联的线路排布,达到布局的高对称度,并且,柔性电路板能够保证控制单元与功率单元以较短的线路连接,达到降低寄生电感的目的,还能够避免发生塌线。
在一个具体的可实施方案中,第二基板上可布置有导通线路,柔性电路板通过第二基板上的导通线路与控制单元电连接。导通线路的设置便于柔性电路板与第二基板的电连接,也便于控制单元与第二基板的电连接。
在具体设置第二基板与第一基板的位置关系时,第二基板的一端可层叠设置在第一基板的一端。第二基板与第一基板层叠设置,能够减小第二基板与第一基板连接后的总长度,减小封装结构整体在横向维度上的空间占用。
在一个具体的可实施方案中,第二基板的第二面可与第一基板的第一面连接,第二基板的第二面可设置有第一焊接部,第一基板的第一面可设置有第二焊接部,第一焊接部与第二焊接部焊接;或者,第二基板的第一面可与第一基板的第二面连接,第二基板的第一面可设置有第一焊接部,第一基板的第二面可设置有第二焊接部,第一焊接部与第二焊接部焊接。第一焊接部及第二焊接部的设置,使得第二基板与第一基板可采用焊接的方式连接,连接方便、可靠。
除了上述层叠设置第二基板和第一基板的方式以外,还可以采用其他设置方式,例如,第二基板的一端与第一基板的一端可相抵设置。第二基板与第一基板相抵设置,能够减小第二基板与第一基板连接后的总高度,减小封装结构整体在纵向维度上的空间占用。
在一个具体的可实施方案中,第二基板用于与第一基板相抵的一端端面可设置有第一焊接部,第一基板用于与第二基板相抵的一端端面可设置有第二焊接部,第一焊接部与第二焊接部焊接。同样地,第一焊接部及第二焊接部的设置使得第二基板与第一基板的连接方便、可靠。
在具体设置第一焊接部及第二焊接部时,第一焊接部可为条状;或者,第一焊接部可包括并列设置的多个焊接块;或者,第二焊接部可为条状;或者,第二焊接部可包括并列设置的多个焊接块。条状的焊接部之间的对位更容易,且能够使得两个板材的连接更加稳定,成排设置的多个焊接块构成的焊接部能够节省焊接部所用的焊料。焊接部具有两种结构形式,灵活性高,便于根据实际需求进行多样化选择。
在一个具体的可实施方案中,第二基板远离第一基板的一端可设置有第一引线部,第一引线部与控制单元电连接;第一基板远离第二基板的一端可设置有第二引线部,第二引线部与功率单元电连接。引线部的设置,便于封装结构与外部元器件的电连接。
在具体设置第一引线部及第二引线部时,第一引线部远离第二基板的一端可为平面状或台阶状,第二引线部远离第一基板的一端可为平面状或台阶状。引线部具有两种结构形式,灵活性高,便于根据实际需求进行多样化选择。其中,平面状的引线部,连接线路短;台阶状的引线部,便于封装结构与周边元器件在结构上契合,利于封装结构与其他元器件的集成。
在一个具体的可实施方案中,第一基板可为双面具有导电材质的陶瓷基板或钎焊基板。此类板材具有较好的导热性,选作第一基板能够提高功率芯片的散热效率,且本身比较耐热,能够适应高温使用场景,还能够布置电路。
在一个具体的可实施方案中,第二基板可为印制电路板,或者,第二基板可为双面具有导电材质的陶瓷基板或钎焊基板。选用此类板材作为第二基板,便于布置元件之间的导 通线路,也具有较好的导热性,能够适应高温使用场景。
在一个具体的可实施方案中,功率单元可包括功率芯片,功率芯片具有引脚的一面可远离第一基板。功率芯片的具有引脚的一面的反面为其主要散热区域,功率芯片具有引脚的一面远离第一基板,即功率芯片采用正装的安装方式安装在第一基板上,使得功率芯片的主要散热区域与具备高导热性的第一基板直接接触,有利于功率芯片的散热。
在一个具体的可实施方案中,控制单元可包括控制芯片,控制芯片具有引脚的一面可朝向第二基板。也就是说,控制芯片采用倒装的安装方式安装在第二基板上,这种安装方式能够缩短接线线路,减少信号干扰,降低寄生参数,缩短信号延时,确保电路快速反应,保护功能及时响应,还能够避免密集布线带来的塌线,及冲线偏移短接等风险。
此外,为了加快控制芯片的散热速度,控制芯片远离第二基板的一面可设置有散热件。散热件的设置能够提高控制芯片的散热效率,有利于保证控制芯片的性能及使用寿命。
除了上述的控制单元可包括控制芯片以外,控制单元还可包括驱动芯片,驱动芯片具有引脚的一面朝向第二基板。同样地,驱动芯片采用倒装的安装方式安装在第二基板上,能够缩短接线线路,减少信号干扰,降低寄生参数,缩短信号延时,确保电路快速反应,保护功能及时响应,还能够避免密集布线带来的塌线以及冲线偏移短接等风险。
在一个具体的可实施方案中,封装结构还可包括壳体,壳体内部具有容纳空间,第一基板和第二基板位于壳体内。壳体将第一基板、第二基板以及两个基板上的元件包裹在内,能够保护所包裹的元件,稳定元件之间的连接。
在具体设置壳体时,壳体上对应第一基板的第二面的区域处可具有第一缺口;壳体上对应控制单元的区域可具有第二缺口。缺口的设置有利于加快封装结构的局部散热速度。
在一个具体的可实施方案中,第一基板的第二面可设置有第一散热器;控制单元背离第二基板的一面可设置有第二散热器。相似地,散热器的设置有利于加快元件的散热速度。
第二方面,本申请提供了一种动力电气控制系统,包括如前述的封装结构,封装结构用于将电池的直流电转换为交流电以提供给动力装置。动力电气控制系统受控于中央控制系统,如电动汽车的中央控制系统,此外,动力电气控制系统本身也具智能化,工作可靠性高。
第三方面,本申请提供了一种封装结构的制造方法,包括:
将控制单元安装在第二基板的第一面,使控制单元与第二基板上布置的导通线路电连接;
在第二基板的一端设置第一焊接部,在第一基板的一端设置第二焊接部,将第一焊接部与第二焊接部焊接,从而使第二基板和第一基板连接成为一个整体;
通过第二连接部将第一基板上设置的功率单元与第二基板上布置的导通线路电连接,从而使功率单元与控制单元电连接;
对连接成为一个整体的第一基板和第二基板进行塑封。
本申请提供的技术方案,能够实现第二基板与第一基板的连接,将信号部分与功率部分集成,满足高集成度、智能化的产品需求,另外,功率单元设置在第一基板上,控制单元设置在与第一基板相独立的第二基板上,从而使得信号部分与功率部分分开设置,减小功率部分工作时对信号部分的热干扰,减轻功率部分所在区域向信号部分所在区域传递热量和温度冲击,避免信号部分的性能因高温受损而导致失效,所制造的封装结构的集成度高,可靠性高,使用寿命长。
附图说明
图1为本申请实施例提供的封装结构的立体结构示意图;
图2为本申请实施例提供的封装结构中的第一基板的第一面结构示意图;
图3为本申请实施例提供的封装结构中的第一基板的侧视结构示意图;
图4为本申请实施例提供的封装结构中的控制芯片与第二基板的装配示意图;
图5为本申请实施例提供的封装结构中的第二基板的第一面结构示意图;
图6为本申请实施例提供的封装结构中的第一基板与第二基板的连接关系示意图;
图7为本申请实施例提供的封装结构中的焊接部的设置位置示意图;
图8为本申请实施例提供的封装结构中的焊接部的结构示意图;
图9为本申请实施例提供的封装结构中的焊接部的另一结构示意图;
图10为本申请实施例提供的封装结构中的第一基板与第二基板的另一连接关系示意图;
图11为本申请实施例提供的封装结构的制造方法的流程图。
附图标记:
100-第一基板;200-第二基板;300-第一连接部;400-第二连接部;500-第一焊接部;600-第二焊接部;700-第一引线部;800-第二引线部;900-散热件;000-壳体;110-功率单元;210-控制单元;220-芯片座;310-导电件;111-功率芯片;211-控制芯片;212-驱动芯片。
具体实施方式
下面将结合附图,对本申请实施例进行详细描述。
为了方便理解,首先说明本申请实施例涉及的封装结构的应用场景。本申请实施例提供的封装结构可适配于电气控制系统,如车载动力电气控制系统,具体可集成在电动汽车上,示例性地,可作为马达驱动控制器的三相全桥逆变器,将电池的直流电转换为交流电之后提供给马达。现有的功率模块封装结构只具有功率部分,集成度及智能化程度较低。此外,功率部分与电路板之间采用金属丝线键合的电连接方式,一方面,金属丝线本身的线型、线径种类较多,使得生产工艺步骤较多,设备投入较多,不但生产效率较低,且失效率较高;另一方面,由于功率部分中集成的芯片较多,芯片上的电极与电路板上的引脚通过金属丝线键合连接时,所使用的导线数量较多,排布密集,在封装过程中存在塌线、冲线偏移短接等风险。
基于此,本申请实施例提供了一种封装结构,该封装结构可以将信号部分与功率部分一并封装,产品集成度较高;另外,该封装结构中功率部分与信号部分分开设置,从而可以减少功率部分对信号部分的热干扰,提高产品的工作可靠性。
首先参考图1,图1示出了本申请实施例提供的封装结构的立体结构示意图。如图1所示,作为本申请的一个可选实施例,封装结构可以包括第一基板100和第二基板200。第一基板100的第一面设置有多个间隔布置的功率单元110,多个功率单元110可通过第一连接部300电连接,多个功率单元110整体即组成功率模块的功率部分。第二基板200连接在第一基板100的一端,第二基板200的第一面设置有控制单元210,控制单元210与功率单元110可通过第二连接部400电连接,控制单元210即为功率模块的信号部分。
本实施例中,功率单元110设置在第一基板100上,控制单元210设置在第二基板200上,第二基板200与第一基板100连接,从而将信号部分与功率部分集成,满足产品高集成度、智能化的需求。另外,第一基板100与第二基板200相互独立,可以将信号部分与功率部分分开设置,从而能够减小功率部分工作时对信号部分的热干扰,减轻功率部分所在区域向信号部分所在区域传递热量和温度冲击,避免信号部分的性能因高温受损而导致失效,提高产品可靠性,延长产品使用寿命。
其中,多个功率单元110可采用均匀间隔,且对称的空间布局结构。在具体实施时,多个功率单元110可沿第一基板100的一端向另一端的方向布置成多排,排间距可相同,每排功率单元110的数量可以为两个或以上。定义由第一基板100的一端向另一端的方向为第一方向x,多排功率单元110可相对于第一基板100在第一方向上的中线对称分布。同一排的功率单元110可通过一个第一连接部300实现电连接。
在具体实施中,功率单元110可为功率芯片111。功率芯片111可选用金属氧化物半导体场效应晶体管(metal-oxide-semiconductor field-effect transistor,MOSFET),示例性地,功率芯片111具体可以为硅(Si)、碳化硅(SiC)或氮化镓(GaN)MOSFET。控制单元210可包括控制芯片211,示例性地,控制芯片211可以为专用集成电路(application specific integrited ciurcuit,ASIC)芯片,或数字信号处理(digital signal processing,DSP)芯片。控制单元210还可包括驱动芯片212,此时,第二基板200上可同时设置有控制芯片211和驱动芯片212。当第二基板200上同时设置有控制芯片211和驱动芯片212时,控制芯片211可用于接收外部输入信号,如控制信号,控制信号经过控制芯片211处理后发送至驱动芯片212,驱动芯片212对信号进行放大、隔离、滤波等处理,而后通过第二连接部400发送至功率芯片111,控制多个功率芯片111完成开通和关断等指令。控制芯片211也用于采集功率芯片111的温度信息,第一基板100上的芯片相关附件的温度信息,及功率芯片111的电流信息,并将所采集的初始信息向外发送,或者对所采集的初始信息进行处理、判断后向外发送。
第一基板100可采用双面具有较厚导电材质的高导热性能基板,以适应高温使用场景。示例性地,第一基板100具体可为双面敷铜陶瓷基板(direct bond ceramic,DBC),双面敷铝陶瓷基板(direct bond aluminum,DBA),活性金属钎焊(active metal brazing,AMB)的氮化铝(AlN)或氮化硅(Si 3N 4)陶瓷基板,氧化锆补强氧化铝(zirconia toughened alumina,ZTA)双面敷铜陶瓷基板(即ZTA DBC),等等。第一基板100的表面铜层的厚度可选为0.1~1.2mm,示例性地,表面铜层的厚度可以为0.1mm,1.05mm,1.2mm,等等。示例性地,第二基板200可采用印制电路板(printing circuit board,PCB)。第二基板200也可采用上述的DBC、DBA,或双面镀铜陶瓷基板(direct plating ceramic,DPC)等,相较于第一基板100,第二基板200双面的导电材质的厚度可较薄。
具体实施时,第一基板100上布置有第一导通线路,第一导通线路可采用半桥电路。功率芯片111与第一基板100上所布置的第一导通线路电连接,从而实现多个功率芯片111的并联。功率芯片111可正装于第一基板100,即功率芯片111具有引脚的一面远离第一基板100设置。具体实施时,功率芯片111可粘贴固定于第一基板100。
本实施例中,第二连接部400可采用柔性电路板(flexible printing circuit board,FPC)。承接上述,第二基板200可采用PCB,第二连接部400与第二基板200电连接,即FPC电连接在PCB上。功率芯片111可通过第二连接部400上的布线与第二基板200电连接,进 而通过第二基板200上的布线实现与控制芯片211的电连接。相较于导线连接的方式,本实施例中采用FPC布线可以实现线路的对称分布,不局限于沿直线布线,因此能够实现第二连接部400与各个功率芯片111的等距离连接,优化多个功率芯片111并联的线路排布,达到布局的高对称度。另外,由于FPC可制作为规整的板状结构,这样不仅有利于使控制单元210与功率单元110能够以较短的线路连接,达到降低寄生电感的目的,并且还能够减小发生塌线的风险。
具体实施时,第二连接部400可以为单层板结构,也可以为叠置的多层板结构,具体可以根据布置的线路数量进行设计,本申请对此不作限制。第二连接部400的基材可采用树脂类或聚酰亚胺(polyimide,PI)类材质。另外,第二连接部400可为整体式的一片FPC,也可以包括多片FPC,具体可以根据封装结构内部的布局设计,本申请对此同样不做限制。
结合上述实施例,关于功率芯片111的布置及连接,以功率芯片111包括八个为例进行说明。八个功率芯片111可分成两组,每组可包括四个功率芯片111,两组功率芯片111的漏极通过第一基板100上的半桥电路电连接。此外,每组的四个功率芯片111可排列成两排,每排功率芯片111的源极通过一个第一连接部300电连接。同一组的功率芯片111的门极再通过第二连接部400与第二基板200上的第二导通线路电连接,从而全部的功率芯片111与控制芯片211及驱动芯片212电连接,控制芯片211能够控制全部功率芯片111完成开通和关断等指令。
继续参考图2和图3,图2示出了本申请实施例提供的封装结构中的第一基板的第一面结构示意图,图3示出了本申请实施例提供的封装结构中的第一基板的侧视结构示意图。本申请实施例中,第一连接部可采用导电件310。导电件310可以将多个功率芯片111并联在一起,实现电流通断以及散热的要求。相比于现有技术中功率芯片111与基板之间采用金属丝线键合的电连接方式,在本实施例中,导电件310的形状牢固,连接后位置稳定,不易发生塌线或偏移短接,可靠性较高,且导电件310的安装及制作工艺简单,制作成本也相对较低;另外,导电件310的接触电阻也相对较低,因此有利于降低功率部分的能耗。
具体实施时,导电件310可为多拱桥状,导电件310可包括多个拱形结构以及连接在相邻的拱形结构之间的连接部,连接部可用于与功率芯片111连接。具体设置时,连接部上可设置有焊点,以便于导电件310与功率芯片111的引脚可通过焊接的方式实现电连接。导电件310的材质不限,例如可以为铜、铜铝合金、铜钼合金,或者采用碳化硅铝(AlSiC)等材质。
继续参考图4,图4示出了本申请实施例提供的封装结构中的控制芯片与第二基板的装配示意图。第二基板200上可以布置有第二导通线路,第二导通线路可为单层或多层布线,布线电路可根据控制单元及其接口方式而布局。控制芯片211与第二基板200上所布置的第二导通线路电连接。如4图所示,控制芯片211可采用倒装方式贴片于第二基板200,即控制芯片211具有引脚的一面朝向第二基板200设置,引脚与第二基板200上的第二导通线路电连接。本实施例中,控制芯片211采用倒装方式安装能够缩短接线线路,这样不仅可以减少信号干扰,降低寄生参数,还可以缩短信号延时,从而确保电路快速反应,使保护功能及时响应;另外,这种设置方式还能够避免密集布线带来的塌线,以及冲线偏移短接等风险,并且可以节省布线空间,有利于减小第二基板200的尺寸。
可以理解,当第二基板200上同时设置有控制芯片211和驱动芯片时,驱动芯片也可采用倒装方式贴片于第二基板200,驱动芯片的引脚与第二基板200上的第二导通线路电 连接。控制芯片211接收外部输入信号和内部反馈信号,信号经过控制芯片211处理后可通过第二导通线路发送至驱动芯片,驱动芯片再将信号通过第二导通线路及第二连接部400发送至功率芯片111。
上述方案中,控制芯片211及驱动芯片与第二基板200均可通过第二基板200上的第二导通线路电连接,故第二基板200上无需另外设置外部的连接导线,从而能够满足高集成度、高可靠性、智能化及小型化的产品需求,从工艺角度而言也能够降低设备投入成本,提升生产效率,以及产品良率。
作为一个可选的方案,控制芯片211背离第二基板200的一面可安装散热件900,控制芯片211工作时产生的热量可通过散热件900散发至外部,从而有利于保证控制芯片211的性能及使用寿命。当第二基板200上同时设置有控制芯片211和驱动芯片,驱动芯片背离第二基板200的一面也可安装散热件900。散热件900可采用粘贴的方式安装在控制芯片211或者驱动芯片的背面。散热件900具体可为散热贴片。散热贴片可采用石墨片等。
继续参考图5,图5示出了本申请实施例提供的封装结构中的第二基板的第一面结构示意图。如图5所示,第二基板200上对应控制芯片和驱动芯片的安装位置还可设置有芯片座220,芯片座220设置于第二基板200的第一面。芯片座220包括多个凸点引脚,用于与控制芯片或者驱动芯片的引脚对接,便于控制芯片以及驱动芯片的快速安装。芯片座220所包括的凸点引脚数量,及凸点引脚的分布情况可根据所安装的芯片而匹配设置。
一并参考图6,图6示出了本申请实施例提供的封装结构中的第一基板与第二基板的连接关系示意图。如图6所示,沿第一方向,第二基板200具有远离第一基板100的第一端,第二基板200的第一面靠近第一端的区域可设置有第一引线部700,第一引线部700与第二基板200上所布置的第二导通线路电连接,进而与控制芯片211及驱动芯片电连接,控制芯片211可通过第一引线部700接收外部控制信号。第二连接部400的一端连接在第二基板200的第一面,通过第二导通线路与控制芯片211及驱动芯片电连接。功率芯片111安装在第一基板100的第一面,需要说明的是,第一基板100的第一面与第二基板200的第一面同侧设置。此外,在第一方向上,第一基板100具有远离第二基板200的第二端,第二基板200的第一面靠近第二端的区域可设置有第二引线部800,第二引线部800与第一基板100上所布置的第一导通线路电连接,进而与功率芯片111电连接。
具体实施时,引线部可采用裸铜框架或点镀框架,引线部端部的形状可为平面状,也可为带有折弯的台阶状。
在具体的应用场景中,第二引线部800可与外部电源电池和外部负载连接。具体实施中,第二引线部800可具有三个接线端,其中,两个接线端可分别与电池的正、负极连接,另外一个接线端可作为输出端连接负载。
一并参考图7,图7为本申请实施例提供的封装结构中的焊接部的设置位置示意图。如图7所示,第二基板200与第一基板100的连接关系可为层叠设置,在第一方向上,第二基板200靠近第一基板100的一端可层叠设置在第一基板100的第一面的上方,第二基板200与第一基板100可平行设置。第二基板200与第一基板100可采用焊接方式实现物理连接,使二者在结构上成为一个整体。具体实施时,第二基板200的第二面可设置第一焊接部500,第一基板100的第一面可设置第二焊接部600,通过将第一焊接部500与第二焊接部600焊接即可实现第二基板200与第一基板100的固定。
在其他一些实施例中,第二基板200靠近第一基板的一端也可层叠设置在第一基板100 的第二面的下方,当二者采用焊接方式连接时,可在第二基板200的第一面设置第一焊接部500,以及在第一基板100的第二面设置第二焊接部600。
继续参考图8和图9,图8示出了本申请实施例提供的封装结构中的焊接部的结构示意图,图9示出了本申请实施例提供的封装结构中的焊接部的另一结构示意图。具体实施时,如图8所示,第一焊接部500和第二焊接部可以为条状。或者,如图9所示,第一焊接部500和第二焊接部也可以分别由多个焊接块排列而成。在将第一基板与第二基板200组装时,可使第一焊接部500与第二焊接部位置相对应,进而完成两个板材的焊接。当第一焊接部500和第二焊接部均为条状时,或者当第一焊接部500和第二焊接部中的一者为条形,另一者由多个焊接块排列而成时,第一焊接部500与第二焊接部之间的对位难度相对较低。当第一焊接部500和第二焊接部均由多个焊接块排列而成时,第一焊接部500和第二焊接部的焊接块的数量可以相同,且相邻的焊接块之间的间距也可以相同,以便于第一焊接部500与第二焊接部的焊接块一一对应设置,进而使得第一焊接部500与第二焊接部的连接更加可靠。
结合图6视出的本申请实施例提供的封装结构中的第一基板与第二基板的连接关系示意图,在一个实施例中,第一基板100和第二基板200连接成的整体,设置在壳体000内,通过壳体000实现对信号部分和功率部分的一并封装。其中,第一基板100的第二面,也就是第一基板100的设置有功率芯片111的一面的反面,可全部或部分裸露在壳体000的外侧,具体实现手段可以为在壳体000上对应第一基板100的第二面的区域设置缺口。控制芯片211的背面,也就是控制芯片211的可用于安装散热件的一面,可全部或部分裸露在壳体000的外侧,换言之,控制芯片211背面的散热件可全部或部分裸露,具体地,可在壳体000上的对应控制芯片211的区域设置缺口。同样地,当第二基板200上同时安装有控制芯片211和驱动芯片时,驱动芯片背面的散热件也可全部或部分裸露,具体地,可在壳体000上对应驱动芯片的区域设置缺口。上述缺口可根据预先设计而在壳体000成型时一体成型,也可在壳体000成型后根据具体对应区域而去除材料成型。
承接上述,第一连接部300及第二连接部400被壳体000包裹在内。第一引线部700与第二基板200连接的引脚部分,及第二引线部800的与第一基板100连接的引脚部分,也可被壳体000包裹在内。
具体实施时,壳体000可采用环氧塑封料(epoxy molding compound,EMC)注塑或者灌封成型,该种材质耐高温老化能力强,且成本较低。环氧塑封料的热膨胀系数可选为9~17x10 -6/℃,在该范围内便于控制封装结构的整体翘曲,进而保障封装结构安装的平整度和可靠性。
此外,上述裸露在壳体000的外侧的第一基板100的第二面、控制芯片211的背面、驱动芯片的背面还可安装外部散热器,以增强封装结构整体的散热能力。具体实施时,散热器可为风冷或水冷散热器的散热金属板。需要说明的是,控制芯片211背面的散热件,及驱动芯片背面的散热件,可与上述散热器同时存在。
参考图10,图10示出了本申请实施例提供的封装结构中的第一基板与第二基板的另一连接关系示意图。如图10所示,第二基板200与第一基板100的连接关系也可为相抵设置。具体实施时,在第一方向上,第二基板200靠近第一基板100的一端端面与第一基板100靠近第二基板200的一端端面相抵,从而实现第二基板200与第一基板100的连接。类似地,第二基板200与第一基板100可采用焊接方式实现物理连接,使二者在结构上成 为一个整体。具体实施时,可在第二基板200的端面设置第一焊接部,在第一基板的端面设置第二焊接部,通过将第一焊接部与第二焊接部焊接即可实现第二基板200与第一基板100的固定。
图11示出了本申请实施例提供的封装结构的制造方法的流程图。下面以图6所示的封装结构为例,对该封装结构的制造方法进行说明。
首先,将多个功率芯片111沿第一方向分成多排安装在第一基板100上,功率芯片111可采用正装的方式安装在第一基板100的第一面;将控制芯片211和驱动芯片安装在第二基板200上,控制芯片211和驱动芯片可采用倒装的方式安装在第二基板200的第一面,控制芯片211和驱动芯片通过第二基板200上的第二导通线路实现电连接。
在第一基板100沿第一方向的一端印刷焊料,在第二基板200沿第一方向的一端印刷焊料,将第一基板100印刷焊料的一端与第二基板200印刷焊料的一端焊接,以使第一基板100和第二基板200构成一个整体。
其中,当采用锡膏作为焊料时,可将连接成为一体的第一基板100和第二基板200放入回流炉中进行回流焊接,当采用烧结银作为焊料时,可将连接成为一体的第一基板100和第二基板200放入烤箱中进行高温烘烤,以增强第一基板100和第二基板200连接的稳定性。在其它一些实施例中,焊料还可采用高导热银浆、化学镍金(electroless nickel/immersion gold,ENIG)、镀镍,镀金等。
沿第一方向,将位于同一排的功率芯片111通过第一连接部300相互电连接。
利用第二连接部400将功率芯片111与第二基板200上的第二导通线路电连接,以实现功率芯片111与控制芯片211及驱动芯片的电连接。
在第二基板200远离第一基板100的一端电连接第一引线部700,在第一基板100远离第二基板200的一端电连接第二引线部800。
对连接成为一体的第一基板100和第二基板200进行塑封,将第一基板100、第二基板200、功率芯片111、控制芯片211和驱动芯片,第一连接部300和第二连接部400,以及第一引线部700与第二基板200连接的引脚部分、第二引线部800与第一基板100连接的引脚部分,均塑封在内。对于需要进行散热的部件或区域,如第一基板100的第二面、控制芯片211的背面及驱动芯片的背面所对应的塑封区域,可在塑封完成后去除塑封料,将上述各个散热面外露,从而能够安装外部散热器。具体实施时,可将连接成为一体的第一基板100和第二基板200放入塑封模具中,使用塑封料在熔融状态下注入塑封模具将上述需要塑封在内的部分包裹起来,塑封后放入烤箱中进行烘烤固化,而后对多余的溢料部分进行去除。
此外,上述制造方法还可包括其他步骤,例如:
在塑封完成之后,对封装结构进行初步清洗,具体可采用水基焊料配合纯水清洗,或采用化学焊料配合化学剂清洗。初步清洗完成之后,可再进行等离子清洗,以去除塑封结构表面的异物,增加塑封结合力。
在塑封完成之后,对于暴露在塑封料外部的第一引线部700及第二引线部800的管脚,将多余的部分切除,并对管脚进行引脚成型。
对暴露在塑封料外部的第一引线部700及第二引线部800的引脚部分进行电镀,例如可以镀锡,以便于后续接线。
对产品进行功能测试,将测试合格的产品按要求包装入库。

Claims (16)

  1. 一种封装结构,其特征在于,包括:
    第一基板,所述第一基板的第一面设置有功率单元;
    第二基板,所述第二基板的第一面设置有控制单元,所述第二基板连接在所述第一基板的一端,所述控制单元与所述功率单元电连接,所述控制单元用于接收外部输入信号及采集内部传感信号,并控制所述功率单元工作;其中,所述第二基板的第一面与所述第一基板的第一面同侧设置。
  2. 如权利要求1所述的封装结构,其特征在于,所述第一基板上设置有多排功率单元,每排所述功率单元包括沿第一方向排列的一个以上所述功率单元,同一排所述功率单元通过第一连接部电连接。
  3. 如权利要求2所述的封装结构,其特征在于,所述第一连接部包括导电件,所述导电件为多拱桥状,所述导电件包括多个拱形结构以及连接在相邻的所述拱形结构之间的连接部,所述连接部与所述功率单元电连接。
  4. 如权利要求1~3任一项所述的封装结构,其特征在于,所述控制单元通过第二连接部与所述功率单元电连接,所述第二连接部包括至少一个柔性电路板。
  5. 如权利要求4所述的封装结构,其特征在于,所述第二基板上布置有导通线路,所述柔性电路板通过所述第二基板上的所述导通线路与所述控制单元电连接。
  6. 如权利要求1~5任一项所述的封装结构,其特征在于,所述第二基板的一端层叠设置在所述第一基板的一端。
  7. 如权利要求6所述的封装结构,其特征在于,所述第二基板的第二面与所述第一基板的第一面连接,所述第二基板的第二面设置有第一焊接部,所述第一基板的第一面设置有第二焊接部,所述第一焊接部与所述第二焊接部焊接;
    或者,所述第二基板的第一面与所述第一基板的第二面连接,所述第二基板的第一面设置有第一焊接部,所述第一基板的第二面设置有第二焊接部,所述第一焊接部与所述第二焊接部焊接。
  8. 如权利要求1~5任一项所述的封装结构,其特征在于,所述第二基板的一端与所述第一基板的一端相抵设置。
  9. 如权利要求8所述的封装结构,其特征在于,所述第二基板用于与所述第一基板相抵的一端端面设置有第一焊接部,所述第一基板用于与所述第二基板相抵的一端端面设置有第二焊接部,所述第一焊接部与所述第二焊接部焊接。
  10. 如权利要求1~9任一项所述的封装结构,其特征在于,所述第二基板远离所述第一基板的一端设置有第一引线部,所述第一引线部与所述控制单元电连接;
    所述第一基板远离所述第二基板的一端设置有第二引线部,所述第二引线部与所述功率单元电连接。
  11. 如权利要求1~10任一项所述的封装结构,其特征在于,所述功率单元包括功率芯片,所述功率芯片具有引脚的一面远离所述第一基板。
  12. 如权利要求1~11任一项所述的封装结构,其特征在于,还包括壳体,所述壳体内部具有容纳空间,所述第一基板和所述第二基板位于所述壳体内。
  13. 如权利要求12所述的封装结构,其特征在于,所述壳体上对应所述第一基板的第 二面的区域具有第一缺口;
    所述壳体上对应所述控制单元的区域具有第二缺口。
  14. 如权利要求1~13所述的封装结构,其特征在于,所述第一基板的第二面设置有第一散热器;
    所述控制单元背离所述第二基板的一面设置有第二散热器。
  15. 一种动力电气控制系统,其特征在于,包括如权利要求1~14所述的封装结构,所述封装结构用于将电池的直流电转换为交流电以提供给动力装置。
  16. 一种封装结构的制造方法,其特征在于,包括:
    将控制单元安装在第二基板的第一面,使所述控制单元与所述第二基板上布置的导通线路电连接;
    在所述第二基板的一端设置第一焊接部,在第一基板的一端设置第二焊接部,将所述第一焊接部与所述第二焊接部焊接,使所述第二基板和所述第一基板连接成为一个整体;
    通过第二连接部将所述第一基板上设置的功率单元与所述第二基板上布置的导通线路电连接,以使所述功率单元与所述控制单元电连接;
    对连接成为一个整体的所述第一基板和所述第二基板进行塑封。
CN202180067212.XA 2021-02-19 2021-02-19 封装结构、动力电气控制系统及制造方法 Pending CN116420229A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2021/076928 WO2022174396A1 (zh) 2021-02-19 2021-02-19 封装结构、动力电气控制系统及制造方法

Publications (1)

Publication Number Publication Date
CN116420229A true CN116420229A (zh) 2023-07-11

Family

ID=82931907

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202180067212.XA Pending CN116420229A (zh) 2021-02-19 2021-02-19 封装结构、动力电气控制系统及制造方法

Country Status (4)

Country Link
US (1) US20230395556A1 (zh)
EP (1) EP4102563A4 (zh)
CN (1) CN116420229A (zh)
WO (1) WO2022174396A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102022213001B4 (de) 2022-12-02 2024-08-29 Zf Friedrichshafen Ag Leistungsmodul für einen Wandler mit flexiblen Folienleitern zur Steuersignalführung, elektrischer Achsantrieb sowie Fahrzeug
CN116387269B (zh) * 2023-04-21 2024-02-13 华中科技大学 一种功率模块

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4570809B2 (ja) * 2000-09-04 2010-10-27 富士通セミコンダクター株式会社 積層型半導体装置及びその製造方法
KR101224702B1 (ko) * 2011-07-25 2013-01-21 삼성전기주식회사 파워소자 패키지모듈 및 그의 제조방법
KR102005234B1 (ko) * 2012-09-25 2019-07-30 삼성전자주식회사 가이드 벽을 갖는 반도체 패키지
CN104465605A (zh) * 2014-11-27 2015-03-25 深圳先进技术研究院 一种半导体芯片封装结构
US10170401B2 (en) * 2015-07-15 2019-01-01 Mosway Technologies Limited Integrated power module
CN117393509A (zh) * 2017-04-20 2024-01-12 罗姆股份有限公司 半导体器件
US10535622B2 (en) * 2017-12-07 2020-01-14 Dyi-chung Hu Substrate structure and electronic device having coarse redistribution layer electrically connected to fine redistribution layer
CN108962844A (zh) * 2018-06-04 2018-12-07 瑞能半导体有限公司 芯片封装体及封装方法
CN111430316A (zh) * 2020-03-17 2020-07-17 杰群电子科技(东莞)有限公司 功率模块及其制造方法

Also Published As

Publication number Publication date
EP4102563A1 (en) 2022-12-14
EP4102563A4 (en) 2023-06-21
US20230395556A1 (en) 2023-12-07
WO2022174396A1 (zh) 2022-08-25

Similar Documents

Publication Publication Date Title
CN109427707B (zh) 一种功率器件的三维封装结构及封装方法
US6690087B2 (en) Power semiconductor module ceramic substrate with upper and lower plates attached to a metal base
US9379083B2 (en) Semiconductor device and method for manufacturing semiconductor device
US20230395556A1 (en) Packaged structure, electric power control system, and manufacturing method
EP1610381A2 (en) Electronic package employing segmented connector and solder joint
CN112864113A (zh) 功率器件、功率器件组件与相关装置
JPH11204724A (ja) パワーモジュール
CN215008199U (zh) 功率器件、功率器件组件、电能转换装置及电能转换设备
CN114695322A (zh) 功率模组
CN116613156A (zh) 一种碳化硅功率模块的封装结构
CN216413057U (zh) 半导体电路
US20220330447A1 (en) Electric circuit board and power module
CN218788371U (zh) 封装模组及电子设备
CN111354692A (zh) 功率散热装置
CN113451252B (zh) 具有保护接垫的高导热陶瓷基板及具该基板的大功率模块
WO2022061759A1 (zh) 基板、封装结构及电子设备
CN221508161U (zh) 一种全桥功率模块封装结构
CN221766750U (zh) 带有散热器的功率模块、逆变器和机电装置
CN220208957U (zh) 功率模块及电子设备
TWI722850B (zh) 具有保護接墊的高導熱陶瓷基板及具有該基板的大功率模組
US20240321692A1 (en) Power module
CN112736040B (zh) 一种双面焊接的功率模块及焊接工艺
CN117476581A (zh) 一种基于通用装配结构的功率半导体器件
KR20210141373A (ko) 파워모듈
CN114188292A (zh) 半导体电路和半导体电路的制造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination