CN116403526A - 显示面板和显示设备 - Google Patents

显示面板和显示设备 Download PDF

Info

Publication number
CN116403526A
CN116403526A CN202310014550.8A CN202310014550A CN116403526A CN 116403526 A CN116403526 A CN 116403526A CN 202310014550 A CN202310014550 A CN 202310014550A CN 116403526 A CN116403526 A CN 116403526A
Authority
CN
China
Prior art keywords
voltage line
initialization
subpixel
initialization voltage
light emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310014550.8A
Other languages
English (en)
Inventor
金起旭
郭源奎
金光民
金阳完
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN116403526A publication Critical patent/CN116403526A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本公开涉及显示面板和显示设备。所述显示面板包括:基底、第一初始化电压线和第二初始化电压线。所述基底包括显示区域和周边区域。所述第一初始化电压线布置在所述显示区域中并且包括第一垂直电压线和第一水平电压线。所述第二初始化电压线布置在所述显示区域中并且包括第二垂直电压线和在平面图中与所述第一水平电压线重叠的第二水平电压线。所述多个像素中的每一个包括被配置为发射第一颜色的光的第一子像素和被配置为发射第二颜色的光的第二子像素。所述第一初始化电压线被配置为将第一初始化电压传输到所述第一子像素的发光二极管的一个电极。所述第二初始化电压线被配置为将第二初始化电压传输到所述第二子像素的发光二极管的一个电极。

Description

显示面板和显示设备
相关申请的交叉引用
本申请基于并且要求于2022年1月6日在韩国知识产权局提交的第10-2022-0002354号韩国专利申请的优先权,该韩国专利申请的公开内容通过引用全部包含于此。
技术领域
本公开涉及一种显示面板和一种包括该显示面板的显示设备,并且更具体地,本公开涉及一种包括发射不同颜色的光的像素的显示面板以及一种包括该显示面板的显示设备。
背景技术
通常,有机发光显示设备包括多个像素,所述多个像素各自包括有机发光二极管和薄膜晶体管。发射不同颜色的光的子像素的电特性可以根据构成有机发光二极管的发光层而变化。
在根据相关领域的显示设备中,发射不同颜色的光的子像素的电特性根据子像素的发光层而变化,使得当相同的初始化电压施加到每个有机发光二极管的一个电极时,可能降低图像质量特性。
发明内容
一个或多个实施例涉及一种可以根据发射不同颜色的光的子像素来补偿有机发光二极管的电特性,使得增强图像质量特性的显示面板、以及一种包括所述显示面板的显示设备。然而,本公开的范围不限于此。
附加方面将部分地在随后的描述中阐述,并且部分地将从描述中变得显而易见,或者可以通过实践所呈现的本公开的实施例而获知。
根据一个或多个实施例,一种显示面板包括:基底,包括布置有多个像素的显示区域以及围绕所述显示区域的至少一部分的周边区域;第一初始化电压线,布置在所述显示区域中,并且包括在第一方向上延伸的第一垂直电压线和在与所述第一方向相交的第二方向上延伸的第一水平电压线;以及第二初始化电压线,布置在所述显示区域中,并且包括在所述第一方向上延伸的第二垂直电压线和在平面图中与所述第一水平电压线重叠的第二水平电压线,其中,所述多个像素中的每一个包括被配置为发射第一颜色的光的第一子像素和被配置为发射第二颜色的光的第二子像素,所述第一初始化电压线被配置为将第一初始化电压传输到所述第一子像素的发光二极管的一个电极,并且所述第二初始化电压线被配置为将第二初始化电压传输到所述第二子像素的发光二极管的一个电极。
所述多个像素中的每一个还可以包括被配置为发射第三颜色的光的第三子像素,并且所述第二初始化电压线可以被配置为将所述第二初始化电压传输到所述第三子像素的发光二极管的一个电极。
所述多个像素之中的布置在相同的行中的像素可以共享所述第一水平电压线和所述第二水平电压线。
所述第一垂直电压线和所述第二垂直电压线可以彼此间隔开,至少一个像素在所述第一垂直电压线和所述第二垂直电压线之间。
所述显示面板还可以包括:驱动初始化电压线,布置在所述显示区域中并且在所述第一方向上延伸;公共电压线,布置在所述显示区域中,在所述第一方向上延伸,并且被配置为将公共电压传输到所述第一子像素的述发光二极管的另一电极和所述第二子像素的所述发光二极管的另一电极,其中,所述第一子像素可以包括:驱动晶体管,包括栅极电极、连接到节点的第一电极和连接到所述第一子像素的所述发光二极管的第二电极,并且所述驱动晶体管被配置为向所述第一子像素的所述发光二极管传输驱动电流;和驱动初始化晶体管,连接在所述驱动晶体管的所述栅极电极和所述驱动初始化电压线之间,并且所述驱动初始化晶体管被配置为将从所述驱动初始化电压线施加的驱动初始化电压传输到所述驱动晶体管的所述栅极电极,并且所述第二子像素可以包括:驱动晶体管,包括栅极电极、连接到节点的第一电极和连接到所述第二子像素的所述发光二极管的第二电极,并且所述第二子像素的所述驱动晶体管被配置为向所述第二子像素的所述发光二极管传输驱动电流;以及驱动初始化晶体管,连接在所述第二子像素的所述驱动晶体管的所述栅极电极和所述驱动初始化电压线之间,并且所述第二子像素的所述驱动初始化晶体管被配置为将从所述驱动初始化电压线施加的驱动初始化电压传输到所述第二子像素的所述驱动晶体管的所述栅极电极。
所述驱动初始化电压线、所述第一垂直电压线、所述第二垂直电压线和所述公共电压线可以在所述第二方向上交替地布置,至少一个像素在所述驱动初始化电压线、所述第一垂直电压线、所述第二垂直电压线和所述公共电压线之间。
所述驱动初始化电压线、所述第一垂直电压线、所述第二垂直电压线和所述公共电压线可以布置在相同的层上。
所述第一水平电压线和所述第二水平电压线可以布置在不同的层上。
所述显示面板还可以包括布置在所述基底和所述第一子像素的所述发光二极管以及所述第二子像素的所述发光二极管之间并且包括多个晶体管和电容器的像素电路层,其中,所述像素电路层:第一半导体层,布置在所述基底上;第一导电层,布置在所述第一半导体层上;第二导电层,布置在所述第一导电层上;第二半导体层,布置在所述第二导电层上;以及第三导电层,布置在所述第二半导体层上,其中,所述第一水平电压线可以与所述第一导电层、所述第二导电层和所述第三导电层中的一层布置在相同的层上,并且所述第二水平电压线可以布置在所述第一导电层、所述第二导电层和所述第三导电层中的另一层上。
所述第一水平电压线可以与所述第一导电层布置在相同的层上,并且所述第二水平电压线可以与所述第三导电层布置在相同的层上。
所述像素电路层还可以包括:第四导电层,布置在所述第三导电层上;以及第五导电层,布置在所述第四导电层上,并且所述第一垂直电压线和所述第二垂直电压线可以与所述第五导电层布置在相同的层上,并且被配置为将所述第一水平电压线电连接到所述第一子像素的第一连接布线和被配置为将所述第二水平电压线电连接到所述第二子像素的第二连接布线可以布置在所述第四导电层上。
所述第一初始化电压和所述第二初始化电压可以彼此不同。
所述显示面板还可以包括:第三初始化电压线,布置在所述显示区域中,并且包括在所述第一方向上延伸的第三垂直电压线和在所述第二方向上延伸并且在平面图中与所述第一水平电压线和所述第二水平电压线重叠的第三水平电压线,其中,所述多个像素中的每一个还可以包括被配置为发射第三颜色的光的第三子像素,并且所述第三初始化电压线可以被配置为将第三初始化电压传输到所述第三子像素的发光二极管的一个电极。
所述多个像素之中的布置在相同的行中的像素可以共享所述第一水平电压线、所述第二水平电压线和所述第三水平电压线。
所述第一垂直电压线、所述第二垂直电压线和所述第三垂直电压线可以彼此间隔开,至少一个像素在所述第一垂直电压线、所述第二垂直电压线和所述第三垂直电压线之间。
所述显示面板还可以包括:驱动初始化电压线,布置在所述显示区域中并且在所述第一方向上延伸;以及公共电压线,布置在所述显示区域中,在所述第一方向上延伸,并且被配置为将公共电压传输到所述第一子像素的所述发光二极管的另一电极、所述第二子像素的所述发光二极管的另一电极和所述第三子像素的所述发光二极管的另一电极,其中,所述驱动初始化电压线、所述第一垂直电压线、所述第二垂直电压线、所述第三垂直电压线和所述公共电压线可以在所述第二方向上交替地布置,至少一个像素在所述驱动初始化电压线、所述第一垂直电压线、所述第二垂直电压线、所述第三垂直电压线和所述公共电压线之间。
所述显示面板还可以包括:像素电路层,布置在所述基底和所述第一子像素的所述发光二极管、所述第二子像素的所述发光二极管以及所述第三子像素的所述发光二极管之间并且包括多个晶体管和电容器的像素电路层,其中,所述像素电路层还可以包括:第一半导体层,布置在所述基底上;第一导电层,布置在所述第一半导体层上;第二导电层,布置在所述第一导电层上;第二半导体层,布置在所述第二导电层上;以及第三导电层,布置在所述第二半导体层上,其中,所述第一水平电压线可以与所述第一导电层布置在相同的层上,所述第二水平电压线可以与所述第二导电层布置在相同的层上,并且所述第三水平电压线可以与所述第三导电层布置在相同的层上。
所述第一初始化电压和所述第三初始化电压之间的差的绝对值可以大于所述第一初始化电压和所述第二初始化电压之间的差的绝对值以及所述第二初始化电压和所述第三初始化电压之间的差的绝对值。
所述像素电路层还可以包括:第四导电层,布置在所述第三导电层上;以及第五导电层,布置在所述第四导电层上,其中,所述第一垂直电压线、所述第二垂直电压线和所述第三垂直电压线可以与所述第五导电层布置在相同的层上,并且被配置为将所述第一水平电压线电连接到所述第一子像素的第一连接布线、被配置为将所述第二水平电压线电连接到所述第二子像素的第二连接布线、以及被配置为将所述第三水平电压线电连接到所述第三子像素的第三连接布线可以与所述第四导电层布置在相同的层上。
所述第一初始化电压、所述第二初始化电压和所述第三初始化电压可以彼此不同。
根据一个或多个实施例,一种显示设备,包括:显示面板,包括多个像素;以及电源电路,被配置为向所述多个像素施加第一初始化电压和第二初始化电压,其中,所述显示面板可以包括:基底,包括布置有所述多个像素的显示区域以及围绕所述显示区域的至少一部分的周边区域;以及第一初始化电压线和第二初始化电压线,布置在所述显示区域中,其中,所述多个像素中的每一个可以包括被配置为发射第一颜色的光的第一子像素和被配置为发射第二颜色的光的第二子像素,并且所述电源电路还可以被配置为通过所述第一初始化电压线将所述第一初始化电压供应到所述第一子像素的发光二极管的一个电极,并且通过所述第二初始化电压线将所述第二初始化电压供应到所述第二子像素的发光二极管的一个电极。
在平面图中,所述第一初始化电压线的一部分可以与所述第二初始化电压线的一部分重叠。
所述第一初始化电压线可以包括在第一方向上延伸的第一垂直电压线和在与所述第一方向相交的第二方向上延伸的第一水平电压线,并且所述第二初始化电压线可以包括在所述第一方向上延伸的第二垂直电压线和在所述第二方向上延伸并且在平面图中与所述第一水平电压线重叠的第二水平电压线。
所述多个像素中的每一个还可以包括被配置为发射第三颜色的光的第三子像素,其中,所述电源电路可以被配置为通过所述第二初始化电压线将第二初始化电压传输到所述第三子像素的发光二极管的一个电极。
根据一个或多个实施例,一种显示设备包括:显示面板,包括多个像素;和电源电路,被配置为向所述多个像素施加第一初始化电压、第二初始化电压和第三初始化电压,其中,所述显示面板可以包括:基底,包括布置有所述多个像素的显示区域以及围绕所述显示区域的至少一部分的周边区域;以及第一初始化电压线、第二初始化电压线和第三初始化电压线,布置在所述显示区域中,其中,所述多个像素中的每一个可以包括被配置为发射第一颜色的光的第一子像素、被配置为发射第二颜色的光的第二子像素以及被配置为发射第三颜色的光的第三子像素,并且所述电源电路还可以被配置为通过所述第一初始化电压线将所述第一初始化电压传输到所述第一子像素的发光二极管的一个电极,通过所述第二初始化电压线将所述第二初始化电压供应到所述第二子像素的发光二极管的一个电极,并且通过所述第三初始化电压线将所述第三初始化电压供应到所述第三子像素的发光二极管的一个电极。
在平面图中,所述第一初始化电压线的一部分可以与所述第二初始化电压线的一部分和所述第三初始化电压线的一部分重叠。
所述第一初始化电压线可以包括在第一方向上延伸的第一垂直电压线和在与所述第一方向相交的第二方向上延伸的第一水平电压线,并且所述第二初始化电压线可以包括在所述第一方向上延伸的第二垂直电压线和在所述第二方向上延伸并且在平面图中与所述第一水平电压线重叠的第二水平电压线,并且所述第三初始化电压线还可以包括在所述第一方向上延伸的第三垂直电压线和在所述第二方向上延伸并且在平面图中与所述第一水平电压线重叠的第三水平电压线。
除了上述那些方面、特征和优点之外,其他方面、特征和优点将从本公开的以下附图、权利要求和具体描述中变得清晰。
附图说明
本公开的特定实施例的上述以及其他方面、特征和优点将从以下结合附图的描述中变得更加显而易见,在附图中:
图1是示意性地示出根据实施例的显示设备的透视图;
图2是示意性地示出根据实施例的显示面板的平面图;
图3是根据实施例的显示面板的一个子像素的等效电路图;
图4是示出根据实施例的驱动子像素的方法的时序图;
图5是示意性地示出根据实施例的布置在一个像素的像素电路中的多个薄膜晶体管和电容器的位置的平面图;
图6是根据实施例的沿着图5的线A-A'截取的显示面板的截面图;
图7A和图7B是根据实施例的沿着图5的线B-B'截取的显示面板的截面图;
图8A和图8B是根据实施例的沿着图5的线B-B'截取的显示面板的截面图;
图9是根据实施例的显示面板的一部分的放大平面图;
图10、图11和图12是示出根据实施例的一个像素的电路图;
图13是根据实施例的沿着图5的线B-B'截取的显示面板的截面图;
图14是根据实施例的显示面板的一部分的放大平面图;
图15是示出根据实施例的一个像素的电路图;以及
图16是示意性地示出根据实施例的显示设备的视图。
具体实施方式
现在将详细参照实施例,实施例的示例在附图中示出,其中,相同的附图标记始终表述相同的元件。在这方面,本实施例可以具有不同的形式,并且不应被解释为限于本文中所阐述的描述。因此,以下仅通过参照附图描述实施例以解释本说明书的各方面。
由于本公开的各种变形和各种实施例是可能的,因此在附图中示出了具体实施例并且在具体描述中详细描述这些具体实施例。本公开的效果和特征以及实现本公开的效果和特征的方法将通过以下结合附图详细描述的实施例变得显而易见。然而,本公开不限于以下要公开的实施例,并且可以以各种形式实现。
在下文中,将参照附图详细描述本公开的实施例,并且当参照附图进行描述时,相同或相对应的组件被赋予相同的附图标记,并且将省略相同组件的重复描述。
在本说明书中,第一和第二等术语用于将一个组件与其他组件区分开的目的,而不是限制意义。
在本说明书中,除非上下文另外明确指出,否则单数形式的“一个”、“一种”和“所述(该)”也可以表明复数形式。
在本说明书中,存在诸如包括、包含和具有的术语是指说明书中描述的特征或组件,并且不预先排除将添加一个或多个其他特征或组件的可能性。
在本说明书中,当诸如层、区或组件等的部分在其他部分上时,表示该部分可以直接在其他部分上,和/或该部分可以间接在其他部分上,居间部分介于它们之间。
在本说明书中,当层、区或组件等连接到其他层、其他区或其他组件等上时,表示这些层、区或组件等可以彼此直接连接,和/或这些层、区或组件等彼此间接连接,居间层、居间区或居间组件等介于它们之间。例如,在本说明书中,当层、区或组件等电连接到其他层、其他区或其他组件等时,表示这些层、区或组件等彼此直接电连接,和/或这些层、区或组件等可以彼此间接电连接,居间层、居间区或居间组件等介于它们之间。
如本文中所用,除非上下文另外指出,否则词语“或”表示逻辑“或”,表述“A、B或C”表示“A和B和C”、“A和B但不是C”、“A和C但不是B”、“B和C但不是A”、“A但不是B也不是C”、“B但不是A也不是C”和“C但不是A也不是B”。
在本说明书中,布线“在第一方向或第二方向上延伸”的含义不仅包括以直线形式延伸,而且包括在第一方向或第二方向上以锯齿形或曲线延伸。
当被称为“在平面图中”时,表示从上方观察目标部分,并且当被称为“在截面图中”时,表示在横向方向上观察其中目标部分被垂直切割的截面。
在本说明书中,第一组件“与”第二组件“重叠”表示第一组件可以位于第二组件上方或下方。
在本说明书中,x方向、y方向和z方向不限于直角坐标系上的三个方向,并且可以以包括这种情况的广泛的意义进行解释。例如,x方向、y方向和z方向可以彼此垂直,但是可以指不一定彼此成直角的不同方向。
在本说明书中,结合装置状态所用的“导通”可以指装置的激活状态,并且“截止”可以指装置的停用状态。结合通过装置接收到的信号所用的“导通”可以指用于激活装置的信号,并且“截止”可以指用于停用装置的信号。装置可以由高电平电压或低电平电压激活。例如,P沟道晶体管由低电平电压激活,并且N沟道晶体管由高电平电压激活。因此,应当理解的是,相对于P沟道晶体管和N沟道晶体管的“导通”电压处于相反的(“低”相对于“高”)电压电平。
在附图中,为了便于描述,可以夸大或减小组件的尺寸。例如,由于为了便于描述,附图中示出的每个组件的尺寸和厚度是任意表示的,因此本公开不必限于图示。
图1是示意性地示出根据实施例的显示设备的透视图。
参照图1,根据实施例的显示设备1可以用诸如智能电话、移动电话、智能手表、导航装置、游戏机、电视机(TV)、车载主机、笔记本计算机、膝上型计算机、个人媒体播放器(PMP)、个人数字助理(PDA)来实现。而且,显示设备1可以是柔性设备。
显示设备1可以包括显示图像的显示区域DA和布置成围绕显示区域DA的至少一部分的周边区域PA。显示设备1可以使用从布置在显示区域DA中的多个像素发射的光来提供特定图像。
显示设备1可以以各种形状提供,例如,具有两对彼此平行的边的矩形形状(例如,矩形板形状)。当显示设备1以矩形形状提供时,两对边中的一对边可以长于另一对边。在本公开的实施例中,为了便于说明,显示设备1具有包括一对长边和一对短边的矩形形状,并且短边的延伸方向是第一方向(例如,x方向),长边的延伸方向是第二方向(例如,y方向),并且与长边的延伸方向和短边的延伸方向垂直的方向显示为第三方向(例如,z方向)。在另一实施例中,显示设备1可以具有非矩形形状。非矩形形状可以是例如圆形形状、具有圆形部分的多边形形状、以及不包括矩形形状的多边形形状。
如图1中所示,当以平面形状观察显示区域DA时,显示区域DA可以以矩形形状提供。在另一实施例中,显示区域DA可以具有多边形形状(诸如三角形、五边形或六边形)、圆形形状、椭圆形形状或无定形形状等。
作为显示区域DA外部的区域的周边区域PA可以是其中没有布置像素的一种非显示区域。显示区域DA可以完全被周边区域PA围绕。用于传输待施加到显示区域DA的电信号的各种布线以及印刷电路板(PCB)或驱动集成电路(IC)芯片所附接的焊盘可以位于周边区域PA中。
在下文中,有机发光显示设备将被描述为根据实施例的显示设备1的示例,然而,根据本公开的显示设备1不限于此。在另一实施例中,根据本公开的显示设备1可以是无机发光显示设备、无机电致发光(EL)显示设备或量子点发光显示设备。例如,显示设备1的发光层可以包括有机材料或无机材料。而且,显示设备1可以包括发光层和位于从发光层发射的光的路径上的量子点。
图2是示意性地示出根据实施例的显示面板的平面图。
显示设备1(参见图1)可以包括用于显示图像的显示面板10。图2示出了显示面板10的基底100,并且例如,基底100可以具有显示区域DA和周边区域PA。
参照图2,显示面板10包括布置在显示区域DA中的像素P。像素P可以包括显示元件。显示元件可以连接到像素电路。显示元件可以包括发光二极管,例如有机发光二极管或量子点有机发光二极管等。像素P中的每一个可以包括被配置为例如通过显示元件发射红色、绿色、蓝色或白色的光的至少一个子像素。
用于向每个像素P的像素电路提供扫描信号的扫描驱动器1100、用于向每个像素P的像素电路提供数据信号的数据驱动器1200以及用于提供电源电压的主电源布线可以布置在周边区域PA中。在图2中,数据驱动器1200与基底100的一侧相邻布置。然而,根据另一实施例,数据驱动器1200可以布置在电连接到显示面板10的一侧上的焊盘的柔性印刷电路板(FPCB)上。可以提供多个扫描驱动器1100。
输入感测层和光学功能层还可以提供在显示面板10上,并且显示面板10、输入感测层和光学功能层可以被窗覆盖。输入感测层可以根据外部输入(例如,触摸事件)来获取坐标信息。输入感测层可以以互电容方式和/或自电容方式感测外部输入。光学功能层可以包括防反射层,并且防反射层可以包括延迟器和偏振器。在另一实施例中,防反射层可以包括黑色矩阵和滤色器。
图3是根据实施例的显示面板的一个子像素的等效电路图,并且图4是示出根据实施例的驱动子像素的方法的时序图。
参照图3,作为显示元件的一个子像素Pa可以包括有机发光二极管OLED和电连接到有机发光二极管OLED的子像素电路PCa。子像素电路PCa可以包括多个晶体管T1至T8,并且多个晶体管T1至T8可以用薄膜晶体管来实现。依据晶体管的类型(P型或N型)或操作条件,多个晶体管T1至T8中的每一个的第一端子可以是源极端子或漏极端子,并且晶体管T1至T8中的每一个的第二端子可以是与第一端子不同的端子。例如,当第一端子是源极端子时,第二端子可以是漏极端子。
子像素电路PCa可以连接到用于传输第一扫描信号GW的第一扫描线GWL、用于传输第二扫描信号GI的第二扫描线GIL、用于传输第三扫描信号GC的第三扫描线GCL、用于传输发光控制信号EM的发光控制线EL、用于传输偏置控制信号EB的偏置控制线EBL、以及用于传输数据信号DAT的数据线DL。
驱动电压线PL可以将驱动电压VDD传输到第一薄膜晶体管T1(驱动晶体管)。驱动初始化电压线VIL可以将驱动初始化电压VINT传输到第一薄膜晶体管T1的栅极电极。初始化电压线VAIL可以将初始化电压AINT传输到有机发光二极管OLED的一个电极。偏置线VBL可以将偏置电压Vbias传输到第一薄膜晶体管T1的源极端子或漏极端子。
第一薄膜晶体管T1可以包括连接到第二节点N2的栅极端子(例如,栅极电极)、连接到第一节点N1的第一端子(例如,第一电极)、以及连接到第三节点N3的第二端子(例如,第二电极)。第一薄膜晶体管T1可以根据第二薄膜晶体管T2的开关操作接收数据信号DATA,并且可以向有机发光二极管OLED供应驱动电流。
第二薄膜晶体管T2(开关晶体管)可以包括连接到第一扫描线GWL的栅极端子、连接到数据线DL的第一端子以及连接到第一节点N1(或第一薄膜晶体管T1的第一端子)的第二端子。第二薄膜晶体管T2可以根据通过第一扫描线GWL接收的第一扫描信号GW而导通,并且可以执行将传输到数据线DL的数据信号DATA传输到第一节点N1的开关操作。
第三薄膜晶体管T3(补偿晶体管)可以包括连接到第三扫描线GCL的栅极端子、连接到第三节点N3(或第一薄膜晶体管T1的第二端子)的第一端子、以及连接到第二节点N2(或第一薄膜晶体管T1的栅极端子)的第二端子。第三薄膜晶体管T3可以根据通过第三扫描线GCL接收的第三扫描信号GC而导通,并且可以将第一薄膜晶体管T1以二极管方式连接。
第四薄膜晶体管T4(驱动初始化晶体管)可以包括连接到第二扫描线GIL的栅极端子、连接到驱动初始化电压线VIL的第一端子、以及连接到第二节点N2(或者第一薄膜晶体管T1的栅极端子)的第二端子。第四薄膜晶体管T4可以根据通过第二扫描线GIL接收的第二扫描信号GI而导通,并且可以将驱动初始化电压VINT传输到第一薄膜晶体管T1的栅极端子以初始化第一薄膜晶体管T1的栅极电压。
第五薄膜晶体管T5(第一发光控制晶体管)可以包括连接到发光控制线EL的栅极端子、连接到驱动电压线PL的第一端子和连接到第一节点N1(或第一薄膜晶体管T1的第一端子)的第二端子。第六薄膜晶体管T6(第二发光控制晶体管)可以包括连接到发光控制线EL的栅极端子、连接到第三节点N3(或第一薄膜晶体管T1的第二端子)的第一端子以及连接到有机发光二极管OLED的像素电极的第二端子。第五薄膜晶体管T5和第六薄膜晶体管T6可以根据通过发光控制线EL接收的发光控制信号EM而同时导通,使得电流流经有机发光二极管OLED。
第七薄膜晶体管T7(初始化晶体管)可以包括连接到偏置控制线EBL的栅极端子、连接到第六薄膜晶体管T6的第二端子和有机发光二极管OLED的像素电极的第一端子、以及连接到初始化电压线VAIL的第二端子。第七薄膜晶体管T7可以根据通过偏置控制线EBL接收的偏置控制信号EB而导通,并且可以将初始化电压AINT传输到有机发光二极管OLED的像素电极以初始化有机发光二极管OLED的像素电极的电压。
第八薄膜晶体管T8(偏置晶体管)可以包括连接到偏置控制线EBL的栅极端子、连接到偏置线VBL的第一端子以及连接到第一节点N1(或第一薄膜晶体管T1的第一端子)的第二端子。第八薄膜晶体管T8可以根据通过偏置控制线EBL接收的偏置控制信号EB而导通,并且可以将偏置电压Vbias施加到第一薄膜晶体管T1的第一端子,从而控制第一薄膜晶体管T1的源极端子和漏极端子之间的电流(驱动电流)。例如,第七薄膜晶体管T7和第八薄膜晶体管T8可以根据通过偏置控制线EBL接收的偏置控制信号EB而同时导通,并且可以在将用于初始化有机发光二极管OLED的像素电极的电压的初始化电压AINT施加到第一薄膜晶体管的第二端子的同时,将偏置电压Vbias施加到第一薄膜晶体管T1的第一端子,从而控制第一薄膜晶体管T1的源极端子和漏极端子之间的电流。
多个薄膜晶体管T1至T7中的一些薄膜晶体管可以是N沟道金属氧化物半导体场效应晶体管(NMOS),并且多个薄膜晶体管T1至T7中的其他薄膜晶体管可以是P沟道MOSFET(PMOS)。例如,多个薄膜晶体管T1至T7之中的第三薄膜晶体管T3和第四薄膜晶体管T4可以是NMOS,并且多个薄膜晶体管T1至T7之中的其他薄膜晶体管可以是PMOS。可替代地,多个薄膜晶体管T1至T7之中的第三薄膜晶体管T3、第四薄膜晶体管T4和第七薄膜晶体管T7可以是NMOS,并且多个薄膜晶体管T1至T7之中的其他薄膜晶体管可以是PMOS。可替代地,多个薄膜晶体管T1至T7都可以是NMOS或PMOS。多个薄膜晶体管T1至T7可以包括非晶硅或多晶硅。如果需要,作为NMOS的薄膜晶体管可以包括氧化物半导体。在下文中,为了方便,将描述第三薄膜晶体管T3和第四薄膜晶体管T4是包括氧化物半导体的NMOS并且多个薄膜晶体管T1至T7的其他薄膜晶体管是PMOS的情况。
电容器Cst可以包括连接到第二节点N2(或第一薄膜晶体管T1的栅极端子)的第一电极和连接到驱动电压线PL的第二电极。
有机发光二极管OLED可以包括像素电极和面对像素电极的对电极,并且公共电压VSS可以施加到对电极。对电极可以是针对多个像素P(参见图2)公共的公共电极。公共电压VSS可以是低于驱动电压VDD的电压。驱动初始化电压VINT和初始化电压AINT可以是低于公共电压VSS的电压。
有机发光二极管OLED可以接收来自第一薄膜晶体管T1的驱动电流并且可以发射特定颜色的光,从而显示图像。有机发光二极管OLED可以根据发射的颜色包括用于形成发光层的不同材料,使得有机发光二极管OLED的特性(例如,电容)彼此不同。具体地,当在高频驱动期间施加相同的初始化电压AINT时,由于有机发光二极管OLED的电容差,像素电极的相同的初始化可能无法进行,使得图像质量特性出现问题。在本公开的实施例中,施加根据每个子像素Pa的发光颜色而不同的不同初始化电压AINT,使得可以减小每个子像素Pa的图像质量特性的偏差。
参照图3和图4,一个像素P(参见图2)可以在扫描帧H1和消隐帧H2中操作。在扫描帧H1期间,可以产生第一扫描信号GW、第二扫描信号GI和第三扫描信号GC作为导通电压。在此,导通电压可以是晶体管的导通电压,并且第一扫描信号GW的导通电压可以是低电平电压,并且第二扫描信号GI和第三扫描信号GC的导通电压可以是高电平电压。
扫描帧H1可以包括第一时段t1至第七时段t7。在第一时段t1期间,可以将供应到发光控制线EL的发光控制信号EM保持在高电平,并且在第二时段t2期间,可以将发光控制信号EM从高电平转变为低电平。在第二时段t2中,第五薄膜晶体管T5和第六薄膜晶体管T6可以导通。可以通过第一薄膜晶体管T1将对应于存储在电容器Cst中的电荷的驱动电流供应到有机发光二极管OLED,使得有机发光二极管OLED可以发射光。
第三时段t3可以是其中初始化有机发光二极管OLED的像素电极并且将导通偏置电压施加到第一薄膜晶体管T1的源极端子或漏极端子的第一偏置时段。在第三时段t3中,可以将处于低电平的偏置控制信号EB施加到偏置控制线EBL。因此,第七薄膜晶体管T7和第八薄膜晶体管T8可以导通。可以将由导通的第七薄膜晶体管T7从初始化电压线VAIL供应的初始化电压AINT施加到有机发光二极管OLED的像素电极。在这种情况下,可以将由导通的第八薄膜晶体管T8从偏置线VBL供应的偏置电压Vbias施加到第一薄膜晶体管T1的第一端子。
第四时段t4可以是其中初始化第一薄膜晶体管T1的栅极端子(或第二节点N2)并且将导通偏置电压施加到第一薄膜晶体管T1的栅极端子的初始化时段。在第四时段t4中,可以将处于高电平的第二扫描信号GI施加到第二扫描线GIL。因此,第四薄膜晶体管T4可以导通,并且可以通过从驱动初始化电压线VIL供应的驱动初始化电压VINT初始化第二节点N2的电压(即,第一薄膜晶体管T1的栅极端子的电压)。
第五时段t5可以是其中补偿第一薄膜晶体管T1的阈值电压的补偿时段。在第五时段t5中,可以将处于高电平的第三扫描信号GC施加到第三扫描线GCL。因此,第三薄膜晶体管T3可以导通。
第六时段t6可以是数据写入时段。第六时段t6可以成功地与第四时段t4不重叠,并且被包括在第五时段t5中。在第六时段t6中,可以将处于低电平的第一扫描信号GW施加到第一扫描线GWL。因此,第二薄膜晶体管T2可以导通,并且可以将从数据线DL供应的数据信号DATA传输到第一节点N1。第一薄膜晶体管T1可以通过导通的第三薄膜晶体管T3以二极管方式连接,并且可以将其中补偿用于形成数据信号DATA的第一薄膜晶体管T1的阈值电压的补偿电压施加到第二节点N2(即,第一薄膜晶体管T1的栅极端子)。可以将驱动电压VDD和补偿电压施加到电容器Cst的两端,并且可以将对应于两端电压差的电荷存储在电容器Cst中。
与在第三时段t3中一样,第七时段t7可以是其中初始化有机发光二极管OLED的像素电极并且将偏置电压施加到第一薄膜晶体管T1的源极端子或漏极端子的第二偏置时段。作为第一偏置时段的第三时段t3可以在第四时段t4至第六时段t6之前,并且第七时段t7可以在第四时段t4至第六时段t6之后。也就是说,一个扫描帧H1可以具有两个偏置时段,数据写入时段在两个偏置时段之间。
消隐帧H2可以包括第八时段t8至第十一时段t11。在第八时段t8期间,可以将供应到发光控制线EL的发光控制信号EM保持在高电平,并且在第九时段t9期间,可以将发光控制信号EM从高电平转变到低电平。在第九时段t9中,第五薄膜晶体管T5和第六薄膜晶体管T6可以导通。然而,因为在消隐帧H2期间,电荷没有存储在电容器Cst中,所以有机发光二极管OLED可能不发射光。
第八时段t8可以包括第十时段t10和第十一时段t11。第十时段t10和第十一时段t11可以是其中初始化有机发光二极管OLED的像素电极并且将导通偏置电压施加到第一薄膜晶体管T1的源极端子或漏极端子的第三偏置时段和第四偏置时段。
依据像素P的驱动频率,可以确定扫描帧H1和消隐帧H2的重复次数。例如,在扫描帧H1重复N次后,消隐帧H2可以重复M次,并且N和M可以是彼此相同或不同并且是大于1的自然数的数字。
图5是示意性地示出根据实施例的布置在一个像素的像素电路中的多个薄膜晶体管和电容器的位置的平面图,图6是根据实施例的沿着图5的线A-A'截取的显示面板的截面图,并且图7A、图7B、图8A和图8B是根据实施例的沿着图5的线B-B'截取的显示面板的截面图。
在图6至图8B中,为了便于说明,通过线A-A'或B-B'的弯曲所复制的组件仅显示一次,并且附图中示出的路径的长度和组件的长度可能彼此不成正比。
参照图5,一个像素P可以包括多个子像素Pb、Pr和Pg。例如,一个像素P可以包括发射蓝色的光的第一子像素Pb、发射红色的光的第二子像素Pr和发射绿色的光的第三子像素Pg。然而,在本公开的实施例中,子像素不限于红色子像素、绿色子像素和蓝色子像素,并且子像素可以是发射红色、蓝色、绿色和白色的光的子像素和发射除红色、蓝色、绿色和白色之外的其他颜色的光的子像素之中的一种。而且,在图5中,一个像素P包括三个子像素Pb、Pr和Pg。然而,构成一个像素P的子像素的数量和排列可以进行各种设计改变。在下文中,将描述一个像素P包括分别发射蓝色、红色和绿色的光的第一子像素Pb、第二子像素Pr和第三子像素Pg的示例。
在实施例中,构成一个像素P的子像素Pb、Pr和Pg可以具有类似的排列结构。例如,子像素Pb、Pr和Pg中的每一个的多个晶体管和电容器的排列可以相同,并且用于连接多个晶体管和电容器的布线的排列可以存在不同。可以将一个像素P重复地布置在显示区域DA(参见图1)中。
数据线DL可以包括第一数据线DL1、第二数据线DL2和第三数据线DL3,可以在第一方向(例如,y方向)上延伸,并且可以在每个子像素列中彼此间隔开。驱动电压线PL可以包括布置在不同层中的第一驱动电压线PL1和第二驱动电压线PL2。第一驱动电压线PL1可以在第一方向(例如,y方向)上延伸,第二驱动电压线PL2可以在与第一方向(例如,y方向)相交的第二方向(例如,x方向)方向上延伸,并且第一驱动电压线PL1和第二驱动电压线PL2可以彼此电连接。第一扫描线GWL、第二扫描线GIL、发光控制线EL、水平驱动初始化电压线VILb、初始化电压线VAIL、偏置控制线EBL和偏置线VBL可以在第二方向(例如,x方向)上延伸。初始化电压线VAIL可以包括在第一方向(例如,y方向)上延伸的垂直电压线和在第二方向(例如,x方向)上延伸的水平电压线。水平电压线可以在平面图中彼此重叠,并且一条垂直电压线和一条水平电压线可以彼此电连接。
在下文中,将参照图5至图8B提供以下描述。
基底100可以包括玻璃材料、陶瓷材料、金属材料或者柔性或可弯曲材料。当基底100具有柔性或可弯曲特性时,基底100可以包括聚合物树脂,诸如聚醚砜(PES)、聚丙烯酸酯、聚醚酰亚胺(PEI)、聚萘二甲酸乙二醇酯(PEN)、聚对苯二甲酸乙二醇酯(PET)、聚苯硫醚(PPS)、聚芳酯、聚酰亚胺(PI)、聚碳酸酯(PC)和醋酸丙酸纤维素(CAP)。
基底100可以具有多层结构。例如,基底100可以具有其中第一基体层、第一阻挡层、第二基体层和第二阻挡层彼此顺序地堆叠的结构。第一基体层和第二基体层可以包括上述聚合物树脂。作为用于防止外部异物渗透的层的第一阻挡层和第二阻挡层可以具有包括诸如氮化硅(SiNx)或氧化硅(SiOx)的无机材料的单层或多层结构。
缓冲层111可以被配置为增加基底100的顶表面的平滑度,并且缓冲层111可以提供为诸如氧化硅(SiOx)的氧化物层、诸如氮化硅(SiNx)的氮化物层,或诸如氮氧化硅(SiON)的氮氧化物层。
在实施例中,下金属层(未示出)可以布置在基底100和缓冲层111之间。下金属层可以布置在基底100和第一半导体图案ACT1之间,并且可以被配置为阻挡可能入射到第一半导体图案ACT1上的光。例如,下金属层可以布置为在平面图中与第一薄膜晶体管T1重叠,并且可以被配置为阻挡可能入射到第一薄膜晶体管T1的沟道区中的光。下金属层可以包括钼(Mo)、铝(Al)、铜(Cu)或钛(Ti)等,并且可以具有多层或单层结构。
在实施例中,可以将电压施加到下金属层。在这方面,在图5中,由第一驱动电压线PL1将驱动电压VDD(参见图3)通过位于显示区域DA(参见图1)中的连接器CNT施加到下金属层。因此,可以进一步稳定薄膜晶体管的特性。
第一半导体图案ACT1和第二半导体图案ACT2可以包括低温多晶硅(LTPS)。在实施例中,第一半导体图案ACT1和第二半导体图案ACT2也可以形成为非晶硅(a-Si)或氧化物半导体。第一半导体图案ACT1和第二半导体图案ACT2可以布置在相同的层上。例如,第一半导体图案ACT1和第二半导体图案ACT2可以布置在缓冲层111上。第一半导体图案ACT1可以包括第一薄膜晶体管T1、第二薄膜晶体管T2和第五薄膜晶体管T5至第七薄膜晶体管T7的半导体层,并且第二半导体图案ACT2可以包括第八薄膜晶体管T8的半导体层。
第一薄膜晶体管T1、第二薄膜晶体管T2和第五薄膜晶体管T5至第七薄膜晶体管T7的半导体层以及第八薄膜晶体管T8的半导体层中的每一个可以包括源极区、漏极区以及位于源极区和漏极区之间的沟道区。沟道区可以是与栅极电极重叠的区。源极区和漏极区可以是在沟道区附近掺杂有杂质的区。可以根据实施例改变源极区和漏极区的位置。在某些情况下,源极区和漏极区可以是薄膜晶体管的源极电极和漏极电极。图5中示出的栅极电极、源极区和漏极区可以分别对应于图3中示出的栅极端子、第一端子和第二端子。
第一栅极绝缘层112可以位于包括第一半导体图案ACT1和第二半导体图案ACT2的第一半导体层上。第一栅极绝缘层112可以包括氧化硅(SiOx)、氮化硅(SiNx)、氮氧化硅(SiON)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)和氧化锌(ZnOx,其可以是ZnO或ZnO2)中的一种或多种材料。
包括第一薄膜晶体管T1、第二薄膜晶体管T2和第五薄膜晶体管T5至第八薄膜晶体管T8的栅极电极的第一导电层、发光控制线EL和偏置控制线EBL可以布置在第一栅极绝缘层112上。
第一薄膜晶体管T1的栅极电极G1和第二薄膜晶体管T2的栅极电极可以与第一半导体图案ACT1重叠。第七薄膜晶体管T7的栅极电极G7可以是偏置控制线EBL的与第一半导体图案ACT1的一部分相交的一部分。第八薄膜晶体管T8的栅极电极G8可以是偏置控制线EBL的与第二半导体图案ACT2相交的另一部分。第五薄膜晶体管T5的栅极电极和第六薄膜晶体管T6的栅极电极G6可以是发光控制线EL的与第一半导体图案ACT1的部分相交的部分。
在实施例中,第二薄膜晶体管T2的栅极电极可以是导电图案178的电连接到第一扫描线GWL的一部分。在平面图中,导电图案178的一部分可以与第三半导体图案ACT3的一部分重叠。彼此重叠的导电图案178的一部分和第三半导体图案ACT3的一部分可以用作电容器,使得可以使施加到第一薄膜晶体管T1的电压稳定。
第二栅极绝缘层113可以布置在第一导电层上。第二栅极绝缘层113可以包括氧化硅(SiOx)、氮化硅(SiNx)、氧氮化硅(SiON)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)和氧化锌(ZnOx,其可以是ZnO或ZnO2)中的一种或多种材料。
包括电容器Cst的上电极Cst2、第三薄膜晶体管T3的下栅极电极G3a和第四薄膜晶体管T4的下栅极电极G4a的第二导电层可以布置在第二栅极绝缘层113上。第三薄膜晶体管T3的栅极电极G3可以包括下栅极电极G3a和上栅极电极G3b。类似地,第四薄膜晶体管T4的栅极电极G4可以包括下栅极电极G4a和上栅极电极G4b。
电容器Cst的上电极Cst2可以覆盖第一薄膜晶体管T1的栅极电极G1的至少一部分,并且可以与第一薄膜晶体管T1的栅极电极G1一起形成电容器Cst。电容器Cst的下电极Cst1可以与第一薄膜晶体管T1的栅极电极G1一体地形成。例如,第一薄膜晶体管T1的栅极电极G1可以执行作为电容器Cst的下电极Cst1的功能。开口SOP可以形成在电容器Cst的上电极Cst2中。通过开口SOP,第二连接布线172可以将电容器Cst的下电极Cst1电连接到第三薄膜晶体管T3的漏极区D3和第四薄膜晶体管T4的漏极区D4。
第三薄膜晶体管T3的下栅极电极G3a可以提供为岛型以与第三半导体图案ACT3重叠。类似地,第四薄膜晶体管T4的下栅极电极G4a可以提供为岛型以与第三半导体图案ACT3重叠。
第二导电层可以包括Al、铂(Pt)、钯(Pd)、银(Ag)、镁(Mg)、金(Au)、镍(Ni)、钕(Nd)、铱(Ir)、铬(Cr)、锂(Li)、钙(Ca)、Mo、Ti、钨(W)和铜(Cu)中的一种或多种材料,并且可以具有单层或多层结构。
第一层间绝缘层114可以位于第二导电层上。第一层间绝缘层114可以包括氧化硅(SiOx)、氮化硅(SiNx)、氮氧化硅(SiON)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)和氧化锌(ZnOx,其可以是ZnO或ZnO2)中的一种或多种材料。
包括第三半导体图案ACT3的第二半导体层可以位于第一层间绝缘层114上。在实施例中,第三半导体图案ACT3可以包括氧化物半导体。第三半导体图案ACT3可以包括第三薄膜晶体管T3和第四薄膜晶体管T4的半导体层。
第三薄膜晶体管T3和第四薄膜晶体管T4的半导体层可以包括源极区、漏极区以及源极区和漏极区之间的沟道区。沟道区可以是与栅极电极重叠的区。源极区和漏极区可以是在沟道区附近掺杂有杂质的区。源极区和漏极区的位置可以根据实施例而改变,并且在某些情况下,源极区和漏极区可以是薄膜晶体管的源极电极和漏极电极。
第三栅极绝缘层115可以位于第二半导体层上。第三栅极绝缘层115可以包括氧化硅(SiOx)、氮化硅(SiNx)、氮氧化硅(SiON)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)或氧化锌(ZnOx,其可以是ZnO或ZnO2)。
包括第三薄膜晶体管T3的上栅极电极G3b和第四薄膜晶体管T4的上栅极电极G4b的第三导电层可以位于第三栅极绝缘层115上。
第三薄膜晶体管T3的上栅极电极G3b可以与第三薄膜晶体管T3的下栅极电极G3a重叠。类似地,第四薄膜晶体管T4的上栅极电极G4b可以与第四薄膜晶体管T4的下栅极电极G4a重叠。也就是说,第三薄膜晶体管T3和第四薄膜晶体管T4可以具有包括分别位于第二半导体层的上部和下部的栅极电极的双栅极结构。
第三导电层可以包括铝(Al)、铂(Pt)、钯(Pd)、银(Ag)、镁(Mg)、金(Au)、镍(Ni)、钕(Nd)、铱(Ir)、铬(Cr)、锂(Li)、钙(Ca)、钼(Mo)、钛(Ti)、钨(W)和铜(Cu)中的一种或多种材料,并且可以具有单层或多层结构。
在实施例中,如图7A和图7B中所示,初始化电压线VAIL的第一水平电压线VL1b可以布置在第一栅极绝缘层112上,并且初始化电压线VAIL的第二水平电压线VL2b可以布置在第三栅极绝缘层115上。例如,第一水平电压线VL1b可以与第一导电层布置在相同的层上,并且第二水平电压线VL2b可以与第三导电层布置在相同的层上。
在另一实施例中,如图8A和图8B中所示,初始化电压线VAIL的第一水平电压线VL1b可以布置在第二栅极绝缘层113上,并且第二水平电压线VL2b可以布置在第三栅极绝缘层115上。例如,第一水平电压线VL1b可以与第二导电层布置在相同的层上,并且第二水平电压线VL2b可以与第三导电层布置在相同的层上。
在另一实施例中,初始化电压线VAIL的第一水平电压线VL1b可以布置在第一栅极绝缘层112上,并且第二水平电压线VL2b可以布置在第二栅极绝缘层113上。例如,第一水平电压线VL1b可以与第一导电层布置在相同的层上,并且第二水平电压线VL2b可以与第二导电层布置在相同的层上。
第一水平电压线VL1b和第二水平电压线VL2b在平面图中可以彼此重叠。因此,可以根据由每个子像素发射的光的颜色施加不同的初始化电压,而无需增加一个像素P的面积。
第二层间绝缘层116可以位于第三导电层上。第二层间绝缘层116可以包括无机绝缘材料或有机绝缘材料。在实施例中,第二层间绝缘层116可以包括氧化硅(SiOx)、氮化硅(SiNx)、氮氧化硅(SiON)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)和氧化锌(ZnOx,其可以是ZnO或ZnO2)中的一种或多种材料。在另一实施例中,第二层间绝缘层116可以包括通用聚合物(诸如,聚甲基丙烯酸甲酯(PMMA)或聚苯乙烯(PS))、具有酚基基团的聚合物衍生物、丙烯酸类聚合物、酰亚胺类聚合物、芳基醚类聚合物、酰胺类聚合物、氟类聚合物、对二甲苯类聚合物、乙烯醇类聚合物以及它们的共混物。
包括第一扫描线GWL、第二扫描线GIL、第三扫描线GCL、水平驱动初始化电压线VILb、第二驱动电压线PL2的第四导电层和用于连接组件的连接布线171、172、175和177以及第一连接电极173可以位于第二层间绝缘层116上。
第四导电层可以包括包含Mo、Al、Cu和Ti的导电材料,并且可以具有包括上述材料的多层或单层结构。在实施例中,第四导电层可以具有钛/铝/钛(Ti/Al/Ti)的多层结构。
第一扫描线GWL可以在第二方向(例如,x方向)上延伸并且可以通过接触孔电连接到第二薄膜晶体管T2的栅极电极。
第二扫描线GIL可以在第二方向(例如,x方向)上延伸并且可以通过接触孔电连接到第四薄膜晶体管T4的下栅极电极G4a和上栅极电极G4b。
第三扫描线GCL可以在第二方向(例如,x方向)上延伸并且可以通过接触孔电连接到第三薄膜晶体管T3的下栅极电极G3a和上栅极电极G3b。
水平驱动初始化电压线VILb可以在第二方向(例如,x方向)上延伸,并且水平驱动初始化电压线VILb可以通过接触孔电连接到第四薄膜晶体管T4的源极区S4和稍后将描述的驱动初始化电压线VILa(参见图14)。
第二驱动电压线PL2可以在第二方向(例如,x方向)上延伸并且可以通过接触孔电连接到电容器Cst的上电极Cst2。从第二驱动电压线PL2在第一方向(例如,y方向)上延伸的突起区域可以通过接触孔电连接到第五薄膜晶体管T5的源极区。
第一连接布线171的一端可以通过接触孔电连接到第三薄膜晶体管T3的漏极区D3,并且第一连接布线171的另一端可以通过接触孔电连接到第一薄膜晶体管T1的漏极区D1。
第二连接布线172的一端可以通过接触孔电连接到第三薄膜晶体管T3的源极区S3和第四薄膜晶体管T4的漏极区D4,并且第二连接布线172的另一端可以通过接触孔电连接到第一薄膜晶体管T1的栅极电极G1。
第一连接电极173可以通过接触孔电连接到第六薄膜晶体管T6的漏极区D6。
第三连接布线175的一端可以通过接触孔电连接到第七薄膜晶体管T7的漏极区D7,并且第三连接布线175的另一端可以通过接触孔电连接到初始化电压线VAIL的第一水平电压线VL1b或第二水平电压线VL2b。在实施例中,如图5、图7A和图8A中所示,在构成一个像素P的多个子像素Pb、Pr和Pg之中,施加第二初始化电压的子像素可以通过第三连接布线175电连接到第一水平电压线VL1b。如图5、图7B和图8B中所示,在构成一个像素P的多个子像素Pb、Pr和Pg之中,施加第二初始化电压的子像素可以通过第三连接布线175电连接到第二水平电压线VL2b。
第四连接布线177的一端可以通过接触孔电连接到第八薄膜晶体管T8的漏极区D8,并且第四连接布线177的另一端可以通过接触孔电连接到第一薄膜晶体管T1的源极区S1与第五薄膜晶体管T5的源极区。
第一平坦化层117可以位于第四导电层上,并且包括第二连接电极181、第一驱动电压线PL1和数据线DL的第五导电层可以位于第一平坦化层117上。
第五导电层可以包括包含Mo、Al、Cu和Ti的导电材料,并且可以具有包括上述材料的多层或单层结构。在实施例中,第五导电层可以具有钛/铝/钛(Ti/Al/Ti)的多层结构。
第一驱动电压线PL1可以在第一方向(例如,y方向)上延伸并且可以通过接触孔电连接到第二驱动电压线PL2。在实施例中,第一驱动电压线PL1可以仅布置在构成一个像素P的子像素Pb、Pr和Pg的部分上。例如,第一子像素Pb和第三子像素Pg可以包括第一驱动电压线PL1,并且可以从布置在第一子像素Pb和第三子像素Pg之间的第二子像素Pr中省略第一驱动电压线PL1。
数据线DL可以在第一方向(例如,y方向)上延伸并且可以通过接触孔电连接到第二薄膜晶体管T2的源极区S2。在实施例中,数据线DL可以在第二方向(例如,x方向)具有弯曲部。例如,电连接到第一子像素Pb的第二薄膜晶体管T2的源极区S2的第一数据线DL1以及电连接到第二子像素Pr的第二薄膜晶体管T2的源极区S2的第二数据线DL2可以具有基于在第一方向(例如,y方向)上延伸的虚拟线的左右对称性。在这种情况下,电连接到第三子像素Pg的第二薄膜晶体管T2的源极区S2的第三数据线DL3可以具有在第一方向(例如,y方向)上延伸的直线形状。
第五导电层还可以包括初始化电压线VAIL的垂直电压线VL1a和VL2a(参见图14)、驱动初始化电压线VILa(参见图14)和公共电压线VSSL(参见图14)。初始化电压线VAIL的垂直电压线VL1和VL2、驱动初始化电压线VILa以及公共电压线VSSL可以顺序地重复布置,一个像素P在垂直电压线VL1和VL2之间。顺序地堆叠的第一半导体层、第一导电层、第二导电层、第二半导体层、第三导电层、第四导电层和第五导电层可以被包括在像素电路层中,该像素电路层可以布置在基底100和有机发光二极管OLED之间并且包括多个薄膜晶体管T1至T8和电容器Cst。
第二平坦化层118可以位于第五导电层上。第二平坦化层118可以具有包括有机绝缘材料的层的单层或多层结构。第二平坦化层118可以包括通用聚合物(诸如,苯并环丁烯(BCB)、聚酰亚胺、六甲基二硅氧烷(HMDSO)、聚甲基丙烯酸甲酯(PMMA)或聚苯乙烯(PS))、具有酚基基团的聚合物衍生物、丙烯酸类聚合物、酰亚胺类聚合物、芳基醚类聚合物、酰胺类聚合物、氟类聚合物、对二甲苯类聚合物、乙烯醇类聚合物以及它们的共混物。
像素限定层119可以布置在第二平坦化层118上,并且像素限定层119可以具有开口,像素电极21的一部分通过该开口被暴露,从而被配置为限定子像素Pb、Pr和Pg的发光区。而且,像素限定层119可以被配置为增加像素电极210的边缘和对电极230之间的距离,从而防止在像素电极210的边缘处出现电弧等。像素限定层119可以包括有机绝缘材料,诸如聚酰亚胺、聚酰胺、丙烯酸树脂、BCB、HMDSO和酚醛树脂。
在一些实施例中,像素限定层119可以包括光阻挡材料并且可以提供为黑色。光阻挡材料可以包括炭黑、碳纳米管、包含黑色染料的树脂或糊剂、金属颗粒(例如,镍(Ni)、铝(Al)、钼(Mo)和它们的合金)、金属氧化物颗粒(例如,氧化铬)或金属氮化物颗粒(例如,氮化铬)。当像素限定层119包括光阻挡材料时,可以减少由于布置在像素限定层119的下部上的金属结构引起的外部光反射。
有机发光二极管OLED可以包括像素电极210、发光层220和对电极230。为了便于说明,图7A、图7B、图8A和图8B仅示出了在像素电极210和对电极230之间的一层发光层220。然而,有机发光二极管OLED还可以包括在发光层220的上层或下层上的第一功能层或第二功能层。在实施例中,在平面图中,像素电极210可以布置为与第一薄膜晶体管T1重叠。在另一实施例中,像素电极210可以布置为在平面图中与第七薄膜晶体管T7和第八薄膜晶体管T8重叠。在实施例中,如图中所示,将发光层220图案化以对应于像素电极210。然而,在另一实施例中,发光层220、第一功能层或第二功能层可以是被图案化以对应于多个像素电极210中的每个像素电极210的层,或者是一体形成在多个像素电极210上方的层。对电极230可以一体形成以对应于多个像素电极210。
尽管未示出,但是薄膜封装层(未示出)或密封基底(未示出)可以布置在对电极230上,以覆盖有机发光二极管OLED以保护有机发光二极管OLED。薄膜封装层(未示出)可以覆盖显示区域DA(参见图1)并且可以延伸到显示区域DA的外部。薄膜封装层可以包括包含至少一种无机材料的无机封装层和包含至少一种有机材料的有机封装层。在一些实施例中,薄膜封装层可以提供为其中第一无机封装层/有机封装层/第二无机封装层堆叠的结构。密封基底(未示出)可以布置为面对基底100,并且可以通过在周边区域PA(参见图1)中使用诸如密封剂或玻璃料的密封构件将密封基底接合到基底100。
而且,用于防止掩模被压印的隔离件还可以布置在像素限定层119上。
图9是根据实施例的显示面板的一部分的放大平面图,并且图10至图12是示出根据实施例的一个像素的电路图。
参照图9至图12,图9仅示出了描述中的必要布线。因此,省略了更多的布线。参照图9,在显示区域DA(参见图1)中,像素P可以按行和列布置,并且驱动初始化电压线VILa、第一初始化电压线VAIL1、第二初始化电压线VAIL2和公共电压线VSSL可以沿着由相邻像素P形成的边界布置。
第一初始化电压线VAIL1可以将第一初始化电压AINT(B)传输到发射第一颜色的光的有机发光二极管OLED的一个电极。第一初始化电压线VAIL1可以包括在第一方向(例如,y方向)上延伸的第一垂直电压线VL1a和在第二方向(例如,x方向)上延伸的第一水平电压线VL1b。第一水平电压线VL1b可以包括与第一垂直电压线VL1a重叠的突起VL1bp,并且突起VL1bp可以通过接触孔连接到第一垂直电压线VL1a。
第二初始化电压线VAIL2可以将第二初始化电压AINT(R/G)传输到发射第二颜色的光的有机发光二极管OLED的一个电极和发射第三颜色的光的有机发光二极管OLED的一个电极。第二初始化电压线VAIL2可以包括在第一方向(例如,y方向)上延伸的第二垂直电压线VL2a和在第二方向(例如,x方向)上延伸的第二水平电压线VL2b。第二水平电压线VL2b可以包括与第二垂直电压线VL2a重叠的突起VL2bp,并且突起VL2bp可以通过接触孔连接到第二垂直电压线VL2a。
驱动初始化电压线VILa可以在第一方向(例如,y方向)上延伸。驱动初始化电压线VILa可以通过接触孔电连接到图5中示出的水平驱动初始化电压线VILb(参见图5),并且可以将驱动初始化电压VINT(参见图3)传输到如图6中所示的第四薄膜晶体管T4的源极区S4。
公共电压线VSSL可以在第一方向(例如,y方向)上延伸。公共电压线VSSL可以传输施加到每个有机发光二极管OLED的对电极230(参见图7A)的公共电压VSS(参见图3)。也就是说,公共电压线VSSL可以将公共电压VSS传输到发射第一颜色的光的有机发光二极管OLED的另一电极、发射第二颜色的光的有机发光二极管OLED的另一电极和发射第三颜色的光的有机发光二极管OLED的另一电极。在实施例中,显示面板10(参见图2)还可以包括布置在周边区域PA(参见图2)中的公共电压供应线(未示出),并且公共电压线VSSL可以电连接到公共电压供应线。
如上所述,驱动初始化电压线VILa、第一垂直电压线VL1a、第二垂直电压线VL2a和公共电压线VSSL可以布置在相同的层上。例如,驱动初始化电压线VILa、第一垂直电压线VL1a、第二垂直电压线VL2a和公共电压线VSSL可以包括在第五导电层中。
驱动初始化电压线VILa、第一垂直电压线VL1a、第二垂直电压线VL2a和公共电压线VSSL可以在第二方向(例如,x方向)上以特定间隔交替地布置在显示区域DA中。例如,驱动初始化电压线VILa、第一垂直电压线VL1a、第二垂直电压线VL2a和公共电压线VSSL可以交替地布置,至少一个像素P在驱动初始化电压线VILa、第一垂直电压线VL1a、第二垂直电压线VL2a和公共电压线VSSL之间。
第一水平电压线VL1b和第二水平电压线VL2b可以布置在不同的层上。例如,第一水平电压线VL1b可以布置在第一导电层、第二导电层和第三导电层中的一层上,并且第二水平电压线VL2b可以布置在第一导电层、第二导电层和第三导电层中的另一层上。第一水平电压线VL1b和第二水平电压线VL2b在平面图中可以彼此重叠,并且布置在相同的行中的像素P可以共享第一水平电压线VL1b和第二水平电压线VL2b。
在本公开的实施例中,构成一个像素P的子像素Pb、Pr和Pg之中的一个子像素可以电连接到第一初始化电压线VAIL1,并且可以接收施加到第一初始化电压线VAIL1的相同初始化电压AINT(B),并且另外两个子像素可以电连接到第二初始化电压线VAIL2,并且可以接收施加到第二初始化电压线VAIL2的不同初始化电压AINT(R/G)。
在实施例中,如图10中所示,发射蓝色的光的第一子像素Pb的有机发光二极管OLED的一个电极可以电连接到第一初始化电压线VAIL1,并且可以接收第一初始化电压AINT(B)。发射红色的光的第二子像素Pr的有机发光二极管OLED的一个电极和发射绿色的光的第三子像素Pg的有机发光二极管OLED的一个电极可以电连接到第二初始化电压线VAIL2,并且可以接收第二初始化电压AINT(R/G)。
在另一实施例中,如图11中所示,第二子像素Pr的有机发光二极管OLED的一个电极可以电连接到第一初始化电压线VAIL1,并且可以接收第一初始化电压AINT(R),并且第一子像素Pb的有机发光二极管OLED的一个电极和第三子像素Pg的有机发光二极管OLED的一个电极可以电连接到第二初始化电压线VAIL2,并且可以接收第二初始化电压AINT(B/G)。
在另一实施例中,如图12中所示,第三子像素Pg的有机发光二极管OLED的一个电极可以电连接到第一初始化电压线VAIL1,并且可以接收第一初始化电压AINT(G),并且第一子像素Pb的有机发光二极管OLED的一个电极和第二子像素Pr的有机发光二极管OLED的一个电极可以电连接到第二初始化电压线VAIL2,并且可以接收第二初始化电压AINT(R/B)。
图13是根据实施例的沿着图5的线B-B'截取的显示面板的截面图,图14是根据实施例的显示面板的一部分的放大平面图,并且图15是示出根据实施例的一个像素的电路图。
参照图13至图15,图13与图7类似,但是与图7的不同之处在于初始化电压线VAIL包括第一初始化电压线VAIL1、第二初始化电压线VAIL2和第三初始化电压线VAIL3。在下文中,将省略相同组件的描述,并且将基于初始化电压线VAIL提供描述。而且,为了便于说明,第一初始化电压线VAIL1电连接到第一子像素Pb,第二初始化电压线VAIL2电连接到第二子像素Pr,并且第三初始化电压线VAIL3电连接到第三子像素Pg。然而,实施例不限于此。
第一初始化电压线VAIL1可以将第一初始化电压传输到发射第一颜色的光的有机发光二极管OLED的一个电极。例如,第一初始化电压线VAIL1可以将第一初始化电压AINT(B)传输到发射蓝色的光的第一子像素Pb的有机发光二极管OLED的一个电极。第一初始化电压线VAIL1可以包括第一垂直电压线VL1a和第一水平电压线VL1b。第一水平电压线VL1b可以包括与第一垂直电压线VL1a重叠的突起VL1bp,并且突起VL1bp可以通过接触孔连接到第一垂直电压线VL1a。
第二初始化电压线VAIL2可以将第二初始化电压传输到发射第二颜色的光的有机发光二极管OLED的一个电极。例如,第二初始化电压线VAIL2可以将第二初始化电压AINT(R)传输到发射红色的光的第二子像素Pr的有机发光二极管OLED的一个电极。第二初始化电压线VAIL2可以包括第二垂直电压线VL2a和第二水平电压线VL2b。第二水平电压线VL2b可以包括与第二垂直电压线VL2a重叠的突起VL2bp,并且突起VL2bp可以通过接触孔连接到第二垂直电压线VL2a。
第三初始化电压线VAIL3可以将第三初始化电压传输到发射第三颜色的光的有机发光二极管OLED的一个电极。例如,第三初始化电压线VAIL3可以将第三初始化电压AINT(G)传输到发射绿色的光的第三子像素Pg的有机发光二极管OLED的一个电极。第三初始化电压线VAIL3可以包括第三垂直电压线VL3a和第三水平电压线VL3b。第三水平电压线VL3b可以包括与第三垂直电压线VL3a重叠的突起VL3bp,并且突起VL3bp可以通过接触孔连接到第三垂直电压线VL3a。
第一水平电压线VL1b、第二水平电压线VL2b和第三水平电压线VL3b在平面图中可以彼此重叠,并且可以布置在不同的层上。在实施例中,第一水平电压线VL1b可以布置在第一栅极绝缘层112上,第二水平电压线VL2b可以布置在第二栅极绝缘层113上,并且第三水平电压线VL3b可以布置在第三栅极绝缘层115上。例如,第一水平电压线VL1b可以与包括第一薄膜晶体管T1的栅极电极G1的第一导电层布置在相同的层上。第二水平电压线VL2b可以与包括电容器Cst的上电极Cst2、以及如图5中所示的第三薄膜晶体管T3的下栅极电极G3a和第四薄膜晶体管T4的下栅极电极G4a的第二导电层布置在相同的层上。第三水平电压线VL3b可以与包括如图5中所示的第三薄膜晶体管T3的上栅极电极G3b和第四薄膜晶体管T4的上栅极电极G4b的第三导电层布置在相同的层上。
在实施例中,随着由每条水平电压线传输的初始化电压之间的差增加,每条水平电压线可以在第三方向(例如,z方向)上布置得更远。例如,当第一初始化电压AINT(B)施加到第一水平电压线VL1b时,第二初始化电压AINT(R)可以施加到第二水平电压线VL2b,第三初始化电压AINT(G)施加到第三水平电压线VL3b,并且每个初始化电压的大小为第一初始化电压AINT(B)<第二初始化电压AINT(R)<第三初始化电压AINT(G),每条水平电压线可以布置成使得两条水平电压线VL1b和VL3b之间的距离最大。也就是说,第一初始化电压AINT(B)和第三初始化电压AINT(G)之间的差的绝对值可以大于第一初始化电压AINT(B)和第二初始化电压AINT(R)之间的差的绝对值以及第二初始化电压AINT(R)和第三初始化电压AINT(G)之间的差的绝对值。也就是说,第一水平电压线VL1b可以布置在第一导电层上,第三水平电压线VL3b可以布置在第三导电层上,或者第一水平电压线VL1b可以布置在第三导电层上,并且第三水平电压线VL3b可以布置在第一导电层上。
如上所述,驱动初始化电压线VILa、第一垂直电压线VL1a、第二垂直电压线VL2a、第三垂直电压线VL3a和公共电压线VSSL可以布置在相同的层上。例如,驱动初始化电压线VILa、第一垂直电压线VL1a、第二垂直电压线VL2a、第三垂直电压线VL3a和公共电压线VSSL可以布置在第五导电层上。
驱动初始化电压线VILa、第一垂直电压线VL1a、第二垂直电压线VL2a、第三垂直电压线VL3a和公共电压线VSSL可以在第二方向(例如,x方向)上以特定间隔交替地布置在显示区域DA(参见图1)中。例如,驱动初始化电压线VILa、第一垂直电压线VL1a、第二垂直电压线VL2a、第三垂直电压线VL3a和公共电压线VSSL可以交替地布置成由像素P构成的一列。
图16是示意性地示出根据实施例的显示设备的视图。
根据实施例的显示设备1'可以包括像素部分110、第一栅极驱动电路120、第二栅极驱动电路130、第三栅极驱动电路140、数据驱动电路150、电源电路160和控制器170。
多个像素P可以布置在像素部分110中。多个像素P可以以各种形式布置,诸如条纹排列、
Figure BDA0004039657660000301
排列和马赛克(mosaic)排列等,从而显示图像。像素部分110可以对应于图2中示出的基底100的显示区域DA。每个像素P可以包括有机发光二极管(OLED)作为显示元件,并且OLED可以连接到像素电路PC。每个像素P可以例如通过OLED发射红色、绿色、蓝色或白色的光。
在像素部分110中,多条第一扫描线至第三扫描线、多条发光控制线和多条偏置控制线可以以特定间隔彼此间隔开并且可以布置成行。多条第一扫描线可以将第一扫描信号GW传输到每个相应的像素P。多条第二扫描线可以将第二扫描信号GI传输到每个相应的像素P。多条第三扫描线可以将第三扫描信号GC传输到每个相应的像素P。多条发光控制线可以将发射控制信号EM传输到每个相应的像素P。多条偏置控制线可以将偏置控制信号EB传输到每个相应的像素P。在像素部分110中,可以在一列中以特定间隔布置多条数据线,并且可以将数据信号DATA传输到每个相应的像素P。
第一栅极驱动电路120可以连接到像素部分110的多条第一扫描线至第三扫描线,并且可以响应于第一控制信号CS1向第一扫描线至第三扫描线施加第一扫描信号GW、第二扫描信号GI和第三扫描信号GC。当第一扫描信号GW、第二扫描信号GI和第三扫描信号GC具有导通电压时,连接到相应的扫描线的像素P的晶体管可以导通。
第二栅极驱动电路130可以连接到像素部分110的多条发光控制线,并且可以响应于第二控制信号CS2将发光控制信号EM施加到发光控制线。
第三栅极驱动电路140可以连接到像素部分110的多条偏置控制线,并且可以响应于第三控制信号CS3将偏置控制信号EB施加到偏置控制线。第三栅极驱动电路140可以将不同的偏置控制信号EB施加到发射不同颜色的光的像素P。可以根据用于形成显示面板的材料(例如,用于晶体管和有机发光二极管的材料)将每个像素P的偏置控制信号EB的导通电压施加时间设定为用于将每个像素P的亮度偏差(电流偏差)最小化的值。
数据驱动电路150可以连接到像素部分110的多条数据线,并且可以响应于第四控制信号CS4将指示灰度级的数据信号DATA施加到数据线。数据驱动电路150可以将从控制器170输入的具有灰度级的输入图像数据转换成具有电压或电流形式的数据信号。
电源电路160可以产生驱动电压VDD、公共电压VSS、偏置电压Vbias、驱动初始化电压VINT或初始化电压AINT。电源电路160可以将响应于第五控制信号CS5而产生的驱动电压VDD、公共电压VSS、偏置电压Vbias、驱动初始化电压VINT或初始化电压AINT施加到像素部分110的像素P。电源电路160可以向发射不同颜色的光的像素P施加不同的偏置电压Vbias或不同的初始化电压AINT。可以根据用于形成显示面板的材料(例如,用于晶体管和有机发光二极管的材料)将每个像素P的偏置电压Vbias和初始化电压AINT的值设定为用于将每个像素P的亮度偏差(电流偏差)最小化的值。
在实施例中,电源电路160可以将第一初始化电压施加到发射第一颜色的光的第一OLED的一个电极,并且可以将第二初始化电压施加到发射与第一颜色不同的第二颜色的光的第二OLED的一个电极。
在另一实施例中,电源电路160可以将第一初始化电压施加到发射第一颜色的光的第一OLED的一个电极,并且可以将第二初始化电压施加到发射第二颜色的光的第二OLED的一个电极和发射第三颜色的光的第三OLED的一个电极。
在另一实施例中,电源电路160可以将第一初始化电压施加到发射第一颜色的光的第一OLED的一个电极,可以将第二初始化电压施加到发射第二颜色的光的第二OLED的一个电极,并且可以将第三初始化电压施加到发射第三颜色的光的第三OLED的一个电极。
控制器170可以从外部图形控制器(未示出)接收输入图像数据和用于控制输入图像数据的显示的输入控制信号。输入控制信号可以包括例如垂直同步信号Vsync、水平同步信号Hsync和主时钟信号MCLK。控制器170可以响应于垂直同步信号Vsync、水平同步信号Hsync和主时钟信号MCLK产生第一控制信号CS1、第二控制信号CS2、第三控制信号CS3、第四控制信号CS4和第五控制信号CS5,以将第一控制信号CS1、第二控制信号CS2、第三控制信号CS3、第四控制信号CS4和第五控制信号CS5分别传输到第一栅极驱动电路120、第二栅极驱动电路130、第三栅极驱动电路140、数据驱动电路150和电源电路160。
第一栅极驱动电路120、第二栅极驱动电路130和第三栅极驱动电路140可以是图2中示出的扫描驱动器1100的一个实施示例。数据驱动电路150可以是图2中示出的数据驱动器1200的一个实施示例。可以以单独集成电路(IC)芯片或一个IC芯片的形式形成第一栅极驱动电路120、第二栅极驱动电路130、第三栅极驱动电路140、数据驱动电路150、电源电路160和控制器170中的每一个,并且第一栅极驱动电路120、第二栅极驱动电路130、第三栅极驱动电路140、数据驱动电路150、电源电路160和控制器170中的每一个可以直接安装在基底上(像素部分110形成在基底上),或者可以安装在柔性印刷电路膜上,或者可以以带载封装(TCP)的形式附接到基底,或者可以直接形成在基底上。
根据上述实施例,可以实现补偿了发射不同颜色的光的每个(子)像素的OLED的电特性使得可以增强图像质量特性的显示面板以及包括该显示面板的显示设备。当然,本公开的范围不受这些效果的限制。
应当理解的是,本文中描述的实施例应当仅被认为是描述性的,而不是为了限制的目的。每个实施例内的特征或方面的描述通常应被认为可用于其他实施例中的其他类似特征或方面。虽然已经参照附图描述了一个或多个实施例,但是本领域普通技术人员将理解的是,在不脱离所附权利要求的精神和范围的情况下,可以对实施例中的形式和细节进行各种改变。

Claims (27)

1.一种显示面板,其中,所述显示面板包括:
基底,包括布置有多个像素的显示区域以及围绕所述显示区域的至少一部分的周边区域;
第一初始化电压线,布置在所述显示区域中,并且包括在第一方向上延伸的第一垂直电压线和在与所述第一方向相交的第二方向上延伸的第一水平电压线;以及
第二初始化电压线,布置在所述显示区域中,并且包括在所述第一方向上延伸的第二垂直电压线和在平面图中与所述第一水平电压线重叠的第二水平电压线,
其中,所述多个像素中的每一个包括被配置为发射第一颜色的光的第一子像素和被配置为发射第二颜色的光的第二子像素,
所述第一初始化电压线被配置为将第一初始化电压传输到所述第一子像素的发光二极管的一个电极,并且
所述第二初始化电压线被配置为将第二初始化电压传输到所述第二子像素的发光二极管的一个电极。
2.根据权利要求1所述的显示面板,其中,所述多个像素中的每一个还包括被配置为发射第三颜色的光的第三子像素,并且
所述第二初始化电压线被配置为将所述第二初始化电压传输到所述第三子像素的发光二极管的一个电极。
3.根据权利要求1所述的显示面板,其中,所述多个像素之中的布置在相同的行中的像素共享所述第一水平电压线和所述第二水平电压线。
4.根据权利要求1所述的显示面板,其中,所述第一垂直电压线和所述第二垂直电压线彼此间隔开,至少一个像素在所述第一垂直电压线和所述第二垂直电压线之间。
5.根据权利要求1所述的显示面板,其中,所述显示面板还包括:
驱动初始化电压线,布置在所述显示区域中并且在所述第一方向上延伸;以及
公共电压线,布置在所述显示区域中,在所述第一方向上延伸,并且所述公共电压线被配置为将公共电压传输到所述第一子像素的所述发光二极管的另一电极和所述第二子像素的所述发光二极管的另一电极,
其中,所述第一子像素包括:
驱动晶体管,包括栅极电极、连接到节点的第一电极和连接到所述第一子像素的所述发光二极管的第二电极,并且所述驱动晶体管被配置为向所述第一子像素的所述发光二极管传输驱动电流;以及
驱动初始化晶体管,连接在所述驱动晶体管的所述栅极电极和所述驱动初始化电压线之间,并且所述驱动初始化晶体管被配置为将从所述驱动初始化电压线施加的驱动初始化电压传输到所述驱动晶体管的所述栅极电极,并且
所述第二子像素包括:
驱动晶体管,包括栅极电极、连接到节点的第一电极和连接到所述第二子像素的所述发光二极管的第二电极,并且所述第二子像素的所述驱动晶体管被配置为向所述第二子像素的所述发光二极管传输驱动电流;以及
驱动初始化晶体管,连接在所述第二子像素的所述驱动晶体管的所述栅极电极和所述驱动初始化电压线之间,并且所述第二子像素的所述驱动初始化晶体管被配置为将从所述驱动初始化电压线施加的驱动初始化电压传输到所述第二子像素的所述驱动晶体管的所述栅极电极。
6.根据权利要求5所述的显示面板,其中,所述驱动初始化电压线、所述第一垂直电压线、所述第二垂直电压线和所述公共电压线在所述第二方向上交替地布置,至少一个像素在所述驱动初始化电压线、所述第一垂直电压线、所述第二垂直电压线和所述公共电压线之间。
7.根据权利要求5所述的显示面板,其中,所述驱动初始化电压线、所述第一垂直电压线、所述第二垂直电压线和所述公共电压线布置在相同的层上。
8.根据权利要求1所述的显示面板,其中,所述第一水平电压线和所述第二水平电压线布置在不同的层上。
9.根据权利要求1所述的显示面板,其中,所述显示面板还包括布置在所述基底和所述第一子像素的所述发光二极管以及所述第二子像素的所述发光二极管之间并且包括多个晶体管和电容器的像素电路层,
其中,所述像素电路层包括:
第一半导体层,布置在所述基底上;
第一导电层,布置在所述第一半导体层上;
第二导电层,布置在所述第一导电层上;
第二半导体层,布置在所述第二导电层上;以及
第三导电层,布置在所述第二半导体层上,
其中,所述第一水平电压线与所述第一导电层、所述第二导电层和所述第三导电层中的一层布置在相同的层上,并且
所述第二水平电压线布置在所述第一导电层、所述第二导电层和所述第三导电层中的另一层上。
10.根据权利要求9所述的显示面板,其中,所述第一水平电压线与所述第一导电层布置在相同的层上,并且所述第二水平电压线与所述第三导电层布置在相同的层上。
11.根据权利要求9所述的显示面板,其中,所述像素电路层还包括:
第四导电层,布置在所述第三导电层上,以及
第五导电层,布置在所述第四导电层上,
其中,所述第一垂直电压线和所述第二垂直电压线与所述第五导电层布置在相同的层上,并且
被配置为将所述第一水平电压线电连接到所述第一子像素的第一连接布线和被配置为将所述第二水平电压线电连接到所述第二子像素的第二连接布线布置在所述第四导电层上。
12.根据权利要求1所述的显示面板,其中,所述第一初始化电压和所述第二初始化电压彼此不同。
13.根据权利要求1所述的显示面板,其中,所述显示面板还包括:第三初始化电压线,布置在所述显示区域中,并且包括在所述第一方向上延伸的第三垂直电压线和在所述第二方向上延伸并且在平面图中与所述第一水平电压线和所述第二水平电压线重叠的第三水平电压线,
其中,所述多个像素中的每一个还包括被配置为发射第三颜色的光的第三子像素,并且
所述第三初始化电压线被配置为将第三初始化电压传输到所述第三子像素的发光二极管的一个电极。
14.根据权利要求13所述的显示面板,其中,所述多个像素之中的布置在相同的行中的像素共享所述第一水平电压线、所述第二水平电压线和所述第三水平电压线。
15.根据权利要求13所述的显示面板,其中,所述第一垂直电压线、所述第二垂直电压线和所述第三垂直电压线彼此间隔开,至少一个像素在所述第一垂直电压线、所述第二垂直电压线和所述第三垂直电压线之间。
16.根据权利要求14所述的显示面板,其中,所述显示面板还包括:
驱动初始化电压线,布置在所述显示区域中并且在所述第一方向上延伸;以及
公共电压线,布置在所述显示区域中,在所述第一方向上延伸,并且被配置为将公共电压传输到所述第一子像素的所述发光二极管的另一电极、所述第二子像素的所述发光二极管的另一电极和所述第三子像素的所述发光二极管的另一电极,
其中,所述驱动初始化电压线、所述第一垂直电压线、所述第二垂直电压线、所述第三垂直电压线和所述公共电压线在所述第二方向上交替地布置,至少一个像素在所述驱动初始化电压线、所述第一垂直电压线、所述第二垂直电压线、所述第三垂直电压线和所述公共电压线之间。
17.根据权利要求13所述的显示面板,其中,所述显示面板还包括:布置在所述基底和所述第一子像素的所述发光二极管、所述第二子像素的所述发光二极管以及所述第三子像素的所述发光二极管之间并且包括多个晶体管和电容器的像素电路层,
其中,所述像素电路层包括:
第一半导体层,布置在所述基底上;
第一导电层,布置在所述第一半导体层上;
第二导电层,布置在所述第一导电层上;
第二半导体层,布置在所述第二导电层上;以及
第三导电层,布置在所述第二半导体层上,
其中,所述第一水平电压线与所述第一导电层布置在相同的层上,所述第二水平电压线与所述第二导电层布置在相同的层上,并且所述第三水平电压线与所述第三导电层布置在相同的层上。
18.根据权利要求17所述的显示面板,其中,所述第一初始化电压和所述第三初始化电压之间的差的绝对值大于所述第一初始化电压和所述第二初始化电压之间的差的绝对值以及所述第二初始化电压和所述第三初始化电压之间的差的绝对值。
19.根据权利要求17所述的显示面板,其中,所述像素电路层还包括:
第四导电层,布置在所述第三导电层上;以及
第五导电层,布置在所述第四导电层上,
其中,所述第一垂直电压线、所述第二垂直电压线和所述第三垂直电压线与所述第五导电层布置在相同的层上,并且
被配置为将所述第一水平电压线电连接到所述第一子像素的第一连接布线、被配置为将所述第二水平电压线电连接到所述第二子像素的第二连接布线、以及被配置为将所述第三水平电压线电连接到所述第三子像素的第三连接布线与所述第四导电层布置在相同的层上。
20.根据权利要求13所述的显示面板,其中,所述第一初始化电压、所述第二初始化电压和所述第三初始化电压彼此不同。
21.一种显示设备,其中,所述显示设备包括:
显示面板,包括多个像素;以及
电源电路,被配置为向所述多个像素施加第一初始化电压和第二初始化电压,
其中,所述显示面板包括:
基底,包括布置有所述多个像素的显示区域以及围绕所述显示区域的至少一部分的周边区域;以及
第一初始化电压线和第二初始化电压线,布置在所述显示区域中,其中,所述多个像素中的每一个包括被配置为发射第一颜色的光的第一子像素和被配置为发射第二颜色的光的第二子像素,并且
所述电源电路还被配置为通过所述第一初始化电压线将所述第一初始化电压供应到所述第一子像素的发光二极管的一个电极,并且通过所述第二初始化电压线将所述第二初始化电压供应到所述第二子像素的发光二极管的一个电极。
22.根据权利要求21所述的显示设备,其中,在平面图中,所述第一初始化电压线的一部分与所述第二初始化电压线的一部分重叠。
23.根据权利要求21所述的显示设备,其中,所述第一初始化电压线包括在第一方向上延伸的第一垂直电压线和在与所述第一方向相交的第二方向上延伸的第一水平电压线,并且
所述第二初始化电压线包括在所述第一方向上延伸的第二垂直电压线和在所述第二方向上延伸并且在平面图中与所述第一水平电压线重叠的第二水平电压线。
24.根据权利要求21所述的显示设备,其中,所述多个像素中的每一个还包括被配置为发射第三颜色的光的第三子像素,并且
所述电源电路被配置为通过所述第二初始化电压线将第二初始化电压传输到所述第三子像素的发光二极管的一个电极。
25.一种显示设备,其中,所述显示设备包括:
显示面板,包括多个像素;以及
电源电路,被配置为向所述多个像素施加第一初始化电压、第二初始化电压和第三初始化电压,
其中,所述显示面板包括:
基底,包括布置有所述多个像素的显示区域以及围绕所述显示区域的至少一部分的周边区域;以及
第一初始化电压线、第二初始化电压线和第三初始化电压线,布置在所述显示区域中,
其中,所述多个像素中的每一个包括被配置为发射第一颜色的光的第一子像素、被配置为发射第二颜色的光的第二子像素以及被配置为发射第三颜色的光的第三子像素,并且
所述电源电路被配置为通过所述第一初始化电压线将所述第一初始化电压传输到所述第一子像素的发光二极管的一个电极,通过所述第二初始化电压线将所述第二初始化电压供应到所述第二子像素的发光二极管的一个电极,并且通过所述第三初始化电压线将所述第三初始化电压供应到所述第三子像素的发光二极管的一个电极。
26.根据权利要求25所述的显示设备,其中,在平面图中,所述第一初始化电压线的一部分与所述第二初始化电压线的一部分和所述第三初始化电压线的一部分重叠。
27.根据权利要求25所述的显示设备,其中,所述第一初始化电压线包括在第一方向上延伸的第一垂直电压线和在与所述第一方向相交的第二方向上延伸的第一水平电压线,并且
所述第二初始化电压线包括在所述第一方向上延伸的第二垂直电压线和在所述第二方向上延伸并且在平面图中与所述第一水平电压线重叠的第二水平电压线,并且
所述第三初始化电压线包括在所述第一方向上延伸的第三垂直电压线和在所述第二方向上延伸并且在平面图中与所述第一水平电压线重叠的第三水平电压线。
CN202310014550.8A 2022-01-06 2023-01-05 显示面板和显示设备 Pending CN116403526A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020220002354A KR20230106789A (ko) 2022-01-06 2022-01-06 표시패널 및 이를 구비하는 표시장치
KR10-2022-0002354 2022-01-06

Publications (1)

Publication Number Publication Date
CN116403526A true CN116403526A (zh) 2023-07-07

Family

ID=84829958

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310014550.8A Pending CN116403526A (zh) 2022-01-06 2023-01-05 显示面板和显示设备

Country Status (4)

Country Link
US (2) US11665943B1 (zh)
EP (1) EP4210037A1 (zh)
KR (1) KR20230106789A (zh)
CN (1) CN116403526A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115311982A (zh) * 2022-08-30 2022-11-08 武汉天马微电子有限公司 显示面板及其驱动方法和显示装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110013693A (ko) 2009-08-03 2011-02-10 삼성모바일디스플레이주식회사 유기 전계발광 표시장치 및 그의 구동방법
KR20130083664A (ko) 2012-01-13 2013-07-23 삼성디스플레이 주식회사 유기 발광 표시 장치, 유기 발광 표시 장치의 구동 방법 및 유기 발광 표시 장치를 포함하는 시스템
KR102152950B1 (ko) * 2014-04-09 2020-09-08 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102351337B1 (ko) 2014-12-10 2022-01-13 엘지디스플레이 주식회사 Oled 표시 장치
JP2019066697A (ja) * 2017-10-02 2019-04-25 株式会社ジャパンディスプレイ 表示装置
KR102523646B1 (ko) 2017-11-01 2023-04-21 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102566278B1 (ko) 2018-08-23 2023-08-16 삼성디스플레이 주식회사 화소 회로
KR20210078648A (ko) 2019-12-18 2021-06-29 삼성디스플레이 주식회사 표시 장치
KR102681836B1 (ko) * 2020-03-03 2024-07-04 삼성디스플레이 주식회사 표시장치
KR20210112431A (ko) * 2020-03-04 2021-09-15 삼성디스플레이 주식회사 표시 장치
KR20210121333A (ko) * 2020-03-26 2021-10-08 삼성디스플레이 주식회사 표시 장치
KR20210148536A (ko) * 2020-05-29 2021-12-08 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR20210154301A (ko) * 2020-06-11 2021-12-21 삼성디스플레이 주식회사 표시장치

Also Published As

Publication number Publication date
KR20230106789A (ko) 2023-07-14
US11985875B2 (en) 2024-05-14
US20230320154A1 (en) 2023-10-05
EP4210037A1 (en) 2023-07-12
US11665943B1 (en) 2023-05-30

Similar Documents

Publication Publication Date Title
KR102681836B1 (ko) 표시장치
US9384687B2 (en) Device display
US11568769B2 (en) Display device
WO2022057527A1 (zh) 显示基板及显示装置
US11616116B2 (en) Display device including dummy lines overlapping connection lines
CN113540172A (zh) 显示装置
US20240147785A1 (en) Display Substrate and Preparation Method Therefor, and Display Apparatus
US11741890B2 (en) Power supplier circuit and display device including the same
KR20210099706A (ko) 화소 및 표시장치
US11985875B2 (en) Display panel having initialization lines and display apparatus including the same
US20230165091A1 (en) Display substrate, preparation method thereof, and display device
US20230386412A1 (en) Display device
US11683956B2 (en) Display device
EP4109225A1 (en) Display device
US20220310736A1 (en) Display apparatus
US20230354655A1 (en) Display Substrate, Preparation Method Thereof, and Display Apparatus
CN113838409A (zh) 显示装置
KR20210129765A (ko) 표시 장치
US20230209927A1 (en) Display Device
US20230172017A1 (en) Display panel and display device
US20220367585A1 (en) Display device
US20230172029A1 (en) Display device and display panel
US20230247870A1 (en) Display device
US20230268465A1 (en) Display apparatus
WO2024045059A1 (zh) 显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication